# 10 | 手写CPU (五): CPU流水线的写回模块如何实现?

2022-08-17 LMOS 来自北京

《计算机基础实战课》





#### 讲述: 陈晨

时长 10:15 大小 9.37M



你好,我是LMOS。

今天我们一起来完成迷你 CPU 的最后一个部分——写回相关模块的设计(课程代码在 **② 这** 里)。

简单回顾一下,上节课我们完成了 CPU 流水线的访存相关模块的设计。在设计访存模块之前,我们发现流水线中存在数据冒险的问题。为了解决这个问题,我们设计了数据前递模块。

但是我们采用的数据前递模块,只局限于解决算术操作和数据传输中的冒险问题。在 CPU 流水线中还可能存在结构冒险和控制冒险的问题,我们在进行流水线规划时,已经合理地避免了结构冒险。但是,控制冒险还可能出现,下面我们就来探讨一下流水线的控制冒险问题。

#### 流水线控制冒险

还记得前面我们说过的条件分支指令吗?就是根据指令设置的数值比较结果,改变并控制跳转的方向,比如 beq 和 bne 指令。

假如在流水线取出分支指令后,紧跟着在下一个时钟周期就会取下一条指令。但是,流水线并不知道下一条指令应该从哪里取,因为它刚从存储器中取出分支指令,还不能确定上一条分支指令是否会发生跳转。

上面这种**流水线需要根据上一条指令的执行结果决定下一步行为的情况,就是流水线中的控制冒险。**这时候该怎么办呢?



控制冒险可以使用流水线停顿的方法解决,就是在取出分支指令后,流水线马上停下来,等到分支指令的结果出来,确定下一条指令从哪个地址取之后,流水线再继续。



如上图所示,每当遇到条件分支指令时,流水线就停顿以避免控制冒险。但是这种方法对性能的影响是很大的。因为条件分支指令要等到执行之后的访存阶段,才能决定分支跳转是否发

生,这就相当于流水线停顿了 2 个时钟周期。我们 MiniCPU 只有五级流水线,就停顿了这么 久,像 intel 的酷睿 i7 处理器流水线,它的深度有十几级,如果也用停顿的方法,那延时损失 就更大了。

既然阻塞流水线直到分支指令执行完成的方法非常耗时,浪费了太多流水线的时钟周期。那么,有没有一种方法既能解决控制冒险问题,又不影响流水线的性能呢?

很遗憾,答案是否定的。到目前为止,我们还没有找到根本性的解决控制冒险问题的方法。



但是,这并不代表我们没有办法去优化它,我们可以采用**分支预测**的方法提升分支阻塞的效率。

具体思路是这样的,当每次遇到条件分支指令时,预测分支会发生跳转,直接在分支指令的下一条取跳转后相应地址的指令。如果分支发生跳转的概率是 **50%**,那么这种优化方式就可以减少一半由控制冒险带来的性能损失。

其实我们**⊘**第六节课取指阶段设计的预读取模块(if\_pre.v),实现的就是这个功能,相关代码如下:

```
      1
      wire is_bxx = (instr[6:0] == `OPCODE_BRANCH); //条件挑转指令的操作码

      2
      wire is_jal = (instr[6:0] == `OPCODE_JAL); //无条件跳转指令的操作码

      3

      4
      //B型指令的立即数拼接

      5
      wire [31:0] bimm = {{20{instr[31]}}, instr[7], instr[30:25], instr[11:8],

      6
      //J型指令的立即数拼接
```

看到这你可能还有疑问,如果条件分支不发生跳转的话又会怎么样呢?这种情况下,已经被读取和译码的指令就会被丢弃,流水线继续从不分支的地址取指令。

要想丢弃指令也不难,只需要把流水线中的控制信号和数据清"0"即可,也就是当预测失败的分支指令执行之后,到达访存阶段时,需要将流水线中处于取指、译码和执行阶段的指令清除。

我先展示一下控制冒险模块的整体代码,之后再详细解读。代码如下所示:

```
国 复制代码
1 module hazard (
    input [4:0] rs1,
    input [4:0] rs2,
                alu_result_0,
    input
    input [1:0] id_ex_jump,
    input
                 id_ex_branch,
                 id_ex_imm_31,
    input
                 id_ex_memRead,
    input
    input
                 id_ex_memWrite,
9
    input [4:0] id_ex_rd,
    input [1:0] ex_mem_maskMode,
    input
            ex_mem_memWrite,
    output reg pcFromTaken,
14
    output reg
                pcStall,
    output reg IF_ID_stall,
    output reg
                ID_EX_stall,
17
    output reg ID_EX_flush,
    output reg EX_MEM_flush,
                IF_ID_flush
    output reg
21);
    wire branch_do = ((alu_result_0 & ~id_ex_imm_31) | (~alu_result_0 & id_ex_imm
    wire ex_mem_taken = id_ex_jump[0] | (id_ex_branch & branch_do);
24
    wire id_ex_memAccess = id_ex_memRead | id_ex_memWrite;
    wire ex_mem_need_stall = ex_mem_memWrite & (ex_mem_maskMode == 2'h0 | ex_mem_
```

```
always @(*) begin
       if(id_ex_memAccess && ex_mem_need_stall) begin
          pcFromTaken <= 0;</pre>
          pcStall
                    <= 1;
          IF_ID_stall <= 1;</pre>
          IF_ID_flush <= 0;</pre>
          ID_EX_stall <= 1;</pre>
          ID_EX_flush <= 0;</pre>
          EX_MEM_flush <= 1;</pre>
        end
        else if(ex_mem_taken) begin
41
          pcFromTaken <= 1;</pre>
          pcStall
                     <= ⊙;
          IF_ID_flush <= 1;</pre>
43
          ID_EX_flush <= 1;</pre>
          EX_MEM_flush <= 0;</pre>
        end
47
        else if(id_ex_memRead & (id_ex_rd == rs1 || id_ex_rd == rs2)) begin
          pcFromTaken <= 0;</pre>
                   <= 1;
          pcStall
49
          IF_ID_stall <= 1;</pre>
          ID_EX_flush <= 1;</pre>
        end
       else begin
          pcFromTaken
                         <= ⊙;
          pcStall
                         <= 0;
          IF_ID_stall
                          <= ⊙;
          ID_EX_stall
                          <= 0;
          ID_EX_flush
                          <= 0;
          EX_MEM_flush
                          <= 0;
          IF_ID_flush
                          <= ⊙;
       end
     end
63 endmodule
```

首先我们来看看在控制冒险模块中,内部产生的几个信号都起到了怎样的作用。

branch\_do 信号就是条件分支指令的条件比较结果,由 ALU 运算结果和立即数的最高位(符合位)通过"与"操作得到; ex\_mem\_taken 是确认分支指令跳转的信号,由无条件跳转(jump)"或"条件分支指令(branch)产生。

id\_ex\_memAccess 是存储器的选通信号,当对存储器的"读"或者"写"控制信号有效时产生;ex\_mem\_need\_stall 信号表示流水线需要停顿,当执行 sb 或者 sh 指令时就会出现这样的情况。

然后, 再来看看我们这个模块要输出的几个信号。

```
uire branch_do = ((alu_result_0 & ~id_ex_imm_31) | (~alu_result_0 & id_ex_imm wire ex_mem_taken = id_ex_jump[0] | (id_ex_branch & branch_do);

wire id_ex_memAccess = id_ex_memRead | id_ex_memWrite;

wire ex_mem_need_stall = ex_mem_memWrite & (ex_mem_maskMode == 2'h0 | ex_mem_
```

pcFromTaken 是分支指令执行之后,判断和分支预测方向是否一致的信号。pcStall 是控制程序计数器停止的信号,如果程序计数器停止,那么流水线将不会读取新的指令。IF\_ID\_stall 是流水线中从取指到译码的阶段的停止信号。ID\_EX\_stall 是流水线从译码到执行阶段的停止信号。

此外,当流水线需要冲刷时,就会产生取指、译码、执行、访存阶段的清零信号,分别对应着ID\_EX\_flush、EX\_MEM\_flush 和 IF\_ID\_flush 信号。

```
■ 复制代码
              pcFromTaken, //分支指令执行结果,判断是否与预测方向一样
1
   output reg
   output reg
              pcStall, //程序计数器停止信号
2
             IF_ID_stall, //流水线IF_ID段停止信号
   output reg
4
   output reg
             ID_EX_stall, //流水线ID_EX段停止信号
             ID_EX_flush, //流水线ID_EX段清零信号
   output reg
             EX_MEM_flush, //流水线EX_MEM段清零信号
   output reg
             IF_ID_flush //流水线IF_ID段清零信号
   output reg
```

什么情况下才会产生上面的控制信号呢?一共有三种情况,我这就带你依次分析一下。

**第一种情况是解决数据相关性问题。**数据相关指的是指令之间存在的依赖关系。当两条指令之间存在相关关系时,它们就不能在流水线中重叠执行。

例如,前一条指令是访存指令 Store,后一条也是 Load 或者 Store 指令,因为我们采用的是同步 RAM,需要先读出再写入,占用两个时钟周期,所以这时要把之后的指令停一个时钟周期。

```
pcFromTaken <= 0;
pcStall <= 1;

IF_ID_stall <= 1;

IF_ID_flush <= 0;

ID_EX_stall <= 1;

ID_EX_flush <= 0;

EX_MEM_flush <= 1;

end</pre>
```

**第二种情况是分支预测失败的问题**,当分支指令执行之后,如果发现分支跳转的方向与预测方向不一致。这时就需要冲刷流水线,清除处于取指、译码阶段的指令数据,更新 PC 值。

```
1 // 分支预测失败,需要冲刷流水线,更新pc值
2 else if(EX_MEM_taken) begin
3 pcFromTaken <= 1;
4 pcStall <= 0;
5 IF_ID_flush <= 1;
6 ID_EX_flush <= 1;
7 EX_MEM_flush <= 0;
8 end
```

第三种情况就是解决**少上一节课**提到的**数据冒险问题**。当前一条指令是 Load,后一条指令的源寄存器 rs1 和 rs2 依赖于前一条从存储器中读出来的值,需要把 Load 指令之后的指令停顿一个时钟周期,而且还要冲刷 ID \_EX 阶段的指令数据。

```
目复制代码

else if(ID_EX_memRead & (ID_EX_rd == rs1 || ID_EX_rd == rs2)) begin

pcFromTaken <= 0;
pcStall <= 1;
IF_ID_stall <= 1;
ID_EX_flush <= 1;
end
```

解决了流水线的冒险问题,我们才能确保指令经过流水线执行后,得到的结果是正确的,这时候才能把执行结果写回到寄存器。接下来,让我们来继续完成写回阶段的模块设计。

#### 写回控制模块设计

现在我们来到了流水线的最后一级——结果写回。先来看看写回控制模块,这个模块实现起来就非常简单了,它的作用就是选择存储器读取回来的数据作为写回的结果,还是选择流水线执行运算之后产生的数据作为写回结果。

#### 具体代码如下:

```
国 复制代码
1 module mem_wb_ctrl(
     input
            clk,
    input reset,
    input in_wb_ctrl_toReg,
     input in_wb_ctrl_regWrite,
     output data_wb_ctrl_toReg,
     output data_wb_ctrl_regWrite
9);
     reg reg_wb_ctrl_toReg;
     reg reg_wb_ctrl_regWrite;
     assign data_wb_ctrl_toReg = reg_wb_ctrl_toReg;
14
     assign data_wb_ctrl_regWrite = reg_wb_ctrl_regWrite;
     always @(posedge clk or posedge reset) begin
      if (reset) begin
         reg_wb_ctrl_toReg <= 1'h0;</pre>
       end else begin
         reg_wb_ctrl_toReg <= in_wb_ctrl_toReg;</pre>
       end
     end
24
     always @(posedge clk or posedge reset) begin
      if (reset) begin
         reg_wb_ctrl_regWrite <= 1'h0;</pre>
       end else begin
         reg_wb_ctrl_regWrite <= in_wb_ctrl_regWrite;</pre>
       end
     end
33 endmodule
```

代码里有两个重要的信号需要你留意。一个是写回寄存器的数据选择信号 wb\_ctrl\_toReg,当这个信号为"1"时,选择从存储器读取的数值作为写回数据,否则把流水线的运算结果作为写回数据。另一个是寄存器的写控制信号 wb\_ctrl\_regWrite,当这个信号为"1"时,开始往目标寄存器写回指令执行的结果。

# 写回数据通路模块设计

和写回的控制模块一样,流水线的最后一级的写回数据通路上的信号也变得比较少了。

写回数据通路模块产生的信号主要包括写回目标寄存器的地址 reg\_WAddr, 流水线执行运算后的结果数据 result, 从存储器读取的数据 readData。

写回数据通路的模块代码如下:

```
国 复制代码
1 module mem_wb(
    input clk,
    input
                  reset,
    input [4:0] in_regWAddr,
    input [31:0] in_result,
5
    input [31:0] in_readData,
    input [31:0] in_pc,
     output [4:0] data_regWAddr,
    output [31:0] data_result,
    output [31:0] data_readData,
    output [31:0] data_pc
13);
14
    reg [4:0] reg_regWAddr;
    reg [31:0] reg_result;
    reg [31:0] reg_readData;
17
    reg [31:0] reg_pc;
     always @(posedge clk or posedge reset) begin
     if (reset) begin
        reg_regWAddr <= 5'h0;</pre>
       end else begin
         reg_regWAddr <= in_regWAddr;</pre>
       end
     end
     always @(posedge clk or posedge reset) begin
      if (reset) begin
        reg_result <= 32'h0;</pre>
       end else begin
         reg_result <= in_result;</pre>
       end
     end
     always @(posedge clk or posedge reset) begin
      if (reset) begin
        reg_readData <= 32'h0;</pre>
```

```
end else begin
         reg_readData <= in_readData;</pre>
     end
43
     always @(posedge clk or posedge reset) begin
       if (reset) begin
         reg_pc <= 32'h0;
       end else begin
47
         reg_pc <= in_pc;</pre>
       end
     end
     assign data_regWAddr = reg_regWAddr;
     assign data_result = reg_result;
     assign data_readData = reg_readData;
     assign data_pc = reg_pc;
57 endmodule
```

仔细观察代码, 你是否发现和流水线的前面几级的数据通路模块相比, 少了两个控制信号呢?

是的,写回阶段的模块没有了流水线的停止控制信号 stall 和流水线的冲刷控制信号 flush。这是因为写回阶段的数据经过了数据冒险和控制冒险模块的处理,已经可以确保流水线产生的结果无误了,所以写回阶段的数据不受停止信号 stall 和清零信号 flush 的控制。

到这里,我们要设计的迷你 CPU 的五级流水线就基本完成啦。

## 重点回顾

最后我给你做个总结吧。

这节课我们先分析了流水线中存在的控制冒险问题,也就是当流水线中出现条件分支指令时,下一条指令还不确定从哪里取的问题。最容易想到的解决方案,就是在取出分支指令后,流水线马上停下来,等到分支指令的结果出来,确定下一条指令从哪个地址获取之后,流水线再继续。但是,这里流水线停顿的方式缺点很明显,它会带来很多 CPU 的性能损失。

于是,我们采用了分支预测的方法,预测每一条分支指令都会发生跳转,直接在分支指令的下一条取跳转后相应地址的指令。如果分支发生跳转的概率是 50%,那么这种优化方式就可以减少一半由控制冒险带来的性能损失。

最后,根据整个流水线执行后的数据,我们完成了流水线的最后一级,也就是写回控制模块和数据通路模块的设计。写回控制模块要么选择存储器读取回来的数据作为写回结果,要么选择流水线执行运算之后产生的数据作为写回结果。数据通路模块则包含了写回目标寄存器的地址、ALU的运算结果以及访存阶段读存储器得到的数据。



到这里,我们终于把 CPU 的五级流水线的最后一级设计完成了,这代表基于指令集 RV32I 的 迷你 CPU 核心代码设计已经完成。很快就可以让它跑程序了,你是不是很期待呢?下一节课我们就可以看到效果了!

# 思考题

除了流水线停顿和分支预测方法,是否还有其他解决控制冒险问题的办法?

欢迎你在留言区跟我交流互动,或者记录下你的思考与收获。如果觉得这节课还不错,别忘了分享给身边的朋友,我们一起来手写 CPU!

分享给需要的人,**Ta**订阅超级会员,你最高得 **50** 元 **Ta**单独购买本课程,你将得 **24** 元

🕑 生成海报并分享

**心** 赞 3 **②** 提建议

© 版权归极客邦科技所有,未经许可不得传播售卖。 页面已增加防盗追踪,如有侵权极客邦将依法追究其法律责任。

上一篇 09 | 手写CPU (四): 如何实现CPU流水线的访存阶段?

下一篇 11 | 手写CPU(六): 如何让我们的CPU跑起来?

### 精选留言(3)





#### 苏流郁宓 置顶

2022-08-17 来自湖北

缩减单次指令程序流执行规模(比如执行三次,假如分支预测概率为50%,第一次下去,后面两次预测一次性对的概率为0.25。执行六次则预测对的概率更低)

还有一个方法增加晶体管的规模,假如分支预测的概率为50%,增加晶体管规模,也能提高分支预测命中率(就好比,把所有的可能在同一时间利用不同的晶体管组走一遍)!

作者回复: 66666 有见解

凸 1



#### 青玉白露

2022-08-17 来自湖北

还有其他的办法,第一种,延迟分支,在分支指令之后插入一条一定会执行的指令(根据编译器和系统来确定),这样可以充分利用时钟周期;第二种,多分支执行,跳转和不跳转并行取指,哪条不执行就丢掉

作者回复: 66666







#### 云海

2022-08-18 来自湖北

老师,请问要跑仿真的话,是还需要assembler的代码吗?谢谢

作者回复: 需要



