# 实验四 ALU

姓名: 王天一

学号: 320200931301

日期: 2022年6月12日

## 1 实验目的

1. 熟悉 MIPS 指令集中的运算指令, 学会对这些指令进行归纳分类。

- 2. 了解 MIPS 指令结构。
- 3. 熟悉并掌握 ALU 的原理、 功能和设计。
- 4. 进一步加强运用 verilog 语言进行电路设计的能力。
- 5. 为后续设计 cpu 的实验打下基础。

# 2 课设器材与设备

- 1. 装有 Xilinx Vivado 的计算机一台。
- 2. LS-CPU-EXB-002 教学系统实验箱一套。

# 3 原理分析

#### 3.1 主要原理

如上图所示,由操作码确定具体要做的运算,本次实验中ALU可以做如下12种运算:加法、减法、有符号比较,小于置位、无符号比较,小于置位、按位与、按位或非、按位或、按位异或、逻辑左移、逻辑右移、算术右移、高位加载。实际上所有运算都会做一遍,由操作码选择具体某一运算结果,可将操作码设计为独热码,本实验中使用独热码对各类操作编码,这样使得具体的操作编码可以不受指令集编码的约束,调整较灵活。此外也设计了基于MIPS指令集编码的ALU,根据每条指令特殊位的不同之处,采用选择器层层串联的方式来选出最终要做的操作运算结果。



#### 3.2 输入输出设计

alu\_control: ALU控制信号, 12位, 用于选择具体的运算操作(input)。

alu\_src1, alu\_src2: 输入ALU的原操作数, 32位 (input)。

alu\_result: 32位, ALU的结果输出 (output)。

#### 3.3 设计框图

内部构造如下



# 4 实际实现

### 4.1 代码实现

ALU显示模块如下

```
1
    module alu_display(
 2
        //时钟与复位信号
 3
        input clk,
 4
        input resetn,
                       //后缀"n"代表低电平有效
 5
 6
        //拨码开关,用于选择输入数
 7
        input [1:0] input_sel, //00:输入为控制信号(alu_control)
 8
                             //10:输入为源操作数1(alu_src1)
 9
                             //11:输入为源操作数2(alu_src2)
10
11
        //触摸屏相关接口,不需要更改
12
        output lcd_rst,
13
        output lcd_cs,
14
        output lcd_rs,
15
        output lcd_wr,
16
        output lcd_rd,
17
        inout[15:0] lcd_data_io,
18
        output lcd_bl_ctr,
19
        inout ct_int,
20
        inout ct_sda,
21
        output ct_scl,
22
        output ct_rstn
23
        );
24
    //----{调用ALU模块}begin
25
             [11:0] alu_control; // ALU控制信号
        reg
26
             [31:0] alu_src1;
                                // ALU操作数1
        reg
```

```
27
        reg
              [31:0] alu_src2;
                                 // ALU操作数2
28
        wire [31:0] alu_result;
                                 // ALU结果
29
        alu alu_module(
30
            .alu_control(alu_control),
31
            .alu_src1
                      (alu_src1
32
            .alu_src2
                      (alu_src2
                                 ),
33
            .alu_result (alu_result )
34
        );
35
    //----{调用ALU模块}end
36
37
    //-----{调用触摸屏模块}begin-----//
38
    //----{实例化触摸屏}begin
39
    //此小节不需要更改
40
                   display_valid;
        reg
41
        reg
            [39:0] display_name;
42
            [31:0] display_value;
43
        wire [5 :0] display_number;
44
        wire
                   input_valid;
45
        wire [31:0] input_value;
46
47
        lcd_module lcd_module(
48
                                         ),
                                             //10Mhz
            .clk
                           (clk
49
                                         ),
            .resetn
                           (resetn
50
51
            //调用触摸屏的接口
52
            .display_valid (display_valid ),
53
            .display_name
                           (display_name ),
54
            .display_value (display_value ),
55
            .display_number (display_number),
56
            .input_valid
                           (input_valid
57
            .input_value
                           (input_value
58
59
            //lcd触摸屏相关接口,不需要更改
60
                                         ),
            .lcd_rst
                           (lcd_rst
61
            .lcd_cs
                           (lcd_cs
                                         ),
62
            .lcd_rs
                           (lcd_rs
                                         ),
63
            .lcd_wr
                           (lcd_wr
                                         ),
64
            .lcd rd
                           (lcd_rd
65
            .lcd_data_io
                           (lcd_data_io
                                         ),
66
            .lcd_bl_ctr
                           (lcd_bl_ctr
                                         ),
67
            .ct_int
                           (ct_int
                                         ),
68
            .ct_sda
                           (ct_sda
                                         ),
69
            .ct_scl
                           (ct_scl
                                         ),
70
            .ct rstn
                           (ct rstn
71
        );
72
    //----{实例化触摸屏}end
73
```

```
74
    //----{从触摸屏获取输入}begin
 75
     //根据实际需要输入的数修改此小节,
 76
     //建议对每一个数的输入,编写单独一个always块
 77
         //当input_sel为00时,表示输入数控制信号,即alu_control
 78
         always @(posedge clk)
 79
         begin
 80
            if (!resetn)
 81
            begin
 82
                alu_control <= 12'd0;</pre>
 83
            end
 84
            else if (input_valid && input_sel==2'b00)
 85
            begin
 86
                alu_control <= input_value[11:0];</pre>
 87
            end
 88
         end
 89
 90
         //当input_sel为10时,表示输入数为源操作数1,即alu_src1
 91
         always @(posedge clk)
 92
         begin
 93
            if (!resetn)
 94
            begin
 95
                alu_src1 <= 32'd0;
 96
            end
 97
            else if (input_valid && input_sel==2'b10)
 98
            begin
 99
                alu_src1 <= input_value;</pre>
100
            end
101
         end
102
103
         //当input_sel为11时,表示输入数为源操作数2,即alu_src2
104
         always @(posedge clk)
105
         begin
106
            if (!resetn)
107
            begin
108
                alu src2 <= 32'd0;
109
            end
110
            else if (input_valid && input_sel==2'b11)
111
            begin
112
                alu_src2 <= input_value;</pre>
113
            end
114
115
     //----{从触摸屏获取输入}end
116
117
     //----{输出到触摸屏显示}begin
118
     //根据需要显示的数修改此小节,
119
     //触摸屏上共有44块显示区域,可显示44组32位数据
120
     //44块显示区域从1开始编号,编号为1~44,
```

```
121
          always @(posedge clk)
122
          begin
123
              case(display_number)
124
                  6'd1:
125
                  begin
126
                      display_valid <= 1'b1;</pre>
127
                      display_name <= "SRC_1";</pre>
128
                      display_value <= alu_src1;</pre>
129
                  end
130
                  6'd2:
131
                  begin
132
                      display_valid <= 1'b1;</pre>
133
                      display_name <= "SRC_2";</pre>
134
                      display_value <= alu_src2;</pre>
135
                  end
136
                  6'd3:
137
                  begin
138
                      display_valid <= 1'b1;</pre>
139
                      display_name <= "CONTR";</pre>
140
                      display_value <={20'd0, alu_control};</pre>
141
                  end
142
                  6'd4 :
143
                  begin
144
                      display_valid <= 1'b1;</pre>
145
                      display_name <= "RESUL";</pre>
146
                      display_value <= alu_result;</pre>
147
                  end
148
                  default :
149
                  begin
150
                      display_valid <= 1'b0;</pre>
151
                      display_name <= 40'd0;</pre>
152
                      display_value <= 32'd0;</pre>
153
                  end
154
              endcase
155
          end
156
      //----{输出到触摸屏显示}end
157
      //-----{调用触摸屏模块}end-----//
158
      endmodule
 ALU代码如下
  1
      `timescale 1ns / 1ps
  2
     module alu(
  3
          input [11:0] alu_control, // ALU控制信号
  4
                                      // ALU操作数1,为补码
          input [31:0] alu_src1,
  5
          input [31:0] alu_src2,
                                      // ALU操作数2, 为补码
  6
          output [31:0] alu_result
                                      // ALU结果
```

```
7
       );
 8
 9
        // ALU控制信号, 独热码
10
        wire alu add;
                      //加法操作
11
                     //减法操作
        wire alu_sub;
12
        wire alu_slt;
                     //有符号比较,小于置位,复用加法器做减法
13
        wire alu_sltu; //无符号比较, 小于置位, 复用加法器做减法
14
                      //按位与
        wire alu_and;
15
        wire alu_nor;
                      //按位或非
16
                      //按位或
        wire alu_or;
17
        wire alu_xor;
                      //按位异或
18
        wire alu_sll;
                      //逻辑左移
19
                      //逻辑右移
        wire alu_srl;
20
                      //算术右移
        wire alu_sra;
21
        wire alu lui;
                       //高位加载
22
23
        assign alu_add = alu_control[11];
24
        assign alu_sub = alu_control[10];
25
        assign alu_slt = alu_control[ 9];
26
        assign alu_sltu = alu_control[ 8];
27
        assign alu_and = alu_control[ 7];
28
        assign alu_nor = alu_control[ 6];
29
        assign alu_or = alu_control[ 5];
30
        assign alu_xor = alu_control[ 4];
31
        assign alu_sll = alu_control[ 3];
32
        assign alu_srl = alu_control[ 2];
33
        assign alu sra = alu control[ 1];
34
        assign alu_lui = alu_control[ 0];
35
36
        wire [31:0] add_sub_result;
37
        wire [31:0] slt_result;
38
        wire [31:0] sltu_result;
39
        wire [31:0] and result;
40
        wire [31:0] nor_result;
41
        wire [31:0] or_result;
42
        wire [31:0] xor_result;
43
        wire [31:0] sll result;
44
        wire [31:0] srl result;
45
        wire [31:0] sra_result;
46
        wire [31:0] lui_result;
47
48
        assign and_result = alu_src1 & alu_src2;
                                                  // 与结果为两数按位与
49
        assign or_result = alu_src1 | alu_src2;
                                                  // 或结果为两数按位或
50
        assign nor result = ~or result;
                                                   // 或非结果为或结果按位取反
51
                                                  // 异或结果为两数按位异或
        assign xor_result = alu_src1 ^ alu_src2;
52
        assign lui_result = {alu_src2[15:0], 16'd0}; // 立即数装载结果为立即数移位至高半字
    节
```

```
53
54
    //----{加法器}begin
55
    //add,sub,slt,sltu均使用该模块
56
       wire [31:0] adder_operand1;
57
       wire [31:0] adder_operand2;
58
                  adder_cin
       wire
59
       wire [31:0] adder_result ;
60
       wire
                  adder_cout
61
       assign adder_operand1 = alu_src1;
62
       assign adder_operand2 = alu_add ? alu_src2 : ~alu_src2;
63
       assign adder_cin
                           = ~alu_add; //减法需要cin
64
       adder adder_module(
65
       .operand1(adder_operand1),
66
       .operand2(adder_operand2),
67
       .cin
               (adder_cin
                             ),
68
       .result (adder_result ),
69
               (adder cout
       .cout
70
       );
71
72
       //加减结果
73
       assign add_sub_result = adder_result;
74
75
       //slt结果
76
       //adder_src1[31] adder_src2[31] adder_result[31]
77
       //
                                      X(0或1)
                                                   "正-负",显然小于不成立
                            1
78
       //
               0
                                        1
                                                   相减为负,说明小于
79
                                                   相减为正,说明不小于
                                        0
80
       //
               1
                            1
                                        1
                                                   相减为负,说明小于
81
       //
                                        0
                                                   相减为正,说明不小于
               1
                            1
82
               1
                                      X(0或1)
                                                   "负-正",显然小于成立
83
       assign slt_result[31:1] = 31'd0;
84
       assign slt_result[0]
                            = (alu_src1[31] & ~alu_src2[31]) | (~
    (alu src1[31]^alu src2[31]) & adder result[31]);
85
86
       //sltu结果
87
       //对于32位无符号数比较,相当于33位有符号数 ({1'b0,src1}和{1'b0,src2}) 的比较,最高位0
    为符号位
88
       //故, 可以用33位加法器来比较大小, 需要对{1'b0,src2}取反,即需要{1'b0,src1}+
    {1'b1,~src2}+cin
89
       //但此处用的为32位加法器,只做了运算:
                                                                 src1 +
                                                                           ~src2
90
       //32位加法的结果为{adder_cout,adder_result},则33位加法结果应该为
    {adder_cout+1'b1,adder_result}
91
       //对比slt结果注释,知道,此时判断大小属于第二三种情况,即源操作数1符号位为0,源操作数2
    符号位为0
92
       //结果的符号位为1, 说明小于, 即adder_cout+1'b1为2'b01, 即adder_cout为0
93
       assign sltu_result = {31'd0, ~adder_cout};
```

```
94
     //----{加法器}end
 95
 96
     //----{移位器}begin
 97
         // 移位分三步进行,
 98
         // 第一步根据移位量低2位即[1:0]位做第一次移位,
 99
         // 第二步在第一次移位基础上根据移位量[3:2]位做第二次移位,
100
         // 第三步在第二次移位基础上根据移位量[4]位做第三次移位。
101
        wire [4:0] shf;
102
        assign shf = alu_src1[4:0];
103
        wire [1:0] shf_1_0;
104
        wire [1:0] shf_3_2;
105
        assign shf_1_0 = shf[1:0];
106
        assign shf_3_2 = shf[3:2];
107
108
         // 逻辑左移
109
         wire [31:0] sll_step1;
110
        wire [31:0] sll_step2;
111
                                                                        // 若
         assign sll_step1 = {32{shf_1_0 == 2'b00}} & alu_src2
     shf[1:0]="00",不移位
112
                        | {32{shf_1_0 == 2'b01}} & {alu_src2[30:0], 1'd0}
                                                                        // 若
     shf[1:0]="01",左移1位
113
                                                                        // 若
                        | {32{shf_1_0 == 2'b10}} & {alu_src2[29:0], 2'd0}
     shf[1:0]="10",左移2位
114
                        | {32{shf_1_0 == 2'b11}} & {alu_src2[28:0], 3'd0};
                                                                        // 若
     shf[1:0]="11",左移3位
115
                                                                         // 若
         assign sll_step2 = {32{shf_3_2 == 2'b00}} & sll_step1
     shf[3:2]="00",不移位
116
                        | \{32\{shf_3_2 == 2'b01\}\} \& \{sll_step1[27:0], 4'd0\}
                                                                         // 若
     shf[3:2]="01",第一次移位结果左移4位
117
                        | \{32\{shf_3_2 == 2'b10\}\} \& \{sll_step1[23:0], 8'd0\}
                                                                        // 若
     shf[3:2]="10",第一次移位结果左移8位
118
                        | {32{shf_3_2 == 2'b11}} & {sll_step1[19:0], 12'd0}; // 若
     shf[3:2]="11",第一次移位结果左移12位
119
         assign sll_result = shf[4] ? {sll_step2[15:0], 16'd0} : sll_step2;
                                                                        // 若
     shf [4]="1",第二次移位结果左移16位
120
121
        // 逻辑右移
122
        wire [31:0] srl step1;
123
        wire [31:0] srl_step2;
124
         assign srl_step1 = {32{shf_1_0 == 2'b00}} & alu_src2
                                                                        // 若
     shf[1:0]="00",不移位
125
                        | {32{shf_1_0 == 2'b01}} & {1'd0, alu_src2[31:1]}
                                                                        // 若
     shf[1:0]="01",右移1位,高位补0
126
                                                                         // 若
                        | \{32\{shf \ 1 \ 0 == 2'b10\}\} \& \{2'd0, alu src2[31:2]\} 
     shf[1:0]="10",右移2位,高位补0
127
                        | {32{shf_1_0 == 2'b11}} & {3'd0, alu_src2[31:3]};
                                                                        // 若
     shf[1:0]="11",右移3位,高位补0
```

```
128
         assign srl_step2 = {32{shf_3_2 == 2'b00}} & srl_step1
                                                                            // 若
     shf[3:2]="00",不移位
129
                         | \{32\{shf_3_2 == 2'b01\}\} \& \{4'd0, srl_step1[31:4]\} 
                                                                           // 若
     shf[3:2]="01",第一次移位结果右移4位,高位补0
130
                         | \{32\{shf_3_2 == 2'b10\}\} \& \{8'd0, srl_step1[31:8]\} 
                                                                            // 若
     shf[3:2]="10",第一次移位结果右移8位,高位补0
131
                         | {32{shf_3_2 == 2'b11}} & {12'd0, srl_step1[31:12]}; // 若
     shf[3:2]="11",第一次移位结果右移12位,高位补0
132
         assign srl_result = shf[4] ? {16'd0, srl_step2[31:16]} : srl_step2;
                                                                            // 若
     shf[4]="1",第二次移位结果右移16位,高位补0
133
134
         // 算术右移
135
         wire [31:0] sra_step1;
136
         wire [31:0] sra_step2;
137
         assign sra_step1 = {32{shf_1_0 == 2'b00}} & alu_src2
       // 若shf [1:0]="00",不移位
138
                         | {32{shf_1_0 == 2'b01}} & {alu_src2[31], alu_src2[31:1]}
       // 若shf[1:0]="01",右移1位,高位补符号位
139
                         | \{32\{shf_1_0 == 2'b10\}\} \& \{\{2\{alu_src2[31]\}\}, alu_src2[31:2]\}
      // 若shf[1:0]="10",右移2位,高位补符号位
140
                         | {32{shf_1_0 == 2'b11}} & {{3{alu_src2[31]}}}, alu_src2[31:3]};
       // 若shf[1:0]="11",右移3位,高位补符号位
141
         assign sra_step2 = {32{shf_3_2} == 2'b00}} \& sra_step1
      // 若shf[3:2]="00",不移位
142
                         | \{32\{shf_3_2 == 2'b01\}\} \& \{\{4\{sra_step1[31]\}\}, sra_step1[31:4]\} 
      // 若shf [3:2]="01",第一次移位结果右移4位,高位补符号位
143
                         | \{32\{shf_3_2 == 2'b10\}\} \& \{\{8\{sra_step1[31]\}\}, sra_step1[31:8]\} 
      // 若shf[3:2]="10",第一次移位结果右移8位,高位补符号位
144
                         | \{32\{shf_3_2 == 2'b11\}\} \& \{\{12\{sra_step1[31]\}\}\},
     sra_step1[31:12]}; // 若shf[3:2]="11",第一次移位结果右移12位,高位补符号位
145
         assign sra_result = shf[4] ? {{16{sra_step2[31]}}}, sra_step2[31:16]} : sra_step2;
      // 若shf[4]="1",第二次移位结果右移16位,高位补符号位
146
     //----{移位器}end
147
148
         // 选择相应结果输出
149
         assign alu_result = (alu_add|alu_sub) ? add_sub_result[31:0] :
150
                            alu slt
                                             ? slt result :
151
                            alu sltu
                                             ? sltu result :
152
                                             ? and_result :
                            alu_and
153
                                             ? nor_result :
                            alu_nor
154
                            alu_or
                                             ? or_result :
155
                                             ? xor_result :
                            alu_xor
156
                            alu_sll
                                             ? sll_result :
157
                            alu srl
                                             ? srl result :
158
                            alu_sra
                                             ? sra_result :
159
                            alu_lui
                                             ? lui_result :
160
                            32'd0;
```

```
161 endmodule
162
```

加法器的实现如下

```
1
     `timescale 1ns / 1ps
 2
    module adder(
 3
         input [31:0] operand1,
 4
         input [31:0] operand2,
 5
         input
                       cin,
 6
        output [31:0] result,
 7
         output
                       cout
 8
         );
 9
         assign {cout,result} = operand1 + operand2 + cin;
10
     endmodule
```

#### 4.2 功能仿真

测试的代码如下

```
1
   `timescale 1ns / 1ps
2
3
   4
   // Company:
5
   // Engineer:
6
7
   // Target Device:
8
   // Tool versions:
9
   // Dependencies:
10
11
   // Revision:
12
   // Revision 0.01 - File Created
13
   // Additional Comments:
14
15
   16
17
   module tb;
18
19
      reg
          [11:0] alu_control;
20
      reg
          [31:0] alu_src1;
21
          [31:0] alu_src2;
      reg
22
      wire [31:0] alu_result;
23
      alu alu_module(
24
         .alu_control(alu_control),
25
         .alu_src1
                 (alu_src1
26
         .alu_src2
                 (alu_src2
27
         .alu_result (alu_result )
```

```
28
        );
29
30
        initial begin
31
            //加法操作
32
            alu_control = 12'b1000_0000_0000;
33
            alu_src1 = 32'd1;
34
            alu_src2 = 32'hffffffff;
35
36
            //减法操作
37
            #5;
38
            alu_control = 12'b0100_0000_0000;
39
            alu_src1 = 32'd1;
40
            alu_src2 = 32'd2;
41
42
            //有符号比较
43
            #5;
44
            alu_control = 12'b0010_0000_0000;
45
            alu_src1 = 32'd1;
46
            alu_src2 = 32'd2;
47
48
            //无符号比较
49
            #5;
50
            alu_control = 12'b0001_0000_0000;
51
            alu_src1 = 32'd1;
52
            alu_src2 = 32'd2;
53
54
            //按位与
55
            #5;
56
            alu_control = 12'b0000_1000_0000;
57
            alu_src1 = 32'h12345678;
58
            alu_src2 = 32'hf0f0f0f0;
59
60
            //按位或非
61
            #5;
62
            alu_control = 12'b0000_0100_0000;
63
            alu_src1 = 32'he;
64
            alu_src2 = 32'd1;
65
66
            //按位或
67
            #5;
68
            alu_control = 12'b0000_0010_0000;
69
            alu_src1 = 32'he;
70
            alu_src2 = 32'd1;
71
72
            //按位异或
73
            #5;
74
            alu_control = 12'b0000_0001_0000;
```

```
75
             alu_src1 = 32'b1010;
 76
             alu_src2 = 32'b0101;
 77
 78
             //逻辑左移
 79
              #5;
 80
             alu_control = 12'b0000_0000_1000;
 81
             alu_src1 = 32'd4;
 82
             alu_src2 = 32'hf;
 83
 84
             //逻辑右移
 85
             #5;
 86
             alu_control = 12'b0000_0000_0100;
 87
             alu_src1 = 32'd4;
 88
             alu_src2 = 32'hf0;
 89
 90
             //算术右移
 91
             #5;
 92
             alu_control = 12'b0000_0000_0010;
 93
             alu_src1 = 32'd4;
 94
             alu_src2 = 32'hf0000000;
 95
 96
             //高位加载
 97
             #5;
 98
             alu_control = 12'b0000_0000_0001;
 99
             alu_src2 = 32'hbfc0;
100
          end
101
      endmodule
```

#### 功能仿真的结果如下:



### 4.3 生成比特流

生成比特流的成功截图如下



### 4.4 项目构成

项目构成如下



#### 4.5 上板实验



# 5 思考题

1. ALU的结构如何, 由哪些部分组成? 不同的运算器之间是什么关系?

ALU内部主要由各类运算逻辑和选择逻辑构成,由输入的操作码选择具体的运算结果。各个运算器之间 有并列与依赖关系,首先,对于加减法、与运算等逻辑运算、高位加载、位移运算等都为并列关系,互 相独立:

```
1
    assign and_result = alu_src1 & alu_src2; // &
    assign or_result = alu_src1 | alu_src2; // |
 3
    assign nor_result = ~or_result; // nor
    assign xor_result = alu_src1 ^ alu_src2;// xor
 5
    assign lui_result = {alu_src2[15:0], 16'd0};//加载到高16位
 6
    //add,sub,slt,sltu
    wire [31:0] adder_operand1;
 8
    wire [31:0] adder_operand2;
    wire adder_cin;
10
    wire [31:0] adder_result;
11
    wire adder_cout;
12
    assign adder_operand1 = alu_src1;
13
    assign adder_operand2 = alu_add ? alu_src2 : ~alu_src2;
14
    assign adder_cin = ~alu_add; //减法时adder_cin置为1, 即补码等于反码加1
15
    assign {adder_cout, adder_result} = adder_operand1 + adder_operand2 +
     adder cin;
16
    //加减结果
17
    assign add_sub_result = adder_result;
18
```

对于比较运算可以复用加减的运算逻辑,需要依赖于减法的运算结果,在此基础上做特殊的判断才能得 到结果。

对于 32 位无符号比较的小于置位,可在其高位前填 0 组合为 33位正数的比较,即 $\{1'b0,src1\}$ 和  $\{1'b0,src2\}$ 的比较,最高位符号位为 0。对于正数的比较,只要减法结果的符号位为1,则表示小于。而 33 位正数相减,其结果的符号位 最终可由 32 位加法的 cout+1'b1 得到,故无符号 32 位比较小于置位 运算结 果表达式为: sltu\_result = ~adder\_cout。

```
1
    //slt
 2
    assign slt_result[31:1] = 31'd0;
    assign slt_result[0]=(alu_src1[31] & ~alu_src2[31]) (~
    (alu_src1[31]^alu_src2[31]) & adder_result[31]);
 4
 5
    assign sltu_result = {31'd0, ~adder_cout};
 6
 7
    //移位器
 8
    assign sll result = alu src2 << alu src1[4:0];</pre>
 9
    assign srl_result = alu_src2 >> alu_src1[4:0];
10
    assign sra_result = ($signed(alu_src2)) >>> alu_src1[4:0];
11
12
13
    // 选择相应结果输出
14
    assign alu_result = (alu_add|alu_sub) ? add_sub_result[31:0] :
15
                         alu_slt ? slt_result :
16
                         alu_sltu ? sltu_result :
17
                         alu_and ? and_result :
18
                         alu_nor ? nor_result :
19
                         alu or ? or result :
20
                         alu_xor ? xor_result :
21
                         alu_sll ? sll_result :
22
                         alu_srl ? srl_result :
23
                         alu_sra ? sra_result :
24
                         alu_lui ? lui_result :
25
                         32'd0;
```

2. 在本次实验中,有些指令的实现并没有它的含义看上去那么直接。另外,ALU只是负责指令中运算部分的执行,单看ALU,并不能看到指令的完整实现。结合代码和仿真结果详细讲解SLT指令、移位系列指令的原理和实现,并结合具体指令谈谈对上面两句话的理解。对于SLT指令:

| src1符号 | src2符号 | adder_result符号 |           |
|--------|--------|----------------|-----------|
| 0      | 1      | X(0/1)         | 正-负,必然大于0 |
| 0      | 0      | 1              | 正-正,大于情况  |
| 0      | 0      | 0              | 正-正,小于情况  |
| 1      | 1      | 1              | 负-负,小于情况  |
| 1      | 1      | 0              | 负-负,大于情况  |
| 1      | 0      | X(0/1)         | 负-正,必然小于  |

由上表可以归纳得到SLT的结果:

```
1 assign slt_result[0]=(alu_src1[31] & ~alu_src2[31]) (~ (alu_src1[31]^alu_src2[31]) & adder_result[31]);
```

其中adder\_result为两输入数经过减法器的输出结果,可见这里的有符号比较依赖于减法操作,通过上表的归纳得到SLT的运算逻辑。

对于移位系列的操作,常见的做法是分为多步移位,具体来说可以进行三次位移,第一步根据移位量低2位即[1:0]位做第一次移位,第二步在第一次移位基础上根据移位量[3:2]位做第二次移位,第三步在第二次移位基础上根据移位量[4]位做第三次移位。

#### 具体代码如下:

```
1 wire [4:0] shf;
    assign shf = alu_src1[4:0];
 3
    wire [1:0] shf_1_0;
    wire [1:0] shf_3_2;
    assign shf_1_0 = shf[1:0];
    assign shf 32 = shf[3:2];
    // 逻辑左移
 8
    wire [31:0] sll_step1;
 9
    wire [31:0] sll_step2;
10
    // 依据 shf[1:0],左移 0、1、2、3 位
11
    assign sll_step1 = \{32\{shf_1_0 == 2'b00\}\}\ & alu_src2
12
                     | {32{shf_1_0 == 2'b01}} & {alu_src2[30:0], 1'd0}
13
                     | \{32\{shf_1_0 == 2'b10\}\} \& \{alu_src2[29:0], 2'd0\}
14
                     | \{32\{ shf \ 1 \ 0 == 2'b11 \} \} \& \{ alu \ src2[28:0], \ 3'd0 \} ;
15
    // 依据 shf[3:2],将第一次移位结果左移 0、4、8、12 位
16
    assign sll step2 = \{32\{shf \ 3 \ 2 == 2'b00\}\}\ \& sll \ step1
17
                     | \{32\{shf \ 3 \ 2 == 2'b01\}\} \& \{sll \ step1[27:0], \ 4'd0\}
18
                     | \{32\{shf_3_2 == 2'b10\}\} \& \{sll_step1[23:0], 8'd0\}
                     | \{32\{shf_3_2 == 2'b11\}\} \& \{sll_step1[19:0], 12'd0\};
19
20
    // 依据 shf[4],将第二次移位结果左移 0、16 位
21
    assign sll_result = shf[4] ? {sll_step2[15:0], 16'd0} : sll_step2;
```

总的来说,一些运算并不是可以直接得出结果的,需要一步一步的执行,需要针对指令的不同设计不同的选择器,同时优化alu的选择编码。