# MZTIO 发布 0.0

Hongyi Wu(吴鸿毅)

# Contents:

| 1                      | REA   | README          |  |  |  |  |  |  |  |
|------------------------|-------|-----------------|--|--|--|--|--|--|--|
|                        | 1.1   | 安全须知            |  |  |  |  |  |  |  |
|                        | 1.2   | 逻辑编程            |  |  |  |  |  |  |  |
| 2                      | 网页:   | 控制界面            |  |  |  |  |  |  |  |
|                        | 2.1   | 寄存器             |  |  |  |  |  |  |  |
|                        | 2.2   | 网页 (            |  |  |  |  |  |  |  |
|                        | 2.3   | 示波器监视           |  |  |  |  |  |  |  |
|                        | 2.4   | FIFO IP 核的限制    |  |  |  |  |  |  |  |
| 3                      | 远程    |                 |  |  |  |  |  |  |  |
|                        | 3.1   | minicom         |  |  |  |  |  |  |  |
|                        | 3.2   | 静态 IP 设置        |  |  |  |  |  |  |  |
| 4 <b>ubu</b> r 4.1 4.2 | ubun  | tu 13           |  |  |  |  |  |  |  |
|                        | 4.1   | 基础配置            |  |  |  |  |  |  |  |
|                        | 4.2   | 恢复 SD 卡原始空间 14  |  |  |  |  |  |  |  |
|                        | 4.3   | 升级启动文件          |  |  |  |  |  |  |  |
|                        | 4.4   | /dev/mmcblk0p1  |  |  |  |  |  |  |  |
| 5                      | Vivad | ivado 1         |  |  |  |  |  |  |  |
|                        | 5.1   | 安装              |  |  |  |  |  |  |  |
|                        | 5.2   | 编译              |  |  |  |  |  |  |  |
|                        | 5.3   | In system debug |  |  |  |  |  |  |  |
| 6                      | 实验    | 2'              |  |  |  |  |  |  |  |
|                        | 6.1   | 在线监视            |  |  |  |  |  |  |  |
|                        | 6.2   | 实验模式            |  |  |  |  |  |  |  |
| 7                      | 代码    | 31              |  |  |  |  |  |  |  |
| 7.1<br>7.2<br>7.3      |       | PS code         |  |  |  |  |  |  |  |
|                        | 7.2   | PL code         |  |  |  |  |  |  |  |
|                        | 7.3   | xillydemo       |  |  |  |  |  |  |  |

Contents: 1

2 Contents:

# CHAPTER 1

**README** 

### 如果您需要固件,请联系吴鸿毅 (wuhongyi@qq.com)

如果您想了解 PKU 如何使用 MZTIO,请点击以下链接: PKUMZTIO

XIA SUPPORT: XIA Blog

Pixie-16 MZ-TrigIO 设计用于将信号从背板(后连接器)连接到前面板(前连接器),并在 FPGA 架构中实现逻辑组合。它具有以下功能和特性:

- 用于 Pixie-16 的以太网可编程触发/符合控制模块
- 48+ Pixie-16 背板触发连接到本地 Zynq 处理器
- 48 个前面板 LVDS 连接到本地 Zyng 处理器
- 带嵌入式 Linux 的 MicroZed Zynq 处理器,作为独立 PC,内置 SD 卡驱动器,USB 主机,10/100 以太网,网络服务器等
- 1588 PTP 和 SyncE 时钟同步
- 开源用户访问软件和固件
- 用作独立桌面设备或 6U PXI 机箱
- 通过子卡自定义 I/O 标准

## 1.1 安全须知

请花点时间查看这些安全预防措施。它们既可以保护您,也可以防止损坏 Pixie 模块和连接的设备。此安全信息适用于所有操作员和维修人员。

- 电源
  - Pixie-16 MZ-TrigIO 模块通过 AC/DC 适配器或 PXI 背板供电。默认适配器具有适用于不同地区的各种 AC 插头附件。
  - 在从 Pixie-16 MZ-TrigIO 拔下电源插头或关闭 PXI 机箱电源之前,请记得关闭 Linux 操作系统。
- 用户调整/反汇编

- 为避免人身伤害和/或损坏,在进入模块内部之前,请务必断开电源。有一些与有经验的用户可能想要使用的电路板上的时钟相关的跳线。
- 电压额定值
  - 输入和输出信号不得超过 ±3.3V。在进行任何连接之前,请查看附录中的引脚分配。
- 子卡
  - 子卡可用作前面板和背面输入的替代品,这需要小心避免 FPGA 输出和标准连接器输入的冲突。
- 维修和清洁
  - 为避免人身伤害和/或损坏 Pixie 模块或连接的设备,请勿尝试修理或清洁这些设备的内部。
- Linux 密码
  - Pixie-16 MZ-TrigIO Linux 操作系统附带默认用户 ID 和密码,用于 1) SSH 登录, 2) SMB 文件共享,以及 3) Web 操作,如下所述。用户应立即更改这些密码,尤其是当 Pixie-16 MZ-TrigIO 连接到外部网络时。不要让黑客接管你的 Pixie-16 MZ-TrigIO!
- Linux 备份
  - Pixie-16 MZ-TrigIO Linux OS 存储在可移动 SD 卡上。SD 卡的文件系统可能会损坏,这会使 Linux 系统崩溃并使 Pixie-16 MZ-TrigIO 无法运行。因此,建议定期备份 SD 卡,例如使用 Win32DiskImager。(需要一个字节一个字节的复制)。
  - 请注意, 所有 Linux 密码都存储在 SD 卡上。

## 1.2 逻辑编程

为了适应中低能实验核物理的需求,我们发展了以下基本功能:

- 信号延迟
- 信号展宽
- 符合
- 多重性选择
- scaler 计数器
- down scale 分除
- 远程参数调节

• .....

# CHAPTER 2

# 网页控制界面

# 2.1 寄存器

用户可以通过修改 settings.ini 文件中的控制寄存器来轻松调整实验逻辑。

当然,对于不同类型的实验,我们有专门的软件,有关特定的寄存器控制方法,请参阅实验手册。

|           | Se                  | ettings.ini - H | longyi Wı | u @ Peking University (于 PixieNet) - |      | ;  |
|-----------|---------------------|-----------------|-----------|--------------------------------------|------|----|
| File Edit | Options Bu          | uffers Tool     | s Conf    | Help                                 |      |    |
| 1 0x000   | 0                   |                 |           | CSR[15:0]                            | (R)  |    |
| 2 0x001   | 0                   |                 |           | VERSION                              | (R)  |    |
| 3 0x002   | 0                   |                 |           | D18[2:0]                             | (W/R | () |
| 4 0x003   | 0                   |                 |           | outblock[1:0]                        | (W/R | () |
| 0x00A     | 0                   |                 |           | numtrig                              | (R)  |    |
| 0x00B     | 0                   |                 |           | numtrig                              | (R)  |    |
| 0x00C     | 0                   |                 |           | runticks                             | (R)  |    |
| 0x00D     | 0                   |                 |           | runticks                             | (R)  |    |
| 0×100     | 0x6666              |                 |           | FrontIO_Aena                         | (W/R | () |
| 0x105     | 0x6666              |                 |           | LVDSIO_Aena                          | (W/R | () |
| 0x101     | 0x6666              |                 |           | FrontIO_Bena                         | (W/R | () |
| 0x106     | 0x6666              |                 |           | LVDSIO_Bena                          | (W/R | () |
| 0x102     | 0×6600              |                 |           | FrontIO_Cena                         | (W/R | () |
| 0x107     | 0x6666              |                 |           | LVDSIO_Cena                          | (W/R | () |
| 0x103     | $0 \times 00000000$ | 0               |           | TriggerAllena                        | (W/R | () |
| 0x104     | $0 \times 0000$     |                 |           | EB Dataena                           | (W/R | () |
| 0x108     | 0xFFFF              |                 |           | frontA coincidence mask              | (W/R | () |
| 0x109     | 0xFFFF              |                 |           | frontB coincidence mask              | (W/R | l) |
| 0x10A     | 0xFFFF              |                 |           | frontC_coincidence_mask              | (W/R | () |
| 0x10B     | 0xFFFFFFF           | F               |           | TriggerAll coincidence mask          | (W/R | () |
| 0x10C     | 0xFFFF              |                 |           | EB Data coincidence mask             | (W/R | l) |
| 0x110     | 0xFFFF              |                 |           | frontA multiplicity mask             | (W/R | () |
| 0×111     | 0xFFFF              |                 |           | frontB_multiplicity_mask             | (W/R | () |
| 0x112     | 0xFFFF              |                 |           | frontC multiplicity mask             | (W/R | () |
| 0x113     | 0xFFFFFFF           | F               |           | TriggerAll multiplicity mask         | (W/R | () |
| 0x114     | 0xFFFF              |                 |           | EB Data multiplicity mask            | (W/R | () |
| 0x118     | $0 \times 0000$     |                 |           | frontA coincidence pattern           | (W/R | () |
| 0x119     | $0 \times 0000$     |                 |           | frontB coincidence pattern           | (W/R | i) |
| 0x11A     | $0 \times 0000$     |                 |           | frontC_coincidence_pattern           | (W/R |    |
| 0x11B     | 0×0000000           | 0               |           | TriggerAll coincidence pattern       | (W/R |    |
| 0x11C     | 0×0000              |                 |           | EB Data coincidence pattern          | (W/R |    |
| 0x120     | 2                   |                 |           | frontA multiplicity threshold        | (W/R |    |
| 0x121     | 2                   |                 |           | frontB_multiplicity_threshold        | (W/R |    |
| 0x122     | 2                   |                 |           | frontC_multiplicity_threshold        | (W/R |    |
| 0x123     | 2                   |                 |           | TriggerAll_multiplicity_threshold    | (W/R |    |
| 0x124     | 2                   |                 |           | EB_Data_multiplicity_threshold       | (W/R | l) |
| 0x128     | 0                   |                 |           | frontA_output_select                 | (W/R |    |
| 0x129     | 0                   |                 |           | frontB output select                 | (W/R | () |
| 0x12A     | 0                   |                 |           | frontC_output_select                 | (W/R | ı) |
| 0x12B     | 0                   |                 |           | TriggerAll output select             | (W/R |    |
| 0x12C     | 0                   |                 |           | EB Data_output_select                | (W/R |    |
| 0x030     | 0x0032002           | 8               |           | DelayAndExtend1                      | (W/R | ı) |
| 0x031     | 0×000A              |                 |           | DownScale1                           | (W/R | () |
| 0x040     | 0                   |                 |           | LEMO output mode                     | (W/R | () |
|           | settings.in         |                 | 1,0)      | (Conf[Space]) 07:49 0.20             |      |    |
|           | assoc is ob         |                 |           |                                      |      |    |

# 2.2 网页

# 2.2.1 main page

主页,它将提供该模块的基本信息和注意事项。



### 2.2.2 control page

通过控制寄存器来改变实验触发模式,逻辑信号的延迟与展宽等。



### 2.2.3 status page

当您访问状态页面时,该页面将每5秒钟自动刷新一次。

当前,此页面上有五列可监视参数。

- 第一列的第四行表示允许使用该固体的日期。
- 第一列的第十五行指示当前 DAQ 的运行时间。
- 第一列第 16 行代表 DPMFULL 和总运行时间的百分比。

2.2. 网页 7



### 2.2.4 log page

在开发中,此页面将保存状态参数并读取历史参数。

### 2.2.5 support page

该页面提供了一些基本说明,包括 XIA 说明, PKU 说明等。

## 2.3 示波器监视

通过 MZTIO 子板将信号输出到示波器。

大多数示波器只有 4 个通道,因此我们的监视器设置默认设置为 4 个通道。如果要同时监视 8 个通道,则可以用 2 台示波器完成。

当然,可以通过修改控制寄存器来切换监视信号。有关如何监视不同信号的说明,请阅读特定实验的说明。

下图是示波器监视的示例。线 1 表示触发逻辑信号,线 2 表示触发逻辑信号 10 倍分除之后的结果,线 3 表示线 1 延迟 400 ns 后的信号,线 4 代表线 3 展宽到 500 ns。



### Control: (222.29.111.226) Jul 22, 2019

# 2.4 FIFO IP 核的限制

下图显示了 FIFO IP 核参数的可设置范围。



由于 FIFO IP 核的限制,延迟设置为最少 4 个时钟。

# CHAPTER 3

远程控制

## 3.1 minicom

将 USB 线连接电脑, 获取系统 IP

在 linux 中可以采用串口通讯软件 minicom

minicom -s

- 选择 *Serial port setup* ,修改 Serial Device 为 *Idev/ttyUSB0* 。Bps/Par/Bits 修改为 *115200 8N1* ,底端最后两个选项为 *NO*
- 选择 Modem and dialing, 删除 A, B, K 条的内容
- 再然后,选择 Save setup as dfl 保存该修改设置
- 最后,选择 Exit 来退出配置模式,进入控制模式

user: root password: xia17pxn 密码采用默认的,方便使用者都能登陆

假设该模块的 IP 地址为 222.29.111.80, 您可以通过以下命令远程登陆。

ssh -Y root@222.29.111.80

## 3.2 静态 IP 设置

因为 Ubuntu18.04 采用的是 netplan 来管理 network。所以可以在 /etc/netplan/ 目录下创建一个以 yaml 结尾的文件。比如 01-netplan.yaml 文件。

然后在此文件下写入以下配置(你需要修改 IP 地址及网关):

```
network:
    version: 2
    renderer: networkd
    ethernets:
        enp3s0:
        dhcp4: no
        addresses: [192.168.1.110/24]
        gateway4: 192.168.1.1
        nameservers:
        addresses: [8.8.8.8, 114.114.114]
```

特别要注意的是这里的每一行的空格一定要有的,否则会报错误而设置失败!

```
network:
  version: 2
  renderer: networkd
  ethernets:
    eth0:
     addresses: [10.10.6.33/24]
     gateway4: 10.10.6.10
     dhcp4: no
```

以上参数为 CIAE 实验使用的配置。

最后使用 sudo netplan apply 来重启网络服务就可以了。使用 ip a 查看你的静态 IP 是否设置成功了!

# CHAPTER 4

ubuntu

## 4.1 基础配置

#### 4.1.1 ubuntu 18

如果操作系统是当前最新版本,则不需要进行额外的源配置。 如果要安装 CERN ROOT,则在 /etc/apt/sources.list 中添加以下行

deb http://ports.ubuntu.com/ xenial main universe multiverse

### 4.1.2 ubuntu 12

如果操作系统版本是之前的老版本,则需要按照以下进行源的修改配置。

编辑源列表文件

vim /etc/apt/sources.list

### 修改为:

deb http://old-releases.ubuntu.com/ubuntu vivid main restricted universe multiverse deb http://old-releases.ubuntu.com/ubuntu vivid-security main restricted universe.

-multiverse
deb http://old-releases.ubuntu.com/ubuntu vivid-updates main restricted universe.
-multiverse
deb http://old-releases.ubuntu.com/ubuntu vivid-proposed main restricted universe.
-multiverse
deb http://old-releases.ubuntu.com/ubuntu vivid-backports main restricted universe.
-multiverse
deb-src http://old-releases.ubuntu.com/ubuntu vivid main restricted universe.
-multiverse
deb-src http://old-releases.ubuntu.com/ubuntu vivid-security main restricted.
--universe multiverse
deb-src http://old-releases.ubuntu.com/ubuntu vivid-updates main restricted.
--universe multiverse
deb-src http://old-releases.ubuntu.com/ubuntu vivid-proposed main restricted.
--universe multiverse
deb-src http://old-releases.ubuntu.com/ubuntu vivid-proposed main restricted.

→universe multiverse

(下页继续)

(续上页)

```
deb-src http://old-releases.ubuntu.com/ubuntu vivid-backports main restricted-

ouniverse multiverse

deb http://mirrors.ustc.edu.cn/ubuntu/ vivid main universe
deb-src http://mirrors.ustc.edu.cn/ubuntu/ vivid main universe
```

## 4.1.3 软件升级

```
apt-get update
```

```
#install firefox
apt-get install firefox
# install emacs
apt-get install emacs
# ROOT dependent library
apt-get install cmake
apt-get install libx11-dev
apt-get install libxpm-dev
apt-get install libxft-dev
apt-get install libxext-dev
apt-get install gfortran
apt-get install libssl-dev
apt-get install xlibmesa-glu-dev
apt-get install libglew1.5-dev
apt-get install libftgl-dev
apt-get install libmysqlclient-dev
apt-get install libfftw3-dev
apt-get install libcfitsio-dev
apt-get install graphviz-dev
apt-get install libavahi-compat-libdnssd-dev
apt-get install libxml2-dev
apt-get install libkrb5-dev
apt-get install libgs10-dev
apt-get install libqt4-dev
```

```
apt-get install root-system-bin
```

ubuntu 颜色配置,个人目录下放置颜色配置文件.dircolors,该文件在 readhat 系统中文件名为.dir\_colors

# 4.2 恢复 SD 卡原始空间

为了加快镜像装载速度,实际上只格式化了 8/16G 左右的 SD 卡空间,我 16/32G 的 SD 卡还有 8/16G 多的空间都没用到,为了能够进行使用进行如下操作

```
fdisk /dev/mmcblk0
# 然后分别输入: d [ENTER],2 [ENTER],n[ENTER] [ENTER],[ENTER],[ENTER],[ENTER],w[ENTER],
若中间出现问题详细参考 Getting started with Xillinux for Zynq-7000 EPP , 然后重启
linux 开机后
```

```
# 执行以下命令
resize2fs /dev/mmcblk0p2
# 使用以下命令查看追加的结果
df -h
```

14 Chapter 4. ubuntu

## 4.3 升级启动文件

要将 SD 卡启动分区挂载到 /mnt/sd 文件夹,请执行

mount /dev/mmcblk0p1 /mnt/sd

这在不删除 SD 卡的情况下更新启动文件很有用。在新的启动文件生效之前,必须重新启动 Pixie-16 MZ-TrigIO。

### 操作流程如下:

- 在台式机上生成固件文件
- 复制文件到 SD 卡上的文件夹 (/var/www)
- 挂载启动分区 /dev/mmcblk0p1 到 /mnt/sd (如果尚未创建 /mnt/sd, 则创建该目录)
- 复制文件,例如 cp /var/www/xillydemo.bit /mnt/sd
- 重新启动或关机后再开机(重新启动)

scp xillydemo.bit root@222.29.111.157:~

# 4.4 /dev/mmcblk0p1

boot.bin devicetree.dtb uImage xillydemo.bit

4.3. 升级启动文件 15

16 Chapter 4. ubuntu

# CHAPTER 5

## Vivado

## 5.1 安装

tar -zxvf Xilinx\_Vivado\_SDK\_2018.3\_1207\_2324.tar.gz cd Xilinx\_Vivado\_SDK\_2018.3\_1207\_2324 ./xsetup



点击 continue 选择不下载最新版本,然后点击 Next 进入下一步



点击三个可选框, 然后点击 Next 进入下一步

18 Chapter 5. Vivado



选择 Vinado HL Design Edition,然后点击 Next 进入下一步

5.1. 安装 19



直接点击 Next 进入下一步

20 Chapter 5. Vivado



选择安装目录,这里我选择安装到 /home/wuhongyi/Xilinx ,然后点击 Next 进入下一步

5.1. 安装 21



等待安装完成

22 Chapter 5. Vivado



以下两个步骤不是必须的。

将 vivadoLicence.lic 文件复制到安装目录,这里为 /home/wuhongyi/Xilinx

安装完成之后会弹出以下界面

5.1. 安装 23



点击左上方的 Load License,选择我们的 vivadoLicence.lic 文件 然后点击左上方的 View License Status 可查看破解的 IP 核

24 Chapter 5. Vivado



## 5.2 编译

首次打开时,需要清空 P16\_MZTIO\_FW\_0p01/build 文件夹

- Open Vivado. Use Tools > Run Tcl Script to run project generating script ···/verilog/xillydemo-vivado.tcl. The resulting project file is in ···verilogvivado
- There have been cases where the script crashes Vivado, and then the compile has ~100 pin property critical warnings. In such cases, start over.
- Compile demo project (generate bitstream). Ignore warnings and critical warnings.
- Check build/xillydemo.runs/impl\_1/xillydemo.bit

# 5.3 In system debug

Is possible???

5.2. 编译 25

26 Chapter 5. Vivado

# CHAPTER 6

实验

关于 PKU 固件从前面板网口 RJ45 输出多重性选择的结果

- 当设置 multiplicity==0, 输出高电平
- 当设置 multiplicity>=1, 默认输出低电平,只有满足多重性条件时才有高电平。

### MSRB bit6 为1时

- 才能有同步指示信号
- 才能 DPM 的输出信息
- 才有 FT, VT 信息

## 6.1 在线监视

在修改参数文件 settings.ini之后, 你需要运行以下程序来修改寄存器的设置。

./progfippi

### 需要注意的是,运行 DAQ 时不允许执行该程序

您可以在网页中查看参数设置,以及计数器等情况。

# 6.2 实验模式

我们将为以下四种类型的实验提供固件和软件的通用组合。

## 6.2.1 在束 gamma 谱学

设计中…

### 6.2.2 beta 衰变



以下列出探测阵列中的硅探测器信息:

- QSDAE1
  - MICRON MSQ25, Junction 4, 50.0mm x 50.0mm, 309um
- QSDAE2
  - CIAE Q300, Junction 4, 50.0mm x 50.0mm, 300um
- DSSD1
  - MICRON W1, Junction 16, Ohmic 16, 49.5mm x 49.5mm, 142um
- DSSD2
  - MICRON W1, Junction 16, Ohmic 16, 49.5mm x 49.5mm, 142um
- DSSD3
  - MICRON W1, Junction 16, Ohmic 16, 49.5mm x 49.5mm, 142um
- QSD1
- MICRON MSQ25, Junction 4, 50.0mm x 50.0mm, 1546um
- QSD2
  - CIAE Q300, Junction 4, 50.0mm x 50.0mm, 300um
- QSD3
- CIAE Q300, Junction 4, 50.0mm x 50.0mm, 300um

塑料闪烁体 T1, T2 信号经过 TAC 将时间差转为脉冲幅度信息,则可以使用 100MSPS 模块进行采集。 设计中…

### 6.2.3 核反应

设计中…

28 Chapter 6. 实验

# 6.2.4 超重核

设计中…

6.2. 实验模式 29

30 Chapter 6. 实验

# CHAPTER 7

代码

## 7.1 PS code

```
#PKU MZTIO GUIDES
docs
static # css js
webops
Pixie16_MZTrigIO_Manual.pdf
MZTIOCommon.c
MZTIOCommon.h
MZTIODefs.h
clockprog.c
progfippi.cc
settings.ini
status.c
status.cgi
makefile
pkulogo100.jpg
why.jpg
webopspasswords
index.html
log.html
status.html
support.html
```

## 7.2 PL code

## 7.2.1 downscale

```
module downscale (
```

(下页继续)

(续上页)

### **7.2.2** scaler

```
module scaler
  (
    din,
    dout ,
    endcount,
    clk
  );

parameter DATA_W = 32;
    output[DATA_W-1:0] dout;
    reg [DATA_W-1:0] dout;

    input din;
    input endcount;
    input clk;
endmodule
```

## 7.2.3 signaldelay512

```
module signaldelay512
  (
    din,
    dout,
    delay,
    clk
  );

    output dout;
    reg    dout;
    input [9:0] delay;
    input    din;
    input clk;
endmodule
```

## 7.2.4 signalextend512

```
module signalextend512 (
din,
```

(下页继续)

32 Chapter 7. 代码

(续上页)

### 7.2.5 IP core

#### **FIFO**

```
module fifo_delay512(clk, srst, din, wr_en, rd_en, dout, full, empty,
    data_count)
/* synthesis syn_black_box black_box_pad_pin="clk,srst,din[0:0],wr_en,rd_en,
    dout[0:0],full,empty,data_count[9:0]" */;
    input clk;
    input srst;
    input [0:0]din;
    input wr_en;
    input rd_en;
    output [0:0]dout;
    output full;
    output empty;
    output [9:0]data_count;
endmodule
```

# 7.3 xillydemo



7.3. xillydemo 33

#### • FRONT\_X\_OUTENA

- == 1 表示从 MZ 往前面板驱动输出,代码里面操作 out
- == 0 表示从前面板往 MZ 驱动输入,代码里面操作 in

### • LVDS\_X\_OUTTENA

- == 1 表示驱动网口向外输出
- == 0 表示驱动网口向里输入

如果 MEZZ01 开启输入模式,则必须设置 FRONT\_X\_OUTENA==0 && LVDS\_X\_OUTTENA==1,其余模式下,MEZZ01 跳针全部设置成输出模式,此时网口可用于输入或者输出模式。

当前,在前面板 C 口配置一个 MEZZ01 模块,其中前四通道设置为信号输入,分别连接 [1]/[2]/[6],后四个通道设置为信号输出,分别连接 [9]/[10]/[13]/[14]。该配置模式下,C 口对应的四个网口仍然可用于多重性的输入,此时参数 FrontIO = 0x6600, LVDSIO = 0x6666。如果不使用 MEZZ01 模块,只连接网口与 P16 模块,则参数 FrontIO/LVDSIO 均设置为 0x6666。

34 Chapter 7. 代码



示波器监视模式:

7.3. xillydemo 35

- 0: A1\_1
- 1: A1\_2
- 2: A2\_1
- 3: A2\_2
- 4: A3\_1
- 5: A3\_2
- 6: A4\_1
- 7: A4\_2
- 8: B1\_1
- 9: B1\_2
- 10: B2\_1
- 11: B2\_2
- 12: B3\_1
- 13: B3\_2
- 14: B4\_1
- 15: B4\_2
- 16: C1\_1
- 17: C1\_2
- 18: C2\_1
- 19: C2\_2
- 20: C3\_1
- 21: C3\_2
- 22: C4\_1
- 23: C4\_2
- 24: DPM FULL 时处于低电平, 统计处于高电平时间即为不丢失数据的时间
- 25: SYNCOUT, start=1, stop=0
- 26: Ext\_ValidTrig\_In 有信号时处于 High
- 27: Ext\_FastTrig\_In 有信号时处于 High
- 28: debug ch1
- 29: debug ch2
- 30: debug ch3
- 31: debug ch4
- 32:
- 33:
- 34:
- 35:

36 Chapter 7. 代码