# Projeto de ADPLL para sincronia de sinais usando FPGA

Wellington W. F. Sarmento, Paulo de Tarso C. Pequeno e Ricardo C. Ciarlini

#### Resumo

- Conceitos básicos
- Visão Geral
- Problema
- Projeto
- Implementação VHDL e Testes

### Visão geral

- Um Phase Locked Loop(PLL) é um sistema de controle de circuito fechado (closed-loop) que mantém um sinal gerado com a mesma fase de um sinal de referência
- Tem usos em Telecomunicações, transmissões em linhas cabeadas ou não, controle de Jitter.
- Um PLL pode ser totalmente analógico, parcialmente digital (Digital PLL ou DPLL) ou totalmente digital (All-Digital PLL ou ADPLL)
- Presente trabalho apresentará um ADPLL descrito em VHDL e implementado no FGPA Altera Cyclone V

#### Problema

- Criar um PLL que possa recuperar a freqüência de rede de uma planta elétrica de alta potência a fim de manter o sincronismo entre o sinal que chega e o sinal distribuído na rede elétrica.
- O sinal de referência do PLL será de 60 Hz ou uma de suas harmônicas. O sinal de saída do PLL deverá ser de 60Hz em fase com o sinal de referência

#### Problema

 Como o kit de desenvolvimento não possui DACs, a onda senoidal de entrada deve ser discretizada, armazenada em tabela e usado em um contador a fim de gerar um sinal de saída com comportamento senoidal

### Projeto

### Diagrama de Blocos





## Divisor de Frequência (DivFreq)

- Contador responsável por dividir a frequência fornecida ao sistema
- No caso, a frequência de entrada deste circuito será de 50 MHz
- A saída deste circuito deverá ser de 60 HZ ou 120Hz para a execução dos testes a serem realizados

### Sine Generator(SineGen)

- Foram capturadas 135 amostras de seno armazenada em um vetor e utilizadas para imprimir um comportamento senoidal ao sinal que alimenta o sistema, bem como o sinal de saída do sistema
- A saída deste circuito é um barramento de 8 bits
- A entrada deste circuito é fornecida pelo DivFreq ou pelo DCO

## Phase Frequency Detector (PFD)

- Como detector de fase do PLL foi escolhido o circuito Phase Frequency Detector baseado em Flip-flops, proposto por [1] e sugerido por [2] e [4] para implementação de um ADPLL
- Sua vantagem frente ao circuito baseado em porta XOR é a possibilidade de detectar mudanças de fase tanto na subida do sinal quanto na descida

### Comportamento do PFD

- Se a borda de subida de ref estiver adiantada em relação a borda de subida de dcoout, o sinal up será posto em "1" e down vai para "0".
- Se a borda de subida de dcoout estiver adiantada em relação a borda de subida de ref, o sinal down será posto em "1" e up vai para "0".
- Os sinais up e down serão iguais a 0 se as fases de ref e div forem iguais.

### Phase Frequency Detector



Circuito do PFD



Fig.5. When ref rising edge div rising edge

Teste efetuado por [4]

### K-counter Loop Filter

- Circuito responsável pelo controle do Oscilador Controlado Digitalmente (DCO)
- Utilizado em PLLs para aplicação em Telecomunicações
- Sugerido por [2] e [4] para implementação de um ADPLL

### K-counter Loop Filter

- Formado por dois contadores crescentes (UP e DOWN)
- O clock dos contadores é dado por M vezes Fc
- Os valores típicos de M são: 8,16,32...



Diagrama de Blocos. Fonte: [2]

### K-counter Loop Filter

- O contador tem um range de 0 à K-1
- O Down é habilitado quando DN/UP está em 1 e UP é habilitado quando DN/UP está em 0
- Quando a contagem excede K-1 ambos os contadores são resetados
- O sinal "Carry" é dado pelo MSB do contador UP e o "Borrow", pelo MSB de Down
- Quando Down armazena valor maior ou igual a K/2, o "Borrow" vai para 1
- Quando Up armazena valor maior ou igual a K/2, "Carry" vai para 1



Diagrama de Tempo. Fonte: [4]

- O DCO é um oscilador que modifica sua frequência de saída dependendo dos sinais enviados pelo Loop Filter
- O DCO usado é basicamente composto por um IDCounter (Increment and Decrement Counter) e um Divisor de Frequência por N
- Carry é colocado na entrada de INCR e Borrow em DECR (em [3] os sinais foram trocados, conforme pode ser visto em [2], [4] e [7]
- Se não houver sinais Carries e Borrows,
   IDCounter divide sua saída OUT por 2
   na borda positiva de IDClock



Diagrama de Blocos do DCO. Fonte: Figura modificada de [3]

 A saída OUT de IDCounter é usada como Clock para o Divisor de Frequência por N

 Esse divisor de frequência é usado para permitir controle da frequência que alimenta o PFD



Diagrama de Blocos do DCO. Fonte: [4]

 Se Carry estiver presente na entrada de IDCounter, um 1/2 ciclo é adicionado a OUT



 Se Borrow estiver presente na entrada de IDCounter, um 1/2 ciclo é subtraído de OUT

Diagrama de Tempo de INCR e DECR. Fonte: [3]

- A saída de IDCounter é IDout
- A função lógica de IDCounter, usando um TFF pode ser vista na figura à direita
- O T-Flipflop muda seu valor de saída em cada borda positiva de IDClock se nenhum sinal Carry ou Borrow estiver presente
- Na figura pode ser visto o sinal Carry aplicado quando o T-Flipflop estiver em "0"

ID out = (NOT (ID clock) AND (NOT (toggle-FF))

Função Lógica de IDCounter. Fonte: [4]



Diagrama de Tempo de Carry e Borrow. Fonte: [6]

### Dados de Projeto

- Parâmetros sugeridos em [4][5] e utilizados para o projeto do ADPLL
- IDClock = 2NFc (eq. 1)
- M = 2N (eq. 2), usado para determinar KClock=MFc (Loop Filter)
- Onde,
  - IDClock: Sinal de Clock do DCO
  - Fc: Frequência Centro
  - N: Usado no Divisor de Frequência por N do DCO
  - M: Usado para determinar a frequência de operação do K-counter

### Dados de Projeto

- M= 2K (eq. 3) (2K se for um detector de fase baseado em Flip-flop ou se o detector de fase for XOR o valor é 4K)
- Nmin = 2M/K (eq. 4)
- Onde,
  - K: Módulo dos contadores do Filtro de Loop (K-Counter)
  - N: Usado no Divisor de Frequência por N do DCO
  - Nmin: Valor mínimo para N
  - M: Usado para determinar a frequência de operação do K-counter

## Implementação VHDL e Testes

## Repositório do Código e estrutura de arquivos

- Código VHDL publicado sob licença GPLv3 em <a href="https://github.com/">https://github.com/</a> wwagner33/adpll-vhdl
- O arquivo adpll.vhd traz a estrutura completa do circuito testado (ADPLL, divisor de frequência, gerador de seno)
- Os arquivos pfd.vhd, k\_counter.vhd e dco.vhd compõem o ADPLL

### Todos os componentes do circuito

```
component divfreq
   port(
     clk : in std_logic;
     ref : out std_logic
end component;
-- Sine Generator
component sine_wave_gen
  port(
               : in std_logic;
               : out natural range 0 to 255
  dataout
end component;
-- Phase Detector
component pfd
  port(
     a : in std_logic;
     b : in std_logic;
     out_up : out std_logic;
     out_down : out std_logic
end component;
```

```
component k_counter
port (
            in std_logic;
  in_up:
  in_down: in std_logic;
  -- up-down: in std_logic;
  kclock: in std_logic; -- M multiple of Fo
  carry: out std_logic;
  borrow: out std_logic);
end component;
-- Controlled Oscillator
component dco
  port(
     carry, borrow, clock: in std_logic;
     dco_out : out std_logic
end component;
```

Componentes DivFreq, SinGen e PFD em VHDL

Componentes K\_Counter (LF) e DCO em VHDL

## Estrutura dos componentes em VHDL: DivFreq e SinGen

```
-- Program: divfreq.vhd
-- Description: Frequency divider from clock of 50 MHz to 1Hz, 60/135, 1 KHz
-- Input: clk (extern clock)
-- Output: freq_1Hz
-- Author: Wellington, Paulo e Rodrigo
                                                                                   -- Program: sine_wave_gen.vhd
                                                                                   -- Description: Sine Wave Generator
                                                                                   -- Input: clk - reference clock from DivFreq circuit output
-- Date: 16/06/2021
                                                                                   -- Output: dataout -
-- State: No errors known
__ ***********
                                                                                   -- Author: Wellington W. F. Sarmento, Paulo de T. C. Pequeno e Rodrigo Ciarlini
-- Counter is 25000000 to 1 Hz (1 sample)
-- Counter is 416667 to +/- 60Hz (to 135 samples) = 3087
-- Counter is 208373 to +/- 120 Hz
-- counter is 25000 to 1 kHz
                                                                                   use ieee.std_logic_1164.all;
-- Counter is 1000 to 25KHz
                                                                                   use ieee.numeric_std.all; --try to use this library as much as possible.
-- Counter is 125 to 200KHz
-- Counter is 50 to 500KHz
                                                                                   -- Counter is 25 to 1MHz
-- Remove Counter to 25 MHz
                                                                                   end sine_wave_gen;
                                                                                   architecture sine_wave_gen_arch of sine_wave_gen is
signal counter : natural range 0 to 255:=0;
type table_type is array (integer range<>) of natural;
library ieee;
use ieee.std_logic_1164.all;
                                                                                   -- ROM for storing the sine values from Prática TAED 07.pdf.
entity divfreq is
                                                                                                        : table_type(0 to 134):=(127,132,138,144,150,156,162,167,173,178,184,189,194,199,204,99
  port(
    clk: in std_logic;
                                                                                   ref: out std_logic);
end divfreq;
architecture divfreq_arch of divfreq is
                                                                                   dataout<= sine(counter);</pre>
                                                                                   counter_logic: process(clk)
signal count: natural range 0 to 3087:=0;
signal ot:
              std_logic:='0';
                                                                                    --to check the rising edge of the clock signal
                                                                                      if(counter = 135) then
begin
                                                                                      counter<=0;
elsif (rising_edge(clk)) then
   ref<=ot;
                                                                                      counter<=counter+ 1;
end if;</pre>
   divfreq_logic: process(clk)
                                                                                   end process counter_logic;
      if (clk'event and clk='1') then
                                                                                   end sine_wave_gen_arch;
         count <= count +1;
         if (count=125) then
            count<=0;
            ot<=not ot;
         end if;
      end if:
   end process;
```

Código do Divfreq para saída de 60Hz com 135 amostras de seno

end divfreq\_arch;

Código de criação e tabela com 135 amostras de seno e saída destes valores conforme sinal vindo de Divfreq

### Simulação dos Circuitos



O circuito foi simulado com o sinal de entrada clk\_sys=50MHz. O Signal link\_divfreq\_sine mostra o sinal de saída de Divfreq e entrada em SineGen. O Signal test\_dataout mostra a saída de SineGen (sine\_wave\_gen\_inst)

### Simulação dos Circuitos



Signal test\_dataout não formato Analógico no ModelSim

### Estrutura dos componentes em VHDL: PFD

```
-- Program: pfd.vhd
-- Description: Phase and frequency Detector proposed by Behzad Razavi
     Paper: Design of Monolithic Phase-Locked Loops and Clock Recovery Circuits - a tutorial, 1996 (IEEExplore)
-- Input: a, b (input signals)
-- Output: up,down. Behavior:
  If freq(b) = freq(a), and Phase(a)=Phase(b), up=0,down=0
     If freq(a) > freq(b), up=1, down=0
If freq(b) > freq(a), up=0,down=1
  If freq(a)=freq(b), up=1 or down=1 with width pulse equal to Phase(b)-Phase(a)
-- Author: Wellington W. F. Sarmento, Paulo de T. C. Pequeno e Rodrigo Ciarlini
-- Date: 24/06/2021
-- State: No known errors
library ieee;
use ieee.std_logic_1164.all;
entity pfd is
  port (
                in std_logic;
     a :
                in std_logic;
     out_up : out std_logic;
     out_down : out std_logic);
END pfd;
architecture pfd_arch of pfd is
-- create a component D_FF(d_ff.vhd)
  component d_ff
     port(clk : in std_logic;
                 : in std_logic;
         rst : in std_logic;
                 : out std_logic;
                 : out std_logic);
  end component;
  signal srst,sup,sdown,sd : std_logic;
  constant set_signal : std_logic:='1'; -- The D input must be '1' because is necessery to PFD proposed >
by Rizavi
```

### Estrutura dos componentes em VHDL: PFD

```
begin
   out_up<=sup;
   out_down<=sdown:
   sd<=set_signal;
-- use component d_ff and a AND port to create the Phase and Frequency Detector
   -- map ports of component to signals
   d_ff_1_map_ports : d_ff
   port map(clk => A,
          d => sd.
          rst => srst,
          q => sup);
   -- both output's D-Flip Flops put in AND port. up and down set to zero,
   -- but the delay between A and B signal generate a width pulse equal to phases differences.
   srst <= sup nand sdown;</pre>
   -- map ports of component to signals
   d_ff_2_map_ports : d_ff
port map(clk => B,
          d \Rightarrow sd.
          rst => srst.
          q => sdown);
END pfd_arch;
```

Código do circuito PFD formado por dois Flipflops D e uma porta NAND.

### Simulação dos Circuitos



Teste do circuito de PFD com o DivFreq. Os sinais de entrada de PFD são link\_divfreq\_sine e b\_in. O primeiro é a saída de DivFreq e está com 60 Hz, o segundo seria a saída do ADPLL e foi simulada com um sinal de 60 Hz. As duas entradas do PFD estão em fase.

### Simulação dos Circuitos



Teste do circuito de PFD com o DivFreq. Os sinais de entrada de PFD são link\_divfreq\_sine e b\_in. O primeiro é a saída de DivFreq e está com 60 Hz, o segundo seria a saída do ADPLL e foi simulada com um sinal de 60 Hz. As duas entradas do PFD estão fora fase.

## Estrutura dos componentes em VHDL: K\_Counter

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
entity k_counter is
   port (
      in_up:
                 in std_logic;
      in_down: in std_logic;
      kclock: in std_logic;
      carry: out std_logic;
borrow: out std_logic);
end k_counter;
[architecture k_counter_arch of k_counter is
   constant k: natural:=8;--16
   signal sup,sdown: std_logic;
   signal kcountup,kcountdown : natural:=0;
   signal otup,otdown: std_logic:='0';
begin
   carry<=otup;
   borrow<=otdown;
   sup<=in_up;
   sdown<=in_down:
   count_up: process(kclock)
      variable msb: std_logic_vector(3 downto 0);
         if (sdown='0' and sup='1') then
            kcountup<=kcountup+1;
            if (kcountup>(k-1)) then
               kcountup<=0:
            end if;
         end if:
         msb:=std_logic_vector(to_unsigned(kcountup, msb'length));
         otup<=msb(3);
   end process count_up;
   count_down: process(kclock)
      variable msb: std_logic_vector(3 downto 0);
         if (sdown='1' and sup='0') then
            kcountdown<=kcountdown+1;
            if (kcountdown>(k-1)) then
               kcountdown<=0;
            end if:
         msb:=std_logic_vector(to_unsigned(kcountdown, msb'length));
         otdown<=msb(3);
   end process count_down;
end k_counter_arch;
```

#### Referências

- (1) Behzad Razavi, "Design of Monolithic PhaseLocked Loops and Clock Recovery CircuitsA Tutorial," in Monolithic Phase-Locked Loops and Clock Recovery Circuits: Theory and Design, IEEE, 1996, pp.1-39, doi: 10.1109/9780470545331.ch1.
- (2) E. Zianbetov, M. Javidan, F. Anceau and D. Galayko, E. Colinet, J. Juillard. Design and VHDL Modeling of All-Digital PLLs. 8th IEEE International NEWCAS Conference (NEWCAS'10), Montreal: Canada (2010).
- (3) K. Lata, M. Kumar. ADPLL Design and Implementation on FPGA. International Conference on Intelligent Systems and Signal Processing (ISSP), IEEE, 2013.
- (4) Gayathri M G. Design of All Digital Phase Locked Loop in VHDL. International Journal of Engineering Research and Applications (IJERA), Vol. 3, Issue 4, 2013, pp. 1074-1076.
- (5) Henry Young, Alex Tong, Ahmed Allam. Projeto de um DPLL. Disciplina High Level Digital ASIC Design Using CAD (EE552), Departamento de Engenharia Elétrica e de Computadores, Universidade de Alberta, Canadá, 1999. Acessado em 10/05/2021.
- (6) P. E. Allen. Lecture 080 All Digital Phase Lock Loops (ADPLL). Material da disciplina *Frequency Sythesizers*, The School of Electrical and Computer Engineering of Georgia Institute of Technology,2003. Acessado em: 02/07/2021.
- (7) M. Kumar, K. Lata. FPGA Implementation of ADPLL with Ripple Reduction Techniques. International Journal of VLSI design & Communication Systems (VLSICS) Vol.3, No.2, 2012.

### Divisor de Frequência da Entrada



Divisor de Frequência para 25MHz

### PFD



REF está adiantado em relação a DIV

### PFD



DIV está adiantado em relação a REF

## Bloco do FreqDiv implementado



Esquema do Divisor Frequência para a Frequência de entrada ref

### Parâmetros do ADPLL

- K, N, kclock, idclock
- fc = 60Hz;
- kclock = Mfc = 32.60 = 1920Hz
- idclock = 2Nfc = 2.4.60=480Hz
- M=2K
- Nmin=2M/K
- K=16
- M=32
- Nmin=2.32/16= 4

• The digital phase locked loop presented in this application note has K= 8, N = 8 and M = 16. This loop was tested with a clock = 25 MHZ. The center frequency is 786 Khz. The lock BW is from 689 Khz to 909 KHz. From 763khz to 806 khz the lock is weak. The lock can be improved by utilizing a ripple cancellation circuit as described in reference [3]. The lock can also be improved by increasing the modulus of the K counter. However, the bandwidth will be reduced.

### PFD



Esquema de combinação do Divfreq com o PFD