# 单周期 cpu 设计文档

王郁含 16182672

## 目录

- 一、 设计与测试说明
- 二、 CPU 设计文档
- 三、 控制器设计
- 四、 测试程序
- 五、 思考题

## 一、 设计与测试说明

- 处理器应支持指令集为: {addu, subu, ori, lw, sw, beq, lui, jal, jr, nop}。
- addu, subu 可以不支持溢出。
- 处理器为单周期设计。
- 不需要考虑延迟槽。
- 顶层文件为 mips. v,接口定义如下:

表 1 模块接口定义

| 文件     | 模块接口定义                   |
|--------|--------------------------|
|        | module mips(clk, reset); |
| mips.v | input clk; //clock       |
|        | input reset; //reset     |

### 二、模块规格

#### 1. IFU(取指令单元)

- 包括 PC (程序计数器)、IM (指令存储器),及相关逻辑。
- IM 容量为 4KB (32bit×1024 字)。
- 端口定义:

表 2 IFU 端口定义

|             |    | 7           |
|-------------|----|-------------|
| 信号名         | 方向 | 描述          |
| Clk         | Ι  | 时钟信号        |
| Reset       | Ι  | 复位信号        |
| [31:0]EXT   | Ι  | 32 位偏移量     |
| BEQ0p       | Ι  | 转移指令信号      |
| BEQZero     | I  | 转移比较判断信号    |
| JAL0p       | Ι  | 跳转判断信号      |
| JROp        | I  | 跳转至寄存器判断信号  |
| [31:0]JRAdd | Ι  | 跳转至寄存器的目标地址 |
| [31:0]PC    | 0  | 当前 PC 值     |
| [31:0]PC4   | 0  | 下一个 PC 值    |
| Instr       | 0  | 32 位指令信号    |

#### • 功能描述:

表 3 IFU 功能描述

| 功能   | 功能描述                                                  |
|------|-------------------------------------------------------|
| 复位清零 | 当 Reset 上升沿时将 PC 置为 0x00003000, 如果时钟上升沿到来时信号仍有效,则仍然置零 |

| 取下一条地址<br>上的指令  | 当时钟上升沿到来且跳转控制失效时,PC+4以获取下一地址,使 IM 读取下一条指令                                                            |
|-----------------|------------------------------------------------------------------------------------------------------|
| 转移至对应地<br>址获取指令 | 当时钟上升沿到来且转移控制有效,即为 BranchE 和 zero 均为 $1$ 时,使 PC + $4$ + sign_extend(offset   $0^2$ )以转移至目标地址获取该地址内指令 |
| 跳转至对应地<br>址获取指令 | 当时钟上升沿到来且跳转控制有效,即为 jump 为 1 时,跳转至 3128  target 地址获取其中指令                                              |
| 跳转至寄存器 中地址取指令   | 当时钟上升沿到来且跳转至寄存器控制有效,即为jr 为 1时,跳转至 Addr 地址获取其中指令                                                      |

## 2. GRF (通用寄存器组)

- 用 32 个具有写使能的寄存器实现。
- 0号寄存器保持为0。
- 端口定义:

表 4 GRF 端口定义

|          |    | 秋 T Shi 洞山之入 |
|----------|----|--------------|
| 信号名      | 方向 | 描述           |
| [4:0]RA1 | I  | 读取寄存器 1      |
| [4:0]RA2 | Ι  | 读取寄存器 2      |
| [4:0]WA  | I  | 写入寄存器地址      |
| [31:0]WD | I  | 写入数据         |
| Reset    | I  | 复位信号         |
| clk      | Ι  | 时钟信号         |
| RWE      | I  | 写使能信号        |
| [31:0]PC | I  | 当前指令信号       |
| [31:0]D1 | 0  | 读取数据 1       |
| [31:0]D2 | 0  | 读取数据 2       |

#### • 功能描述:

表 5 GRF 功能描述

|      | 7,= =                                       |
|------|---------------------------------------------|
| 功能   | 功能描述                                        |
| 复位清零 | 当 Reset 上升沿时,将所有寄存器清零,如果时钟上升沿到来时信号仍有效,则仍然置零 |

| 读取寄存器中的<br>数据              | 当时钟上升沿到来且写使能 WE 失效时,读取 RA1 和 RA2 两个对应号的寄存器中的数据并分别输出至 RD1 和 RD2                         |
|----------------------------|----------------------------------------------------------------------------------------|
| 读取寄存器中的<br>数据并将数据写<br>入寄存器 | 当时钟上升沿到来且写使能 WE 有效时,读取 RA1 和 RA2 两个对应号的寄存器中的数据并分别输出至 RD1 和 RD2 同时将 WD 的数据写入 WA 对应号的寄存器 |

## 3. ALU(算术逻辑单元)

- 提供32位加、减、或运算及大小比较功能。
- 可以不支持溢出。
- 端口定义:

表 6 ALU 端口定义

| 信号名           |   | 描述             |
|---------------|---|----------------|
| •             | , | , <u>.</u>     |
| [31:0] A      | Ι | 32 位被运算数据      |
| [31:0] B      | I | 32 位被运算数据      |
| [1:0] ALUOp   | Ι | 功能选择信号         |
|               |   | 00:加运算         |
|               |   | 01:减运算         |
|               |   | 10:按位或运算       |
|               |   | 11:BEQ 比较      |
| [31:0] ALUOut | 0 | 计算结果           |
| BEQZero       | 0 | 比较 A、B, 相等时为 1 |

### • 功能描述:

表 7 ALU 功能描述

| 功能    | 功能描述                   |
|-------|------------------------|
| 加运算   | ALUOut = A + B         |
| 减运算   | ALUOut = A - B         |
| 按位或运算 | ALUOut = A   B         |
| 相等比较  | if(A == B) BEQZero = 1 |

## 4. DM(数据存储器)

- DM 容量为 4KB(32bit×1024 字)。
- 端口定义:

表 8 DM 端口定义

|           |    | TO DIM THE POST |
|-----------|----|-----------------|
| 信号名       | 方向 | 描述              |
| [4:0] Add | I  | 访问的地址           |
| [31:0] WD | I  | 写入地址的数据         |
| DWE       | I  | 写入使能端           |
| DRE       | Ι  | 读取使能端           |
| Reset     | I  | 复位信号            |
| Clk       | Ι  | 时钟信号            |
| [31:0] RD | O  | 读取地址的数据         |

#### • 功能描述

表 9 DM 功能描述

| 功能   | 功能描述                                       |
|------|--------------------------------------------|
| 复位清零 | 当 Reset 上升沿时,将所有地址清零,如果时钟上升沿到来时信号仍有效,则仍然置零 |
| 写入地址 | 当时钟上升沿且 WE 为 1 时在 Addr 所指地址中写入 WD 所代表数据    |
| 读取地址 | 当时钟上升沿且且 RE 为 1 时将 Addr 所指地址中的数据读出至 RD     |

## 5. EXT(位数扩展器)

• 端口定义:

表 10 EXT 端口定义

| 信号名        | 方向 | 描述                 |
|------------|----|--------------------|
| [15:0] Imm | Ι  | 16 位立即数/偏移量输入      |
| [1:0]EXTOp | Ι  | EXT 控制端:           |
|            |    | 00: 无符号扩展          |
|            |    | 01: 有符号扩展          |
|            |    | 10: 有符号扩展+左移两位     |
|            |    | 11: 左移 16位         |
| [31:0] EXT | 0  | 扩展后的 32 位立即数/偏移量输出 |

### • 功能描述:

表 11 EXT 功能描述

| 功能         | 功能描述                                 |
|------------|--------------------------------------|
| 无符号扩展      | 将 16 位输入进行无符号扩展至 32 位                |
| 有符号扩展      | 当指令为 sw/lw 时,对 16 位输入进行有符号扩展至 32 位   |
| 有符号扩展+左移两位 | 当指令为 beq 时,对 16 位输入进行有符号扩展至 32 位     |
| 左移 16 位    | 当指令为 lui 时,将 16 位输入扩展至 32 位后移至高 16 位 |

## 三、 控制器设计

表 12 控制信号

| func   |        | 100001     | 10001  | 1      | 001000 | n/     | ′a     |        |        |
|--------|--------|------------|--------|--------|--------|--------|--------|--------|--------|
| ор     | 000000 | 000000     | 000000 | 001101 | 100011 | 101011 | 000100 | 001111 | 000011 |
| 指令     | addu   | subu       | jr     | ori    | 1w     | SW     | beq    | lui    | jal    |
| WA0p   | 01     | 01         | X      | 00     | 00     | X      | X      | 00     | 10     |
| WD0p   | 00     | 00         | X      | 00     | 01     | X      | X      | 00     | 10     |
| BEQ0p  | 0      | 0          | 0      | 0      | 0      | 0      | 1      | 0      | 0      |
| ALUB0p | 1      | 1          | X      | 0      | 0      | 0      | 1      | 0      | X      |
| EXT0p  | X      | X          | X      | 00     | 01     | 01     | 10     | 11     | X      |
| RWE    | 1      | 1          | 0      | 1      | 1      | 0      | 0      | 1      | 1      |
| DWE    | 0      | 0          | 0      | 0      | 0      | 1      | 0      | 0      | 0      |
| RE     | 0      | 0          | 0      | 0      | 1      | 0      | 0      | 0      | 0      |
| JAL0p  | 0      | 0          | 0      | 0      | 0      | 0      | 0      | 0      | 1      |
| JR0p   | 0      | 0          | 1      | 0      | 0      | 0      | 0      | 0      | 0      |
| ALU0P  | Add00  | Subtract01 | X      | 0r10   | Add00  | Add00  | Cmp11  | Add00  | X      |

#### 四、 测试程序

```
Mars 中等效 MIPS 指令:
35080001
35290002
                                    1 ori $8, $8, 1
                                      ori $9, $9, 2
354a0004
                                      ori $10, $10, 4
356b0064
                                      ori $11, $11, 100
34000084
                                      ori $0, $0, 132
3c120005
                                    6 lui $18, 5
3c130004
                                    7 lui $19, 4
026a9821
                                      addu $19, $19, $10
                                    8
0253a023
                                    9 subu $20, $18, $19
                                      ori $16, $16, 0
                                  10
36100000
                                      ori $25, $25, 32
                                  11
37390020
                                       jump_label1:
                                  12
ae0b0000
                                      sw $11, 0($16)
                                  13
01695821
                                      addu $11, $11, $9
                                  14
016b5821
                                       addu $11, $11, $11
                                  15
01685823
                                      subu $11, $11, $8
                                  16
020a8021
                                       addu $16, $16, $10
                                  17
                                      beq $16, $25, beq_label1
                                  18
12190003
                                       addu $8, $8, $8
                                  19
01084021
                                       subu $19, $19, $11
                                  20
026b9823
                                  21
                                      j jump_label1
08000c0b
                                       beq_label1:
                                  22
02108023
                                       subu $16, $16, $16
                                  23
36100018
                                  24
                                       ori $16, $16, 24
8e110008
                                       1w $17, 8($16)
                                  25
                                       jal jal_label
                                  26
0c000c1c
                                       lui $20, 5
                                  27
3c140005
                                      nop
                                  28
00000000
                                       beq_label2:
                                  29
00000000
                                      nop
                                  30
1000fffe
                                       beq $0, $0, beq_label2
                                  31
8e150000
                                       jal_label:
                                  32
                                       1w $21, 0($16)
020a8023
                                  33
                                       subu $16, $16, $10
                                  34
12000001
                                       beq $16, $0, return
                                  35
08000c1c
                                       j jal_label
                                  36
03e00008
                                      return:
                                  37
                                       jr $31
                                  38
```

| 期望输出                  | \$19 <= 0003fa71      | \$16 <= 0000001c      |
|-----------------------|-----------------------|-----------------------|
| \$ 8 <= 00000001      | j 0x0000302c 跳转至      | beq \$16, \$25, 3 不转移 |
| \$ 9 <= 00000002      | sw \$11, 0(\$16)      | \$ 8 <= 00000080      |
| \$10 <= 00000004      | *000000c<=            | \$19 <= 00039bf1      |
| \$11 <= 00000064      | 00000330              | j 0x0000302c 跳转至      |
| \$18 <= 00050000      | \$11 <= 00000332      | sw \$11, 0(\$16)      |
| \$19 <= 00040000      | \$11 <= 00000664      | *000001c <=           |
| \$19 <= 00040004      | \$11 <= 0000065c      | 0000323c              |
| \$20 <= 0000fffc      | \$16 <= 00000010      | \$11 <= 0000323e      |
| \$16 <= 00000000      | beq \$16, \$25, 3 不转移 | \$11 <= 0000647c      |
| \$25 <= 00000020      | \$ 8 <= 0000010       | \$11 <= 000063fc      |
| *00000000 <=          | \$19 <= 0003f415      | \$16 <= 00000020      |
| 00000064              | j 0x0000302c 跳转至      | beq \$16, \$25, 3 转移至 |
| \$11 <= 00000066      | sw \$11, 0(\$16)      | subu \$16, \$16, \$16 |
| \$11 <= 000000cc      | *00000010 <=          | \$16 <= 00000000      |
| \$11 <= 000000cb      | 0000065c              | \$16 <= 00000018      |
| \$16 <= 00000004      | \$11 <= 0000065e      | \$17 <= 00000000      |
| beq \$16, \$25, 3 不转移 | \$11 <= 00000cbc      | \$31 <= 00003060      |
| \$ 8 <= 00000002      | \$11 <= 00000cac      | jal 0x00003070 跳转至    |
| \$19 <= 0003ff39      | \$16 <= 00000014      | lw \$21, 0(\$16)      |
| j 0x0000302c 跳转至      | beq \$16, \$25, 3 不转移 | \$21 <= 0000193c      |
| sw \$11, 0(\$16)      | \$ 8 <= 0000020       | \$16 <= 00000014      |
| *00000004 <=          | \$19 <= 0003e769      | beq \$16, \$0, 1,不转移  |
| 000000cb              | j 0x0000302c 跳转至      | \$21 <= 00000cac      |
| \$11 <= 000000cd      | sw \$11, 0(\$16)      | \$16 <= 00000010      |
| \$11 <= 0000019a      | *00000014 <=          | beq \$16, \$0, 1,不转移  |
| \$11 <= 00000198      | 00000cac              | \$21 <= 0000065c      |
| \$16 <= 00000008      | \$11 <= 00000cae      | \$16 <= 0000000c      |
| beq \$16, \$25, 3 不转移 | \$11 <= 0000195c      | beq \$16, \$0, 1,不转移  |
| \$ 8 <= 00000004      | \$11 <= 0000193c      | \$21 <= 00000330      |
| \$19 <= 0003fda1      | \$16 <= 00000018      | \$16 <= 00000008      |
| j 0x0000302c 跳转至      | beq \$16, \$25, 3 不转移 | beq \$16, \$0, 1,不转移  |
| sw \$11, 0(\$16)      | \$ 8 <= 00000040      | \$21 <= 00000198      |
| *00000008 <=          | \$19 <= 0003ce2d      | \$16 <= 00000004      |
| 00000198              | j 0x0000302c 跳转至      | beq \$16, \$0, 1,不转移  |
| \$11 <= 0000019a      | sw \$11, 0(\$16)      | \$21 <= 000000cb      |
| \$11 <= 00000334      | *00000018 <=          | \$16 <= 00000000      |
| \$11 <= 00000330      | 0000193c              | beq \$16, \$0, 1,转移至  |
| \$16 <= 0000000c      | \$11 <= 0000193e      | jr \$31               |
| beq \$16, \$25, 3 不转移 | \$11 <= 0000327c      | \$20 <= 00050000      |
| \$ 8 <= 00000008      | \$11 <= 0000323c      |                       |
|                       |                       |                       |

#### 五、 思考题

- 1. 根据你的理解,在下面给出的 DM 的输入示例中,地址信号 addr 位数为什么是[11:2]而不是[9:0]?这个 addr 信号又是从哪里来的?答:因为地址信号是 4 的整数倍,而存的时候是+1 而不是+4,所以后两位可以不看。Addr 来源是 aluout,也就是偏移量+寄存器读出的第一个值。
- 2. 在相应的部件中, reset 的优先级比其他控制信号(不包括 clk 信号)都要高,且相应的设计都是同步复位。清零信号 reset 是针对哪些部件进行清零复位操作?这些部件为什么需要清零?答:对寄存器,pc,dm。因为他们是被修改的。所以 reset 时候都要 reset。反之 im 就不需要。
- 3. 列举出用 Verilog 语言设计控制器的几种编码方式(至少三种),并给出代码示例。

答:

```
第一种:
If(R_format) begin
......
end else if(beq) begin
.....
end
.....

第二种:
assign R_format = .....;
assign beq = .....;
.....

第三种:
`define R_format
.....
```

- 4. 根据你所列举的编码方式,说明他们的优缺点。
  - 答:第一种通过分支语句实现,优点在于逻辑清晰,但由于分支语句需要放在 always 语句块中,会导致控制信号变成一个没有时钟的时序电路;第二种优点在于其满足组合逻辑的特点,即输出一直与输入有关,缺点在于需要大量的导线。第三种可以将每一种/条指令作为一个状态使用,在每种状态下相关信号变动可一目了然。
- 5. C语言是一种弱类型程序设计语言。C语言中不对计算结果溢出进行处理,这意味着C语言要求程序员必须很清楚计算结果是否会导致溢出。因此,如果仅仅支持C语言,MIPS指令的所有计算指令均可以忽略溢出。 请说明为什么在忽略溢出的前提下,addi与addiu是等价的,add与addu是等价的。提示:阅读《MIPS32® Architecture For Programmers Volume II: The MIPS32® Instruction Set》中相关指令的Operation部分。

答: addi 和 add 指令执行时会有一步判断临时值的 temp32 是否等于 temp31, 即判断是否有符号位溢出,若符号位在 32 位且不在 31 位时,则说明溢出,在不考虑溢出位时,通过 add 或 addi 计算出的 temp31..0 和通过 addu 或 addiu 计算出的 temp31..0 是相同的,所以 add 和 addu 等价,addi 和 addiu 等价。

- 6. 根据自己的设计说明单周期处理器的优缺点。 答: 单周期 cpu 控制简单,逻辑清晰,不存在冲突。但是单条指令执行时间较长,效率低。
- 7. 简要说明 jal、jr 和堆栈的关系。 答: jal 指令实现进栈, jr 实现出栈。