# 实时图象增强系统的实现

机电部石家庄54所遥感测量专业部(050081) 沈永玲

摘 要:介绍一种新颖的实时图象增强系统。该系统由单片机控制的帧存储器、输出查找表等电路组成。它对工程上所录制变化频度低的图象,如监视图象、望远图象等有明显的增强效果。 关键词:实时图象增强 灰度拉伸 直方图均衡

图象数字化后的数据量大,所应用的数学运算多样且繁琐,一般是用计算机配以图象卡实现,设备造价高,且只能做事后处理,有很大的应用局限性。为了适应苛刻的室外工作条件,设备灵巧便携,能够随时随地地对所观察的图象进行增强处理且便于判断,我们尝试了用单片机8031进行图象增强的实验,获得了成功。

#### 一、图象的对比度增强

对比度增强就是逐点修改图象中每一象素的灰度,各象素的位置并不改变,是一种输入与输出象素一对一的运算。对比度增强一般是扩大图象的灰度范围,以减少灰度级为代价,增大保留的灰度级间的距离,使图象更清晰。



### 1. 线性变换

增强对比度可通过一定灰度范围的线性变换来达到。假如图象上大部分象素的灰度集f(x,y)中在[a,b]范围内,见图1.相对

少的象素的灰度超出此范围,用求出这个图象的灰度分布直方图来判断,根据以下变换扩大灰度的动态范围。设原始图象为 f(x,y),变换后为 g(x,y),它的灰度范围为 [m,n]。

$$g(x, y) = \begin{cases} \frac{(n-m)}{(b-a)} [f(x, y)-a] + m & a \leq f(x, y) \leq k \\ m & f(x, y) < a \\ n & f(x, y) > b \end{cases}$$

适当选择 a, b 值会使这种处理方法在主 观视觉感受上收到较好的增强效果。

#### 2. 直方图均衡

图象灰度直方图是一种函数,它表示图象中每一灰度与其出现的频数的对应关系。一般来说,自然光线下的图象的灰度直方图总是在较低灰度区域频度较大,光线不足时更是集中在低灰度区,图象较暗区域的细节往往看不清

**楚**。为了增大图象的对比度,必须压缩高灰度,扩张低灰度,直方图均衡就能达到这样的目的。

下面介绍直方图均衡的计算机算法。设一幅图象的象素总数为 n,量化8bit,分为0~255共256个灰度等级。用  $\eta$ k 代表第 k 级灰度出现的频度,即这个灰度值出现的次数。统计直方图的方法是先开辟地址0000H~01FFH 共256个16位的存储单元,作为256个灰度级频度的寄存器,首先对这256个单元清零,连续取所存图象各象素的灰度值,每取一个灰度值就把相应的寄存器中的数加1,如取出的灰度值为200,就把地址为200的存储单元的内容加1。扫描完整幅图象,直方图的累积工作就做完了,这种计算方法进行速度是很快的。直方图累加  $S_k = \sum_{i=0}^{K} ni$   $(K=0,1\cdots255)$  为各灰度的频度,均衡后的图象的各灰度变换值为

$$G_K = 255S_k/n \ (K = 0,1...255)$$

#### 二、硬件实现方法

由于图象的数据量大,完全用硬件实现不但硬件体积大,并且调试难,可靠性下降。工程上所摄取的图象一般变化较缓慢,背景变化小。如远距离(对人4公



图2 系统控制过程



《电子技术应用》1994年第7期

**— 28 —** 

里,对车15公里)的监视图象,即使图象上有动作,也不是快速动作。还有一点很重要的是,在同一段时间内摄取的图象,当时光线强度是一定的,这时图象数字化后的灰度均值是一个变化很小的值。根据这些特点,可以采用先实时存储一帧图象,再根据此图象求度集中的[a,b](见图1)区域,对此范围进行灰度拉伸;或对全部的数据进行直方图均衡运算,求出增强后的各灰度的数据进行直方图均衡运算,求出增强后的各灰度的数据进行直方图均衡运算,求出增强后的各灰度的数据进行直方图均衡运算,求出增强后的各灰度的数据进行直方图均衡运算,求出增强后的各灰度的数据进行直方图均衡运算,求出增强后的图象。有关地址转换、运写信号转换、控制、运算,都由单片机8031执行。由实时存储到查表输出时间约2秒钟,对于一般的监视图象、侦察图象来说是绰绰有余的。整个过程为一闭环控制过程,见图2。图3为硬件组成框图。

#### 1. 视频预处理电路

视频预处理电路包括钳位、放大、同步锁相和行、 场同步脉冲、消隐脉冲、复合同步脉冲、复合消隐脉冲 形成电路,奇偶场分离电路和帧同步脉冲形成电路。电 路框图如图4。



#### 2. A/D 电路

A/D 转换由高速处理芯片 CA318CE 完成,其最高转换速率为 $15MH_Z$ ,本系统在视频信号的行正程期间采样256个点,所以系统时钟频率选择为 $5MH_Z$ 。

#### 3. 帧存储器

帧存储器由一片高速静态 RAM628128-80构成, 其容量为128K×8bit,存储速度为80ns。一帧图象数据 为256×512=128K,一片628128就能胜任。帧存储器 既做为图象数据存储器,又为单片机8031的外部数据 存储器。因8031的最大数据存储器寻址范围为64K,故 用 P1口的 P1.6作为最高位地址线,寻址范围扩大到 128K。

外部图象存储地址用74LS161级联产生,两套地址用74LS157二选一选择。在存图象时由外部图象存储地址线占用帧存地址.存完后,由8031控制帧存,进行一系列的直方图累积,运算求出增强后的数据存入查找表。上述的一切转换也由8031的 P1口的 P1.0、P1.2控制,存储器的读,写信号也是经74LS157被 P1.0控制输出的,以产生不同地址所要求的不同读写信号。

#### 4. 查找表及辅助电路

查找表电路由一块静态双口 RAMIDT7132及一《电子技术应用》1994 年第 7 期

些辅助电路组成。IDT7132有两套地址、读写、片选、数据线,用双口 RAM 的好处是找表。下面介绍 IDT7132 的功能,表1为没有竞争的真值表,表2为有竞争时的仲裁其值表。

表1: 无竞争的读/写控制

|                  | 左  | 或右口 |      | 功能                                        |  |
|------------------|----|-----|------|-------------------------------------------|--|
| $R/\overline{W}$ | CE | ŌĒ  | D0-7 | 7 奶 配                                     |  |
| X                | Н  | X   | Z    | 口不被使能                                     |  |
| X                | Н  | X   | Z    | CE <sub>R</sub> =CE <sub>L</sub> =H电源掉电方式 |  |
| L                | L  | X   | 数据入  | 口上数据写入存储器                                 |  |
| Н                | L  | L   | 数据出  | 存储器里数据输出到口上                               |  |
| Н                | L  | Н   | Z    | 高阻状态                                      |  |

- 注:1. A0L~A10L≠A0R~A10R
  - 2. 如果 BUSY=L,数据不被写入。
  - 3. H=高,L=低,X=任意,Z=高阻。

表2:有竞争的仲裁真值表

| 左口                  |                                           | 右口   |                                        | 标志    |       | 功能   |
|---------------------|-------------------------------------------|------|----------------------------------------|-------|-------|------|
| $\overline{CE}_{L}$ | A0 <sub>L</sub> -A10 <sub>L</sub>         | ĈĒR  | $A0_R - A10_R$                         | BUSYL | BUSYR | 切 能  |
| Н                   | X                                         | Н    | X                                      | Н     | H     | 没有竞争 |
| L                   | X                                         | Н    | X                                      | Н     | Н     | 没有竞争 |
| Н                   | Х                                         | L    | X                                      | Н     | Н     | 没有竞争 |
| L                   | $\neq$ A0 <sub>R</sub> - A10 <sub>R</sub> | L    | $\neq A0_L - A10_L$                    | Н     | Н     | 没有竞争 |
| L                   | LUSR                                      | L    | LUSR                                   | Н     | L     | 左口胜  |
| L                   | RUSR                                      | L    | RUSR                                   | L     | Н     | 右口胜  |
| L                   | Same                                      | L    | Same                                   | Н     | L     | 仲裁解决 |
| L                   | Same                                      | L    | Same                                   | L     | Н     | 仲裁解决 |
| LLSR                | $= A0_R - A10_R$                          | LLSR | $= \overline{A0_L} - \overline{A10_L}$ | Н     | L     | 左口胜  |
| RLSL                | $= A0_R - AI0_R$                          | RLSL | $=A0_L-A10_L$                          | L     | Н     | 右口胜  |
| LWSR                | $= A0_R - A10_R$                          | LWSR | $=A0_L-A10_L$                          | Н     | L     | 仲裁解决 |
| L₩SR                | $=A0_R-A10_R$                             | LWSR | $=A0_L-A10_L$                          | L     | Н     | 仲裁解决 |

- 注:1. X=任意,L=低,H=高。
  - 2. LVSR=左地址先于右地址有效时间大于5ns RVSR=右地址先于左地址有效时间大于5ns Same=左和右地址竞争在5ns 时间内。
    - LLSR=左CE先于右CE变低时间大于5ns。
    - RLSR=右CE先于左CE变低时间大于5ns。
    - LWSR=左和右CE变低在5ns 之内。

如果用 IDT7132内部的仲裁逻辑,填写的查找表就有可能不正确,右地址支持查表输出的读操作,左地址的某些值填不进去,并且由于相互干扰,输出监视器上有白点闪烁。需要加辅助电路保证两套地址不在同一时刻对同一单元进行读、写操作,就可以象对普通RAM 那样进行读、写操作,互不干扰。具有电路见图5。

74LS75的 D 端接 P1.4,每次填写查找表之前对它求反,即开辟了 IDT7132的0000H~01FFH 共512个单元为两个查找表,交替填写,避免两套地址读写冲突。在8031控制采集、灰度分布提取、运算时,不填写查

**— 29 —** 

找表,P1.3置低,74LS75的 Q 端输出 P1.3由高变低时刻的 D 端输入值。 $\overline{A}/B=L$ ,74LS157的1Y端输出此值,这时 A/D 数据所查的表是刚刚存入的最新查找表,即做最接近实时的增强输出。当8031处理完数据填写查找表时,P1.3口置高,74LS75的 Q 随 D 端变化。 $\overline{A}/B=H$ ,1Y端选择 Q 端输出。



#### 5. 时序发生及控制电路

这部分电路包括实时存储一帧图象时所用的控制电路,写信号发生电路,及控制存储256×512个点的电路。框图见图6。

图5 查找表电路



图6 时序发生及控制电路



图7 外存控制电路

每次存储之前,使 P1.1口输出一个负脉冲,作为 74LS161的清零信号,74LS161开始计数,只在两个帧 同步脉冲之间,WE 为低(这时 P1.0=0),用它来驱动 帧存的写信号,完成一帧图象数据的存储。

#### 三、软件

软件采用8031汇编编写。在不影响处理效果的前提下,尽量压缩程序,提高处理速度。采用的增强处理方法有灰度拉伸和直方图均衡,对于低照度的小信号图象有明显的增强效果:输入视频信号的峰峰值 $V_{P-P}$ 

在25~50mV之间,输出的信号峰峰值可达0.7V。(均不含同步脉冲部分)

软件流程框图图8。



图8 软件流程框图

用单片机做图象增强处理是单片机应用的新领域,也是图象处理的新偿试。它比纯硬件的图象增强设备硬件规模简单,整个系统小巧灵活、造价低廉。引入噪声小、调试方便、功能多样。通过更换程序存储器就可实现多种处理方法:灰度拉伸、直方图均衡、对数变换、指数变换等。系统做在一个机箱内,适用于苛刻的环境。温度一20℃~50℃,湿度95%。并可承受3g的冲击震动,便于携带,是一种性能价格比比较高的图象增强设备。

#### 参考文献

- 1 徐君毅,张友德等.单片微型计算机原理及应用.上海,上海科学技术出版社,1988
- 2 周新伦,柳健·数字图象处理·北京:国防工业出版社, 1988
- 3 杨兆选等. 实时采集与显示的数字图象处理系统. 电 子技术应用,1991 (收稿日期:1994-01-22)

## 东芝 CCD 芯片现货优惠供应

| 1 | 型 号     | 像元素  | 单位尺寸(µm)                 | 价格(元)   |
|---|---------|------|--------------------------|---------|
|   | TCD102D | 2048 | $14 \times 14 \times 14$ | 320~380 |
|   | TCD132D |      | $14 \times 14$           | 300~360 |
| 1 | TCD142D | 2048 | $14 \times 14$           | 320~380 |
| i | TCD141C | 5000 | $7 \times 7$             | 720~790 |

欢迎批量订货,保证1个月交货,凡东芝公司 生产的各种线阵、面阵,黑白和彩色的 CCD 均可 优惠供应,欢迎垂询。

单位:北京地拓科贸公司地址:北京复兴路15号

联系人:余克飞 邮编:100038

电话:8515544-2103,9023438

BP 机:8498383呼4598

传真:8537108

<del>- 30 -</del>

《电子技术应用》1994年第7期