## 合肥工业大学试卷 (试卷 期中)

共 2 页第 页

2018~2019 学年第**2** 学期 课程代码 **0400142B** 学分 3.5 课程名称 数字电子技术 命题教师 电子技术教研组 教研室主任审批签名 \_\_\_\_\_\_

- 一、填空题(每空 3 分,本题共 36 分)
- 1.  $(5B. E)_{16} = (_____)_{2} = (____)_{10} = (____)_{8421BCD}$ ..
- 2、图示电路是74系列TTL门电路,万用表使用5V量程,内阻为20K  $\Omega$  /V,则 $V_{12}$  的电压为 V,输出Y 的状态是 。





生

注

意

答

题

内

容

勿

超

过

装

订

线

左

侧

- 4、三态逻辑门输出有三种状态: 0 态、\_\_\_\_\_态和\_\_\_\_态。
- 5、CMOS 非门的阈值电压是 \_\_\_\_\_。
- 6、TTL 逻辑电路中可以将多个门电路的输出端并联使用的是 或 门电路。
- 二、 将下列函数化为最简与或式(本题共 20 分)
- 1. 用公式法化简

$$Y_1 = AB + \overline{A}D + CD + \overline{B}D$$

$$Y_2 = AC + \overline{AB} + \overline{B + \overline{C}}$$

2. 用卡诺图化简

$$Y_3 = A\overline{B}C\overline{D} + \overline{A}B\overline{C} + \overline{A} \cdot \overline{B} + A\overline{B}\overline{D}$$

$$Y_A = \overline{A + C + D} + \overline{A} \cdot \overline{B} C \overline{D} + A \overline{B} \cdot \overline{C} D$$

 $Y_4$ 的约束条件是:  $AB + AC + BC\overline{D} = 0$ 

四

总分

## 合肥工业大学试卷 (试卷 期中 )

共 2 页第

2018~2019 学年第 2 学期 课程代码 0400142B 学分 3.5 课程名称 数字电子技术 命题教师 电子技术教研组 教研室主任审批签名

学生姓名 学号 \_教学班号 考试班级 考试日期 2019.4.14 成绩

2. 用与非门及非门实现 F 的逻辑关系, 画出逻辑电路图。(本题共 20 分)

三、设计组合逻辑电路。 1. 将逻辑函数 F=X ⊕ Y ⊕ Z 展开成最小项之和式,并列出真值表; 四、由四选一数据选择器 74LS153 和反相器构成的组合逻辑电路如图所示。(1) 写出电路输 出 Z 与输入 A、B、C 的函数关系式、列出真值表; (2) 用 3 线-8 线译码器 74LS138 及与非 门实现该逻辑功能,画出逻辑电路图。(本题共24分)



