

# 第9章 控制单元的功能

系统结构研究所 - 计算机组成原理



## 第9章 控制单元的功能



- 9.1 操作命令的分析
- 9.2 控制单元的功能



## 9.1 操作命令的分析



#### 完成一条指令分4个工作周期

取指周期

间址周期

执行周期

中断周期



## 一、取指周期



PC → MAR → 地址线

1→R (启动主存读操作)

 $M(MAR) \longrightarrow MDR$ 

(将MAR所指的主存单元的 内容读至MDR)

 $MDR \rightarrow IR$ 

 $OP (IR) \longrightarrow CU$ 

$$(PC) + 1 \longrightarrow PC$$





## 二、间址周期





(指令形式地址 → MAR)

 $1 \longrightarrow R$ 

 $M(MAR) \longrightarrow MDR$ 

 $MDR \longrightarrow Ad (IR)$ 





## 三、执行周期



#### 1. 非访存指令

(1) **CLA** 清A

 $0 \longrightarrow ACC$ 

(2) **COM** 取反

 $ACC \longrightarrow ACC$ 

(3) SHR 算术右移  $L(ACC) \rightarrow R(ACC), (ACC_0 \rightarrow ACC_0)$ 

(4) CSL 循环左移  $R(ACC) \rightarrow L(ACC)$ ,  $(ACC_0 \rightarrow ACC_n)$ 

(5) STP 停机指令  $0 \rightarrow G$  (运行标志触发器)



#### 三、执行周期



- 2. 访存指令
- (1) 加法指令 ADD X

$$Ad(IR) \longrightarrow MAR$$

$$1 \longrightarrow R$$

$$M(MAR) \rightarrow MDR$$

$$(ACC) + (MDR) \longrightarrow ACC$$

(2) 存数指令 **STA** X

$$Ad(IR) \rightarrow MAR$$

$$1 \longrightarrow W$$

$$ACC \longrightarrow MDR$$

$$MDR \longrightarrow M(MAR)$$





(3) 取数指令 LDA X

$$Ad(IR) \rightarrow MAR$$

$$1 \rightarrow R$$

$$M(MAR) \longrightarrow MDR$$

3. 转移指令

 $MDR \rightarrow ACC$ 

(1) 无条件转 **JMP** X

$$Ad(IR) \rightarrow PC$$

(2) 条件转移 BAN X (负则转)

$$A_0$$
·Ad(IR)+ $\overline{A}_0$ (PC)  $\longrightarrow$ PC (结果为负即 $A_0$ =1)





#### 4. 三类指令的指令周期





#### 四、中断周期



程序断点存入"0"地址 程序断点 进栈

 $0 \longrightarrow MAR$ 

 $(SP) -1 \longrightarrow MAR$ 

 $1 \longrightarrow W$ 

 $1 \longrightarrow W$ 

 $PC \longrightarrow MDR$ 

 $PC \longrightarrow MDR$ 

 $MDR \rightarrow M (MAR)$ 

 $MDR \rightarrow M (MAR)$ 

中断识别程序入口地址 M → PC

 $0 \rightarrow EINT (置 "0") 0 \rightarrow EINT (置 "0")$ 



## 9.2 控制单元的功能



#### 一、控制单元的外特性





#### 1. 输入信号



- (1) 时钟
  - CU 受时钟控制
  - 一个时钟脉冲
  - 发一个操作命令或一组需同时执行的操作命令
- (2) 指令寄存器 OP(IR)→ CU 控制信号 与操作码有关
- (3) 标志 CU 受标志控制
- (4) 外来信号

如 INTR 中断请求

HRQ 总线请求



#### 2. 输出信号



(1) CPU 内的各种控制信号

$$\mathbf{R}_i \longrightarrow \mathbf{R}_j$$
 (PC) + 1  $\longrightarrow$  PC ALU +、一、与、或 ……

(2) 送至控制总线的信号

MREQ 访存控制信号

IO/M 访 IO/ 存储器的控制信号

RD 读命令

WR 写命令

INTA 中断响应信号

HLDA 总线响应信号

## \$ 1

## CPU基本组成原理图

指令寄存器----IR 程序计数器----PC



CPU 由 执行部件 和 控制部件组成 CPU 包含 数据通路 和 控制器

控制器 由 指令译码器 和 控制信号形成部件 组成





- PC、IR
- 指令译码器ID: 对操作进行译码,向控制器提供操作的特定信号。
- 时序发生器: 产生各种时序信号
  - 脉冲源:通常由石英晶体振荡器构成。产生一定频率的脉冲信号作为整个机器的时钟脉冲,是机器周期和工作脉冲的基准信号。在机器刚加电时,产生总清信号(reset)
  - 启停线路:保证可靠地送出或封锁完整的时钟脉冲,控制 时序信号的发生或停止,从而启动机器工作或停机。





- 时序控制信号形成部件:当机器启动后,在CLK时钟作用下,根据当前正在执行的指令的需要,产生相应的时序控制信号,并根据被控功能部件的反馈信号调整时序控制信号。
- 状态寄存器(PSR):存放PSW,PSW表明了系统基本状态,是控制程序执行的重要依据。



## 二、控制信号举例



#### 1. 不采用 CPU 内部总线的方式





#### 二、控制信号举例



#### 1. 不采用 CPU 内部总线的方式





#### 二、控制信号举例



#### 1. 不采用 CPU 内部总线的方式





## 2. 采用 CPU 内部总线方式



#### (1) ADD @ X 取指周期

- PC→ MAR→ 地址线
  PCo MAR<sub>i</sub>
- · CU 发读命令 1 → R
- · 数据线 → MDR
- MDR  $\longrightarrow$  IR

MDR<sub>o</sub> IR<sub>i</sub>

- $\cdot$  OP (IR)  $\longrightarrow$  CU
- $(PC) + 1 \longrightarrow PC$



Y

**ALU** 

小圈处为 控制门信 号,i输 入o输出

控制信号



### (2) ADD @ X 间址周期





形式地址 — MAR

- MDR → MAR → 地址线 MDR<sub>o</sub> MAR<sub>i</sub>
- 1 → R
- · 数据线 → MDR
- $\begin{array}{c} \bullet \text{ MDR} \longrightarrow \text{IR} \\ \text{MDR}_{\text{O}} & \text{IR}_{\text{i}} \end{array}$

有效地址 → Ad (IR)



7



#### (3) ADD @ X 执行周期





**CPU** 

内

部

总

线

- MDR → MAR → 地址线 MDR<sub>o</sub> MAR<sub>i</sub>
- $\cdot 1 \longrightarrow R$
- · 数据线 → MDR
- MDR  $\longrightarrow$  Y  $\longrightarrow$  ALU MDR<sub>o</sub> Y<sub>i</sub>
- $\begin{array}{c} \bullet \text{ AC} \longrightarrow \text{ ALU} \\ \text{ AC}_0 & \text{ ALU}_i \end{array}$
- $(AC) + (Y) \longrightarrow Z$
- $\begin{array}{c} \bullet \ Z \longrightarrow AC \\ Z_0 & AC_i \end{array}$





#### 四、CU的控制方式



#### 产生不同微操作命令序列所用的时序控制方式

1. 同步控制方式

任一微操作均由 统一基准时标 的时序信号控制



(1) 采用 定长 的机器周期

以最长的微操作序列和最繁的微操作作为标准机器周期内节拍数相同



#### (2) 采用不定长的机器周期



#### 机器周期内 节拍数不等







#### (3) 采用中央控制和局部控制相结合的方法





- 例.设某机平均执行一条指令需要两次访问内存,平均需要3个CPU周期,每个CPU周期平均包含4个节拍周期。若机器主频为240MHz,问:
- (1) 若主存为"0等待"(即不需要插入等待周期),问执行一条指令的平均时间为多少?
- (2) 若每次访问内存需要插入2个等待周期,问执行一条指令的平均时间又是多少?

解:因为主频为240MHz,所以节拍周期=(1/240) µs每个

因为每个CPU周期平均包含4个节拍周期,所以:

CPU周期=节拍周期×4=4/240MHz=(1/60)μs

若访存不需要插入等待周期,则执行一条指令平均需要3个CPU周期,所以:

指令周期=3×CPU周期=3×(1/60) μs=(1/20)μs=0.05μs

机器平均速度=1/0.05µs=20 MIPS

(2) 平均执行一条指令需要两次访问内存,每次访问内存需要插入2个等待周期, 所以:

机器平均速度=120/7≈17MIPS

$$\frac{\text{MIPS}_1}{\text{MIPS}_2} = \frac{f_1}{f_2}$$

- 若某机主频为200MHZ,每个指令周期平均为2.5CPU周期,每个CPU周期平均包括2个主频周期,问:
- (1)该机平均指令执行速度为多少MIPS?
- (2)若主频不变,但每条指令平均包括5个CPU周期,每个CPU周期又包含4个主频周期,平均指令执行速度又为多少MIPS?由此可得出什么结论?
- 解: (1) 主频为为200MHz, 所以主频周期 = 1/200MHz=0.005μs
- 每个指令周期平均为2.5CPU周期,每个CPU周期平均包括2个主频周期,所以一条指令的执行时间 = 2.5×2×0.005μs = 0.025μs 该机平均指令执行速度 = 1/0.025 = 40MIPS。
  - (2) 每条指令平均包括5个CPU周期,每个CPU周期又包含4个主 频周期,所以一条指令的执行时间 = 4×5×0.005μs = 0.1μs 该机平均指令执行速度 = 1/0.1 = 10MIPS
- (3)说明指令的复杂程度会影响指令的平均执行速度。

例. CPU结构如图所示,其中包括一个累加寄存器AC、一个状态寄存器和其他四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向

#### (1) 标明图中四个寄存器的名称



解: A为MDR, B为IR, C为MAR, D为PC

- (2) 简述取指令的数据通路
- (3) 简述完成指令LDA X的数据 通路 (X为内存地址, LDA的功能 为 (X) →(AC))
- (4) 简述完成指令ADDY的数据 通路 (Y为内存地址, ADD功能为 (AC) + (Y) → (AC))
- (5) 简述完成指令STA Z的数据 通路 (Z为内存地址, STA功能为 (AC) →(Z))



解: (2)取指:  $PC \rightarrow MAR \rightarrow MM \rightarrow MDR \rightarrow IR$ 

- (3) LDA X:  $X \rightarrow MAR \rightarrow MM \rightarrow MDR \rightarrow ALU \rightarrow AC$
- (4) ADD Y: Y  $\rightarrow$ MAR  $\rightarrow$ MM  $\rightarrow$ MDR  $\rightarrow$ ALU  $\rightarrow$ ADD  $\rightarrow$ AC
- (5) STA Z:  $Z \rightarrow MAR$ ,  $AC \rightarrow MDR \rightarrow MM$



#### 四、CU的控制方式



#### 2. 异步控制方式

无基准时标信号

无固定的周期节拍和严格的时钟同步 采用 应答方式

3. 联合控制方式 同步与异步相结合

大部分统一、小部分区别对待如:取指同步、I/O异步

- 4. 人工控制方式
  - (1) Reset
  - (2) 连续 和 单条 指令执行转换开关
  - (3) 符合停机开关



## 五、多级时序系统实例分析







## 2.8085 的外部引脚



$$A_{15}\sim A_8$$
  $AD_7\sim AD_0$   
SID SOD

(2) 定时和控制信号

$$\lambda$$
  $X_1$   $X_2$  出 CLK ALE  $S_0$   $S_1$  IO/M RD WR

(3) 存储器和 I/O 初始化

| $\mathbf{X}_{1}$     | 1         | 40        | Þ | $V_{ m CC}$                    |
|----------------------|-----------|-----------|---|--------------------------------|
| $\mathbf{X}_{2}^{-}$ | 2         | <b>39</b> | Þ | HOLD                           |
| Reset out            | 3         | 38        | Þ | HLDA                           |
| SOD                  | 4         | <b>37</b> | Þ | CLK(out)                       |
| SID                  | 5         | <b>36</b> |   | Rsest in                       |
| Trap                 | 6         | 35        | Þ | Ready                          |
| <b>RST7.5</b>        | 7         | <b>34</b> | Þ | IO/M                           |
| <b>RST6.5</b>        | 8         | 33        | 口 | $S_1$                          |
| <b>RST5.5</b>        | 9         | <b>32</b> |   | RD                             |
| INTR                 | 10        | 31        | Þ | WR                             |
| INTA                 | 11        | <b>30</b> | Þ | ALE                            |
| $AD_0$               | 12        | <b>29</b> | Þ | $S_0$                          |
| $AD_1$               | 13        | 28        | Þ | $\mathbf{A}_{15}$              |
| $AD_2$               | 14        | <b>27</b> | Þ | $\mathbf{A}_{14}$              |
| $AD_3$               | 15        | <b>26</b> | Þ | $\mathbf{A}_{13}$              |
| $AD_4$               | 16        | <b>25</b> | Þ | $\mathbf{A}_{12}$              |
| $AD_5$               | <b>17</b> | 24        | Þ | $\mathbf{A}_{11}^{-}$          |
| $AD_6$               | 18        | 23        | Þ | $\mathbf{A}_{10}^{\mathbf{-}}$ |
| $AD_7$               | 19        | 22        | P | $\mathbf{A_9}$                 |
| $V_{ m SS}$          | 20        | 21        | P | $\mathbf{A_8}$                 |



## (4) 与中断有关的信号



| λ <del>INTR</del> | $X_1 \square 1$    | $\begin{array}{c c} 40 & V_{CC} \\ \hline \end{array}$ |
|-------------------|--------------------|--------------------------------------------------------|
|                   | $X_2 = 2$          | 39 HOLD                                                |
| H INTA            | Reset out $\Box 3$ | $38 \square \text{ HLDA}$                              |
| 出 INTA            | SOD ☐4             | $37 \square CLK(out)$                                  |
| T 青松白马山岖          | $SID \square 5$    | 36 Rest in                                             |
| Trap 重新启动中断       | Trap $\Box 6$      | 35 Ready                                               |
|                   | RST7.5 $\Box$ 7    | 34 □ IO/M                                              |
| (5) CPU 初始化       | RST6.5 □ 8         | $33 \square \underline{S_1}$                           |
|                   | RST5.5 □ 9         | $32 \square \overline{RD}$                             |
| 入 Reset in        | INTR ☐ 10          | $31 \square \overline{WR}$                             |
|                   | INTA 🗆 11          | $30 \square$ ALE                                       |
| 出 Reset out       | $AD_0 \square 12$  | $29 \square S_0$                                       |
| •                 | $AD_1 \square 13$  | 28 A <sub>15</sub>                                     |
|                   | $AD_2 \Box 14$     | 27 A <sub>14</sub>                                     |
| (6) 电源和地          | $AD_3 \square 15$  | $26 \square A_{13}$                                    |
|                   | $AD_4$ $\Box$ 16   | $25 \square A_{12}^{13}$                               |
| $V_{\rm CC}$ +5 V | $AD_5 \square 17$  | 24                                                     |
|                   | $AD_6 \square 18$  | $23 \square A_{10}$                                    |
| $V_{ m SS}$ 地     | $AD_7 = 19$        | $22 \square A_9$                                       |
|                   |                    |                                                        |

21



## 3. 机器周期和节拍(状态)与控制信号的关系









以一条输出指令(I/O写)为例

机器周期 M<sub>1</sub> 取指令操作码

机器周期 M<sub>2</sub> 取设备地址

机器周期  $M_3$  执行 ACC 的内容写入设备

每个控制信号在指定机器周期的 指定节拍 T 时刻发出



# 第10章 控制单元的设计

系统结构研究所- 计算机组成原理



## 第10章 控制单元的设计



10.1 组合逻辑设计

10.2 微程序设计



#### 控制器的类型



- 组合逻辑型:核心是微操作产生部件,用组合逻辑设计 思想,以布尔代数为工具设计。输入信号来自指令译码 器的输出、时序发生器的时序信号和程序运行结果特征 及状态,输出为带有时间标志的微操作控制信号。
- 微程序控制型:将机器指令分解为基本微命令序列,用二进制码表示微命令,并编成微指令,多条微指令形成微程序。每种机器指令对应一段微程序,在制造CPU时固化在CPU中的一个控制存储器中(CS或CM)中。执行一条机器指令时,CPU依次从CS中取微指令,从而产生微命令。



#### 基本概念



- 微命令: 微程序控制计算机中的微操作控制信号。
- 微操作:控制器中执行部件接受微指令后所进行的操作, 是指令序列中最基本、不可分割的动作。
  - 所有的微操作要在一个机器周期完成
  - 例如,一条加法指令要分成四步完成:取指令,计算地址,取数,加法运算,每一步要实现若干个微操作
- 微指令:在微程序控制的计算机中,同时发出的控制信号所执行的一组微操作称为微指令。
  - 是在机器的一个节拍中,一组实现一定操作功能的微命令
  - 将一条指令分解成若干条微指令,按次序执行微指令,即可实 现指令的功能
- 微程序:由微指令组成的序列称为微程序。一个微程序的功能对应一条机器指令的功能。



#### 基本概念



- 控制存储器:微程序存放于存储器中,由于该存储器主要存放控制命令(信号)和下一条执行的微指令地址 (简称下址),因此被称为控制存储器。
  - 执行一条指令就是执行一段存放在控制存储器中的微程序。
  - 用ROM实现,因为一台计算机指令系统是固定的,所以微程序是固定的,所以控制存储器可以用ROM实现
- 微周期: 执行一条微指令和取出下一条微指令所需时间
  - 通常一个微周期与一个CPU周期时间相等
- 相斥性微命令: 不能在一个微周期出现的微命令
  - 如读命令和写命令
- 相容性微命令:能在一个微周期出现的微命令。



#### 基本概念



- 微地址寄存器(CMAR,或μAR)用于存放控制存储器的 读/写微指令地址。
- 微指令寄存器(CMDR,或µIR)用于存放从控制存储器 中读出的微指令



#### 10.1 组合逻辑设计



#### 一、组合逻辑控制单元框图

1. CU 外特性





# 2. 节拍信号







## 二、微操作的节拍安排



假设:采用同步控制方式

一个机器周期内有3个节拍(时钟周期)

CPU 内部结构采用非总线方式





### 1. 安排微操作时序的原则



原则一 微操作的 先后顺序不得 随意 更改

原则二 被控对象不同的微操作 尽量安排在 一个节拍 内完成

原则三 占用 时间较短 的微操作 尽量 安排在 一个节拍 内完成 并允许有先后顺序



#### 2. 取指周期 微操作的 节拍安排



### 3. 间址周期 微操作的 节拍安排

$$T_0$$
 Ad (IR) $\longrightarrow$ MAR  
 $1 \longrightarrow R$   
 $T_1$  M (MAR) $\longrightarrow$ MDR  
 $T_2$  MDR $\longrightarrow$ Ad (IR)



## 4. 执行周期 微操作的 节拍安排



① CLA 
$$T_0$$

$$T_1$$

$$T_2 \quad 0 \longrightarrow AC$$
② COM  $T_0$ 

$$T_1$$

$$T_2 \quad \overline{AC} \longrightarrow AC$$
③ SHR  $T_0$ 

$$T_1$$

$$T_1$$

$$T_2 \quad L(AC) \longrightarrow R(AC)$$

$$AC_0 \longrightarrow AC_0$$





$$\bigcirc$$
 CSL  $T_0$ 

$$T_1$$

$$T_2 \quad \mathbf{R}(\mathbf{AC}) \longrightarrow \mathbf{L}(\mathbf{AC}) \quad \mathbf{AC}_0 \longrightarrow \mathbf{AC}_n$$

$$AC_0 \longrightarrow AC_n$$

$$\bigcirc$$
 STP  $T_0$ 

$$T_1$$

$$T_2 \quad 0 \longrightarrow G$$

**6** ADD 
$$X T_0$$
 Ad  $(IR) \rightarrow MAR$ 

$$1 \longrightarrow \mathbb{R}$$

$$T_1 \quad M(MAR) \longrightarrow MDR$$

$$T_2$$
 (AC) + (MDR)  $\longrightarrow$  AC

$$T_1$$
 AC $\longrightarrow$ MDR

$$T_2$$
 MDR  $\longrightarrow$  M (MAR)





**8** LDA X 
$$T_0$$
 Ad (IR)  $\longrightarrow$  MAR  $1 \longrightarrow$  R

$$T_1 \qquad M (MAR) \longrightarrow MDR$$

$$T_2$$
 MDR  $\longrightarrow$  AC

$$T_0$$

$$T_1$$

$$T_2$$
 Ad (IR)  $\longrightarrow$  PC

$$T_0$$

$$T_1$$

$$T_2 \qquad A_0 \cdot Ad (IR) + \overline{A_0} \cdot PC \longrightarrow PC$$



### 5. 中断周期微操作的节拍安排



$$T_0 \longrightarrow MAR$$

$$T_1 \quad PC \longrightarrow MDR$$

$$T_2$$
 MDR  $\longrightarrow$  M (MAR) 向量地址  $\longrightarrow$  PC

中断隐指令完成





- 设计指令的操作码,确定指令长度是固定的还是变长的。
- 确定机器周期、节拍和时钟周期,确定机器周期是固定的还是可变长的。
- 根据指令功能和CPU的结构图,绘制每条指令的微操作 流程图并综合成一个总的流程图。
- 给微操作流程图安排时序,确定每条指令所需的机器周期及在各机器周期需完成的操作,排出微操作时间表。
- 根据操作时间表写出微操作的逻辑表达式,即 微操作=周期•节拍•时钟脉冲•指令码•其他条件
- 根据微操作的表达式,画出组合逻辑电路





#### 1. 列出操作时间表

| 工作 周期 标记 | 节拍                    | 状态<br>条件       | 微操作命令信号                      | CLA | СОМ | ADD | STA | LDA | JMP |
|----------|-----------------------|----------------|------------------------------|-----|-----|-----|-----|-----|-----|
|          | $\tau$                |                | PC→ MAR                      |     |     |     |     |     |     |
|          | $T_0$                 |                | 1 → R                        |     |     |     |     |     |     |
|          | <i>T</i> <sub>1</sub> |                | $M(MAR) \longrightarrow MDR$ |     |     |     |     |     |     |
| FE       |                       |                | ( PC ) +1 →PC                |     |     |     |     |     |     |
| 取指       | <i>T</i> <sub>2</sub> |                | $MDR \rightarrow IR$         |     |     |     |     |     |     |
|          |                       |                | OP( IR ) →ID                 |     |     |     |     |     |     |
|          |                       | <sub>1</sub> I | 1→ IND                       |     |     |     |     |     |     |
|          |                       | // ī           | 1→ EX                        |     |     |     |     |     |     |

间址特征





#### 1. 列出操作时间表

| 工作周期标记    | 节拍                    | 状态<br>条件 | 微操作命令信号                       | CLA | СОМ | ADD | STA | LDA | JMP |
|-----------|-----------------------|----------|-------------------------------|-----|-----|-----|-----|-----|-----|
|           | $T_0$                 | T        | Ad (IR) $\longrightarrow$ MAR |     |     |     |     |     |     |
|           |                       |          | 1 → R                         |     |     |     |     |     |     |
| IND<br>间址 | $T_1$                 |          | M(MAR) →MDR                   |     |     |     |     |     |     |
|           | <i>T</i> <sub>2</sub> |          | MDR→ Ad (IR)                  |     |     |     |     |     |     |
|           |                       | IND      | 1→ EX                         |     |     |     |     |     |     |

间址周期标志



| 工作 周期 标记 | 节拍                    | 状态<br>条件 | 微操作命令信号                      | CLA | СОМ | ADD | STA | LDA | JMP |
|----------|-----------------------|----------|------------------------------|-----|-----|-----|-----|-----|-----|
|          |                       |          | Ad (IR) → MAR                |     |     |     |     |     |     |
|          | $T_0$                 |          | 1 → R                        |     |     |     |     |     |     |
|          |                       |          | 1 → W                        |     |     |     |     |     |     |
| EX       | <i>T</i> <sub>1</sub> |          | $M(MAR) \longrightarrow MDR$ |     |     |     |     |     |     |
| 执行       |                       |          | AC→ MDR                      |     |     |     |     |     |     |
|          | $T_2$                 | T        | (AC)+(MDR) →AC               |     |     |     |     |     |     |
|          |                       |          | $MDR \rightarrow M(MAR)$     |     |     |     |     |     |     |
|          |                       |          | MDR → AC                     |     |     |     |     |     |     |
|          |                       |          | 0→ AC                        |     |     |     |     |     |     |





| 工作 周期 标记 | 节拍                    | 状态<br>条件 | 微操作命令信号                      | CLA | СОМ | ADD | STA | LDA | JMP |
|----------|-----------------------|----------|------------------------------|-----|-----|-----|-----|-----|-----|
|          | $\tau$                |          | PC→ MAR                      | 1   | 1   | 1   | 1   | 1   | 1   |
|          | $T_0$                 |          | 1 → R                        | 1   | 1   | 1   | 1   | 1   | 1   |
|          | <i>T</i> <sub>1</sub> |          | $M(MAR) \longrightarrow MDR$ | 1   | 1   | 1   | 1   | 1   | 1   |
| FE       |                       |          | ( PC ) +1→ PC                | 1   | 1   | 1   | 1   | 1   | 1   |
| 取指       | <i>T</i> <sub>2</sub> |          | MDR → IR                     | 1   | 1   | 1   | 1   | 1   | 1   |
|          |                       |          | OP(IR)→ID                    | 1   | 1   | 1   | 1   | 1   | 1   |
|          |                       | I        | 1→ IND                       |     |     | 1   | 1   | 1   | 1   |
|          |                       | Ī        | 1→ EX                        | 1   | 1   | 1   | 1   | 1   | 1   |





| 工作 周期 标记  | 节拍                    | 状态<br>条件 | 微操作命令信号                       | CLA          | СОМ | ADD | STA | LDA | JMP |   |
|-----------|-----------------------|----------|-------------------------------|--------------|-----|-----|-----|-----|-----|---|
|           | $T_0$                 | $\tau$   | Ad (IR) $\longrightarrow$ MAR |              |     | 1   | 1   | 1   | 1   |   |
|           |                       |          | 1 → R                         |              |     | 1   | 1   | 1   | 1   |   |
| IND<br>间址 | $T_1$                 |          | $M(MAR) \longrightarrow MDR$  |              |     | 1   | 1   | 1   | 1   |   |
|           | <b>T</b> <sub>2</sub> | T        |                               | MDR→ Ad (IR) |     |     | 1   | 1   | 1   | 1 |
|           |                       | IND      | 1→ EX                         |              |     | 1   | 1   | 1   | 1   |   |





| 工作 周期 标记 | 节拍                    | 状态<br>条件 | 微操作命令信号                       | CLA | СОМ | ADD | STA | LDA | JMP |
|----------|-----------------------|----------|-------------------------------|-----|-----|-----|-----|-----|-----|
|          |                       |          | Ad (IR) $\longrightarrow$ MAR |     |     | 1   | 1   | 1   |     |
|          | $T_{\rm o}$           |          | 1→ R                          |     |     | 1   |     | 1   |     |
|          |                       |          | $1 \longrightarrow W$         |     |     |     | 1   |     |     |
| EX       | <i>T</i> <sub>1</sub> |          | $M(MAR) \longrightarrow MDR$  |     |     | 1   |     | 1   |     |
| 执行       |                       |          | $AC \longrightarrow MDR$      |     |     |     | 1   |     |     |
|          | $T_2$                 | T        | (AC)+(MDR) →AC                |     |     | 1   |     |     |     |
|          |                       |          | $MDR \rightarrow M(MAR)$      |     |     |     | 1   |     |     |
|          |                       |          | MDR → AC                      |     |     |     |     | 1   |     |
|          |                       |          | 0→ AC                         | 1   |     |     |     |     |     |



### 2. 写出微操作命令的最简表达式



$$M (MAR) \longrightarrow MDR$$

$$= FE \cdot T_1 + IND \cdot T_1 (ADD + STA + LDA + JMP + BAN) + EX \cdot T_1 (ADD + LDA)$$

$$= T_1 \{ FE + IND (ADD + STA + LDA + JMP + BAN) + EX (ADD + LDA) \}$$



# 3. 画出逻辑图





- 特点
- > 思路清晰,简单明了
  - > 庞杂,调试困难,修改困难
  - ➤ 速度快 (RISC)



#### 10.2 微程序设计



#### 一、微程序设计思想的产生

1951 英国剑桥大学教授 Wilkes

完成 一条机器指令 微操作命令 n 微指令n. 00010010 一条机器指令对应一个微程序 存入 ROM 存储逻辑



#### 微指令的格式



微指令:

控制字段

下址字段

- \*控制字段:操作控制,发出各种控制信号
- ❖ 下址字段: 顺序控制,指出下条微指令地址,以 控制微指令序列的执行顺序

### 二、微程序控制单元框图及工作原理



#### 1. 机器指令对应的微程序





#### 2. 微程序控制单元的基本框图





# S.

#### 二、微程序控制单元框图及工作原理







# 3.工作原理

#### 控存



M+1M M+2M+1主存  $X \times X$ M+2P+1 P **P+2** P+1 P+2M **LDA** X 用户程序 **ADD** Y Q+1Q **STA** Z Q+1Q+2**STP** Q+2 $\mathbf{M}$ K+1K K+2K+1M K+2

取指周期 微程序

对应 LDA 操 作的微程序

对应 ADD 操 作的微程序

对应 STA 操 作的微程序



#### 3. 工作原理



(1) 取指阶段 执行取指微程序

 $M \longrightarrow CMAR$ 

 $CM (CMAR) \longrightarrow CMDR$ 

由 CMDR 发命令

形成下条微指令地址 M+1



 $Ad (CMDR) \longrightarrow CMAR$ 

 $CM (CMAR) \longrightarrow CMDR$ 

由 CMDR 发命令

形成下条微指令地址 M+2



 $Ad (CMDR) \longrightarrow CMAR$ 

 $CM(CMAR) \longrightarrow CMDR$ 

由 CMDR 发命令



#### (2) 执行阶段 执行 LDA 微程序



$$OP(IR)$$
 → 微地址形成部件 → CMAR ( $P$  → CMAR)

 $CM (CMAR) \longrightarrow CMDR$ 

由 CMDR 发命令

Ad (IR) 
$$\rightarrow$$
 MAR  $1 \rightarrow$  R
P 0001  $\cdots$  001 P+1

形成下降微指令地址MAR

 $CM(CMAR) \longrightarrow CMDR$ 

由 CMDR 发命令

形成で解除指令地址CMAR

 $CM(CMAR) \longrightarrow CMDR$ 

由 CMDR 发命令

形成飞条微指令地址CMAR

 $(\mathbf{M} \longrightarrow \mathbf{CMAR})$ 



#### (3) 取指阶段 执行取指微程序



 $\mathbf{M} \longrightarrow \mathbf{CMAR}$ 

•

全部微指令存在 CM 中,程序执行过程中 只需读出

- 关键 → 微指令的操作控制字段如何形成微操作命令
  - > 微指令的 后续地址如何形成



#### 三、微指令的编码方式(控制方式)



1. 直接编码(直接控制)方式

在微指令的操作控制字段中,每一位代表一个微操作命令



速度最快

某位为"1"表示该控制信号有效



#### 2. 字段直接编码方式



将微指令的控制字段分成若干 "段", 每段经译码后发出控制信号



每个字段中的命令是 互斥 的缩短 了微指令字长,增加了译码时间





### 3. 字段间接编码方式



#### 4. 混合编码

直接编码和字段编码(直接和间接)混合使用

#### 5. 其他



### 四、微指令序列地址的形成



- 1. 微指令的 下地址字段 指出(断定方式)
- 2. 根据机器指令的操作码形成:根据机器指令的操作码,由微地址形成部件形成对应该机器指令微程序的首地址。
- 3. 增量计数器 (顺序地址)

 $(CMAR) + 1 \longrightarrow CMAR$ 

4. 分支转移 (转移指令)

操作控制字段 转移方式 转移地址

转移方式 指明判别条件

转移地址 指明转移成功后的去向



# 四、微指令序列地址的形成



#### 5. 通过测试网络



6. 由硬件产生微程序入口地址

加电后,第一条微指令地址 由专门 硬件 产生中断周期 由 硬件 产生中断周期微程序首地址



# 四、微指令序列地址的形成



# 7. 后续微指令地址形成方式原理图





# 五、微指令格式



#### 1. 水平型微指令

一次能定义并执行多个并行操作

如 直接编码、字段直接编码、字段间接编码、 直接和字段混合编码

#### 2. 垂直型微指令

类似机器指令操作码 的方式

由微操作码字段规定微指令的功能



## 3. 两种微指令格式的比较



- (1) 水平型微指令比垂直型微指令并行操作能力强, 灵活性强
- (2) 水平型微指令执行一条机器指令所要的 微指令 数目少,速度快
- (3) 水平型微指令 用较短的微程序结构换取较长的 微指令结构
- (4) 水平型微指令与机器指令 差别大





#### 六、静态微程序设计和动态微程序设计

静态 微程序无须改变,采用 ROM

动态 通过 改变微指令 和 微程序 改变机器指令, 有利于仿真,采用 EPROM

# 七、毫微程序设计

1. 毫微程序设计的基本概念

微程序设计 用 微程序解释机器指令

毫微程序设计 用 毫微程序解释微程序

毫微指令与微指令 的关系好比 微指令与机器指令 的关系



# 2. 毫微程序控制存储器的基本组成





# 八、串行微程序控制和并行微程序控制



#### 串行 微程序控制

| 取第 i 条微指令 | 执行第 i 条微指令 | 取第 i+1 条微指令 | 执行第 i+1 条微指令 |
|-----------|------------|-------------|--------------|
|-----------|------------|-------------|--------------|

#### 并行 微程序控制

| 取第i条微指令 | 执行第 i 条微指令  |              | _            |
|---------|-------------|--------------|--------------|
|         | 取第 i+1 条微指令 | 执行第 i+1 条微指令 |              |
|         |             | 取第 i+2 条微指令  | 执行第 i+2 条微指令 |



# 九、微程序设计举例



- 1. 写出对应机器指令的微操作及节拍安排 假设 CPU 结构与组合逻辑相同
- (1) 取指阶段微操作分析 3条微指令

$$T_0 \quad PC \longrightarrow MAR \qquad 1 \longrightarrow R$$

$$T_1 \quad M(MAR) \longrightarrow MDR \quad (PC) + 1 \longrightarrow PC$$

$$T_2$$
 MDR  $\rightarrow$  IR OP(IR)  $\rightarrow$  微地址形成部件

还需考虑如何读出这3条微指令?



## (2) 取指阶段的微操作及节拍安排



#### 考虑到需要 形成后续微指令的地址

$$T_0 \quad PC \longrightarrow MAR \qquad 1 \longrightarrow R$$

$$T_1$$
 Ad (CMDR)  $\longrightarrow$  CMAR

$$T_2$$
 M (MAR)  $\longrightarrow$  MDR (PC)+1 $\longrightarrow$  PC

$$T_3$$
 Ad (CMDR)  $\longrightarrow$  CMAR

$$T_4$$
 MDR  $\longrightarrow$  IR OP(IR)  $\longrightarrow$  微地址形成部件

$$T_5$$
 OP(IR)  $\longrightarrow$  微地址形成部件  $\longrightarrow$  CMAR



# (3) 执行阶段的微操作及节拍安排



考虑到需形成后续微指令的地址

• 非访存指令

取指微程序的入口地址 M 由微指令下地址字段指出

- ① CLA 指令  $T_0 \quad 0 \longrightarrow AC$   $T_1 \quad Ad (CMDR) \longrightarrow CMAR$
- ② COM 指令  $T_0 \quad \overline{AC} \longrightarrow AC$   $T_1 \quad Ad (CMDR) \longrightarrow CMAR$



#### ③ SHR 指令

$$T_0$$
 L(AC)  $\longrightarrow$  R(AC) AC<sub>0</sub>  $\longrightarrow$  AC<sub>0</sub>
 $T_1$  Ad(CMDR)  $\longrightarrow$  CMAR

④ CSL 指令

$$T_0$$
  $R(AC) \longrightarrow L(AC)$   $AC_0 \longrightarrow AC_n$ 
 $T_1$   $Ad(CMDR) \longrightarrow CMAR$ 

⑤ STP 指令

$$T_0 \longrightarrow G$$

$$T_1$$
 Ad (CMDR)  $\longrightarrow$  CMAR

## • 访存指令



- ⑥ ADD 指令
  - $T_0$  Ad (IR)  $\longrightarrow$  MAR  $1 \longrightarrow$  R
  - $T_1$  Ad (CMDR)  $\longrightarrow$  CMAR
  - $T_2 \quad M(MAR) \longrightarrow MDR$
  - $T_3$  Ad (CMDR)  $\longrightarrow$  CMAR
  - $T_{4}$  (AC) + (MDR)  $\longrightarrow$  AC
  - $T_5$  Ad (CMDR)  $\longrightarrow$  CMAR
  - ⑦ STA 指令
    - $T_0$  Ad (IR)  $\longrightarrow$  MAR  $1 \longrightarrow W$
    - $T_1$  Ad (CMDR)  $\longrightarrow$  CMAR
    - $T_2 \longrightarrow MDR$
    - $T_3$  Ad (CMDR)  $\longrightarrow$  CMAR
    - $T_4 \quad MDR \longrightarrow M (MAR)$
    - $T_5$  Ad (CMDR)  $\longrightarrow$  CMAR



# ⑧ LDA 指令

$$T_0$$
 Ad (IR)  $\longrightarrow$  MAR  $1 \longrightarrow$  R

$$T_1$$
 Ad (CMDR)  $\longrightarrow$  CMAR

$$T_2 \qquad M (MAR) \longrightarrow MDR$$

$$T_3$$
 Ad (CMDR)  $\longrightarrow$  CMAR

$$T_A \qquad MDR \longrightarrow AC$$

$$T_5$$
 Ad (CMDR)  $\longrightarrow$  CMAR



# • 转移类指令



## ⑨ JMP指令

$$T_0$$
 Ad (IR)  $\longrightarrow$  PC

$$T_1$$
 Ad (CMDR)  $\longrightarrow$  CMAR

#### ⑩ BAN 指令

$$T_0 \qquad A_0 \cdot Ad (IR) + \overline{A_0} \cdot (PC) \longrightarrow PC$$

$$T_1$$
 Ad (CMDR)  $\longrightarrow$  CMAR



#### 2. 确定微指令格式



- (1) 微指令的编码方式 采用直接控制
- (2) 后续微指令的地址形成方式 由机器指令的操作码通过微地址形成部件形成 由微指令的下地址字段直接给出
- (3) 微指令字长 由 20 个微操作 确定 操作控制字段 最少 20 位 由 38 条微指令 确定微指令的 下地址字段 为 6 位 微指令字长 可取 20 + 6 = 26 位

# (4) 微指令字长的确定



38条微指令中有19条

是关于后续微指令地址 — CMAR

若用 Ad (CMDR) 直接送控存地址线

则 省去了输至 CMAR 的时间,省去了 CMAR

同理 OP(IR) → 微地址形成部件 → 控存地址线

可省去19条微指令,2个微操作

$$38 - 19 = 19$$

$$20 - 2 = 18$$

下地址字段最少取 5 位 操作控制字段最少取 18 位

#### (5) 省去了 CMAR 的控制存储器





考虑留有一定的余量

取操作控制字段 下地址字段

(6) 定义微指令操作控制字段每一位的微操作

0 1 2 ... 23 24 ... 29



# 3. 编写微指令码点



| 微程序   | 微指令<br>地址 | 微指令 (二进制代码) |        |   |            |   |      |             |             |    |       |    |    |    |    |    |
|-------|-----------|-------------|--------|---|------------|---|------|-------------|-------------|----|-------|----|----|----|----|----|
| 名称    | (八进制)     |             | 操作控制字段 |   |            |   |      |             |             |    | 下地址字段 |    |    |    |    |    |
| PC    | →MAR      | 0           | 1      | 2 | 3          | 4 | •••  | 10          | •••         | 23 | 24    | 25 | 26 | 27 | 28 | 29 |
| 取指 00 |           | 1           | 1      |   | PC+1→PC    |   |      |             |             | 0  | 0     | 0  | 0  | 0  | 1  |    |
| 01    | 01        |             |        | 1 | 1 MDR→IR   |   |      |             |             | 0  | 0     | 0  | 1  | 0  |    |    |
|       | 02        |             |        |   |            | 1 |      |             |             |    | ×     | ×  | ×  | ×  | ×  | ×  |
| CLA   | 03        |             |        |   |            |   | Ad(  | IR)         | → <b>MA</b> | R  | 0     | 0  | 0  | 0  | 0  | 0  |
| СОМ   | 04        |             |        | 1 | →R         |   |      |             |             |    | 0     | 0  | 0  | 0  | 0  | 0  |
|       | 10        |             | 1      |   | M(MAR)→MDR |   |      |             | 0           | 0  | 1     | 0  | 0  | 1  |    |    |
| ADD   | 11        |             | 1-     |   |            |   |      |             |             | 0  | 0     | 1  | 0  | 1  | 0  |    |
|       | 12        |             |        | 1 | →R         |   |      |             |             |    | 0     | 0  | 0  | 0  | 0  | 0  |
|       | 16        |             | 1      |   |            |   |      | 1           |             |    | 0     | 0  | 1  | 1  | 1  | 1  |
| LDA   | 17        |             |        | 1 |            |   | A/ID |             | AAD         |    | 0     | 1  | 0  | 0  | 0  | 0  |
|       | 20        |             |        |   | M          |   |      | R)→N<br>MDF |             |    | 0     | 0  | 0  | 0  | 0  | 0  |



# Thank You!

Computer Architecture Research Institute - Computer Organization