# 计算机系统结构实验 Lab3 实验报告

• 姓名: 夏鸿驰

学号: 520021910965 日期: 2022年4月26日

### 目录

- 1. 实验概述
  - o 1.1 实验名称
  - o 1.2 实验目的
- 2. 实验步骤
  - 2.1 新建工程
  - 。 2.2 构建主控制单元模块
  - 。 2.3 构建ALU控制单元模块
  - o 2.4 构建ALU模块
- 3. 实验心得
  - 3.1 实验重难点
  - o 3.2 实验感想
- 4. 参考资料

### 1. 实验概述

- 1.1 实验名称
  - 简单的类 MIPS 单周期处理器功能部件的设计与实现
- 1.2 实验目的
  - 1. 理解主控制部件或单元、ALU 控制单元、ALU 单元的原理
  - 2. 熟悉所需的 Mips 指令集
  - 3. 使用 Verilog HD 设计与实现主控制器部件 (Ctr)
  - 4. 使用 Verilog 设计与实现 ALU 控制器部件 (ALUCtr)
  - 5. ALU 功能部件的实现
  - 6. 使用 Vivado 进行功能部件的行为仿真

### 2. 实验步骤

### 2.1 新建工程

2.1.1 用与前两个lab一样的步骤创建一个名为lab03的工程即可

### 2.2 构建主控制单元模块

#### 2.2.1 模块描述

主控制单元(Ctr)的输入为指令的 opCode 字段,操作码经过 Ctr 的译码,给 ALUCtr,Data Memory,Registers,Muxs 等功能单元输出正确的控制信号。



图 2. 简单的 Mips 处理器主控制器单元模块的 IO 定义

相应的译码规则为:

| Input or output | Signal name | R-format | 1w | SW | beq |
|-----------------|-------------|----------|----|----|-----|
| Inputs          | Op5         | 0        | 1  | 1  | 0   |
|                 | Op4         | 0        | 0  | 0  | 0   |
|                 | 0p3         | 0        | 0  | 1  | 0   |
|                 | Op2         | 0        | 0  | 0  | 1   |
|                 | Op1         | 0        | 1  | 1  | 0   |
|                 | OpO         | 0        | 1  | 1  | 0   |
| Outputs         | RegDst      | 1        | 0  | χ  | Х   |
|                 | ALUSrc      | 0        | 1  | 1  | 0   |
|                 | MemtoReg    | 0        | 1  | Х  | Х   |
|                 | RegWrite    | 1        | 1  | 0  | 0   |
|                 | MemRead     | 0        | 1  | 0  | 0   |
|                 | MemWrite    | 0        | 0  | 1  | 0   |
|                 | Branch      | 0        | 0  | 0  | 1   |
|                 | ALUOp1      | 1        | 0  | 0  | 0   |
|                 | ALUOp0      | 0        | 0  | 0  | 1   |

图 3. 主控制模块的真值表

注意: Jump 指令编码是 000010, Jump 信号输出 1, 其余输出 0

#### 2.2.2 编写译码功能

新建source文件Ctr.v,并输入以下verilog代码:

```
1
    module Ctr(
2
        input [5:0] OpCode,
3
        output RegDst,
4
        output ALUSrc,
 5
        output MemToReg,
 6
        output RegWrite,
 7
        output MemRead,
8
        output MemWrite,
9
        output Branch,
10
        output [1:0] ALUOp,
11
        output Jump
12
        );
13
14
        reg regDst;
15
        reg alusrc;
16
        reg memtoReg;
17
        reg regWrite;
18
        reg memRead;
19
        reg memWrite;
20
        reg branch;
21
        reg [1:0] aluOp;
22
        reg jump;
23
24
        always @ (OpCode)
25
        begin
26
             case(OpCode)
```

```
27
                 6'b000000: //R type
28
                 begin
29
                     regDst = 1;
                     alusrc = 0;
30
31
                     memtoReg = 0;
32
                     regWrite = 1;
33
                     memRead = 0;
34
                     memWrite = 0;
35
                     branch = 0;
                     aluOp = 2'b10;
36
37
                     jump = 0;
38
                 end
39
40
                 6'b100011: //lw
                 begin
41
                     regDst = 0;
42
43
                     alusrc = 1;
44
                     memtoReg = 1;
45
                     regWrite = 1;
                     memRead = 1;
46
                     memWrite = 0;
47
48
                     branch = 0;
                     aluop = 2'b00;
49
50
                     jump = 0;
51
                 end
52
                 6'b101011: //sw
53
54
                 begin
55
                     regDst = 0;
56
                     aluSrc = 1;
57
                     memtoReg = 0;
58
                     regWrite = 0;
59
                     memRead = 0;
60
                     memWrite = 1;
61
                     branch = 0;
                     aluOp = 2'bOO;
62
63
                     jump = 0;
64
                 end
65
66
                 6'b000100: //beq
67
                 begin
                     regDst = 0;
68
                     alusrc = 0;
69
70
                     memtoReg = 0;
                     regWrite = 0;
71
72
                     memRead = 0;
                     memWrite = 0;
73
74
                     branch = 1;
75
                     aluop = 2'b01;
76
                     jump = 0;
77
                 end
78
79
                 6'b000010: //J
80
                 begin
81
                     regDst = 0;
82
                     alusrc = 0;
83
                     memtoReg = 0;
84
                     regwrite = 0;
```

```
85
                      memRead = 0;
 86
                      memWrite = 0;
 87
                      branch = 0;
                      aluOp = 2'bOO;
 88
 89
                      jump = 1;
 90
                  end
 91
 92
                  default:
 93
                  begin
 94
                      regDst = 0;
 95
                      alusrc = 0;
 96
                      memtoReg = 0;
 97
                      regWrite = 0;
 98
                      memRead = 0;
                      memWrite = 0;
 99
                      branch = 0;
100
101
                      aluOp = 2'bOO;
102
                      jump = 0;
103
                  end
104
              endcase
105
          end
106
107
        assign RegDst = regDst;
108
        assign ALUSrc = aluSrc;
109
        assign MemToReg = memtoReg;
110
        assign RegWrite = regWrite;
111
        assign MemRead = memRead;
112
        assign MemWrite = memWrite;
113
        assign Branch = branch;
114
        assign ALUOp = aluOp;
115
        assign Jump = jump;
116
117
     endmodule
```

#### 2.2.3 主控制单元模块功能仿真

新建激励文件Ctr\_tb.v,并输入以下verilog代码:

```
module Ctr_tb(
1
2
 3
        );
4
        reg [5:0] OpCode;
 5
        wire regDst;
6
        wire alusrc;
7
        wire memToReg;
8
        wire regWrite;
9
        wire memRead;
10
        wire memWrite;
11
        wire branch;
12
        wire [1:0] aluop;
13
        wire jump;
14
15
        Ctr c0 (
16
             .OpCode(OpCode),
17
             .RegDst(regDst),
18
             .ALUSrc(alusrc),
19
             .MemToReg(memToReg),
20
             .RegWrite(regWrite),
```

```
21
              .MemRead(memRead),
22
              .MemWrite(memWrite),
23
              .Branch(branch),
24
              .ALUOp(aluOp),
25
              .Jump(jump)
26
              );
27
28
29
         initial begin
30
              OpCode = 0;
31
32
              #100;
33
34
              #100 \text{ OpCode} = 6'b000000; //R \text{ type}
35
             #100 OpCode = 6'b100011;//w
36
37
             #100 OpCode = 6'b101011;//sw
38
39
              #100 \text{ OpCode} = 6'b000100;//beq
40
41
42
              #100 \text{ OpCode} = 6'b000010; //J
43
         end
44
    endmodule
```

#### 2.2.4 获取仿真图像

经过仿真,得到以下图像:



#### 2.2.5 仿真结果分析

观察图像,可知仿真结果与逻辑相一致,目标模块达到了预想的结果,模块构建成功。

### 2.3 构建ALU控制单元模块

#### 2.3.1 模块描述

算数逻辑单元 ALU 的控制单元 (ALUCtr) 是根据主控制器的 ALUOp 控制信号来判断指令类型,并依据指令的后 6 位区分 R 型指令。综合这两种输入,以控制 ALU 做正确操作。



图 2. ALU 控制器模块的 IO 定义

#### 相应的译码规则为:

| ALUOp  |        | Funct field |    |    |    |    |    |           |  |
|--------|--------|-------------|----|----|----|----|----|-----------|--|
| ALUOp1 | ALUOp0 | F5          | F4 | F3 | F2 | F1 | F0 | Operation |  |
| 0      | 0      | Х           | Х  | Х  | Х  | Х  | Х  | 0010      |  |
| X      | 1      | Х           | Х  | Х  | Х  | Х  | Х  | 0110      |  |
| 1      | X      | Х           | Х  | 0  | 0  | 0  | 0  | 0010      |  |
| 1      | X      | X           | Х  | 0  | 0  | 1  | 0  | 0110      |  |
| 1      | X      | Х           | Х  | 0  | 1  | 0  | 0  | 0000      |  |
| 1      | Х      | Х           | Х  | 0  | 1  | 0  | 1  | 0001      |  |
| 1      | X      | X           | Х  | 1  | 0  | 1  | 0  | 0111      |  |

图 5. ALU 控制单元输入输出真值表

#### 2.3.2 编写译码功能

新建source文件ALUCtr.v,并输入以下verilog代码:

```
`timescale 1ns / 1ps
1
 2
    module ALUCtr(
 3
        input [1:0] ALUOp,
        input [5:0] Funct,
4
 5
        output [3:0] ALUCtr
6
        );
        reg [3:0] aluCtr;
8
        always @ (ALUOp or Funct)
        begin
9
10
            casex ({ALUOp, Funct})
11
                8'b00xxxxxx: aluCtr = 4'b0010;
12
                8'b01xxxxxx: aluCtr = 4'b0110;
13
                8'b1xxx0000: aluCtr = 4'b0010;
```

```
14
                8'b1xxx0010: aluCtr = 4'b0110;
15
                8'b1xxx0100: aluCtr = 4'b0000;
16
                8'b1xxx0101: aluCtr = 4'b0001;
                8'b1xxx1010: aluCtr = 4'b0111;
17
18
                default: aluCtr = 4'b0000;
19
            endcase
20
        end
21
        assign ALUCtr = aluCtr;
22
    endmodule
```

#### 2.3.3 主控制单元模块功能仿真

新建激励文件ALUCtr\_tb.v,并输入以下verilog代码:

```
`timescale 1ns / 1ps
 2
    module ALUCtr_tb(
 3
 4
        );
        reg [5:0] Funct;
 6
        reg [1:0] ALUOp;
 7
        wire [3:0] ALUCtr;
 8
 9
        ALUCtr aluctr(
10
             .Funct(Funct),
11
             .ALUOp(ALUOp),
12
             .ALUCtr(ALUCtr)
13
        );
14
15
        initial begin
16
             Funct = 6'b000000;
             ALUOp = 2'b00;
17
18
             #100;
19
            Funct = 6'bxxxxxx;
20
            ALUOp = 2'b00;
21
            #100;
22
            Funct = 6'bxxxxxx;
23
            ALUOp = 2'bx1;
24
            #100;
25
            Funct = 6'bxx0000;
26
            ALUOp = 2'b1x;
27
            #100;
             Funct = 6'bxx0010;
28
29
            ALUOp = 2'b1x;
30
            #100;
            Funct = 6'bxx0100;
31
32
            ALUOp = 2'b1x;
33
            #100;
34
             Funct = 6'bxx0101;
            ALUOp = 2'b1x;
35
36
             #100;
37
             Funct = 6'b1010;
38
            ALUOp = 2'b1x;
39
        end
40
    endmodule
```

#### 2.3.4 获取仿真图像

经过仿真,得到以下图像:



#### 2.3.5 仿真结果分析

观察图像,可知仿真结果与逻辑相一致,目标模块达到了预想的结果,模块构建成功。

### 2.4 构建ALU模块

#### 2.4.1 模块描述

算术逻辑单元 ALU 根据 ALUCtr 的控制信号将两个输入执行与之对应的操作。ALURes 为输出结果。若减法操作 ALURes 的结果为 0 时,则 Zero 输出置为 1。



图 6. ALU 模块的 IO 定义

相应的对应关系规则为:

aluCtrOut[3:0]的值与 ALU 操作的对应关系如下:

| ALU control lines | Function         |  |  |  |  |
|-------------------|------------------|--|--|--|--|
| 0000              | AND              |  |  |  |  |
| 0001              | OR               |  |  |  |  |
| 0010              | add              |  |  |  |  |
| 0110              | subtract         |  |  |  |  |
| 0111              | set on less than |  |  |  |  |
| 1100              | NOR              |  |  |  |  |

注意: beq 时 实际是个减法操作

#### 2.4.2 编写ALU功能

新建source文件ALU.v,并输入以下verilog代码:

注意slt判断时需要先转换成带符号数。

```
1  `timescale 1ns / 1ps
2
3
4  module ALU(
5  input [31:0] input1,
```

```
6
        input [31:0] input2,
7
         input [3:0] ALUCtr,
8
        output zero,
9
        output [31:0] ALURes
10
        );
11
12
        reg Zero;
13
        reg [31:0] alures;
14
        reg signed [31:0] slt_input1;
15
         reg signed [31:0] slt_input2;
16
17
        always @ (input1 or input2 or ALUCtr)
18
        begin
19
             case(ALUCtr)
                 4'b0000: //and
20
21
                 begin
22
                     alures = input1 & input2;
23
                     if(alures == 0)
24
                          zero = 1;
25
                     else
26
                          Zero = 0;
27
                 end
28
29
                 4'b0001: //or
30
                 begin
31
                     alures = input1 | input2;
32
                     if(alures == 0)
33
                          zero = 1;
34
                     else
35
                          Zero = 0;
36
                 end
37
38
                 4'b0010: //add
39
                 begin
40
                     alures = input1 + input2;
41
                     if(alures == 0)
42
                          Zero = 1;
43
                     else
44
                          zero = 0;
45
                 end
46
                 4'b0110: //sub
47
48
                 begin
49
                     alures = input1 - input2;
50
                     if(alures == 0)
51
                          zero = 1;
52
                     else
53
                          zero = 0;
54
                 end
55
56
                 4'b0111: //slt
57
                 begin
58
                     slt_input1 = input1;
59
                     slt_input2 = input2;
60
                     if(slt_input1 < slt_input2)</pre>
61
                          alures = 1;
62
                     else
63
                          alures = 0;
```

```
64
                     if(alures == 0)
65
                         Zero = 1;
66
                     else
67
                         Zero = 0;
68
                 end
69
70
                 4'b1100: //nor
71
                 begin
72
                     alures = ~(input1 | input2);
73
                     if(alures == 0)
74
                         Zero = 1;
75
                     else
76
                         Zero = 0;
77
                 end
78
79
                 default:
80
                 begin
81
                     alures = 0;
82
                     zero = 0;
83
                 end
84
            endcase
85
        end
86
        assign ALURes = alures;
87
        assign zero = Zero;
88
    endmodule
89
```

#### 2.4.3 主控制单元模块功能仿真

新建激励文件ALU\_tb.v,并输入以下verilog代码:

#### 对指导书上的示例进行了一点修改,加入了slt判断负数的样例。

```
`timescale 1ns / 1ps
 1
 2
 3
    module ALU_tb(
 4
 5
        );
 6
        reg [31:0] input1;
 7
        reg [31:0] input2;
8
        reg [3:0] ALUCtr;
9
        wire zero;
10
        wire [31:0] ALURes;
11
12
        ALU alu(
13
             .input1(input1),
14
            .input2(input2),
15
            .ALUCtr(ALUCtr),
16
            .zero(zero),
17
             .ALURes(ALURes)
18
        );
19
20
        initial begin
21
             input1 = 0;
22
             input2 = 0;
23
            ALUCtr = 4'b0000;
24
            #100;
25
            input1 = 15;
```

```
26
             input2 = 10;
27
             #100;
28
             ALUCtr = 4'b0001;
29
             #100;
30
             ALUCtr = 4'b0010;
31
             #100;
32
             ALUCtr = 4'b0110;
             #100:
33
34
             input1 = 10;
35
             input2 = 15;
             #100;
36
37
             input1 = 15;
             input2 = 10;
38
39
             ALUCtr = 4'b0111;
             #100;
40
             input1 = 10;
41
42
             input2 = 15;
43
             #100;
44
             input1 = -10;
             input2 = 15;
45
             #100;
46
47
             input1 = 10;
48
             input2 = -15;
49
             #100;
50
             input1 = 1;
             input2 = 1;
51
52
             ALUCtr = 4'b1100;
53
             #100;
54
             input1 = 16;
55
             #100;
56
         end
57
    endmodule
58
```

#### 2.4.4 获取仿真图像

经过仿真,得到以下图像:



#### 2.4.5 仿真结果分析

观察图像,可知仿真结果与逻辑相一致,目标模块达到了预想的结果,模块构建成功。

## 3. 实验心得

### 3.1 实验重难点

• 本实验的重难点通过理解实验指导书样例中的主控制单元模块的构建,来构建ALU控制单元模块和ALU模块,和独立完成相应激励代码的编写和调试。

### 3.2 实验感想

• 在本次实验过程中,从构建主控制单元模块到构建ALU控制单元模块,再到构建ALU模块让我感到十分的新奇,也给了我一种聚沙成塔和完成任务的成就感。此外,在实验中遇到的困难都会在微信群里得到老师及时的反馈,所以要在这里感谢老师的付出。

# 4. 参考资料

[1] 2022计算机系统结构实验指导书lab3