

# CH390 以太网控制器手册

V1. 6

https://wch.cn

### 1、概述

CH390 是一款自带 10/100M 以太网介质传输层(MAC)和物理层收发器(PHY)的工业级以太网控制器芯片,支持 10BASE-T 的 CAT3、4、5 和 100BASE-TX 的 CAT5、6 连接,支持 HP Auto-MDIX,低功耗设计,符合 IEEE 802. 3u 规范。CH390 内置 16K 字节 SRAM,支持并行接口和 SPI 串行接口,用于兼容各种 MCU、MPU、DSP 等控制器。

下图为 CH390 的框图。



### 2、特点

- 内部自带以太网介质传输层(MAC)和物理层(PHY)。
- CH390L 支持 8 位并行接口和 16 位并行接口, CH390F 支持 8 位并行接口, CH390H 和 CH390D 支持 SPI 串行接口。
- 每个芯片内置唯一的以太网 MAC 地址, 无需另外购买或分配, 无需外部 EEPROM。
- CH390H/D 提供 SPI 从机接口,支持 SPI 时钟模式 0 和 3,时钟速度高达 72MHz。
- 集成基于 DSP 算法实现的低功耗 10/100M 收发器 Transceiver。
- 支持 Auto-MDIX 交换 TX/RX, 自动识别正负信号线。
- 支持 10BASE-T 和 100BASE-TX 及自动协商。
- 支持 UTP CAT5、CAT6 双绞线,支持 120 米传输距离。
- 支持用于远程唤醒的样本帧、链路状态变化和魔法包事件。
- 支持 IEEE 802.3x 的流量控制。
- 支持 IPv4 TCP/UDP 和 IPv6 TCP/UDP 校验和的生成和检查。
- 内置 LDO, CH390H/L/F 支持独立的 I/O 接口电源以适用不同电压的处理器或 MCU。
- 内置 50 Ω阻抗匹配电阻,内置晶体振荡器所需电容,外围电路精简。
- 支持可选的外部 EEPROM 配置芯片。
- 提供小体积的 QFN20、QFN28、QFN32 及 LQFP48 多种封装形式。

## 3、引脚排列



| 封装形式    | 塑体尺寸        | 引脚节距    |         | 封装说明          | 订货型号   |
|---------|-------------|---------|---------|---------------|--------|
| QFN20   | 3. 0*3. 0mm | 0. 40mm | 15.7mil | 四边无引线 20 脚    | CH390D |
| QFN28   | 4. 0*4. 0mm | 0. 40mm | 15.7mil | 四边无引线 28 脚    | CH390F |
| QFN32X5 | 5. 0*5. 0mm | 0. 50mm | 19.7mil | 四边无引线 32 脚    | CH390H |
| LQFP48  | 7. 0*7. 0mm | 0. 50mm | 19.7mil | 标准 LQFP48 脚贴片 | CH390L |

注: 1.0#引脚是指 QFN 封装的底板。

- 2. 建议优选小体积的 CH390D 和 CH390F。
- 3. CH390 分早期的 VDDK 分立版和后期的 VDDK 合并版, 主要区别是: 合并版在封装时将 AVDDK 内部短接到 VDDK, 合并版向前兼容分立版, 批号倒数第 6 位为 0 或批号倒数第 5 位为 2 的 CH390 是 VDDK分立版, 否则是合并版。

# 4、引脚定义

| CH390D<br>引脚号 | CH390F<br>引脚号 | CH390H<br>引脚号 | CH390L<br>引脚号           | 引脚<br>名称        | 类型         | 引脚说明                                                                                                                                                                                 |
|---------------|---------------|---------------|-------------------------|-----------------|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2、3           | 2、3           | 3、4           | 3、4                     | MDIRP,<br>MDIRN | 1/0        | 10BASE-T/100BASE-TX MDI 模式下的差分输入;<br>10BASE-T/100BASE-TX MDIX 模式下的差分输出。                                                                                                              |
| 4、5           | 4、5           | 6、7           | 7、8                     | MDITP、<br>MDITN | 1/0        | 10BASE-T/100BASE-TX MDI 模式下的差分输出;<br>10BASE-T/100BASE-TX MDIX 模式下的差分输入。                                                                                                              |
| 1             | 1             | 1             | 1                       | VDDK            | Р          | 外接 1uF 对地电容贴近芯片放置。                                                                                                                                                                   |
| _             | -             | 2             | 2                       | RSVD.           | Р          | 保留引脚,建议短接到 VDDK,或外接 1uF 对地电容。<br>对于 VDDK 合并版,实际为空脚;<br>对于分立版,实际为 AVDDK。                                                                                                              |
| 8             | 28            | _             | -                       | RSVD.           | Р          | 保留引脚,建议短接到 VDDK,或外接 0.1uF 对地电容。<br>对于 VDDK 合并版,实际为空脚;<br>对于分立版,实际为 DVDDK。                                                                                                            |
| -             | _             | 8             | 9                       | RSVD.           | Р          | 保留引脚,建议悬空。<br>对于 VDDK 合并版,实际为空脚;<br>对于分立版,实际已短接 2#引脚。                                                                                                                                |
| -             | _             | 9             | -                       | RSVDH.          | Р          | 保留引脚,建议悬空。<br>对于 VDDK 合并版,实际为空脚;<br>对于分立版,是可选的 AVDD33。                                                                                                                               |
| 6             | 15            | 29            | 42                      | AVDD33          | Р          | 3. 3V 主电源输入,建议 0. 1uF 并联 10uF 对地电容贴近芯片放置,或单个 1uF~4. 7uF。                                                                                                                             |
| 10            | 16            | 15            | 23                      | AVDD33          | Р          | 可选的 3. 3V 电源输入,<br>建议连接,可选单个 1uF 或 0. 1uF 对地电容。                                                                                                                                      |
| 6             | 17            | 21            | 30                      | VDD10           | Р          | I/O 接口的电源输入, CH390L 和 VDDK 分立版的 CH390<br>支持 3. 3V, VDDK 合并版的 CH390F/H 支持 3. 3V 和 2. 5V<br>及 1. 8V。<br>建议 0. 1uF(0. 1uF~1uF)对地电容贴近芯片放置。<br>注:CH390D 的 VDD IO 短接 AVDD33, 仅支持 3. 3V 电源。 |
| 19            | 26            | 30            | 43                      | ΧI              | ı          | 晶振输入,需外接 25MHz 晶体一端,或外部时钟输入。                                                                                                                                                         |
| 20            | 27            | 31            | 44                      | X0              | 0          | 晶振反相输出,需外接 25MHz 晶体另一端。                                                                                                                                                              |
| 0             | 0             | 0、5、<br>32    | 5、6、<br>15、33、<br>41、45 | GND             | Р          | 公共接地端。                                                                                                                                                                               |
| _             | -             | _             | 47、48                   | GND             | Р          | 可选的接地端,建议连接。                                                                                                                                                                         |
| _             | -             | 22            | -                       | RSVDL.          | Р          | 保留引脚,建议悬空。<br>对于 VDDK 合并版,实际为空脚;<br>对于分立版,是可选的 GND。                                                                                                                                  |
| 16            | 23            | 25            | 38                      | LED2ACT         | 0          | 连接指示 LED。<br>在 LED 模式 1 下,是内部 PHY 的链接和载波感应信号<br>的组合 LED。<br>在 LED 模式 0 下,仅是内部 PHY 的载波感应信号的 LED。                                                                                      |
| 17            | 24            | 26            | 39                      | LED1SPD         | 0          | 速度指示 LED。<br>低电平输出表示内部 PHY 工作在 100M 模式,<br>浮空表示内部 PHY 工作在 10M 模式。                                                                                                                    |
| _             | _             | 10、23         | 31、29                   | GP101、<br>GP102 | 1/0,<br>PD | 双向三态通用输入和输出,默认为输入。<br>由 MAC 寄存器 1Eh、1Fh 的位 1 和位 2 控制。<br>注:CH390D 的 GP102 内部短接 SDI,禁止设置 GP102。                                                                                       |

| CH390D<br>引脚号 | CH390F<br>引脚号 | CH390H<br>引脚号 | CH390L<br>引脚号          | 引脚<br>名称        | 类型         | 引脚说明                                                                                                                       |
|---------------|---------------|---------------|------------------------|-----------------|------------|----------------------------------------------------------------------------------------------------------------------------|
| 15            | _             | 28            | 28                     | GP103           | 1/0,       | 双向三态通用输入和输出,默认为输入。                                                                                                         |
| _             | _             | _             | 22、24、<br>25~29、<br>31 | D15~D8          | PD         | 由 MAC 寄存器 1Eh、1Fh 的位 3 控制。  处理器数据总线 Dbus 的位 8~位 15, 用于 16 位并口。 在 16 位模式下,作为处理器数据总线的位 8~位 15; 在 8 位模式下,作为 GPIO 或者特定用途的 I/O。 |
|               |               |               | 25~27                  | GP106<br>~GP104 | 0, PD      | 在 8 位模式下,作为通用输出。<br>这些引脚只能作为通用输出引脚,由寄存器 1Fh 控制。                                                                            |
| _             | 6~13          | _             | 10~14、<br>16~18        | D7~D0           | 1/0,<br>PD | 处理器数据总线 Dbus 的位 0 $\sim$ 位 7, 用于 8 位或 16 位并行接口。                                                                            |
| _             | _             | 11            | 19                     | EEDIO           | 1/0,<br>PD | EEPROM 数据输入和输出引脚,默认为低电平。                                                                                                   |
| _             | _             | 12            | 20                     | EECK            | 0, PD      | EEPROM 时钟输出,默认为低电平。                                                                                                        |
| _             | _             | 13            |                        | EECS            | O, PD      | EEPROM 片选输出,高电平有效,默认为低电平。                                                                                                  |
| _             | _             | _             | 21                     | MD8             | I, PD      | 该引脚兼作为 CH390L 并口数据宽度的的配置引脚。<br>上电复位期间,如果该引脚被外部电阻拉高时为 8 位<br>模式,那么数据宽度为 8 位;<br>否则为 16 位模式,数据宽度为 16 位。                      |
| 7             | 14            | 14            | 22                     | WOL             | 0, PD      | 网络唤醒输出,极性可通过 EEPROM 配置。<br>注:不适用于 CH390L 的 16 位模式。                                                                         |
| 11            | _             | 17            | _                      | SCS             | I          | SPI 片选输入,低电平有效。                                                                                                            |
| 12            | _             | 18            | _                      | SCK             | I, PD      | SPI 时钟输入,支持模式0或3。                                                                                                          |
| 13            | _             | 19            | _                      | SDI             | I, PD      | SPI 串行数据输入,连接处理器 SPI 主机的 MOSI。                                                                                             |
| 9             | _             | 20            | _                      | SD0             | 0, PD      | SPI 串行数据输出,连接处理器 SPI 主机的 MISO。                                                                                             |
| 14            | 19            | 24            | 34                     | INT             | 0          | 中断请求输出,默认高电平有效。<br>极性可通过 EEPROM 配置或 MAC 寄存器 39H 设置。                                                                        |
| 18            | 25            | 27            | 40                     | RSTB            | I, PU      | 复位输入,低电平有效。                                                                                                                |
| _             | 18            | -             | 32                     | CMD             | I, PD      | 并行接口本周期命令类型选择输入。<br>当高电平时,选择访问数据端口;<br>当低电平时,选择访问 INDEX 地址索引端口                                                             |
| _             | 20            | _             | 35                     | RDB             | I, PD      | 处理器并口读取控制信号输入。<br>默认为低电平有效,极性可通过 EEPROM 配置。                                                                                |
| _             | 21            | _             | 36                     | WRB             | I, PD      | 处理器并口写入控制信号输入。<br>默认为低电平有效,极性可通过 EEPROM 配置。                                                                                |
| _             | 22            | -             | 37                     | CSB             | I, PU      | 处理器并口片选输入。<br>默认为低电平有效,极性可通过 EEPROM 配置。                                                                                    |
| _             | _             | 16            | 46                     | NC.             | _          | 空脚。                                                                                                                        |

注: I = 输入; 0 = 输出; I/0 = 输入/输出; P = 电源; PD = 内置下拉电阻; PU = 内置上拉电阻。

# 5、寄存器描述

注:本手册中(L)表示适用于 CH390L; (F)表示适用于 CH390F; (H)表示适用于 CH390H; (D)表示适用于 CH390D, 未标明则表示适用于 CH390H、CH390D、CH390L 及 CH390F。

表 5-1 寄存器列表

| 寄存器          | 描述                    | 偏移      | 复位后默认值                       |
|--------------|-----------------------|---------|------------------------------|
| NCR          | 网络控制寄存器               | 00h     | 00h                          |
| NSR          | 网络状态寄存器               | 01h     | 00h                          |
| TCR          | TX 控制寄存器              | 02h     | 00h                          |
| TSRA         | 数据包索引 A 的 TX 状态寄存器    | 03h     | 00h                          |
| TSRB         | 数据包索引 B 的 TX 状态寄存器    | 04h     | 00h                          |
| RCR          | RX 控制寄存器              | 05h     | 00h                          |
| RSR          | RX 状态寄存器              | 06h     | 00h                          |
| ROCR         | 接收溢出计数器寄存器            | 07h     | 00h                          |
| BPTR         | 背压阈值寄存器               | 08h     | 37h                          |
| FCTR         | 流量控制阈值寄存器             | 09h     | 38h                          |
| FCR          | RX/TX 流量控制寄存器         | 0Ah     | 00h                          |
| EPCR         | EEPROM 和 PHY 控制寄存器    | 0Bh     | 00h                          |
| EPAR         | EEPROM 和 PHY 地址寄存器    | 0Ch     | 40h                          |
| EPDRL        | EEPROM 和 PHY 低字节数据寄存器 | 0Dh     | XXh                          |
| EPDRH        | EEPROM 和 PHY 高字节数据寄存器 | 0Eh     | XXh                          |
| WCR          | 唤醒控制寄存器               | 0Fh     | 00h                          |
| PAR          | 以太网 MAC 物理地址寄存器       | 10h~15h | 内置唯一以太网地址,<br>可由 EEPROM 配置覆盖 |
| MAR          | 多播地址哈希表寄存器            | 16h~1Dh | XXh                          |
| GPCR (L/H/D) | 通用控制寄存器               | 1Eh     | 71h                          |
| GPR          | 通用寄存器                 | 1Fh     | XXh                          |
| TRPAL        | TX 内存读指针地址低字节         | 22h     | 00h                          |
| TRPAH        | TX 内存读指针地址高字节         | 23h     | 00h                          |
| RWPAL        | RX 内存写指针地址低字节         | 24h     | 00h                          |
| RWPAH        | RX 内存写指针地址高字节         | 25h     | 0Ch                          |
| VID          | 供应商 ID                | 28h~29h | 1000h                        |
| PID          |                       | 2Ah~2Bh | 9151h (H/D)                  |
| PID          | /─пп 10               | ZAN ZBN | 9150h (L/F)                  |
| CHIPR        | 芯片修订识别码               | 2Ch     | 2Bh (H/D)                    |
| UNIFK        | 心力修订场别特               | 2011    | 2Ah (L/F)                    |
| TCR2         | 发送控制寄存器 2             | 2Dh     | 00h                          |
| ETXCSR (L/F) | 早期传输控制/状态寄存器          | 30h     | 00h                          |
| ATCR (H/D)   | 自动传输控制寄存器             | 30h     | 00h                          |
| TCSCR        | 发送校验和控制寄存器            | 31h     | 00h                          |
| RCSCSR       | 接收校验和控制状态寄存器          | 32h     | 00h                          |
| MPAR         | MII PHY 地址寄存器         | 33h     | 00h                          |
| LEDCR (L)    | LED 引脚控制寄存器           | 34h     | 00h                          |
| SBCR (H/D)   | SPI 总线控制寄存器           | 38h     | 44h                          |
| INTCR        | INT 引脚控制寄存器           | 39h     | 00h                          |
| ALNCR (H/D)  | SPI 字节对齐错误计数寄存器       | 4Ah     | 00h                          |

| 寄存器           | 描述                 | 偏移                   | 复位后默认值 |
|---------------|--------------------|----------------------|--------|
| SCCR          | 系统时钟开启控制寄存器        | 50h                  | 00h    |
| RSCCR         | 恢复系统时钟控制寄存器        | 51h                  | XXh    |
| RLENCR        | RX 数据包长度控制寄存器      | 52h                  | 00h    |
| BCASTCR       | RX 广播控制寄存器         | 53h                  | 00h    |
| INTCKCR (H/D) | INT 引脚时钟输出控制寄存器    | 54h                  | 00h    |
| MPTRCR        | 内存指针控制寄存器          | 55h                  | 00h    |
| MLEDCR (H/D)  | 扩展 LED 控制寄存器       | 57h                  | 00h    |
| MRCMDX        | 无地址递增内存数据预取读命令寄存器  | 70h (H/D) /F0h (L/F) | XXh    |
| MRCMDX1       | 无数据预取和地址递增内存读命令寄存器 | 71h (H/D) /F1h (L/F) | XXh    |
| MRCMD         | 地址递增的内存数据读命令寄存器    | 72h (H/D) /F2h (L/F) | XXh    |
| MRRL          | 内存数据读地址寄存器低字节      | 74h (H/D) /F4h (L/F) | 00h    |
| MRRH          | 内存数据读地址寄存器高字节      | 75h (H/D) /F5h (L/F) | 00h    |
| MWCMDX        | 无地址递增的内存数据写命令寄存器   | 76h (H/D) /F6h (L/F) | XXh    |
| MWCMD         | 地址递增的内存数据写命令寄存器    | 78h (H/D) /F8h (L/F) | XXh    |
| MWRL          | 内存数据写地址寄存器低字节      | 7Ah (H/D) /FAh (L/F) | 00h    |
| MWRH          | 内存数据写地址寄存器高字节      | 7Bh (H/D) /FBh (L/F) | 00h    |
| TXPLL         | TX 数据包长度低字节寄存器     | 7Ch (H/D) /FCh (L/F) | XXh    |
| TXPLH         | TX 数据包长度高字节寄存器     | 7Dh (H/D) /FDh (L/F) | XXh    |
| ISR           | 中断状态寄存器            | 7Eh (H/D) /FEh (L/F) | 00h    |
| IMR           | 中断屏蔽寄存器            | 7Fh (H/D) /FFh (L/F) | 00h    |

注:寄存器描述中,默认形式如下:

复位值: 1 位设置为逻辑 1;

0 位设置为逻辑 0;

X 没有默认值;

P = 上电复位默认值;

H = 硬件复位默认值;

E = 来自 EEPROM 的默认值;

 $T = R \mathbb{Z}$  引脚的默认值;

h = 十六进制。

保留位在读写访问时未定义。

访问类型: RO = 只读;

RW = 读/写;

R/C = 读和清除。

RW/C1 = 读写、通过写 1 清除;

WO = 只写;

## 5.1 网络控制寄存器 NCR (00h)

| 位   | 名称       | 描述                                                                 | 访问 | 默认值  |
|-----|----------|--------------------------------------------------------------------|----|------|
| 7   | Reserved | 保留。                                                                | R0 | P0   |
| 6   | WAKEEN   | 启用唤醒功能。<br>清除该位也将清除所有的唤醒事件状态,该位不<br>会受到软件复位的影响。<br>1 = 启用; 0 = 禁用。 | RW | PO   |
| 5   | Reserved | 保留。                                                                | R0 | 0    |
| 4   | MACPD    | 读出取反后写入,开启唤醒帧通知。                                                   | RW | PS0  |
| 3   | FDX      | 内部PHY的双工模式。<br>1 = 全双工; 0 = 半双工(保留选项,禁用)。                          | RO | PS0  |
| 2:1 | LBK      | 回环模式。 位:2 1 0 0 正常; 0 1 MAC内部回环; 1 0 保留; 1 1 保留。                   | RW | PS00 |
| 0   | RST      | 软件复位控制,约10us后自动清除。<br>1 = 复位状态; 0 = 非复位状态。                         | RW | P0   |

# 5.2 网络状态寄存器 NSR (01h)

| 位 | 名称       | 描述                                                                                                      | 访问    | 默认值 |
|---|----------|---------------------------------------------------------------------------------------------------------|-------|-----|
| 7 | SPEED    | 内部PHY的速度。<br>当LINKST=0时,该位没有意义。<br>1 = 10Mbps; 0 = 100Mbps。                                             | RO    | х   |
| 6 | LINKST   | 内部PHY的连接状态。<br>1 = 连接成功; 0 = 连接失败。                                                                      | RO    | Х   |
| 5 | WAKEST   | 唤醒事件状态。通过读或写1来清除。该位在软件<br>复位后不会受到影响。<br>1 = 唤醒事件; 0 = 无唤醒事件。                                            | RW/C1 | P0  |
| 4 | Reserved | 保留。                                                                                                     | R0    | 0   |
| 3 | TX2END   | TX数据包索引B完成状态。<br>在开始传输TX数据包索引B时自动清除,在传输TX<br>数据包索引B结束后自动设置。<br>1 = 数据包索引B的传输完成或空闲;<br>0 = 数据包索引B传输正在进行。 | RW/C1 | PS1 |
| 2 | TX1END   | TX数据包索引A完成状态。<br>在开始传输TX数据包索引A时自动清除,在传输TX<br>数据包索引A结束后自动设置。<br>1 = 数据包索引A的传输完成或空闲;<br>0 = 数据包索引A传输正在进行。 | RW/C1 | PS1 |
| 1 | RXOV     | RX内存溢出状态。<br>1 = 溢出; 0 = 非溢出。                                                                           | R0    | PS0 |
| 0 | RXRDY    | RX数据包准备。(H/D)<br>1 = RX存储器中有数据包;<br>0 = RX存储器中无数据包。                                                     | RO    | PS0 |

## 5.3 TX 控制寄存器 TCR (02h)

| 位 | 名称       | 描述                                          | 访问 | 默认值 |
|---|----------|---------------------------------------------|----|-----|
| 7 | Reserved | 保留。                                         | R0 | 0   |
| 6 | TJDIS    | 传输Jabber计数器 (2048字节) 控制。<br>1 = 禁用; 0 = 启用; | RW | PS0 |
| 5 | Reserved | 保留。                                         | R0 | 0   |
| 4 | PAD_DIS2 | 数据包索引B附加PAD填充。<br>1 = 禁用; 0 = 启用。           | RW | PS0 |
| 3 | CRC_DIS2 | 数据包索引B的附加CRC。<br>1 = 禁用; 0 = 启用。            | RW | PS0 |
| 2 | PAD_DIS1 | 数据包索引A的附加PAD填充。<br>1 = 禁用; 0 = 启用。          | RW | PS0 |
| 1 | CRC_DIS1 | 数据包索引A的附加CRC。<br>1 = 禁用; 0 = 启用。            | RW | PS0 |
| 0 | TXREQ    | TX请求。发送后自动清除。<br>1 = 传输进行中; 0 = 无传输进行中。     | RW | PS0 |

### 5.4 数据包索引 A 的 TX 状态寄存器 TSRA (03h)

| 位   | 名称       | 描述                                                            | 访问 | 默认值 |
|-----|----------|---------------------------------------------------------------|----|-----|
| 7   | TJT0     | 发送Jabber超时。<br>传输超过2048字节帧会被截断。<br>1 = 超时; 0 = 未超时。           | RO | PS0 |
| 6   | LC       | 载波丢失。<br>帧传输过程中的载波丢失,在内部回环模式下无效。<br>1 = 载波丢失;0 = 无载波丢失。       | RO | PS0 |
| 5   | NC       | 无载波。<br>帧传输过程中无载波信号,在内部回环模式下无效。<br>1 = 传输时无载波;0 = 传输时的正常载波状态。 | RO | PS0 |
| 4   | LC0L     | 延时冲突。<br>当碰撞窗口为64字节后发生冲突时,被设置为1。<br>1 = 延时冲突; 0 = 无延时冲突。      | RO | PS0 |
| 3   | COL      | 碰撞数据包。<br>传输过程中发生碰撞。<br>1 = 发生碰撞; 0 = 无碰撞发生。                  | RO | PS0 |
| 2   | EC       | 过度碰撞。<br>16次过度碰撞会中止传输。<br>1 = 16次过度碰撞; 0 = 少于16次碰撞。           | RO | PS0 |
| 1:0 | Reserved | 保留。                                                           | R0 | 0   |

## 5.5 数据包索引 B 的 TX 状态寄存器 TSRB (04h)

| ĺ | 位 | 名称   | 描述                                                  | 访问 | 默认值 |
|---|---|------|-----------------------------------------------------|----|-----|
|   | 7 | TJT0 | 发送Jabber超时。<br>传输超过2048字节帧会被截断。<br>1 = 超时; 0 = 未超时。 | RO | PS0 |

| 6   | LC       | 载波丢失。<br>帧传输过程中的载波丢失,在内部回环模式下无效。<br>1 = 载波丢失;0 = 无载波丢失。       | RO | PS0 |
|-----|----------|---------------------------------------------------------------|----|-----|
| 5   | NC       | 无载波。<br>帧传输过程中无载波信号,在内部回环模式下无效。<br>1 = 传输时无载波;0 = 传输时的载波状态正常。 | RO | PS0 |
| 4   | LC0L     | 延时冲突。<br>当碰撞窗口为64字节后发生冲突时,被设置为1。<br>1 = 延时冲突;0 = 无延时冲突。       | RO | PS0 |
| 3   | COL      | 碰撞数据包。<br>传输过程中发生碰撞。<br>1 = 发生碰撞; 0 = 无碰撞发生。                  | RO | PS0 |
| 2   | EC       | 过度碰撞。<br>16次过度碰撞会中止传输。<br>1 = 16次过度碰撞; 0 = 少于16次碰撞。           | RO | PS0 |
| 1:0 | Reserved | 保留。                                                           | R0 | 0   |

## 5. 6 RX 控制寄存器 RCR (05h)

| 位 | 名称       | 描述                                             | 访问 | 默认值 |
|---|----------|------------------------------------------------|----|-----|
| 7 | Reserved | 保留。                                            | RW | PS0 |
| 6 | WTDIS    | 看门狗定时器禁用。<br>1 = 禁用看门狗定时器(2048字节); 0 = 启用。     | RW | PS0 |
| 5 | Reserved | 保留。                                            | R0 | PS0 |
| 4 | DIS_CRC  | 丢弃CRC错误数据包。<br>1 = 启用; 0 = 禁用。                 | RW | PS0 |
| 3 | ALL      | 接收所有组播。<br>接收带有多播目标地址的数据包。<br>1 = 启用; 0 = 禁用。  | RW | PS0 |
| 2 | RUNT     | 接收Runt数据包。<br>接收小于64字节的数据包。<br>1 = 启用; 0 = 禁用。 | RW | PS0 |
| 1 | PRMSC    | 混杂模式。<br>接收数据包不检查目标地址。<br>1 = 启用; 0 = 禁用。      | RW | PS0 |
| 0 | RXEN     | 启用RX。<br>1 = 启用; 0 = 禁用。                       | RW | PS0 |

# 5.7 RX 状态寄存器 RSR (06h)

| 位 | 名称  | 描述                                       | 访问 | 默认值 |
|---|-----|------------------------------------------|----|-----|
| 7 | RF  | Runt帧。<br>接收帧的大小小于64字节。<br>1 = 是; 0 = 否。 | RO | PS0 |
| 6 | MF  | 多播帧。<br>接收到的帧有多播地址。<br>1 = 是; 0 = 否。     | RO | PS0 |
| 5 | LCS | 帧接收过程中发生延时冲突。1 = 是; 0 = 否。               | R0 | PS0 |

|   |      | ようした デフ Y-C + フロー   |    |     |
|---|------|---------------------|----|-----|
|   |      | 接收看门狗超时。            |    |     |
| 4 | RWTO | 接收超过2048字节的数据。      | R0 | PS0 |
|   |      | 1 = 是; 0 = 否。       |    |     |
|   |      | 物理层错误。              |    |     |
| 3 | PLE  | 帧接收过程中发现物理层错误。      | R0 | PS0 |
|   |      | 1 = 是; 0 = 否。       |    |     |
|   |      | 对齐误差。               |    |     |
| 2 | AE   | 接收到的帧以非字节对齐方式结束。    | R0 | PS0 |
|   |      | 1 = 是; 0 = 否。       |    |     |
|   |      | CRC错误。              |    |     |
| 1 | CE   | 接收到的帧以CRC错误结束。      | R0 | PS0 |
|   |      | 1 = 是; 0 = 否。       |    |     |
|   |      | RX内存溢出错误。           |    |     |
| 0 | F0E  | 在接收帧的过程中发生RX内存溢出错误。 | R0 | PS0 |
|   |      | 1 = 是; 0 = 否。       |    |     |

## 5.8 接收溢出计数器寄存器 ROCR (07h)

| 位   | 名称   | 描述                                               | 访问  | 默认值 |
|-----|------|--------------------------------------------------|-----|-----|
| 7   | RXFU | 接收溢出计数器溢出。<br>当ROC有溢出条件时,该位被设置。<br>1 = 是; 0 = 否。 | R/C | PS0 |
| 6:0 | ROC  | 接收溢出计数器。<br>每两包加1,统计计数器,用于显示FIF0溢出时收到的数据包量。      | R/C | PS0 |

## 5.9 背压阈值寄存器 BPTR (08h)

| 位   | 位名称      | 描述                                                                                       | 访问 | 默认值 |
|-----|----------|------------------------------------------------------------------------------------------|----|-----|
| 7:4 | BPHW     | 背压高水位溢出阈值,单位为KBytes。<br>当RX SRAM的可用空间低于阈值时,MAC产生阻塞信<br>号。默认为3K字节的可用空间。<br>注:不要超过SRAM的大小。 | RW | PS3 |
| 3:0 | Reserved | 保留。                                                                                      | R0 | 0   |

# 5.10 流量控制阈值寄存器 FCTR (09h)

| 位   | 名称   | 描述                                                                                                                        | 访问 | 默认值 |
|-----|------|---------------------------------------------------------------------------------------------------------------------------|----|-----|
| 7:4 | НWОТ | RX存储器高水位溢出阈值,单位为KBytes。<br>当RX内存可用空间小于此值时,发送一个暂停时间为<br>FFFFh的暂停包。如果该值为0,没有RX流量控制。默<br>认值为3K字节的可用空间。<br>注:不要超过SRAM的大小。     |    | PS3 |
| 3:0 | LWOT | RX存储器低水位溢出阈值,单位为KBytes。<br>当RX内存可用空间大于此值时,发送一个暂停时间为<br>0000h的暂停包。该暂停数据包在高水位暂停数据包<br>传输后启用。默认为8K字节的可用空间。<br>注:不要超过SRAM的大小。 |    | PS8 |

# 5. 11 RX/TX 流量控制寄存器 FCR (0Ah)

| 位 | 名称    | 描述                                                                                               | 访问  | 默认值 |
|---|-------|--------------------------------------------------------------------------------------------------|-----|-----|
| 7 | TXP0  | 用0000h强制发送暂停数据包。<br>设置为发送暂停包,暂停时间字段为0000h。暂停数<br>据包传输完成后自动清除。                                    | RW  | PS0 |
| 6 | TXPF  | 用FFFFh强制发送暂停数据包。设置为发送暂停包,<br>暂停时间字段为FFFFh。暂停包传输完成后自动清除。                                          | RW  | PS0 |
| 5 | TXPEN | 启用TX暂停包。<br>启用全双工模式下高/低水位阈值控制的暂停包。<br>1 = 启用; 0 = 禁用。                                            | RW  | PS0 |
| 4 | ВКРА  | 背压模式。<br>该模式仅适用于半双工模式。当任何数据包到来且RX<br>SRAM超过MAC寄存器08h的BPHW时,它会产生一个阻塞<br>信号。<br>1 = 启用; 0 = 禁用。    | RW  | PS0 |
| 3 | BKPM  | 背压模式。<br>该模式仅适用于半双工模式。当一个数据包的DA匹配<br>且RX SRAM超过MAC寄存器08h的BPHW时,它会产生一<br>个阻塞信号。<br>1 = 启用;0 = 禁用。 | RW  | PS0 |
| 2 | RXPS  | RX暂停数据包状态。<br>当有数据包被接收时该位被清除。<br>1 = 接收到暂停数据包;0=没有接收到暂停数据包。                                      | R/C | PS0 |
| 1 | RXPCS | RX暂停包当前状态。<br>1 = 接收到的暂停数据包定时器向下计数中;<br>0 = 暂停数据包定时器值为0。                                         | RO  | PS0 |
| 0 | FLCE  | 启用流量控制。<br>1 = 启用; 0 = 禁用;                                                                       | RW  | PS0 |

# 5.12 EEPROM 和 PHY 控制寄存器 EPCR (OBh)

| 位   | 名称       | 描述                                                                         | 访问 | 默认值 |
|-----|----------|----------------------------------------------------------------------------|----|-----|
| 7:6 | Reserved | 保留。                                                                        | R0 | 0   |
| 5   | REEP     | 重加载EEPROM。(H/L)<br>设为1将重新加载EEPROM。<br>操作完成后该位需要由软件清零。                      | RW | PO  |
| 4   | Reserved | 保留。                                                                        | RW | P0  |
| 3   | EP0S     | EEPROM或PHY操作选择。<br>0 = 选择EEPROM; 1 = 选择PHY。<br>注: 当前版本仅支持PHY,选择EEPROM尚未实现。 | RW | P0  |
| 2   | ERPRR    | EEPROM读取或PHY寄存器读取命令。<br>设为1读取EEPROM或PHY寄存器。                                | RW | P0  |
| 1   | ERPRW    | EEPROM写入或PHY寄存器写入命令。<br>设为1写入EEPROM或PHY寄存器。                                | RW | P0  |
| 0   | ERRE     | EEPROM访问状态或PHY访问状态。<br>1 = EEPROM或PHY访问正在进行;                               | R0 | P0  |

| O - FEDDOM式DUV公司完成 |  |
|--------------------|--|
| U                  |  |
| C                  |  |

#### 5.13 EEPROM 和 PHY 地址寄存器 EPAR (0Ch)

| 位   | 名称      | 描述                                           | 访问 | 默认值 |
|-----|---------|----------------------------------------------|----|-----|
| 7:6 | PHY_ADR | PHY地址位1和0, PHY地址位[4:2]被强制为0。<br>在应用中建议强制为01。 | RW | P01 |
| 5:0 | ER0A    | EEPROM字地址或PHY寄存器编号。                          | RW | P0  |

### 5.14 EEPROM 和 PHY 数据寄存器 EPDRL/EPDRH(EE\_PHY\_L:0Dh, EE\_PHY\_H:0Eh)

|     | 位        | 名称                     | 描述                     | 访问  | 默认值 |
|-----|----------|------------------------|------------------------|-----|-----|
|     | 7:0      | EPDRL                  | EEPROM或PHY低字节数据。       | RW  | P0  |
|     | 7:0      | EE_PHY_L               | 从EEPROM或PHY读取或写入低字节数据。 | KVV | Ρ0  |
|     | 7.0      | EPDRH                  | EEPROM或PHY高字节数据。       | DW  | DO  |
| 7:0 | EE_PHY_H | 从EEPROM或PHY读取或写入高字节数据。 | RW                     | P0  |     |

## 5.15 唤醒控制寄存器 WCR (OFh)

| 位   | 名称       | 描述                               | 访问  | 默认值 |
|-----|----------|----------------------------------|-----|-----|
| 7:6 | Reserved | 保留。                              | R0  | 0   |
|     |          | 连接状态改变唤醒事件。                      |     |     |
| 5   | LINKEN   | 使能连接状态变化事件到WOL输出引脚;              | RW  | P0  |
|     | LINKLIN  | 该位在软件复位后不会受到影响。                  | IXW | FU  |
|     |          | 1 = 启用; 0 = 禁用。                  |     |     |
|     |          | 样本帧唤醒事件使能。                       |     |     |
|     |          | 使能样本帧匹配事件到WOL输出引脚;               |     |     |
| 4   | SAMPLEEN | 该位在软件复位后不会受到影响。                  | RW  | P0  |
|     |          | 1 = 启用; 0 = 禁用。                  |     |     |
|     |          | 注:不建议启用,可启用MAGICEN通过魔法包唤醒。       |     |     |
|     |          | 魔法包唤醒事件使能。                       |     |     |
| 3   | MAGICEN  | 使能魔法包事件到WOL输出引脚;                 | RW  | P0  |
| 3   | WAGICEN  | 该位在软件复位后不会受到影响。                  | IXW | 10  |
|     |          | 1 = 启用; 0 = 禁用。                  |     |     |
| 2   | LINKST   | 发生连接状态改变事件。                      | R0  | P0  |
|     | LINKSI   | 1 = 发生连接状态改变事件; 0 = 未发生连接状态改变事件。 | NO  | FU  |
| 1   | SAMPLEST | 样本帧事件发生。                         | RO  | P0  |
|     | SAMPLEST | 1 = 样本帧匹配事件发生; 0 = 无样本帧匹配。       | NU  | FU  |
| 0   | MAGICST  | 魔法包事件发生。1 = 收到魔法包;0 = 未收到魔法包。    | R0  | P0  |

注:对于 CH390L,该寄存器仅适用于 8 位模式。

## 5. 16 以太网 MAC 物理地址寄存器 PARO PAR5 (PABO PAB5: 10h~15h)

| 位   | 名称   | 描述           | 访问 | 默认值 |
|-----|------|--------------|----|-----|
| 7:0 | PAR5 | 物理地址5字节(15h) | RW | E   |
| 7:0 | PAR4 | 物理地址4字节(14h) | RW | Е   |
| 7:0 | PAR3 | 物理地址3字节(13h) | RW | Е   |
| 7:0 | PAR2 | 物理地址2字节(12h) | RW | E   |
| 7:0 | PAR1 | 物理地址1字节(11h) | RW | Е   |

| 7:0 | PAR0 | 物理地址0字节(10h) | RW | Е |
|-----|------|--------------|----|---|
|-----|------|--------------|----|---|

注:每个芯片已内置唯一的以太网 MAC 地址,如果 EEPROM 配置数据有效,则将替换此内置地址。

## 5.17 多播地址哈希表寄存器 MARO MAR7 (MABO MAB5:16h 1Dh)

| 位   | 名称   | 描述              | 访问 | 默认值 |
|-----|------|-----------------|----|-----|
| 7:0 | MAR7 | 多播地址哈希表字节7(1Dh) | RW | Х   |
| 7:0 | MAR6 | 多播地址哈希表字节6(1Ch) | RW | Х   |
| 7:0 | MAR5 | 多播地址哈希表字节5(1Bh) | RW | Х   |
| 7:0 | MAR4 | 多播地址哈希表字节4(1Ah) | RW | Х   |
| 7:0 | MAR3 | 多播地址哈希表字节3(19h) | RW | Х   |
| 7:0 | MAR2 | 多播地址哈希表字节2(18h) | RW | Х   |
| 7:0 | MAR1 | 多播地址哈希表字节1(17h) | RW | Х   |
| 7:0 | MARO | 多播地址哈希表字节0(16h) | RW | Х   |

## 5.18 通用控制寄存器(L/H/D) GPCR (1Eh)

| 位   | 名称       | 描述                                                                                               | 访问 | 默认值  |
|-----|----------|--------------------------------------------------------------------------------------------------|----|------|
| 7   | Reserved | 保留。                                                                                              | R0 | PH0  |
| 6:4 | GPC64    | GPI06~4的输入/输出方向控制位。(L)<br>这些位被强制为"1",引脚GPI06~4只能输出。                                              | R0 | P111 |
| 3   | GPC3     | GPI03的输入/输出方向控制位。(L/H/D)<br>1 = GPI03引脚输出模式; 0 = GPI03引脚输入模式。                                    | RW | P0   |
| 2   | GPC2     | GPI02的输入/输出方向控制位。(L/H)<br>1 = GPI02引脚输出模式; 0 = GPI02引脚输入模式。<br>注: CH390D的GPI02内部短接SDI, 禁止设置该位为1。 | RW | P0   |
| 1   | GPC1     | GPI01的输入/输出方向控制位。(L/H)<br>1 = GPI01引脚输出模式;0 = GPI01引脚输入模式。                                       | RW | P0   |
| 0   | Reserved | 保留。                                                                                              | R0 | P1   |

注: 对于 CH390L, 该寄存器仅适用于 8 位模式。

## 5.19 通用寄存器 GPR (1Fh)

| 位   | 名称       | 描述                                                                                           | 访问 | 默认值 |
|-----|----------|----------------------------------------------------------------------------------------------|----|-----|
| 7   | Reserved | 保留。                                                                                          | R0 | 0   |
| 6:4 | GP0      | GP106~4的输出数据。(L)<br>这些位分别输出到引脚 GP106~4。                                                      | RW | P0  |
| 3   | GP103    | GP103的输出数据或输入状态。(L/H/D)<br>当寄存器1EH的GPC3为1时,该值被输出到引脚GP103;<br>当寄存器1EH的GPC3为0时,该值为引脚GP103的状态值。 | RW | P0  |
| 2   | GP102    | GPI02的输出数据或输入状态。(L/H)<br>当寄存器1EH的GPC2为1时,该值被输出到引脚GPI02;<br>当寄存器1EH的GPC2为0时,该位为引脚GPI02的状态值。   | RW | PO  |
| 1   | GP101    | GPI01的输出数据或输入状态。(L/H)<br>当寄存器1EH的GPC1为1时,该值被输出到引脚GPI01;<br>当寄存器1EH的GPC1为0时,该值为引脚GPI01的状态值。   | RW | PO  |
| 0   | PHYPD    | PHY断电控制,Sleep睡眠模式设置。<br>1 = 进入睡眠模式,关闭PHY电源;                                                  | RW | PE1 |

| 0 = 退出睡眠模式,启动PHY电源。             |  |
|---------------------------------|--|
| 睡眠模式下,关闭PHY电源,但保持系统时钟模块开启。      |  |
| 注:如果重新启动PHY电源,建议100us后再访问CH390。 |  |

注:对于 CH390L,该寄存器中的位 1~6 仅适用于 8 位模式。

### 5. 20 TX 内存读指针地址寄存器 TRPAL/TRPAH(22h~23h)

|   | 位   | 名称    | 描述                  | 访问 | 默认值 |
|---|-----|-------|---------------------|----|-----|
| Γ | 7:0 | TRPAH | TX内存读取指针地址高字节(23h)。 | R0 | PS0 |
| I | 7:0 | TRPAL | TX内存读取指针地址低字节(22h)。 | R0 | PS0 |

### 5. 21 RX 内存写指针地址寄存器 RWPAL/RWPAH(24h~25h)

| 位   | 名称    | 描述                 | 访问 | 默认值     |
|-----|-------|--------------------|----|---------|
| 7:0 | RWPAH | RX内存写指针地址高字节(25h)。 | R0 | PS, 0Ch |
| 7:0 | RWPAL | RX内存写指针地址低字节(24h)。 | R0 | PS, 00h |

#### 5. 22 供应商 ID 寄存器 VIDL/VIDH(28h~29h)

| 位   | 名称   | 描述             | 访问 | 默认值     |
|-----|------|----------------|----|---------|
| 7:0 | VIDH | 供应商ID高字节(29h)。 | R0 | PE, 1Ch |
| 7:0 | VIDL | 供应商ID低字节(28h)。 | R0 | PE, 00h |

### 5.23 产品 ID 寄存器 PIDL/PIDH(2Ah~2Bh)

| 位   | 名称   | 描述            | 访问 | 默认值                              |
|-----|------|---------------|----|----------------------------------|
| 7:0 | PIDH | 产品ID高字节(2Bh)。 | R0 | PE, 91h                          |
| 7:0 | PIDL | 产品ID低字节(2Ah)。 | RO | PE, 51h (H/D) /<br>PE, 50h (L/F) |

# 5.24 芯片修订识别码 CHIPR (2Ch)

| ĺ | 位   | 名称    | 描述       | 访问 | 默认值                         |
|---|-----|-------|----------|----|-----------------------------|
| Ī | 7:0 | CHIPR | 芯片修订识别码。 | RO | P, 2Bh (H/D) /<br>2Ah (L/F) |

### 5.25 发送控制寄存器 2 TCR2 (2Dh)

| 位 | 名称   | 描述                                                                              | 访问 | 默认值 |
|---|------|---------------------------------------------------------------------------------|----|-----|
| 7 | LED  | LED模式。 1 = LED模式1; 0 = LED模式0。 默认为模式0,可通过EEPROM配置。 注:对于CH390H/D,更多配置可以参考寄存器57h。 | RW | PE0 |
| 6 | RLCP | 重试迟来的碰撞数据包。<br>重新传输有延迟冲突的数据包。<br>1 = 启用; 0 = 禁用。                                | RW | PO  |

| 5:4 | Reserved | 保留。                                                                                                                             | RW | P0  |
|-----|----------|---------------------------------------------------------------------------------------------------------------------------------|----|-----|
| 3:0 | IFGS     | 帧间空隙设置。<br>0XXX = 96位; 1000 = 64位; 1001 = 72位;<br>1010 = 80位; 1011 = 88位; 1100 = 96位;<br>1101 = 104位; 1110 = 112位; 1111 = 120位。 | RW | P00 |

## 5. 26 早期传输控制/状态寄存器(L/F) ETXCSR (30h)

| 位   | 名称       |                         |                         |                                  | 描述                                   | 访问 | 默认值 |
|-----|----------|-------------------------|-------------------------|----------------------------------|--------------------------------------|----|-----|
| 7   | ETE      | 早期传1 = 启                |                         | ]。<br>2:0] <b>;</b> 0 :          | = 禁用。                                | RW | PS0 |
| 6   | Reserved | 保留。                     |                         |                                  |                                      | R0 | PS0 |
| 5   | Reserved | 保留。                     |                         |                                  |                                      | R0 | PS0 |
| 4:2 | Reserved | 保留。                     |                         |                                  |                                      | R0 | 000 |
|     |          |                         | TX FII                  | F0 的数据                           | 达到字节数阈值时,开始发送。<br><i>入速度,否则数据不足。</i> |    |     |
| 1:0 | ETT      | 位 1<br>0<br>0<br>1<br>1 | 位 0<br>0<br>1<br>0<br>1 | 阈值<br>12.5%<br>25%<br>50%<br>75% |                                      | RW | PS0 |

## 5.27 自动传输控制寄存器(H/D) ATCR (30h)

| 位   | 名称       | 描述                                                                                   | 访问 | 默认值 |
|-----|----------|--------------------------------------------------------------------------------------|----|-----|
| 7   | AUTO_TX  | 自动传输控制。<br>1 = 启用自动传输。当TX数据写入结束时自动传输。<br>0 = 禁用自动传输。如果需要发送数据包,可将MAC寄<br>存器02h位0设置为1。 | RW | PS0 |
| 6:2 | Reserved | 保留。                                                                                  | R0 | P00 |
| 1:0 | Reserved | 保留。                                                                                  | RW | PS0 |

## 5.28 发送校验和控制寄存器 TCSCR (31h)

| 位   | 名称         | 描述                                                             | 访问 | 默认值 |
|-----|------------|----------------------------------------------------------------|----|-----|
| 7:5 | Reserved   | 保留。                                                            | R0 | 0   |
| 4   | IPv6TCPCSE | IPv6 TCP校验和生成。<br>1 = 启用; 0 = 禁用。                              | RW | PS0 |
| 3   | IPv6UDPCSE | IPv6 UDP校验和生成。<br>1 = 启用; 0 = 禁用。                              | RW | PS0 |
| 2   | UDPCSE     | UDP校验和生成。<br>1 = 启用; 0 = 禁用。                                   | RW | PS0 |
| 1   | TCPCSE     | TCP校验和生成。<br>1 = 启用; 0 = 禁用。                                   | RW | PS0 |
| 0   | IPCSE      | IP校验和生成。<br>1 = 启用; 0 = 禁用。<br><i>注: 需同时启用UDPCSE或TCPCSE之一。</i> | RW | PS0 |

# 5. 29 接收校验和状态寄存器 RCSCSR(32h)

| 位 | 名称    | 描述                                                                             | 访问 | 默认值 |
|---|-------|--------------------------------------------------------------------------------|----|-----|
| 7 | UDPS  | UDP校验和状态。<br>1 = 校验失败; 0 = 没有UDP校验错误。                                          | RO | PS0 |
| 6 | TCPS  | TCP校验和状态。<br>1 = 校验失败; 0 = 没有TCP校验错误。                                          | RO | PS0 |
| 5 | IPS   | IP校验和状态<br>1 = 校验失败; 0 = 没有IP校验错误。                                             | RO | PS0 |
| 4 | UDPP  | 当前接收到的UDP数据包。<br>1 = UDP数据包; 0 = 无UDP数据包。                                      | RO | PS0 |
| 3 | TCPP  | 当前接收到的TCP数据包。<br>1 = TCP数据包; 0 = 无TCP数据包。                                      | RO | PS0 |
| 2 | IPP   | 当前接收到的IP数据包。<br>1 = IP数据包; 0 = 无IP数据包。                                         | RO | PS0 |
| 1 | RCSEN | 启用接收校验和功能。<br>当设置时,校验和状态(位7~2)将分别存储在RX<br>数据包状态头的第一个字节的7:2位。<br>1 = 启用;0 = 禁用。 | RW | PS0 |
| 0 | DCSE  | 丢弃校验和错误数据包。<br>当设置时,如果IPv4 TCP/UDP校验和字段有错误,该<br>数据包会被丢弃。<br>1 = 启用;0 = 禁用。     | RW | PS0 |

## 5. 30 MII PHY 地址寄存器 MPAR (33h)

| 位   | 名称       | 描述                              | 访问 | 默认值   |
|-----|----------|---------------------------------|----|-------|
| 7   | ADR_EN   | 重新定义PHY地址使能。<br>1 = 使能; 0 = 禁用。 | RW | HPS0  |
| 6:5 | Reserved | 保留。                             | R0 | HPS0  |
| 4:0 | EPHYADR  | 重新定义PHY地址位4~0。                  | RW | HPS01 |

### 5. 31 LED 引脚控制寄存器(L) LEDCR (34h)

| 位   | 名称       | 描述                                                                                                                                          | 访问 | 默认值 |
|-----|----------|---------------------------------------------------------------------------------------------------------------------------------------------|----|-----|
| 7:2 | Reserved | 保留。                                                                                                                                         | R0 | PS0 |
| 1   | GP10     | LED引脚在16位模式下作为通用信号。<br>1 = 引脚38/39(LED2ACT/LED1SPD)作为通用引脚,分<br>别由寄存器1Eh位2/1和1Fh位2/1控制;<br>0 = 禁用。                                           | RW | P0  |
| 0   | MII      | LED引脚在16位模式下作为SMI信号。<br>1 = 引脚38/39(LED2ACT/LED1SPD)作为MII管理接口信号。在该模式下,LED1SPD作为数据信号MDIO,LED2ACT作为时钟信号MDC,这两个引脚由寄存器OBh、OCh和ODh控制;<br>0 = 禁用。 | RW | P0  |

### 5. 32 SPI 总线控制寄存器(H/D) SBCR (38h)

| 位   | 名称        | 描述                                             | 访问 | 默认值 |
|-----|-----------|------------------------------------------------|----|-----|
| 7:5 | Reserved  | 保留。                                            | R0 | P0  |
| 4:3 | Reserved  | 保留。                                            | R0 | P00 |
| 2   | SCS_SPIKE | 清除SPI接口SCS引脚的信号毛刺。<br>1 = 清除约2ns的SPI接口SCS信号毛刺。 | RW | PE1 |
| 1:0 | Reserved  | 保留。                                            | R0 | P00 |

### 5.33 INT 引脚控制寄存器 INTCR (39h)

| 位   | 名称       | 描述                                        | 访问 | 默认值  |
|-----|----------|-------------------------------------------|----|------|
| 7:2 | Reserved | 保留。                                       | R0 | PS0  |
| 1   | INT_TYPE | INT引脚输出类型控制。<br>1 = INT开漏输出; 0 = INT推挽输出。 | RW | PET0 |
| 0   | INT_POL  | INT引脚极性控制。<br>1 = 低电平有效; 0 = 高电平有效。       | RW | PET0 |

#### 5. 34 SPI 字节对齐错误计数器寄存器(H/D) ALNCR (4Ah)

| 位   | 名称 | 描述                                                                | 访问 | 默认值 |
|-----|----|-------------------------------------------------------------------|----|-----|
| 7:0 |    | SPI时钟字节对齐错误计数器。<br>在SCS结束时,用于计数SCK的字节对其错误计数器。<br>最大值为255,写入任意值清零。 | RO | P00 |

### 5.35 系统时钟开启控制寄存器 SCCR (50h)

| 位   | 名称       | 描述                                                                                   | 访问 | 默认值 |
|-----|----------|--------------------------------------------------------------------------------------|----|-----|
| 7:1 | Reserved | 保留。                                                                                  | RO | 0   |
| 0   | DIS_CLK  | 停止内部系统时钟, Stop停机模式设置。<br>1 = 进入停机模式, 系统时钟关闭, 内部PHY断电;<br>0 = 非停机模式, 系统时钟开启。参考寄存器51h。 | W  | P0  |

### 5.36 恢复系统时钟控制寄存器 RSCCR (51h)

当 INDEX 端口设置为 51h 时,将退出停机模式,并开启内部系统时钟,建议 2ms 后再访问 CH390。

## 5. 37 RX 数据包长度控制寄存器 RLENCR (52h)

| 位   | 名称       | 描述                                                                                      | 访问 | 默认值 |
|-----|----------|-----------------------------------------------------------------------------------------|----|-----|
| 7   | RXLEN    | RX数据包长度过滤器。<br>1 = 启用RX数据包长度过滤;<br>0 = 不启用RX数据包长度过滤。                                    | RW | PS0 |
| 6:5 | Reserved | 保留。                                                                                     | R0 | P00 |
| 4:0 | MAXRXLEN | 允许的最大RX数据包长度(单位: 64字节)<br>如果数据长度超过(MAXRXLEN*64+1)计数,RX数据包<br>将被丢弃。<br>注:所有位都是0表示没有长度限制。 | RW | PS0 |

## 5.38 RX 广播控制寄存器 BCASTCR (53h)

| 位   | 名称       | 描述                                                                                       | 访问 | 默认值 |
|-----|----------|------------------------------------------------------------------------------------------|----|-----|
| 7:6 | BC_EN    | 新RX广播包控制模式。 0X = 由MAC寄存器1Dh的位7控制广播数据包; 10 = 不接收广播数据包(符合规则的哈希包不受影响); 11 = 启用广播数据包长度滤波器。   | RW | PS0 |
| 5   | Reserved | 保留。                                                                                      | R0 | P0  |
| 4:0 | MAXBCLEN | 允许的最大RX广播数据包长度(单位: 64字节)<br>如果数据长度超过(MAXBCLEN*64+1)计数,RX数据包<br>被丢弃。<br>注:所有位都是0表示没有长度限制。 | RW | PS0 |

## 5. 39 INT 引脚时钟输出控制寄存器 (H/D) INTCKCR (54h)

| 位   | 名称       | 描述                                                            | 访问 | 默认值 |
|-----|----------|---------------------------------------------------------------|----|-----|
| 7   | INT_CTL  | 选择INT引脚的控制方式。<br>1 = 在此寄存器中使能INT引脚;<br>0 = INT引脚由MAC寄存器39h控制。 | RW | PS0 |
| 6   | CK_UNIT  | 选择时钟输出占空比宽度单位。<br>1 = 2.6ms;<br>0 = 40.96us。                  | RW | PS0 |
| 5   | Reserved | 保留。                                                           | R0 | P0  |
| 4:0 | DUTY_LEN | 时钟输出占空比宽度。<br>注: 所有位都是0表示INT引脚由寄存器39h控制。                      | RW | PS0 |

### 5.40 内存指针控制寄存器 MPTRCR (55h)

| 位   | 名称       | 描述                                      | 访问 | 默认值 |
|-----|----------|-----------------------------------------|----|-----|
| 7:2 | Reserved | 保留。                                     | R0 | P00 |
| 1   | RST_TX   | 重置TX内存指针。<br>1 = 复位TX写/读内存地址, 1us后自动清除。 | RW | PS0 |
| 0   | RST_RX   | 重置RX内存指针。<br>1 = 复位RX写/读内存地址, 1us后自动清除。 | RW | PS0 |

## 5.41 扩展 LED 控制寄存器 (H/D) MLEDCR (57h)

| 位   | 名称       | 描述                                | 访问 | 默认值 |
|-----|----------|-----------------------------------|----|-----|
| 7   | LED_MOD3 | 新LED模式。<br>1 = 位2:0设置LED类型;       | RW | P0  |
|     |          | 0 = 旧LED模式0或1功能,参考寄存器2Dh。         |    |     |
| 6:3 | Reserved | 保留。                               | R0 | P00 |
| 2   | LED_POL  | 反转LED极性。<br>1 = 高电平有效; 0 = 低电平有效。 | RW | P0  |
| 1:0 | LED_TYPE | LED类型。<br><i>注: 参考下表。</i>         | RW | P00 |

| LED类型 | LED2ACT | LED1SPD  |
|-------|---------|----------|
| 00    | 连接      | 数据传输     |
| 01    | 连接和数据传输 | 速度100M   |
| 10    | 数据传输    | 速度100M   |
| 11    | 连接      | 数据传输100M |

#### 5. 42 无地址递增内存数据预取读命令寄存器 MRCMDX (70h(H/D)/F0h(L/F))

| 位   | 名称     | 描述                                                                              | 访问  | 默认值 |
|-----|--------|---------------------------------------------------------------------------------|-----|-----|
| 7:0 | MRCMDX | 内存读取命令。<br>从RX SRAM中读取数据。执行该命令后,内部SRAM的读<br>取指针不变。CH390开始预取SRAM的数据到内部数据缓<br>冲区。 | R() | Х   |

#### 5.43 无数据预取和地址递增内存读命令寄存器 MRCMDX1 (71h(H/D)/F1h(L/F))

| 位   | 名称      | 描述                                                          | 访问 | 默认值 |
|-----|---------|-------------------------------------------------------------|----|-----|
| 7:0 | MRCMDX1 | 内存读取命令。<br>从RX存储器读取数据。执行该命令后,RX存储器的读<br>取指针不变。CH390不预取内存数据。 | RO | Х   |

#### 5.44 地址递增的内存数据读命令寄存器 MRCMD (72h(H/D)/F2h(L/F))

| 位   | 名称    | 描述                                                                                             | 访问 | 默认值 |
|-----|-------|------------------------------------------------------------------------------------------------|----|-----|
| 7:0 | MRCMD | 内存读取命令。<br>从RX SRAM中读取数据。<br>执行该命令后,对于CH390H/D及8位模式的CH390L/F,<br>读取指针加1,对于16位模式的CH390L,读取指针加2。 | RO | Х   |

### 5. 45 内存数据读地址寄存器 MRRL/MRRH (74h~75h(H/D)/F4h~F5h(L/F))

| 位   | 名称    | 描述                                           | 访问 | 默认值 |
|-----|-------|----------------------------------------------|----|-----|
| 7:0 | MDRAH | 内存数据读取地址高字节。<br>当IMR寄存器位7 = 1时,被设置为0Ch。(75h) | RW | PS0 |
| 7:0 | MDRAL | 内存数据读取地址低字节。(74h)                            | RW | PS0 |

### 5.46 无地址递增的内存数据写命令寄存器 MWCMDX (76h(H/D)/F6h(L/F))

| 位   | 名称     | 描述                            | 访问 | 默认值 |
|-----|--------|-------------------------------|----|-----|
| 7:0 | MWCMDX | 向TX存储器写入数据。<br>执行该命令后,写入指针不变。 | WO | Х   |

# 5.47 地址递增的内存数据写命令寄存器 MWCMD (78h(H/D)/F8h(L/F))

| 位   名称 |
|--------|
|--------|

| 7:0 |
|-----|
|-----|

### 5.48 内存数据写地址寄存器 MWRL/MWRH (7Ah~7Bh(H/D)/FAh~FBh(L/F))

| 位   | 名称    | 描述                | 访问 | 默认值 |
|-----|-------|-------------------|----|-----|
| 7:0 | MDWAH | 内存数据写入地址高字节。(7Bh) | RW | PS0 |
| 7:0 | MDWAL | 内存数据写入地址低字节。(7Ah) | RW | PS0 |

### 5.49 TX 数据包长度寄存器 TXPLL/TXPLH (7Ch~7Dh(H/D)/FCh~FDh(L/F))

| 位   | 名称    | 描述               | 访问 | 默认值 |
|-----|-------|------------------|----|-----|
| 7:0 | TXPLH | TX数据包长度高字节。(7Dh) | RW | Х   |
| 7:0 | TXPLL | TX数据包长度低字节。(7Ch) | RW | Х   |

## 5.50 中断状态寄存器 ISR (7Eh(H/D)/FEh(L/F))

| 位 | 名称       | 描述                                                                      | 访问    | 默认值 |
|---|----------|-------------------------------------------------------------------------|-------|-----|
| 7 | IOMODE   | 0 = 16位模式; 1 = 8位模式。(L/F)                                               | R0    | T0  |
| 6 | Reserved | 保留。                                                                     | R0    | R0  |
| 5 | LNKCHG   | 连接状态改变。 1 = 是; 0 = 否。 注:每次连接状态改变或者复位都会产生两次连接状态改变的中断。软件可在中断程序里延时65ms再清除。 | RW/C1 | PS0 |
| 4 | UDRUN    | 传输不足。(L/F)<br>1 = 是; 0 = 否。                                             | RW/C1 | PS0 |
| 3 | R00      | 接收溢出计数器溢出。 1 = 是; 0 = 否。                                                | RW/C1 | PS0 |
| 2 | ROS      | 接收溢出。 1 = 是; 0 = 否。                                                     | RW/C1 | PS0 |
| 1 | PT       | 数据包发送完成。<br>1 = 是; 0 = 否。                                               | RW/C1 | PS0 |
| 0 | PR       | 接收到数据包。<br>1 = 是; 0 = 否。                                                | RW/C1 | PS0 |

## 5.51 中断屏蔽寄存器 IMR (7Fh(H/D)/FFh(L/F))

| 位 | 名称       | 描述                                                                                                                          | 访问 | 默认值 |
|---|----------|-----------------------------------------------------------------------------------------------------------------------------|----|-----|
| 7 | PAR      | 指针自动返回模式。<br>启用TX/RX存储器读/写指针,当指针超过TX/RX存储器<br>大小时,自动返回起始地址。当该位被设置时,如果RX<br>内存大小为13K字节,MAC寄存器75h被自动设置为0Ch。<br>1 = 启用;0 = 禁用。 | RW | PS0 |
| 6 | Reserved | 保留。                                                                                                                         | R0 | R0  |
| 5 | LNKCHGI  | 启用链路状态变化中断。<br>1 = 启用; 0 = 禁用。                                                                                              | RW | PS0 |
| 4 | UDRUN I  | 启用传输不足中断。(L/F)                                                                                                              | RW | PS0 |

|   |       | 1 = 启用; 0 = 禁用。                   |    |     |
|---|-------|-----------------------------------|----|-----|
| 3 | R00 I | 启用接收溢出计数器溢出中断。<br>1 = 启用; 0 = 禁用。 | RW | PS0 |
| 2 | ROI   | 启用接收溢出中断。<br>1 = 启用; 0 = 禁用。      | RW | PS0 |
| 1 | PTI   | 启用数据包传输中断。<br>1 = 启用; 0 = 禁用。     | RW | PS0 |
| 0 | PRI   | 启用数据包接收中断。<br>1 = 启用; 0 = 禁用。     | RW | PS0 |

# 6、EEPROM 数据格式

注: 1. 此表中的"字"指两个字节, 16 位数据。

2. 只有 CH390L 和 CH390H 可以在上电复位期间读取 EEPROM 数据。

| 名称     | 字 | 偏移                 | 描述                                                                                                                                                                                                                                                                                                                                                                                                      |
|--------|---|--------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| MAC地址  | 0 | 0~5                | 6字节的以太网MAC地址,要求全球唯一。                                                                                                                                                                                                                                                                                                                                                                                    |
| 自动加载控制 | 3 | 6~7                | 位1:0 = 01: 更新供应商ID和产品ID;<br>位3:2 = 01: 加载字6 [4:0]的配置;<br>位5:4 = 00: 保留,建议设置为00;<br>位7:6 = 01: 保留,建议设置为01;<br>位9:8 = 00: 保留,建议设置为00;<br>位11:10 = 01: 加载字7 [7]的配置;<br>位13:12 = 00: 保留,建议设置为00;<br>位15:14 = 00: 保留,建议设置为00。                                                                                                                                                                                |
| 供应商ID  | 4 | 8~9                | 2字节供应商ID(默认: 1000h)。                                                                                                                                                                                                                                                                                                                                                                                    |
| 产品ID   | 5 | 10~11              | 2字节产品ID(默认: 9151h(H/D)/9150h(L/F))。                                                                                                                                                                                                                                                                                                                                                                     |
| 引脚控制   | 6 | 12 <sup>~</sup> 13 | CH390H:<br>当字3位[3:2] = 01时,这些位控制INT引脚的极性;<br>位2:0: 保留;<br>位3: 置1则INT引脚低电平有效,默认0, INT为高电平有效;<br>位4: 置1则INT引脚为开漏输出,默认0, INT为推挽输出;<br>位15:5: 保留。<br>CH390L:<br>当字3位[3:2] = 01时,这些位控制CSB、WRB、RDB和INT引脚的极性。<br>位0: 置0则CSB引脚高电平有效,默认1,CSB为低电平有效;<br>位1: 置0则RDB引脚高电平有效,默认1,RDB为低电平有效;<br>位2: 置0则WRB引脚高电平有效,默认1,WRB为低电平有效;<br>位3: 置1则INT引脚低电平有效,默认0,INT为高电平有效;<br>位4: 置1则INT引脚为开漏输出,默认0,INT为推挽输出;<br>位15:5: 保留。 |
| 唤醒模式控制 | 7 | 14 <sup>~</sup> 15 | CH390H,除了位7,其它位始终加载:位0:置1则WOL引脚低电平有效,默认0,WOL为高电平有效;位1:置1则WOL引脚输出为脉冲模式,默认0,WOL为电平模式;位2:置1则启用魔法唤醒事件,默认0禁用;位3:置1则启用连接变化唤醒事件,默认0禁用;位6:4:保留,默认0。位7:置1则选择LED模式1,默认0选择LED模式0;位15:8:保留,默认0。 CH390L,除了位7,其它位始终加载:位0:置1则WOL引脚低电平有效,默认0,WOL为高电平有效;位1:置1则WOL引脚输出为脉冲模式,默认0,WOL为电平模式;位2:置1则启用魔法唤醒事件,默认0禁用;位3:置1则启用魔法唤醒事件,默认0禁用;位6:4:保留,默认0。位7:置1则选择LED模式1,默认0选择LED模式0;位11:8:保留,默认0。                                   |

# 7、PHY 寄存器

表 7-1 PHY 寄存器描述

| 寄存器名称                                 | 地址        | 默认值         |
|---------------------------------------|-----------|-------------|
| 可证的证券                                 | FE-FIL    | <b></b>     |
| Control register                      | 0x00      | 3100h       |
| Status register                       | 0x01      | 7849h       |
| PHY Identifier                        | 0x02~0x03 | 7371h/9011h |
| Auto-Negotiation Advertisement        | 0x04      | 01E1h       |
| Auto-Negotiation Link Partner Ability | 0x05      | 0000h       |
| Auto-Negotiation Expansion            | 0x06      | 0004h       |

注: 1. 上述寄存器请参考 IEEE 802.3 规范和《CH182DS2》手册;

<sup>2.</sup> 扩展寄存器请参考《CH182DS2》手册。

## 8、功能说明

#### 8.1 SPI 串行接口

CH390H 和 CH390D 支持从模式的 SPI 接口,一个外部 SPI 主机(来自微控制器 MCU 或 CPU)提供串行时钟 SCK、片选 SCS 和串行输入数据 MOSI,串行输出数据 MISO 由 CH390 驱动。MOSI 为 SPI 主机输出,在 SCK 下降沿变化,在 SCK 上升沿由 CH390 的 SDI 引脚采样。MISO 由 CH390 的 SDO 引脚驱动,在 SCK 下降沿变化,在 SCK 上升沿由 SPI 主机采样。

一次 SPI 操作于 SCS 下降沿启动,于 SCS 上升沿停止,每个 SCK 周期对应一个数据位,传输时高位在前,每8个数据位组成一个字节。当 SPI 处于空闲状态(即 SCS 为高电平)时,对于 SPI 模式 0, SCK 保持低电平,对于 SPI 模式 3, SCK 保持高电平。

#### SPI 命令格式:

|       | 命令段(MOSI引脚) |                    | 数据段(MOSI引脚) |  |
|-------|-------------|--------------------|-------------|--|
| SPI   | 字节0 [7:0]   |                    | 字节1         |  |
|       | 操作码         | 寄存器地址              | 寄存器数据       |  |
| 寄存器写入 | 1           | A6 <sup>~</sup> A0 | D7~D0       |  |

|       | 命         | 令段(MOSI引脚)         | 数据段(MISO引脚)        |  |
|-------|-----------|--------------------|--------------------|--|
| SPI   | 字节0 [7:0] |                    | 字节1                |  |
|       | 操作码       | 寄存器地址              | 寄存器数据              |  |
| 寄存器读取 | 0         | A6 <sup>~</sup> A0 | D7 <sup>~</sup> D0 |  |
| 存储器假读 | 0         | 1110000            | D7 <sup>~</sup> D0 |  |

|            | 命令  | >段(MOSI引脚) | 数据段(MISO引脚) |  |  |
|------------|-----|------------|-------------|--|--|
| SPI        | 5   | 字节0 [7:0]  | 字节1~N       |  |  |
|            | 操作码 | 寄存器地址      | 存储器数据       |  |  |
| 没有预取的寄存器假读 | 0   | 1110001    | (D7~D0)*N   |  |  |

#### 注1: N是1~4。

|       | 命令        | >段(MOSI引脚) | 数据段(MOSI引脚) |  |
|-------|-----------|------------|-------------|--|
| SPI   | 字节0 [7:0] |            | 字节1~N       |  |
|       | 操作码       | 寄存器地址      | 存储器数据       |  |
| 存储器写入 | 1         | 1111000    | (D7~D0) *N  |  |

|       | 命         | 令段(MOSI引脚) | 数据段(MISO引脚) |  |
|-------|-----------|------------|-------------|--|
| SPI   | 字节0 [7:0] |            | 字节1~N       |  |
|       | 操作码       | 寄存器地址      | 存储器数据       |  |
| 存储器读取 | 0         | 1110010    | (D7~D0)*N   |  |

|      | 命令  | >段(MOSI引脚) | 数据段(MOSI引脚) |  |
|------|-----|------------|-------------|--|
| SPI  | 字节0 |            | 字节1~N       |  |
|      | 操作码 | 寄存器地址      | 传输长度和分组数据   |  |
| 自动传输 | 1   | 1111100    | (D7~D0)*N   |  |

注 2: 字节 1: n 个字节的传输长度位  $7\sim0$ :

字节 2: FDh;

字节 3: n 个字节的传输长度位 15~8;

字节 4: F8h:

字节 5~n+4:5~n+4: n 个字节传输数据。

注 3: 只有当寄存器 30h 位 7 被设置时,才能使用该命令串。

### 8.2 并行接口

CH390L 支持 16 位或者 8 位的被动并行总线接口, CH390F 支持 8 位的被动并行总线接口,可通过 片选 CSB 来选择访问 CH390L 和 CH390F。CSB 引脚默认为低电平有效,可以通过 EEPROM 配置重新定义。 CSB 用于从系统总线下的多个外设中选择指定的 CH390,如果 RDB 和 WRB 是不共享的专用连接,那么 CSB 可以一直有效,例如 CSB 固定接地节省一个 GP10。

通过主机接口可以访问两个端口,一个是 INDEX 地址索引端口,另一个是 DATA 数据端口。引脚 CMD = 0 时,选择 INDEX 端口,CMD = 1 时,选择 DATA 端口。INDEX 端口的内容是 DATA 端口的寄存器地址。在访问任何寄存器之前,该寄存器的地址必须保存在 INDEX 端口中。

#### 8.3 直接内存访问控制

CH390 提供 DMA 功能以简化对内部存储器的访问。在写入内部存储器的起始地址后,发出一个假的读/写命令,可将当前数据加载到内部数据缓冲区,通过读/写命令寄存器即可访问内部存储器的目标位置。每次读写操作后,内存地址将根据当前数据位宽(8 位或 16 位)自动增加,下一个位置的数据将被自动加载到内部数据缓冲区。需要注意的是,在一个操作序列中,第一次访问的数据(假的读/写命令)应该被忽略,因为该数据是上一次读/写命令的内容。

内部存储器的大小为 16K 字节。起始的 3K 字节为数据包发送缓冲区。其他 13K 字节为接收数据包缓冲区。因此当 IMR 的位 7 被置位时,如果在写操作中到达了地址的末端(即 3K),内存地址将返回 0 位置。同样,当 IMR 的位 7 被置位时,如果在读操作中到达了地址的末端(即 16K),内存地址将返回到 0000h 位置。

#### 8.4 数据包发送

发送缓冲区中可以同时存储两个数据包,索引为 A 和 B。它们的状态可分别从 TSRA 和 TSRB 寄存器中读取。CRC 和 PAD 附加数据可以由 TCR 寄存器控制。

系统复位后,发送起始地址为 0,数据包索引为 A。发送数据包时,首先通过写指令寄存器 MWCMD 将数据写入发送缓冲区,然后将字节数写入 TXPLL 和 TXPLH 寄存器,最后将 TCR 寄存器位 0 置 1 开启数据包发送。在数据包 A 发送结束之前,可以将下一个(索引 B)数据包的数据写入发送缓冲区。在数据包 A 的传输完成后,将数据包 B 的长度写入 TXPLL 和 TXPLH 寄存器,并置位 TCR 寄存器即可发送数据包 B。后续数据包以 A,B,A,B····交替的顺序以同样的方式发送。

#### 8.5 数据包接收

接收缓冲区是一个环形缓冲区。系统复位后,接收缓冲区的起始地址为 0C00h。每个数据包包含 4 字节的帧头,数据域,以及 CRC。4 字节帧头的格式为: 01h, 状态,数据长度低字节,数据长度高字节。

#### 8.6 远程包唤醒

远程包唤醒支持样本帧和魔法包,分别由 SAMPLEEN 和 MAGICEN 独立启用。样本帧唤醒需要先配置相关寄存器(表 8-1),将样本唤醒帧配置模板依次通过 EEPROM 和 PHY 控制寄存器写入,参考 EEPROM和 PHY 控制寄存器 EPCR、EEPROM和 PHY 地址寄存器 EPAR、EEPROM和 PHY 数据寄存器 EPDRL/EPDRH。 魔法包无需额外配置,常规应用不建议启用样本帧,可启用 MAGICEN 通过魔法包实现远程包唤醒。

MCU 使能自己的中断唤醒功能,在 MCU 睡眠之前将网络控制寄存器 NCR 的 MACPD 读出取反再写入,此时 MAC 将不再接收新的数据包(普通数据包直接丢弃),当接收到样本帧或者魔法包后,WOL 引脚产生中断唤醒 MCU。

如果再次使用中断唤醒功能,在 MCU 睡眠之前将网络控制寄存器 NCR 的 MACPD 读出取反再写入,此时 MAC 将不再接收新的数据包(普通数据包直接丢弃),当接收到样本帧或者魔法包后,WOL 引脚产生中断唤醒 MCU。

表 8-1 远程唤醒的样本帧过滤寄存器组的结构

| 後61 超往快胜的什本恢复心司行品组的组织 |        |      |       |      |     |     |  |  |
|-----------------------|--------|------|-------|------|-----|-----|--|--|
| 字节屏蔽寄存器 0             |        |      |       |      |     |     |  |  |
|                       |        | 字节屏蔽 | 寄存器 1 |      |     |     |  |  |
|                       |        | 字节屏蔽 | 寄存器 2 |      |     |     |  |  |
|                       |        | 字节屏蔽 | 寄存器3  |      |     |     |  |  |
| 保留 命令                 | → 3 保留 | 命令 2 | 保留    | 命令 1 | 保留  | 命令0 |  |  |
| 偏移 3                  | 偏      | 移 2  | 偏     | 移1   | 偏和  | 多0  |  |  |
| 过滤器 1 过滤器 0           |        |      |       |      |     |     |  |  |
|                       | 过滤器 3  |      |       | 过滤   | 器 2 |     |  |  |

由上表可以看出,字节屏蔽寄存器、命令、偏移、过滤器这四个域共同作用能确定一个帧是否是远程样本帧,实际上可以设置四种不同的满足要求的帧。4 位命令域的最高位表示对什么样的帧起作用,1 为只对多播地址有效,0 为只对单播地址有效;命令域的第 2 位和第 1 位保留,第 0 位为使能位,置高表示启用这组过滤器;偏移域表示从帧头开始偏移多少个字节开始计算 CRC16 的值,最小填12,实际生效的值为此域的值加一,如若偏移域为 1,则为从开头第 13 个字节开始计算 CRC16 的值,即刚好为网络层的第一个字节开始。32 位字节屏蔽表示从偏移域定义的开头开始的 31 个字节,哪些需要参与 CRC16 的计算,字节屏蔽寄存器的最高位必须为 0,最多有 31 个字节全部参与计算。而过滤器域则存放了用户期望计算出的 CRC 结果的值,MAC 会将自己计算出的 CRC16 的值与这个域之中的值进行比对,如果一致,则当前帧通过远程样本帧过滤器的过滤,被 MAC 认定为远程唤醒帧。

## 9、电气特性

#### 9.1 绝对最大值(临界或者超过绝对最大值将可能导致芯片工作不正常甚至损坏)

表 9-1 绝对最大值参数表

| 符号                | 参数                  | 最小值最大值 |             | 单位 |
|-------------------|---------------------|--------|-------------|----|
| AVDD33            | 电源电压                | -0. 4  | 4. 0        | V  |
| VDD10             | 接口1/0引脚电源电压         | -0. 4  | 4. 0        | V  |
| $V_{\text{DD10}}$ | 控制接口引脚上的电压(VDD10电源) | -0. 4  | VDD10+0.4   | V  |
| Viox              | 以太网引脚上的电压(AVDD33电源) | -0. 4  | AVDD33+0. 4 | V  |
| T <sub>A</sub>    | 环境温度                | -40    | +85         | °C |
| Ts                | 储存温度范围              | -65    | +150        | °C |
| $V_{ESD}$         | 对外引脚的HBM人体模型ESD耐压   | (      | KV          |    |

### 9.2 供电电流特性

表 9-2 电流消耗表 (AVDD33 = 3.3V, VDD10 = 3.3V, TA = 25°C)

| 符号              | 参数         | 条件             | 典型     | 单位     |    |  |
|-----------------|------------|----------------|--------|--------|----|--|
| 175             | <b>多</b> 数 | <del>余</del> 件 | 390H/D | 390L/F | 半世 |  |
|                 | 100DACE_TV | 传输状态           | 57     | 58     | Λ  |  |
|                 | 100BASE-TX | 空闲状态           | 57     | 57     | mA |  |
|                 | 10DACE_T   | 传输状态           | 54     | 55     | Λ  |  |
| I <sub>DD</sub> | 10BASE-T   | 空闲状态           | 26     | 26     | mA |  |
|                 | Sleep睡眠模式  | PHY电源关闭,系统时钟开启 | 5. 4   | 5. 6   | m۸ |  |
|                 | Stop停机模式   | PHY电源关闭,系统时钟关闭 | 0. 25  | 0. 25  | mA |  |

### 9.3 工作电压与直流特性

表 9-3 直流电特性参数表 (AVDD33 = 3.3V, VDD10 = 3.3V, TA = 25°C)

| 符号                            | 参数             | 条件         | 最小值       | 典型值   | 最大值   | 单位        |
|-------------------------------|----------------|------------|-----------|-------|-------|-----------|
| AVDD33                        | 电源电压           | AVDD33引脚   | 3. 2      | 3. 3  | 3. 45 | ٧         |
|                               |                | CH390L     | 2. 5      | 3. 3  | 3. 5  | ٧         |
| VDDIO                         | 接口1/0引脚电源电压    | CH390F/H   | 1. 7      | 3. 3  | 3. 5  | ٧         |
| İ                             |                | CH390D     | 3. 1      | 3. 3  | 3. 5  | ٧         |
| V <sub>IL</sub>               | 输入低电压          |            | 0         |       | 0.8   | ٧         |
| $V_{IH}$                      | 输入高电压          |            | 2. 0      |       | VDD10 | ٧         |
| I <sub>IL</sub>               | 输入低电平泄漏电流      | 输入电压0V     | -5        |       | 5     | uA        |
| I <sub>TH</sub>               | 输入高电平泄漏电流      | 输入电压VDD10  | -5        |       | 5     | uA        |
| $V_{0L}$                      | 输出低电压          | IOL = 8mA  |           |       | 0. 4  | ٧         |
| $V_{OH}$                      | 输出高电压          | IOH = -8mA | VDD10-0.4 |       |       | ٧         |
| Rpu                           | 内置上拉电阻的阻值      |            | 35        | 60    | 100   | $K\Omega$ |
| Rpd                           | 内置下拉电阻的阻值      |            | 35        | 60    | 100   | $K\Omega$ |
| V <sub>ICM</sub>              | RX+/RX-共模输入电压  | 100Ω输入阻抗   |           | 1. 65 |       | ٧         |
| $V_{\text{TD100}}$            | 100TX+/−差分输出电压 | 峰值到峰值      |           | 2. 0  |       | ٧         |
| $V_{\scriptscriptstyle TD10}$ | 10TX+/−差分输出电压  | 峰值到峰值      |           | 4. 6  |       | ٧         |
| $V_{\scriptscriptstyle LVR}$  | 电源低压复位的电压门限    |            | 2. 6      | 2. 9  | 3. 1  | ٧         |

## 9.4 交流电气特性和时序

### 9.4.1 SPI 时序

图 9-1 SPI MO 模式时序图



表 9-4 SPI MO 模式参数表(AVDD33 = 3.3V, VDDIO = 3.3V, TA = 25°C)

|    | -                     | -    |     |      |     |
|----|-----------------------|------|-----|------|-----|
| 符号 | 参数                    | 最小值  | 典型值 | 最大值  | 单位  |
| T1 | SCK频率                 | _    | 50  | 72   | MHz |
| T2 | SCS下降沿至SCK上升沿         | 6. 5 | ı   | ı    | ns  |
| Т3 | SCK下降沿至SCS上升沿         | 6. 5 | _   | _    | ns  |
| T4 | SDI/MOSI在SCK上升沿前的建立时间 | 3    | ı   | ı    | ns  |
| T5 | SDI/MOSI在SCK上升沿后的保持时间 | 2    | 1   | 1    | ns  |
| T6 | SDO/MISO在SCK下降沿后的输出延迟 | 2    | 1   | 6. 5 | ns  |

图 9-2 SPI M3 模式时序图



表 9-5 SPI M3 模式参数表(AVDD33 = 3.3V, VDDI0 = 3.3V, TA = 25°C)

| 符号 | 参数                    | 最小值 | 典型值 | 最大值 | 单位  |
|----|-----------------------|-----|-----|-----|-----|
| T1 | SCK频率                 | _   | 50  | 72  | MHz |
| T2 | SCS下降沿至SCK下降沿         | 0   | _   | _   | ns  |
| Т3 | SCK上升沿至SCS上升沿         | 0   | _   | -   | ns  |
| T4 | SDI/MOSI在SCK上升沿前的建立时间 | 3   | _   | -   | ns  |
| T5 | SDI/MOSI在SCK上升沿后的保持时间 | 2   | _   | -   | ns  |

| T6 | SDO/MISO在SCK下降沿后的输出延迟 | 2 | _ | 6. 5 | ns |
|----|-----------------------|---|---|------|----|

### 9.4.2 振荡器及晶振时序

表 9-6 振荡器及晶振时序参数表

| 符号   | 参数      | 条件       | 最小值     | 典型值 | 最大值     | 单位  |
|------|---------|----------|---------|-----|---------|-----|
| TCKF | 晶体频率    | 建议30ppm内 | 24. 999 | 25  | 25. 001 | MHz |
| TPWH | 时钟脉冲宽度高 |          | 15      | 20  | 25      | ns  |
| TPWL | 时钟脉冲宽度低 |          | 15      | 20  | 25      | ns  |

注: CH390 的 XI 和 X0 引脚已分别内置负载电容 12pF 的外部晶体所需的两个振荡电容, 外部只需要晶体。如果另选负载电容 20pF 的外部晶体, 那么 XI 和 X0 需要分别对地额外加 15pF 的振荡电容。

#### 9.4.3 上电复位时序

图 9-3 上电时序图



表 9-7-1 上电时序参数表

| 符号 | 参数              | 最小值 | 典型值 | 最大值 | 单位 |
|----|-----------------|-----|-----|-----|----|
| T1 | 电源上电复位后配置引脚保持时间 | 17  | _   |     | ms |

图 9-4 复位时序图



表 9-7-2 复位时序参数表

| 符号    | 参数                 | 最小值 | 典型值 | 最大值 | 单位 |
|-------|--------------------|-----|-----|-----|----|
| T1    | RSTB低电平周期          | 1   | -   | _   | ms |
| T2P0R | 电源上电复位至EECS高电平     | _   | 22  | 25  | ms |
| T2    | RSTB高电平至EECS高电平    | 1   | -   | 4   | ms |
| Т3    | RSTB高电平至EECS连续操作结束 | 1   | _   | 4   | ms |

注:电源上电复位后约 22ms, CH390 从 EEPROM 中加载配置值并完成初始化; RSTB 引脚复位后约 2ms, CH390 从 EEPROM 中加载配置值并完成初始化; 建议外部 MCU 主机或处理器在电源上电复位 25ms 之后、RSTB 引脚复位 4ms 之后再访问 CH390。

#### 9.4.4 并口 I/0 读操作时序

图 9-5 CH390L/F 处理器 10 读操作时序图



表 9-8 并口 10 读操作时序参数表(AVDD33 = 3.3V, VDD10 = 3.3V, TA = 25°C)

| 符号    | 参数                                    | 最小值 | 典型值 | 最大值 | 单位 |
|-------|---------------------------------------|-----|-----|-----|----|
| T1    | CSB, CMD有效至RDB有效                      | 0   |     |     | ns |
| T2    | RDB有效宽度                               | 20  |     |     | ns |
| Т3    | 数据总线(Dbus)输出延迟时间                      | 2   |     | 18  | ns |
| T4    | RDB无效至数据总线(Dbus)无效                    | 2   |     |     | ns |
| T5    | RDB无效至CSB, CMD无效                      | 0   |     |     | ns |
| Т6    | 当读取寄存器时,RDB无效到下一个RDB/WRB有效            | 15  |     |     | ns |
| T2+T6 | 当用F0h或F2h寄存器读取存储器时,RDB有效到下一个RDB/WRB有效 | 30  |     |     | ns |

#### 9.4.5 并口 1/0 写操作时序

图 9-6 CH390L/F 处理器 10 写操作时序图



表 9-9 并口 10 写操作时序参数表(AVDD33 = 3.3V, VDD10 = 3.3V, T<sub>A</sub> = 25°C)

| 符号 | 参数               | 最小值 | 典型值 | 最大值 | 单位 |
|----|------------------|-----|-----|-----|----|
| T1 | CSB, CMD有效至WRB有效 | 0   |     |     | ns |

| T2    | WRB有效宽度                          | 12 |  | ns |
|-------|----------------------------------|----|--|----|
| Т3    | 数据总线(Dbus)输入建立时间                 | 8  |  | ns |
| T4    | 数据总线(Dbus)输入保持时间                 | 3  |  | ns |
| T5    | WRB无效至CSB, CMD无效                 | 0  |  | ns |
| T6    | 当写入地址索引或数据端口时,WRB无效到下一个WRB/RDB有效 | 20 |  | ns |
| T2+T6 | 当写入存储器时,WRB有效到下一个WRB/RDB有效       | 20 |  | ns |

## 9. 4. 6 传输状态 LED 开关时间

# 表 9-10 传输状态 LED 时间参数表

| 符号        | 参数         | 最小值 | 典型值 | 最大值 | 单位 |
|-----------|------------|-----|-----|-----|----|
| Ton       | 传输时LED开启时间 | -   | 16  | _   | ms |
| $T_{OFF}$ | 传输时LED关闭时间 | 120 | _   | 1   | ms |

## 10、封装信息

说明:尺寸标注的单位是 mm (毫米)。 引脚中心间距是标称值,没有误差,除此之外的尺寸误差不大于±0.2mm。

#### 10.1 QFN20 封装



#### 10.2 QFN28 封装



### 10.3 QFN32X5 封装



#### 10.4 LQFP48 封装



## 11、应用

#### 11.1 单 3.3V 电压 SPI 应用



CH390D 已内置了晶体 X1 的部分振荡电容, C7 和 C8 可以根据晶体参数调节。对于负载电容为 12pF 的 X1, 无需 C7 和 C8; 对于负载电容为 20pF 的 X1, C7 和 C8 建议各 15pF。

T1 是 ethernet 网络变压器,其中心抽头分别通过电容 C9 和 C10 接地,不要接任何电源。 CH390D 已内置以太网  $50\,\Omega$  阻抗匹配电阻,外部不要再接  $49.9\,\Omega$  或  $50\,\Omega$  电阻,等效于电压驱动。 CH390D 体积较小,MCU 电源同为 3.3V 电压,非 3.3V 的控制器可以改用 CH390H。

#### 11.2 独立电压并口应用



CH390L 已内置了晶体 X1 的部分振荡电容,C7 和 C8 可以根据晶体参数调节。对于负载电容为 12pF 的 X1,无需 C7 和 C8;对于负载电容为 20pF 的 X1,C7 和 C8 建议各 15pF。

T1 是 ethernet 网络变压器,其中心抽头分别通过电容 C9 和 C10 接地,不要接任何电源。 CH390L 已内置以太网 50  $\Omega$  阻抗匹配电阻,外部不要再接 49.9  $\Omega$  或 50  $\Omega$  电阻,等效于电压驱动。 C13 是可选但建议的。

上图为 16 位并口模式,没有电阻 R8。对于 8 位并口模式,电阻 R8 为 6K8 或 4K7 上拉。 CH390F 已固定为 8 位并口模式,其应用可参考上述电路图。

CH390 提供了独立的 I/O 接口电源引脚 VDDIO, CH390L 的 VDDIO 支持 3.3V, CH390F/H 的 VDDIO 支持 3.3V 和 2.5V 及 1.8V。

### 11.3 独立电压 SPI 应用



CH390H 已内置了晶体 X1 的部分振荡电容, C7 和 C8 可以根据晶体参数调节。对于负载电容为 12pF 的 X1, 无需 C7 和 C8; 对于负载电容为 20pF 的 X1, C7 和 C8 建议各 15pF。

T1 是 ethernet 网络变压器,其中心抽头分别通过电容 C9 和 C10 接地,不要接任何电源。 CH390H 已内置以太网 50  $\Omega$  阻抗匹配电阻,外部不要再接 49.9  $\Omega$  或 50  $\Omega$  电阻,等效于电压驱动。 C14 是可选但建议的。