NVRAM 驱动 V1.0

制作者 Doxygen 1.9.6

| 1 模块索引                            |
|-----------------------------------|
| 1.1 模块                            |
| 2结构体索引 3                          |
| 2.1 结构体                           |
| <b>3</b> 文件索引 5                   |
| 3.1 文件列表                          |
| <b>4</b> 模块说明                     |
| 4.1 NVSRAM驱动                      |
| 4.1.1 详细描述                        |
| 4.1.2 变量说明                        |
| 4.1.2.1 _nvsram                   |
| 4.1.2.2 _nvsram_rxbuf             |
| 4.1.2.3 _nvsram_txbuf             |
| 4.2 NVSRAM外部枚举与结构体类型              |
| 4.2.1 详细描述                        |
| 4.2.2 枚举类型说明                      |
| 4.2.2.1 NVSRAM_BPL                |
| 4.2.2.2 NVSRAM_RET                |
| 4.3 NVSRAM外部宏                     |
| 4.3.1 详细描述                        |
| 4.3.2 宏定义说明                       |
| 4.3.2.1 Drv_Nvsram_TSET           |
| 4.4 NVSRAM外部函数                    |
| 4.4.1 详细描述                        |
| 4.4.2 函数说明                        |
| 4.4.2.1 Nvsram_Burst_Read_Buff()  |
| 4.4.2.2 Nvsram_Burst_Write_Buff() |
| 4.4.2.3 Nvsram_Get_Bp()           |
| 4.4.2.4 Nvsram_Get_SN()           |
| 4.4.2.5 Nvsram_Get_Struct()       |
| 4.4.2.6 Nvsram_Init()             |
| 4.4.2.7 Nvsram_Set_Bp()           |
| 4.4.2.8 Nvsram_Set_SN()           |
| 4.4.2.9 Nvsram_Soft_Recall()      |
| 4.4.2.10 Nvsram_Soft_Store()      |
| 4.4.2.11 Nvsram_Test()            |
| .<br>4.4.3 变量说明 ..........15      |
| 4.4.3.1 test_rx                   |
| 4.4.3.2 test_tx                   |
| 4.5 设备驱动                          |

| 4.5.1 详细描述                    | 16 |
|-------------------------------|----|
| 4.6 NVSRAM静态函数宏               | 16 |
| 4.6.1 详细描述                    | 16 |
| 4.6.2 宏定义说明                   | 16 |
| 4.6.2.1 Nvsram_Delay_Ms       | 16 |
| 4.6.2.2 Nvsram_Get_tick       | 17 |
| 4.6.2.3 Nvsram_Spi_TR         | 17 |
| 4.7 NVSRAM设备参数                | 17 |
| 4.7.1 详细描述                    | 18 |
| 4.7.2 宏定义说明                   | 18 |
| 4.7.2.1 NVSRAM_BUF_SIZE       | 18 |
| 4.7.2.2 NVSRAM_DEV_ID         | 18 |
| 4.7.2.3 NVSRAM_MAX_ADDR       | 18 |
| 4.7.2.4 NVSRAM_SPEC_FRDID     | 18 |
| 4.7.2.5 NVSRAM_SPEC_FRDSN     | 19 |
| 4.7.2.6 NVSRAM_SPEC_NV_ASDISB | 19 |
| 4.7.2.7 NVSRAM_SPEC_NV_ASENB  | 19 |
| 4.7.2.8 NVSRAM_SPEC_NV_RECALL | 19 |
| 4.7.2.9 NVSRAM_SPEC_NV_STORE  | 19 |
| 4.7.2.10 NVSRAM_SPEC_RDID     | 19 |
| 4.7.2.11 NVSRAM_SPEC_RDSN     | 19 |
| 4.7.2.12 NVSRAM_SPEC_SLEEP    | 19 |
| 4.7.2.13 NVSRAM_SPEC_WRSN     | 20 |
| 4.7.2.14 NVSRAM_SRAM_FREAD    | 20 |
| 4.7.2.15 NVSRAM_SRAM_READ     | 20 |
| 4.7.2.16 NVSRAM_SRAM_WRITE    | 20 |
| 4.7.2.17 NVSRAM_STATUS_BP0    | 20 |
| 4.7.2.18 NVSRAM_STATUS_BP1    | 20 |
| 4.7.2.19 NVSRAM_STATUS_FRDSR  | 20 |
| 4.7.2.20 NVSRAM_STATUS_RDSR   | 20 |
| 4.7.2.21 NVSRAM_STATUS_RDY    | 21 |
| 4.7.2.22 NVSRAM_STATUS_SNL    | 21 |
| 4.7.2.23 NVSRAM_STATUS_WEN    | 21 |
| 4.7.2.24 NVSRAM_STATUS_WPEN   | 21 |
| 4.7.2.25 NVSRAM_STATUS_WRDI   | 21 |
| 4.7.2.26 NVSRAM_STATUS_WREN   | 21 |
| 4.7.2.27 NVSRAM_STATUS_WRSR   | 21 |
| 4.8 NVSRAM静态函数                | 22 |
| 4.8.1 详细描述                    | 22 |
| 4.8.2 函数说明                    | 22 |
| 4.8.2.1 nvsram_check_id()     |    |
| 4.8.2.2 nvsram_get_ready()    | 22 |

| 4.8.2.3 nvsram_get_snw()                          | 23 |
|---------------------------------------------------|----|
| 4.8.2.4 nvsram_verify_set_wen()                   | 23 |
| <b>-</b> 休·拉·休··                                  | ٥- |
| 5 结构体说明                                           | 25 |
| 5.1 Nvsram_Struct_t结构体 参考                         | 25 |
| 5.1.1 详细描述                                        | 25 |
| 5.1.2 结构体成员变量说明                                   | 25 |
| 5.1.2.1 enabled                                   | 25 |
| 5.1.2.2 error                                     | 25 |
| 5.1.2.3 id                                        | 26 |
| 5.1.2.4 snw                                       | 26 |
| 6 文件说明                                            | 27 |
| 6.1 E:/STM32SVN/Doxy实验/NVSRAM驱动/Drv₋Nvsram.c 文件参考 | 27 |
| 6.1.1 详细描述                                        | 29 |
| 6.2 E:/STM32SVN/Doxy实验/NVSRAM驱动/Drv_Nvsram.h 文件参考 | 29 |
| 6.2.1 详细描述                                        | 30 |
| 6.3 Drv_Nvsram.h                                  | 31 |
| Index                                             | 33 |

# Chapter 1

# 模块索引

# 1.1 模块

## 这里列出了所有模块:

| 设备驱动                     | . 16 |
|--------------------------|------|
| NVSRAM驱动                 | 7    |
| <b>NVSRAM</b> 外部枚举与结构体类型 |      |
| NVSRAM外部宏                |      |
| NVSRAM外部函数               |      |
| NVSRAM静态函数宏              |      |
| NVSRAM设备参数               |      |
| NVSRAM静态函数               | 22   |

**2** 模块索引

# **Chapter 2**

# 结构体索引

| 2.1         | 结构体      |
|-------------|----------|
| <b>4.</b> I | >D/14)/+ |

这里列出了所有结构体,并附带简要说明:

| Nvsram_Struct_t |  |  |  |      |  |  |  |  |  |      |  |  |  |  |      |  |  |    |
|-----------------|--|--|--|------|--|--|--|--|--|------|--|--|--|--|------|--|--|----|
| NVSRAM结构体       |  |  |  | <br> |  |  |  |  |  | <br> |  |  |  |  | <br> |  |  | 25 |

4 结构体索引

# **Chapter 3**

# 文件索引

# **3.1** 文件列表

这里列出了所有文件,并附带简要说明:

| E:/STM32SVN/Doxy实验/NVSRAM驱动/ Drv_Nvsram.c |    |
|-------------------------------------------|----|
| 非易失性RAM驱动                                 | 27 |
| E:/STM32SVN/Doxy实验/NVSRAM驱动/ Drv_Nvsram.h |    |
| 非易失性RAM驱动                                 | 29 |

文件索引

# **Chapter 4**

# 模块说明

## 4.1 NVSRAM驱动

CY14B101Q2A-SXI.

## 模块

- · NVSRAM外部枚举与结构体类型
- NVSRAM外部宏
- · NVSRAM外部函数
- · NVSRAM静态函数宏
- · NVSRAM设备参数
- · NVSRAM静态函数

## 变量

- static Nvsram\_Struct\_t \_nvsram = {0}
- static uint8\_t \_nvsram\_txbuf [ NVSRAM\_BUF\_SIZE+4] = {0}
- static uint8\_t \_nvsram\_rxbuf [ NVSRAM\_BUF\_SIZE+4] =  $\{0\}$

## 4.1.1 详细描述

CY14B101Q2A-SXI.

## 4.1.2 变量说明

## 4.1.2.1 \_nvsram

 $Nvsram_Struct_t _nvsram = \{0\}$  [static]

## 4.1.2.2 \_nvsram\_rxbuf

```
uint8_t _nvsram_rxbuf[ NVSRAM_BUF_SIZE+4] = \{0\} [static]
```

前4个字节 1个字节命令码+3个字节地址

#### 4.1.2.3 \_nvsram\_txbuf

```
uint8_t _nvsram_txbuf[ NVSRAM_BUF_SIZE+4] = \{0\} [static]
```

前4个字节1个字节命令码+3个字节地址

## 4.2 NVSRAM外部枚举与结构体类型

## 结构体

• struct **Nvsram\_Struct\_t** *NVSRAM*结构体

## 枚举

- enum NVSRAM\_BPL { NVSRAM\_BPL0 = 0x00 , NVSRAM\_BPL1 , NVSRAM\_BPL2 , NVSRAM\_BPL3 } 内存写保护等级
- enum NVSRAM\_RET { NVSRAM\_SUCCEED, NVSRAM\_PRAM\_ERRO, NVSRAM\_Busy } NVSRAM返回值说明

## 4.2.1 详细描述

## 4.2.2 枚举类型说明

## 4.2.2.1 NVSRAM\_BPL

enum NVSRAM\_BPL

内存写保护等级

## 枚举值

| NVSRAM_BPL0 | 内存不保护                |
|-------------|----------------------|
| NVSRAM_BPL1 | 内存保护 0x18000-0x1FFFF |
| NVSRAM_BPL2 | 内存保护 0x10000-0x1FFFF |
| NVSRAM_BPL3 | 内存保护 0x00000-0x1FFFF |

4.3 NVSRAM外部宏 9

#### 4.2.2.2 NVSRAM\_RET

enum NVSRAM\_RET

NVSRAM返回值说明

枚举值

| NVSRAM_SUCCEED   | 成功     |
|------------------|--------|
| NVSRAM_PRAM_ERRO | 传入参数错误 |
| NVSRAM_Busy      | 设备忙    |

## 4.3 NVSRAM外部宏

宏定义

- #define Drv\_Nvsram\_TSET
- 4.3.1 详细描述
- 4.3.2 宏定义说明

## 4.3.2.1 Drv\_Nvsram\_TSET

#define Drv\_Nvsram\_TSET

设备测试开关

## 4.4 NVSRAM外部函数

## 函数

uint8\_t Nvsram\_Set\_Bp (uint8\_t Level)

NVSRAM 设置写保护.

uint8\_t Nvsram\_Get\_Bp (void)

NVSRAM 获取写保护块.

- uint32\_t Nvsram\_Burst\_Write\_Buff (uint32\_t nvsram\_addr, uint8\_t \*w\_buf, uint32\_t len)
   NVSRAM写内存函数
- uint32\_t Nvsram\_Burst\_Read\_Buff (uint32\_t nvsram\_addr, uint8\_t \*r\_buf, uint32\_t len)

NVSRAM 读内存函数

• uint8\_t Nvsram\_Soft\_Store (void)

NVSRAM 软件存储

uint8\_t Nvsram\_Soft\_Recall (void)

NVSRAM 软件加载数据

uint8\_t Nvsram\_Set\_SN (uint8\_t \*sn\_buff)

NVSRAM 设置序列号

void Nvsram\_Get\_SN (uint8\_t \*sn\_buff)

NVSRAM 获取序列号

• uint8\_t Nvsram\_Init (void)

NVSRAM 设备初始化

void Nvsram\_Get\_Struct ( Nvsram\_Struct\_t \*nvsram\_st)

NVSRAM 获取设备状态

void Nvsram\_Test (void)

NVSRAM 驱动测试

## 变量

```
• uint8_t test_tx [ NVSRAM_BUF_SIZE] = {0}
```

• uint8\_t test\_rx [ NVSRAM\_BUF\_SIZE] = {0}

## 4.4.1 详细描述

## 4.4.2 函数说明

## 4.4.2.1 Nvsram\_Burst\_Read\_Buff()

#### NVSRAM 读内存函数

## 注解

数据进行读操作时,如果地址大于0x1FFF,地址将自动在0x00000中依次增加读取缓存区大小为 256Byte, SPI通信速率为 12.5MHZ 读速率为 262.83KByte/S

## 参数

| in  | nvsram₋addr  | NVSRAM内存地址 0x00000-0x1FFFF |
|-----|--------------|----------------------------|
| out | r_buf:读缓存区地址 |                            |
| in  | len:读字节长度    |                            |

4.4 NVSRAM外部函数 11

## 返回值

读出字节数量

## 4.4.2.2 Nvsram\_Burst\_Write\_Buff()

## NVSRAM 写内存函数

## 注解

- 1) 数据进行突发写操作时,当突发写到达一个受保护的块地址时,它将地址增量继续到受保护空间,但是不向受保护内存写入任何数据。如果地址增加到突发写操作带到未受保护的空间,然后恢复写入
- 2) 数据进行突发写操作时,如果地址大于0x1FFFF,地址将自动在0x00000处依次增加写入
- 3) 缓存区大小为 256Byte, SPI通信速率为 12.5MHZ 写速率为 262.83KByte/S

## 参数

| in | nvsram_addr:NVSRAM内存地址 | 0x00000-0x1FFFF |
|----|------------------------|-----------------|
| in | w_buf:写缓存区地址           |                 |
| in | len:写入字节长度             |                 |

## 返回值

写入字节数量

## 4.4.2.3 Nvsram\_Get\_Bp()

## NVSRAM 获取写保护块.

返回值

| NVSRAM_BPL0 | 0 内存不保护 |
|-------------|---------|
|-------------|---------|

## 返回值

| NVSRAM_BPL1 | 1/4 内存保护 0x18000-0x1FFFF |
|-------------|--------------------------|
| NVSRAM_BPL2 | 1/2 内存保护 0x10000-0x1FFFF |
| NVSRAM_BPL3 | ALL 内存保护 0x00000-0x1FFFF |

## 4.4.2.4 Nvsram\_Get\_SN()

## NVSRAM 获取序列号

## 参数

out | sn\_buff | 序列号缓存区保存地址 该缓存区要大于等于8个字节

## 4.4.2.5 Nvsram\_Get\_Struct()

## NVSRAM 获取设备状态

## 参数

| out | nvsram⊷ | 设备状态结构体地址 |
|-----|---------|-----------|
|     | ₋st     |           |

## 4.4.2.6 Nvsram\_Init()

## NVSRAM 设备初始化

## 注解

硬件初始化等待设备就绪,加载ID号,加载序列号写入标志

**4.4 NVSRAM**外部函数 13

## 返回值

| NVSRAM_SUCCEED:成功       |  |
|-------------------------|--|
| NVSRAM_PRAM_ERRO:传入参数错误 |  |
| NVSRAM_Busy:设备忙         |  |

## 4.4.2.7 Nvsram\_Set\_Bp()

## NVSRAM 设置写保护.

## 参数

| in | Level | 设置写保护等级                                      |
|----|-------|----------------------------------------------|
|    |       | ・NVSRAM_BPL0 (p. 8) 0 内存不保护                  |
|    |       | ・NVSRAM_BPL1 (p. 8) 1/4 内存保护 0x18000-0x1FFFF |
|    |       | ・NVSRAM_BPL2 (p. 8) 1/2 内存保护 0x10000-0x1FFFF |
|    |       | ・NVSRAM_BPL3 (p. 8) ALL 内存保护 0x00000-0x1FFFF |
|    | l     |                                              |

## 返回值

| NVSRAM_SUCCEED:成功       |  |
|-------------------------|--|
| NVSRAM_PRAM_ERRO:传入参数错误 |  |
| NVSRAM_Busy:设备忙         |  |

## 4.4.2.8 Nvsram\_Set\_SN()

## NVSRAM 设置序列号

## 注解

内部有8个字节的序列号空间,但只能被写一次(保存到量子陷阱之后), 写一次之后,状态寄存器中SNL bit 为1,并且永远不能擦除该标志位,序列号 永远不能再被更改,由于需要存储功能,将会耗时6ms左右,不建议将此函数放入线程中使用 

## 参数

| in  | on buff  | 序列号缓存区保存地址 该缓存区要大于等于8个字节 |
|-----|----------|--------------------------|
| 111 | SII_DUII |                          |

## 返回值

| NVSRAM_SUCCEED:成功       |  |
|-------------------------|--|
| NVSRAM_PRAM_ERRO:传入参数错误 |  |
| NVSRAM_Busy:设备忙         |  |

## 4.4.2.9 Nvsram\_Soft\_Recall()

## NVSRAM 软件加载数据

## 注解

将量子陷阱中数据加载到内部SDRAM数据中,由于存储需要一定的时间,如果设备可以上电加载,不建议使用该函数

## 返回值

| NVSRAM_SUCCEED:成功       |  |
|-------------------------|--|
| NVSRAM_PRAM_ERRO:传入参数错误 |  |
| NVSRAM_Busy:设备忙         |  |

## 4.4.2.10 Nvsram\_Soft\_Store()

## NVSRAM 软件存储

## 注解

将内部SDRAM数据存储到量子陷阱中,由于存储需要一定的时间,如果设备可以掉电保存,不建议使用该函数

4.4 NVSRAM外部函数 15

#### 返回值

| NVSRAM_SUCCEED:成功       |  |
|-------------------------|--|
| NVSRAM_PRAM_ERRO:传入参数错误 |  |
| <i>NVSRAM_Busy:</i> 设备忙 |  |

## 4.4.2.11 Nvsram\_Test()

```
void Nvsram_Test (
    void )
```

## NVSRAM 驱动测试

## 注解

- 1)设备初始化测试,函数运行时间,设备ID,设备序列号是否写入
- 2)设备软件保存指令检测 测试运行时间
- 3)设备软件数据加载指令检测测试运行时间
- 4)设备写函数测试(一次写一个缓存区)
- 5)设备读函数测试(一次读一个缓存区)
- 6)设备写函数测试(128K内存)测试写入运行时间
- 7)设备读函数测试(128K内存)测试写入读出数据的正确性
- 8)设备读函数测试(128K内存)测试读出运行时间
- 9)设备掉电数据保存测试 调试状态将内存中写入数据 0x55 断电重启,设备初始化之后,读出数据,判断数据全为0x55
- 10)设备块保护测试 NVSRAM\_BPL0 (128K内存) 写入0x11 读出数据判断是否一致

NVSRAM\_BPL1 (128K内存) 写入0x22 读出数据判断是否一致

NVSRAM\_BPL2 (128K内存) 写入0x33 读出数据判断是否一致

NVSRAM\_BPL3 (128K内存) 写入0x44 读出数据判断是否一致

解除块保护 (128K内存) 写入0x55 读出数据判断是否一致

## 4.4.3 变量说明

#### 4.4.3.1 test\_rx

```
uint8_t test_rx[ NVSRAM_BUF_SIZE] = {0}
```

## 4.4.3.2 test\_tx

```
uint8_t test_tx[ NVSRAM_BUF_SIZE] = \{0\}
```

## **4.5** 设备驱动

## 模块

• NVSRAM驱动 CY14B101Q2A-SXI.

## 4.5.1 详细描述

## 4.6 NVSRAM静态函数宏

## 宏定义

- #define Nvsram\_Delay\_Ms(NMS) HAL\_Delay(NMS)
   NVSRAM毫秒延时.
- #define Nvsram\_Get\_tick() HAL\_GetTick()
   NVSRAM 获取系统时间戳.
- #define **Nvsram\_Spi\_TR**(txbuf, rxbuf, len) SPI\_TransmitReceive(SPI\_CH1, txbuf, rxbuf, len) NVSRAM SPf通信接口
- 4.6.1 详细描述
- 4.6.2 宏定义说明

## 4.6.2.1 Nvsram\_Delay\_Ms

## NVSRAM 毫秒延时.

## 参数

| in MS 延时 N ms |  |
|---------------|--|
|---------------|--|

4.7 NVSRAM设备参数 17

## 4.6.2.2 Nvsram\_Get\_tick

#define Nvsram\_Get\_tick() HAL\_GetTick()

NVSRAM 获取系统时间戳.

返回值

系统时间戳 毫秒

### 4.6.2.3 Nvsram\_Spi\_TR

## NVSRAM SPI通信接口

#### 参数

| in  | txbuf | 发送缓存区地址 |
|-----|-------|---------|
| out | rxbuf | 接收缓存区地址 |
| in  | len   | 发送字节数   |

## 返回值

RET\_OK: 成功 ;
RET\_ERR:失败

# 4.7 NVSRAM设备参数

## 宏定义

- #define NVSRAM\_STATUS\_RDSR 0x05
- #define NVSRAM\_STATUS\_FRDSR 0x0A
- #define NVSRAM\_STATUS\_WRSR 0x01
- #define NVSRAM\_STATUS\_WREN 0x06
- #define NVSRAM\_STATUS\_WRDI 0x04
- #define NVSRAM\_SRAM\_READ 0x03
- #define NVSRAM\_SRAM\_FREAD 0x0B
- #define NVSRAM\_SRAM\_WRITE 0x02
- #define NVSRAM\_SPEC\_NV\_STORE 0x3C
- #define NVSRAM\_SPEC\_NV\_RECALL 0x60

- #define NVSRAM\_SPEC\_NV\_ASENB 0x59
- #define NVSRAM\_SPEC\_NV\_ASDISB 0x19
- #define NVSRAM\_SPEC\_SLEEP 0xB9
- #define NVSRAM\_SPEC\_WRSN 0xC2
- #define NVSRAM\_SPEC\_RDSN 0xC3
- #define NVSRAM\_SPEC\_FRDSN 0xC9
- #define NVSRAM\_SPEC\_RDID 0x9F
- #define NVSRAM\_SPEC\_FRDID 0x99
- #define NVSRAM\_STATUS\_RDY 0x01
- #define NVSRAM\_STATUS\_WEN 0x02
- #define NVSRAM\_STATUS\_BP0 0x04
- #define NVSRAM\_STATUS\_BP1 0x08
- #define NVSRAM\_STATUS\_SNL 0x40
- #define NVSRAM\_STATUS\_WPEN 0x80
- #define  $NVSRAM_DEV_ID$  0x06818820
- #define NVSRAM\_MAX\_ADDR 0x1FFFF
- #define NVSRAM\_BUF\_SIZE 256

## 4.7.1 详细描述

## **4.7.2** 宏定义说明

#### 4.7.2.1 NVSRAM\_BUF\_SIZE

#define NVSRAM\_BUF\_SIZE 256

设备一次发送最大字节数

## 4.7.2.2 NVSRAM\_DEV\_ID

#define NVSRAM\_DEV\_ID 0x06818820

设备ID

## 4.7.2.3 NVSRAM\_MAX\_ADDR

#define NVSRAM\_MAX\_ADDR 0x1FFFF

设备最大地址

## 4.7.2.4 NVSRAM\_SPEC\_FRDID

#define NVSRAM\_SPEC\_FRDID 0x99

快读设备ID

**4.7 NVSRAM**设备参数 19

## 4.7.2.5 NVSRAM\_SPEC\_FRDSN

#define NVSRAM\_SPEC\_FRDSN 0xC9

快读序列号

#### 4.7.2.6 NVSRAM\_SPEC\_NV\_ASDISB

#define NVSRAM\_SPEC\_NV\_ASDISB 0x19

自动储存禁止

## 4.7.2.7 NVSRAM\_SPEC\_NV\_ASENB

#define NVSRAM\_SPEC\_NV\_ASENB 0x59

自动储存使能

#### 4.7.2.8 NVSRAM\_SPEC\_NV\_RECALL

#define NVSRAM\_SPEC\_NV\_RECALL 0x60

内存数据加载

## 4.7.2.9 NVSRAM\_SPEC\_NV\_STORE

#define NVSRAM\_SPEC\_NV\_STORE 0x3C

内存数据存储

## 4.7.2.10 NVSRAM\_SPEC\_RDID

#define NVSRAM\_SPEC\_RDID 0x9F

读设备ID

## 4.7.2.11 NVSRAM\_SPEC\_RDSN

#define NVSRAM\_SPEC\_RDSN 0xC3

读序列号

## 4.7.2.12 NVSRAM\_SPEC\_SLEEP

#define NVSRAM\_SPEC\_SLEEP 0xB9

睡眠模式使能

## 4.7.2.13 NVSRAM\_SPEC\_WRSN

#define NVSRAM\_SPEC\_WRSN 0xC2

写序列号

#### 4.7.2.14 NVSRAM\_SRAM\_FREAD

#define NVSRAM\_SRAM\_FREAD 0x0B

快读内存

## 4.7.2.15 NVSRAM\_SRAM\_READ

#define NVSRAM\_SRAM\_READ 0x03

读内存

#### 4.7.2.16 NVSRAM\_SRAM\_WRITE

#define NVSRAM\_SRAM\_WRITE 0x02

写内存

## 4.7.2.17 NVSRAM\_STATUS\_BP0

#define NVSRAM\_STATUS\_BP0 0x04

状态寄存器 块保护 0位

#### 4.7.2.18 NVSRAM\_STATUS\_BP1

#define NVSRAM\_STATUS\_BP1 0x08

状态寄存器 块保护 1位

## 4.7.2.19 NVSRAM\_STATUS\_FRDSR

#define NVSRAM\_STATUS\_FRDSR 0x0A

快读状态寄存器

## 4.7.2.20 NVSRAM\_STATUS\_RDSR

#define NVSRAM\_STATUS\_RDSR 0x05

读状态寄存器

4.7 NVSRAM设备参数 21

## 4.7.2.21 NVSRAM\_STATUS\_RDY

#define NVSRAM\_STATUS\_RDY 0x01

状态寄存器 就绪位

#### 4.7.2.22 NVSRAM\_STATUS\_SNL

#define NVSRAM\_STATUS\_SNL 0x40

状态寄存器 序列号锁存位

## 4.7.2.23 NVSRAM\_STATUS\_WEN

#define NVSRAM\_STATUS\_WEN 0x02

状态寄存器 写使能位

#### 4.7.2.24 NVSRAM\_STATUS\_WPEN

#define NVSRAM\_STATUS\_WPEN 0x80

状态寄存器 写保护引脚使能位

## 4.7.2.25 NVSRAM\_STATUS\_WRDI

#define NVSRAM\_STATUS\_WRDI 0x04

复位写使能

## 4.7.2.26 NVSRAM\_STATUS\_WREN

#define NVSRAM\_STATUS\_WREN 0x06

写使能

## 4.7.2.27 NVSRAM\_STATUS\_WRSR

#define NVSRAM\_STATUS\_WRSR 0x01

写转态寄存器

## 4.8 NVSRAM静态函数

## 函数

- static int8\_t **nvsram\_check\_id** (void)

  \*\*NVSRAM 检测设备ID
- static int8\_t **nvsram\_get\_ready** (void)

  \*\*NVSRAM\*\* 获取就绪状态(上电等待)
- static int8\_t nvsram\_get\_snw (void)
   NVSRAM 序列号是否写入(上电检测)
- static int8\_t nvsram\_verify\_set\_wen (void)
   NVSRAM 设置写使能
- 4.8.1 详细描述
- 4.8.2 函数说明

## 4.8.2.1 nvsram\_check\_id()

## NVSRAM 检测设备ID

返回值

*0:*成功 -1:失败

## 4.8.2.2 nvsram\_get\_ready()

NVSRAM 获取就绪状态(上电等待)

返回值

*0:*成功 -1:失败 **4.8 NVSRAM**静态函数 **23** 

## 4.8.2.3 nvsram\_get\_snw()

NVSRAM 序列号是否写入(上电检测)

返回值

*0:*成功 *-1:*失败

## 4.8.2.4 nvsram\_verify\_set\_wen()

NVSRAM 设置写使能

注解

每次写操作之前都要调用

状态寄存器两个方面判断:设备就绪位为0写使能位为1

返回值

*0*:成功 -1:失败

# **Chapter 5**

# 结构体说明

# 5.1 Nvsram\_Struct\_t结构体 参考

## NVSRAM结构体

#include <Drv\_Nvsram.h>

## 成员变量

- uint8\_t error
- uint8\_t enabled
- uint32\_t **id**
- uint8\_t snw

## 5.1.1 详细描述

NVSRAM结构体

## 5.1.2 结构体成员变量说明

#### 5.1.2.1 enabled

uint8\_t enabled

设备使能

## 5.1.2.2 error

uint8\_t error

设备不正常

26 结构体说明

## 5.1.2.3 id

uint32\_t id

设备ID

## 5.1.2.4 snw

uint8\_t snw

是否写入设备序列号

该结构体的文档由以下文件生成:

• E:/STM32SVN/Doxy实验/NVSRAM驱动/ **Drv\_Nvsram.h** 

# **Chapter 6**

# 文件说明

## 6.1 E:/STM32SVN/Doxy实验/NVSRAM驱动/Drv\_Nvsram.c 文件参考

非易失性RAM驱动.

```
#include "Drv_Nvsram.h"
#include "Drv_Spi.h"
#include <stdio.h>
#include <string.h>
```

## 宏定义

- #define Nvsram\_Delay\_Ms(NMS) HAL\_Delay(NMS)
  - NVSRAM 毫秒延时.
- #define Nvsram\_Get\_tick() HAL\_GetTick()

NVSRAM 获取系统时间戳.

• #define Nvsram\_Spi\_TR(txbuf, rxbuf, len) SPI\_TransmitReceive(SPI\_CH1, txbuf, rxbuf, len)

NVSRAM SPI通信接口

- #define NVSRAM\_STATUS\_RDSR 0x05
- #define NVSRAM\_STATUS\_FRDSR 0x0A
- #define NVSRAM\_STATUS\_WRSR 0x01
- #define NVSRAM\_STATUS\_WREN 0x06
- #define NVSRAM\_STATUS\_WRDI 0x04
- #define NVSRAM\_SRAM\_READ 0x03
- #define NVSRAM\_SRAM\_FREAD 0x0B
- #define NVSRAM\_SRAM\_WRITE 0x02
- #define NVSRAM\_SPEC\_NV\_STORE 0x3C
- #define NVSRAM\_SPEC\_NV\_RECALL 0x60
- #define NVSRAM\_SPEC\_NV\_ASENB 0x59
- #define NVSRAM\_SPEC\_NV\_ASDISB 0x19
- #define NVSRAM\_SPEC\_SLEEP 0xB9
- #define NVSRAM\_SPEC\_WRSN 0xC2
- #define NVSRAM\_SPEC\_RDSN 0xC3
- #define NVSRAM\_SPEC\_FRDSN 0xC9
- #define NVSRAM\_SPEC\_RDID 0x9F
- #define NVSRAM\_SPEC\_FRDID 0x99

**28** 文件说明

- #define NVSRAM\_STATUS\_RDY 0x01
- #define NVSRAM\_STATUS\_WEN 0x02
- #define NVSRAM\_STATUS\_BP0 0x04
- #define NVSRAM\_STATUS\_BP1 0x08
- #define NVSRAM\_STATUS\_SNL 0x40
- #define NVSRAM\_STATUS\_WPEN 0x80
- #define NVSRAM\_DEV\_ID 0x06818820
- #define NVSRAM\_MAX\_ADDR 0x1FFFF
- #define NVSRAM\_BUF\_SIZE 256

## 函数

static int8\_t nvsram\_check\_id (void)

NVSRAM 检测设备ID

static int8\_t nvsram\_get\_ready (void)

NVSRAM 获取就绪状态(上电等待)

static int8\_t nvsram\_get\_snw (void)

NVSRAM 序列号是否写入(上电检测)

• static int8\_t nvsram\_verify\_set\_wen (void)

NVSRAM 设置写使能

uint8\_t Nvsram\_Set\_Bp (uint8\_t Level)

NVSRAM 设置写保护.

uint8\_t Nvsram\_Get\_Bp (void)

NVSRAM 获取写保护块.

• uint32\_t Nvsram\_Burst\_Write\_Buff (uint32\_t nvsram\_addr, uint8\_t \*w\_buf, uint32\_t len)

NVSRAM 写内存函数

• uint32\_t Nvsram\_Burst\_Read\_Buff (uint32\_t nvsram\_addr, uint8\_t \*r\_buf, uint32\_t len)

NVSRAM 读内存函数

• uint8\_t Nvsram\_Soft\_Store (void)

NVSRAM 软件存储

uint8\_t Nvsram\_Soft\_Recall (void)

NVSRAM 软件加载数据

uint8\_t Nvsram\_Set\_SN (uint8\_t \*sn\_buff)

NVSRAM 设置序列号

void Nvsram\_Get\_SN (uint8\_t \*sn\_buff)

NVSRAM 获取序列号

• uint8\_t Nvsram\_Init (void)

NVSRAM 设备初始化

void Nvsram\_Get\_Struct ( Nvsram\_Struct\_t \*nvsram\_st)

NVSRAM 获取设备状态

void Nvsram\_Test (void)

NVSRAM 驱动测试

## 变量

- static Nvsram\_Struct\_t \_nvsram = {0}
- static uint8\_t \_nvsram\_txbuf [ NVSRAM\_BUF\_SIZE+4] = {0}
- static uint8\_t \_nvsram\_rxbuf [ NVSRAM\_BUF\_SIZE+4] = {0}
- uint8\_t test\_tx [ NVSRAM\_BUF\_SIZE] = {0}
- uint8\_t test\_rx [ NVSRAM\_BUF\_SIZE] = {0}

## 6.1.1 详细描述

非易失性RAM驱动.

作者

YZH

\_\_\_\_\_\_

#### ##### 芯片介绍 #####

\_\_\_\_\_\_

(+) 芯片型号 : CY14B101Q2A-SXI (+) 内存 : 128K \* 8 bit (+) 地址 : 0x00000-0x1FFFF (+) 工作电压 : 3V

(+) 工作温度 : -40~85°C (+) 设备ID : 0x06818820

(+) 数据保存时间(环境温度85°C) : 20年

(+) 通信方式 : SPI 模式0或模式3

(+) 时钟频率 : 正常读写 最高40MHZ 快读方式最高 104MHZ

(+) 写保护 支持 1/4 1/2 1/1 0 内存保护

正常读写在SRAM中,掉电的过程中,外部连接电容剩余的电量,将SRAM 中的数据保存到量子陷阱单元,实现掉电数据保护,上电之后,会自动 将量子陷阱单元的数据搬运到SRAM中,实现上电加载,同时也可以利用

软件命令实现数据保存。

## 注意

- (+) 数据进行突发写操作时,当突发写到达一个受保护的块地址时,它将地址增 量继续到受保护空间,但是不向受保护内存写入任何数据。如果地址滚转将 突发写操作带到未受保护的空间,然后恢复写入。
- (+) 数据进行突发写操作或者读操作时,如果地址大于0x1FFFF,地址将自动 在0x00000处依次增加写入或者读取;
- (+) 在进行写内存,写寄存器,或者保存,加载、自动保存使能,自动保存不使 能操作之后,写使能将被禁止,同时状态寄存中WEN bit为0,下一次进行写 操作时必须将开启写使能。
- 芯片内部有8个字节的序列号空间,但只能被写一次(保存到量子陷阱之后) 写一次之后,状态寄存器中SNL bit 为1,并且永远不能擦除该标志位,序列号 永远不能再被更改。
- 提高设备驱动读写速率有两个方法 : 提高SPI通信速率

增大NVSRAM\_BUF\_SIZE缓存区

# 6.2 E:/STM32SVN/Doxy实验/NVSRAM驱动/Drv\_Nvsram.h 文件参考

非易失性RAM驱动.

#include "stm32h7xx.h" #include "Data\_Type.h"

## 结构体

struct Nvsram\_Struct\_t

NVSRAM结构体

**30** 文件说明

## 宏定义

• #define Drv\_Nvsram\_TSET

## 枚举

enum NVSRAM\_BPL { NVSRAM\_BPL0 = 0x00, NVSRAM\_BPL1, NVSRAM\_BPL2, NVSRAM\_BPL3 }
 内存写保护等级

enum NVSRAM\_RET { NVSRAM\_SUCCEED, NVSRAM\_PRAM\_ERRO, NVSRAM\_Busy }
 NVSRAM返回值说明

## 函数

• uint8\_t Nvsram\_Init (void)

NVSRAM 设备初始化

• uint8\_t Nvsram\_Set\_Bp (uint8\_t Level)

NVSRAM 设置写保护.

uint8\_t Nvsram\_Get\_Bp (void)

NVSRAM 获取写保护块.

• uint32\_t Nvsram\_Burst\_Write\_Buff (uint32\_t nvsram\_addr, uint8\_t \*w\_buf, uint32\_t len)

NVSRAM 写内存函数

• uint32\_t Nvsram\_Burst\_Read\_Buff (uint32\_t nvsram\_addr, uint8\_t \*r\_buf, uint32\_t len)

NVSRAM 读内存函数

uint8\_t Nvsram\_Soft\_Store (void)

NVSRAM 软件存储

• uint8\_t Nvsram\_Soft\_Recall (void)

NVSRAM 软件加载数据

• uint8\_t Nvsram\_Set\_SN (uint8\_t \*sn\_buff)

NVSRAM 设置序列号

void Nvsram\_Get\_SN (uint8\_t \*sn\_buff)

NVSRAM 获取序列号

void Nvsram\_Get\_Struct ( Nvsram\_Struct\_t \*nvsram\_st)

NVSRAM 获取设备状态

void Nvsram\_Test (void)

NVSRAM 驱动测试

## 6.2.1 详细描述

非易失性RAM驱动.

作者

YZH

6.3 Drv\_Nvsram.h

## 6.3 Drv\_Nvsram.h

```
浏览该文件的文档.
00001
00008 #ifndef _DRV_NVSRAM_H
00009 #define _DRV_NVSRAM_H
00011 #ifdef _cplusplus
00012 extern "C" {
00013 #endif
00014 /* Includes ------
00015 #include "stm32h7xx.h"
00016 #include "Data_Type.h"
00018
00027 /* Exported types -----
00035 typedef enum
00036 {
00037
00038
        NVSRAM_BPL0 = 0x00,
00039
        NVSRAM_BPL1,
00040
        NVSRAM_BPL2,
00041
        NVSRAM_BPL3.
00043 }NVSRAM_BPL;
00044
00048 typedef enum
00049
00050
00051
        NVSRAM_SUCCEED,
        NVSRAM_PRAM_ERRO,
00052
00053
        NVSRAM_Busy,
00055 }NVSRAM_RET;
00056
      typedef struct
00060
00061 {
00062
       uint8_t error:
       uint8_t enabled:
00064
       uint32_t id;
00065
       uint8_t snw;
00066 } Nvsram_Struct_t;
00067
00075 #define Drv_Nvsram_TSET
00081 /* Exported function -
00085 uint8_t Nvsram_Init(void);
00086 uint8_t Nvsram_Set_Bp(uint8_t Level);
00087 uint8_t Nvsram_Get_Bp(void);
00088 uint32_t Nvsram_Burst_Write_Buff(uint32_t nvsram_addr, uint8_t *w_buf, uint32_t len);
00089 uint32_t Nvsram_Burst_Read_Buff(uint32_t nvsram_addr, uint8_t *r_buf, uint32_t len);
00090 uint8_t Nvsram_Soft_Store(void);
00091 uint8_t Nvsram_Soft_Recall (void);
00092 uint8_t Nvsram_Set_SN(uint8_t *sn_buff);
00093 void Nvsram_Get_SN(uint8_t *sn_buff);
00094 void Nvsram_Get_Struct(Nvsram_Struct_t *nvsram_st);
00095
00096 #ifdef Drv_Nvsram_TSET
00097 void Nvsram_Test(void);
00098 #endif
00113 #ifdef _cplusplus
00114 }
00115 #endif
00116
00117 #endif
00120
00121
00122
00123
00124
00125
00126
00127
00128
00129
00130
00131
00132
00133
00134
00135
00136
00138
00139
```

文件说明

## Index

nvsram

NVSRAM驱动, 7 NVSRAM外部函数,12 \_nvsram\_rxbuf nvsram\_get\_snw NVSRAM驱动.7 NVSRAM静态函数, 22 \_nvsram\_txbuf Nvsram\_Get\_Struct NVSRAM驱动, 8 NVSRAM外部函数,12 Nvsram\_Get\_tick Drv\_Nvsram\_TSET NVSRAM静态函数宏, 16 NVSRAM外部宏,9 Nvsram\_Init NVSRAM外部函数,12 E:/STM32SVN/Doxy实验/NVSRAM驱动/Drv\_Nvsram.c, NVSRAM\_MAX\_ADDR NVSRAM设备参数,18 E:/STM32SVN/Doxy实验/NVSRAM驱动/Drv\_Nvsram.h, NVSRAM\_PRAM\_ERRO 29, 31 NVSRAM外部枚举与结构体类型,9 enabled NVSRAM\_RET Nvsram\_Struct\_t, 25 NVSRAM外部枚举与结构体类型,9 error Nvsram\_Set\_Bp Nvsram\_Struct\_t, 25 NVSRAM外部函数,13 Nvsram\_Set\_SN id NVSRAM外部函数, 13 Nvsram\_Struct\_t, 25 Nvsram\_Soft\_Recall NVSRAM外部函数, 14 NVSRAM\_BPL Nvsram\_Soft\_Store NVSRAM外部枚举与结构体类型,8 NVSRAM外部函数, 14 NVSRAM\_BPL0 NVSRAM\_SPEC\_FRDID NVSRAM外部枚举与结构体类型, 8 NVSRAM设备参数, 18 NVSRAM\_BPL1 NVSRAM\_SPEC\_FRDSN NVSRAM外部枚举与结构体类型, 8 NVSRAM设备参数, 18 NVSRAM\_BPL2 NVSRAM\_SPEC\_NV\_ASDISB NVSRAM外部枚举与结构体类型.8 NVSRAM设备参数,19 NVSRAM\_BPL3 NVSRAM\_SPEC\_NV\_ASENB NVSRAM外部枚举与结构体类型, 8 NVSRAM设备参数, 19 NVSRAM\_BUF\_SIZE NVSRAM\_SPEC\_NV\_RECALL NVSRAM设备参数, 18 NVSRAM设备参数, 19 Nvsram\_Burst\_Read\_Buff NVSRAM\_SPEC\_NV\_STORE NVSRAM外部函数, 10 NVSRAM设备参数,19 Nvsram\_Burst\_Write\_Buff NVSRAM\_SPEC\_RDID NVSRAM外部函数,11 NVSRAM设备参数, 19 NVSRAM\_Busy NVSRAM\_SPEC\_RDSN NVSRAM外部枚举与结构体类型.9 NVSRAM设备参数,19 nvsram\_check\_id NVSRAM\_SPEC\_SLEEP NVSRAM静态函数, 22 NVSRAM设备参数,19 Nvsram\_Delay\_Ms NVSRAM\_SPEC\_WRSN NVSRAM静态函数宏, 16 NVSRAM设备参数, 19 NVSRAM\_DEV\_ID Nvsram\_Spi\_TR NVSRAM设备参数, 18 NVSRAM静态函数宏, 17 Nvsram\_Get\_Bp NVSRAM\_SRAM\_FREAD NVSRAM外部函数,11 NVSRAM设备参数,20 nvsram\_get\_ready NVSRAM\_SRAM\_READ

Nysram Get SN

NVSRAM静态函数. 22

34 INDEX

NVSRAM设备参数, 20 NVSRAM\_Busy, 9 NVSRAM\_SRAM\_WRITE NVSRAM\_PRAM\_ERRO, 9 NVSRAM设备参数,20 NVSRAM\_RET, 9 NVSRAM\_STATUS\_BP0 NVSRAM\_SUCCEED, 9 NVSRAM设备参数, 20 NVSRAM设备参数, 17 NVSRAM\_STATUS\_BP1 NVSRAM\_BUF\_SIZE, 18 NVSRAM设备参数, 20 NVSRAM\_DEV\_ID, 18 NVSRAM\_STATUS\_FRDSR NVSRAM\_MAX\_ADDR, 18 NVSRAM设备参数, 20 NVSRAM\_SPEC\_FRDID, 18 NVSRAM\_STATUS\_RDSR NVSRAM\_SPEC\_FRDSN, 18 NVSRAM设备参数,20 NVSRAM\_SPEC\_NV\_ASDISB, 19 NVSRAM\_STATUS\_RDY NVSRAM\_SPEC\_NV\_ASENB, 19 NVSRAM设备参数,20 NVSRAM\_SPEC\_NV\_RECALL, 19 NVSRAM\_STATUS\_SNL NVSRAM\_SPEC\_NV\_STORE, 19 NVSRAM设备参数, 21 NVSRAM\_SPEC\_RDID, 19 NVSRAM\_STATUS\_WEN NVSRAM\_SPEC\_RDSN, 19 NVSRAM设备参数, 21 NVSRAM\_SPEC\_SLEEP, 19 NVSRAM\_STATUS\_WPEN NVSRAM\_SPEC\_WRSN. 19 NVSRAM设备参数. 21 NVSRAM\_SRAM\_FREAD, 20 NVSRAM\_STATUS\_WRDI NVSRAM\_SRAM\_READ, 20 NVSRAM设备参数, 21 NVSRAM\_SRAM\_WRITE, 20 NVSRAM\_STATUS\_WREN NVSRAM\_STATUS\_BP0, 20 NVSRAM设备参数, 21 NVSRAM\_STATUS\_BP1, 20 NVSRAM\_STATUS\_WRSR NVSRAM\_STATUS\_FRDSR, 20 NVSRAM设备参数, 21 NVSRAM\_STATUS\_RDSR, 20 Nvsram\_Struct\_t, 25 NVSRAM\_STATUS\_RDY, 20 enabled, 25 NVSRAM\_STATUS\_SNL, 21 error, 25 NVSRAM\_STATUS\_WEN, 21 id. 25 NVSRAM\_STATUS\_WPEN, 21 snw. 26 NVSRAM\_STATUS\_WRDI, 21 NVSRAM\_SUCCEED NVSRAM\_STATUS\_WREN, 21 NVSRAM外部枚举与结构体类型,9 NVSRAM\_STATUS\_WRSR, 21 Nvsram\_Test NVSRAM静态函数, 22 NVSRAM外部函数, 15 nvsram\_check\_id, 22 nvsram\_verify\_set\_wen nvsram\_get\_ready, 22 NVSRAM静态函数, 23 nvsram\_get\_snw, 22 NVSRAM外部函数,9 nvsram\_verify\_set\_wen, 23 Nvsram\_Burst\_Read\_Buff, 10 NVSRAM静态函数宏, 16 Nvsram\_Burst\_Write\_Buff, 11 Nvsram\_Delay\_Ms, 16 Nvsram\_Get\_Bp. 11 Nvsram\_Get\_tick, 16 Nvsram\_Get\_SN, 12 Nvsram\_Spi\_TR, 17 NVSRAM驱动, 7 Nvsram\_Get\_Struct, 12 \_nvsram, 7 Nvsram\_Init, 12 Nvsram\_Set\_Bp, 13 \_nvsram\_rxbuf, 7 Nvsram\_Set\_SN, 13 \_nvsram\_txbuf, 8 Nvsram\_Soft\_Recall, 14 snw Nvsram\_Soft\_Store, 14 Nvsram\_Struct\_t, 26 Nvsram\_Test, 15 test\_rx, 15 test\_rx test\_tx, 15 NVSRAM外部函数,15 NVSRAM外部宏,9 test\_tx Drv\_Nvsram\_TSET. 9 NVSRAM外部函数,15 NVSRAM外部枚举与结构体类型.8 NVSRAM\_BPL, 8 设备驱动,16 NVSRAM\_BPL0, 8 NVSRAM\_BPL1, 8 NVSRAM\_BPL2, 8 NVSRAM\_BPL3, 8