# 计算机系统综合设计 实验平台使用手册



西安电子科技大学 计算机科学与技术学院 计算机网络与信息安全国家级实验教学示范中心

张剑贤 刘锦辉 吴文华 陈勉 编写

## 目 录

| 1. | 3     | 实验平台硬件电路说明                  | 1 - |
|----|-------|-----------------------------|-----|
| 1  | .1 砂  | 更件资源概述                      | 1 - |
| 1  | .2 槓  | 更件电路功能模块说明                  | 7 - |
|    | 1.    | 2.1 USB 与 UART 转换电路         | 7 - |
|    | 1.    | 2.2 千兆以太网电路                 | 7 - |
|    | 1.    | 2.3 拨动开关电路                  | 8 - |
|    | 1.    | 2.4 键盘电路                    | 8 - |
|    | 1.    | 2.5 Led 灯电路                 | 9 - |
|    | 1.    | 2.6 数码管电路 10                | 0 - |
|    | 1.    | 2.7 蜂鸣器电路 10                | 0 - |
|    | 1.    | 2.8 音频电路电路1                 | 1 - |
|    | 1.    | 2.9 VGA 视频输出接口1             | 1 - |
|    | 1.    | 2.10 HDMI 接口电路              | 2 - |
|    | 1.    | 2.11 Micro-SD 接口电路          | 2 - |
|    | 1.    | 2.13 QSPI flash 电路          | 3 - |
|    | 1.    | 2.14 USB-SID 接口电路           | 3 - |
|    | 1.    | 2.15 扩展 IO 接口电路             | 4 - |
| 2  | Viv   | v <b>ado</b> 软件使用说明 1-      | 4 - |
|    | 2.1   | 新建工程 14                     | 4 - |
|    | 2.2   | 功能仿真 1                      | 8 - |
|    | 2.3   | 电路综合                        | 8 - |
|    | 2.4   | 引脚约束                        | 9 - |
|    | 2.5   | 执行以及生成二进制文件19               | 9 - |
| 3  |       | 试工程使用说明 20                  |     |
|    | 3.1 ( | CSLAB_XD_test_all_2.0 工程    | 0 - |
|    |       | JDP_TEST 工程                 |     |
|    |       | 独立 LED 测试、独立开关测试2           |     |
|    |       | 独立按键测试、蜂鸣器测试2               |     |
|    |       | 矩阵键盘测试、数码管测试2               |     |
|    |       | HDMI 输入输出接口测试 2-            |     |
|    |       | 音频输入输出接口测试2.                |     |
|    |       | VGA 输出接口测试                  |     |
|    |       | 串口测试、用户 Flash 测试、DDR3 测试 20 |     |
|    |       | · 千兆以太网接口测试 2               |     |
|    |       | USB-HID 接口测试                |     |
|    | 3.12  | PMOD 接口测试                   | 9 - |

## 1. 实验平台硬件电路说明

## 1.1 硬件资源概述

计算机系统综合设计实验平台是基于 Kintex7 可编程逻辑器件构建的一套计算机专 业课程实验平台。该平台采用 Kintex7 系列芯片为核心,片内具有丰富的可编程逻辑资 源,可针对数字逻辑、计算机组成原理、处理器系统设计、嵌入式系统设计等课程设计 相应课程实验。平台提供有丰富的开关按键、LED灯等外设接口,还具有千兆以太网络 接口、音频、视频输入输出接口。同时平台还具有丰富的扩展IO,便于进行功能扩展。

◆ 实验平台系统主芯片 Kintex7 XC7K160T-2FBG676I

电源开关

数码管16个

- ▶ 实验平台开发软件: Xilinx Vivado 集成开发软件
- ▶ 实验平台接口外设
  - ✓ 1024MB DDR3 存储器
  - ✓ 256MB Flash 配置存储器
  - ✓ 256MB Flash 用户存储器
  - ✓ 10/100/1000M 以太网
  - ✓ USB-JTAG 接口
  - ✓ JTAG 2X7 接口
  - ✓ USB-UART 接口
  - ✓ USB-HID 接口
  - ✓ Micro-SD 接口
  - ✓ OLED 128x64 液晶屏
  - ✓ 4 个独立按键
  - ✓ 4x4 矩阵按键
  - ✓ 32 个独立开关
  - ✓ 32 个独立 LED 灯
  - ✓ 16 个数码管
  - ✓ 1 个蜂鸣器
  - ✔ 音频输入输出接口
  - ✓ VGA 视频输出接口
  - ✓ HDMI 输入接口
  - ✓ HDMI 显示接口



千兆以太网

USB-UART

PMOD 3个

蜂鸣器

OLED 12864 独立按键4个

矩阵键盘4x4

PMODx3 扩展接口





## 表1硬件接口资源引脚说明

| 元器件名称        | 元器件编号/信号  | FPGA 引脚 |
|--------------|-----------|---------|
| YOHH II H M. | LED_0     | G16     |
|              | LED_1     | H16     |
|              | LED_2     | D16     |
|              | LED_3     | D15     |
|              | LED_4     | C18     |
|              | LED_5     | C17     |
|              | LED_6     | B19     |
|              | LED_7     | C19     |
| LED灯         | LED_8     | A17     |
| LD0~LD31     | LED_9     | B17     |
|              | LED_10    | K20     |
|              | LED_11    | J20     |
|              | LED_12    | J18     |
|              | LED_13    | J19     |
|              | LED_14    | L19     |
|              | LED_15    | L20     |
|              | LED_16    | K16     |
|              | Seg_DIG1  | B20     |
|              | Seg_DIG2  | C22     |
|              | Seg_DIG3  | D21     |
|              | Seg_DIG4  | C24     |
|              | Seg_DIG5  | B26     |
|              | Seg_DIG6  | B25     |
|              | Seg_DIG7  | L23     |
|              | Seg_DIG8  | K21     |
|              | Seg_DIG9  | H22     |
|              | Seg_DIG10 | J24     |
|              | Seg_DIG11 | J25     |
| 8段数码管        | Seg_DIG12 | A20     |
| U17~U20      | Seg_DIG13 | C26     |
|              | Seg_DIG14 | D26     |
|              | Seg_DIG15 | A24     |
|              | Seg_DIG16 | A23     |
|              | Seg_a     | J21     |
|              | Seg_b     | H24     |
|              | Seg_c     | H23     |
|              | Seg_d     | G21     |
|              | Seg_e     | H21     |
|              | Seg_f     | H26     |
|              | Seg_g     | J26     |
|              | Seg_dp    | E26     |
| 32 个拨动开关     | SW_0      | C9      |

|           | 17 异机尔凯综百页17 天视 1 百使用于加 |      |
|-----------|-------------------------|------|
| SW0~SW31  | SW_1                    | B9   |
|           | SW_2                    | G11  |
|           | SW_3                    | F10  |
|           | SW_4                    | D10  |
|           | SW_5                    | E11  |
|           | SW_6                    | D11  |
|           | SW_7                    | A14  |
|           | SW_8                    | B10  |
|           | SW_9                    | A10  |
|           | SW_10                   | B15  |
|           | SW_11                   | A15  |
|           | SW_12                   | A13  |
|           | SW_13                   | A12  |
|           | SW_14                   | D8   |
|           | SW_15                   | D9   |
|           | SW_16                   | F8   |
|           | SW_17                   | F9   |
|           | SW_18                   | H11  |
|           | SW_19                   | H12  |
|           | SW_20                   | G14  |
|           | SW_21                   | J10  |
|           | SW_22                   | H14  |
|           | SW_23                   | J11  |
|           | SW_24                   | H13  |
|           | SW_25                   | J13  |
|           | SW_26                   | G9   |
|           | SW_27                   | G10  |
|           | SW_28                   | H8   |
|           | SW_29                   | H9   |
|           | SW_30                   | J14  |
|           | SW_31                   | J8   |
|           | BTN_C0                  | AA12 |
|           | BTN_C1                  | AA13 |
|           | BTN_C2                  | AC12 |
| 4*4 矩阵键盘  | BTN_C3                  | AB12 |
| KEY0~KEYF | BTN_R0                  | AE10 |
|           | BTN_R1                  | AD10 |
|           | BTN_R2                  | AE12 |
|           | BTN_R3                  | AD12 |
| UART 串行收发 | FPGA_TXD_K7             | E18  |
| U27       | FPGA_RXD_K7             | D18  |
| 蜂鸣器       | BEEP_EN_K7              | F25  |
| 独立按键      | BTN0                    | AF12 |
| BNT0~BNT3 | BTN1                    | Y13  |

|           | 17710000000000000000000000000000000000 |      |
|-----------|----------------------------------------|------|
|           | BTN2                                   | AD13 |
|           | BTN3                                   | AC13 |
|           | VGA_HS                                 | M21  |
|           | VGA_VS                                 | M22  |
|           | VGA_B1                                 | U17  |
|           | VGA_B2                                 | T17  |
|           | VGA_B3                                 | R18  |
|           | VGA_B4                                 | P18  |
| VGA 接口    | VGA_R1                                 | N16  |
| J43       | VGA_R2                                 | U16  |
|           | VGA_R3                                 | N26  |
|           | VGA_R4                                 | M26  |
|           | VGA_G1                                 | P19  |
|           | VGA_G2                                 | P20  |
|           | VGA_G3                                 | R25  |
|           | VGA_G4                                 | P25  |
|           | AUD_MCLK                               | R22  |
|           | AUD_SCL                                | N24  |
|           | AUD_SDA                                | P24  |
| 大.据·拉口    | AUD_LRCLK (GPIO3)                      | P26  |
| 音频接口      | AUD_BCLK (GPIO2)                       | R26  |
| U22       | AUD_ADC_SDATA (GPIO1)                  | K26  |
|           | AUD_DAC_SDATA (GPIO0)                  | K25  |
|           | AUD_ADR0                               | M25  |
|           | AUD_ADR1                               | L25  |
| HDMI 输出接口 | HDMI_TX0_P                             | T24  |
| J39       | HDMI_TX1_P                             | T20  |
|           | HDMI_TX2_P                             | T22  |
|           | HDMI_TX_CLK_P                          | N21  |
|           | HDMI_TX_CEC                            | D25  |
|           | HDMI_TX_HPD                            | E25  |
|           | HDMI_TX_SDA                            | R17  |
|           | HDMI_TX_SCL                            | R16  |
| HDMI 输入接口 | HDMI_RX0_P                             | U19  |
| J38       | HDMI_RX1_P                             | T18  |
|           | HDMI_RX2_P                             | P16  |
|           | HDMI_RX_CLK_P                          | R21  |
|           | HDMI_RX_CEC                            | B21  |
|           | HDMI_RX_HPD                            | C21  |
|           | HDMI_RX_SDA                            | M19  |
|           | HDMI_RX_SCL                            | N18  |
| 千兆以太网络接口  | ETH_RXD0                               | F14  |
| □ T       | ETH_RXD1                               | F13  |
| 010       | ETH_RXD2                               | G12  |

| <u> </u>                | 1 <del>27   10   10   10   10   10   10   10   1</del> |     |
|-------------------------|--------------------------------------------------------|-----|
|                         | ETH_RXD3                                               | F12 |
|                         | ETH_RXCK                                               | C12 |
|                         | ETH_RXCTL                                              | C11 |
|                         | ETH_TXD0                                               | E13 |
|                         | ETH_TXD1                                               | E12 |
|                         | ETH_TXD2                                               | C14 |
|                         | ETH TXD3                                               | C13 |
|                         | ETH_MDC                                                | B12 |
|                         | ETH_MDIO                                               | B11 |
|                         | ETH_RST_B                                              | B14 |
|                         | JA1_P                                                  | G17 |
|                         | JA1_N                                                  | F18 |
|                         | JA2_P                                                  | G19 |
|                         | JA2_N                                                  | F20 |
|                         | JA3_P                                                  | F19 |
|                         | JA3_N                                                  | E20 |
|                         | JA4_P                                                  | H19 |
|                         | JA4_N                                                  | G20 |
|                         | JB1_P                                                  | F17 |
|                         | JB1_N                                                  | E17 |
|                         | JB2_P                                                  | D19 |
| PMOD 接口                 | JB2_N                                                  | D20 |
| PMODA~PMODC             | JB3_P                                                  | E15 |
| I MODIT'I MODE          | JB3_N                                                  | E16 |
|                         | JB4_P                                                  | H17 |
|                         | JB4_N                                                  | H18 |
|                         | JC1_P                                                  | G24 |
|                         | JC1_N                                                  | F24 |
|                         | JC2 P                                                  | E21 |
|                         | JC2_N                                                  | E21 |
|                         | JC3_P                                                  | L22 |
|                         | JC3_N                                                  | K22 |
|                         | JC4_P                                                  | K23 |
|                         | JC4_P<br>JC4_N                                         | J23 |
|                         |                                                        | E23 |
|                         | QSPI_DQ0                                               | F22 |
| 田中OCDIEIVEII持口          | QSPI_DQ1                                               | D24 |
| 用户 QSPI FLASH 接口<br>U25 | QSPI_DQ2                                               |     |
| U23                     | QSPI_DQ3                                               | D23 |
|                         | QSPI_CS                                                | F23 |
|                         | QSPI_SCK                                               | G22 |
| Min an Hitch            | SD_CD                                                  | R23 |
| Micro SD 卡接口            | SD_D0                                                  | L24 |
| J44                     | SD_D1                                                  | M24 |
|                         | SD_D2                                                  | M20 |

计算机系统综合设计实验平台使用手册

|      | SD_D3       | N19  |
|------|-------------|------|
|      | SD_CLK      | P23  |
|      | SD_CMD      | N23  |
|      | SD_CD       | R23  |
| 时钟引脚 | 100M/100Mhz | E10  |
|      | 200M/200Mhz | AA10 |

## 1.2 硬件电路功能模块说明

#### 1.2.1 USB 与 UART 转换电路

UART 的功能是将要传输的资料在串行通信与并行通信之间加以转换。平台上 UART 通过芯片 FT2232HL 将 USB 协议转换得到,FT2232HL 同时也完成了 USB-JTAG 接口的转换, UART 与 USB-JTAG 复用同一 USB-TypeC (J2) 接口引出,该接口同时实现了 JTAG 和 UART 的功能。



图 1.1 USB 与 UART 转换电路图

#### 1.2.2 千兆以太网电路

选择芯片 88e1518 作为 10/100/1000M 以太网收发器,主要实现 FPGA 网络通信功能,通过 RJ45 接口实现网络物理连接。





图 1.2 千兆以太网络电路图

#### 1.2.3 拨动开关电路

本实验平台设计了 32 个拨动开关,默认高电平,低电平有效,可以作为控制信号或操作数的输入。



图 1.3 拨动开关电路图

#### 1.2.4 键盘电路

本实验平台设计了4个独立按键和4\*4矩阵键盘,实现系统人机交互输入控制。



#### (a) 4\*4 矩阵键盘



(b) 独立键盘

图 1.4 按键电路图

#### 1.2.5 Led 灯电路

本实验平台具有 32 个 LED 灯, 高电平有效, 输出信号为高电平时点亮 LED 灯。



图 1.5 LED 灯电路图

#### 1.2.6 数码管电路

本实验平台设计了4组4位的共阳数码管,可以实现64bit数据的显示。



图 1.6 数码管电路

#### 1.2.7 蜂鸣器电路

本实验平台采用 PNP 三极管作为开关管进行蜂鸣器控制, FPGA 引脚输出低电平时将导通开关管,启动蜂鸣器。



图 1.7 蜂鸣器电路

#### 1.2.8 音频电路电路

使用 ADAU1761 音频编解码芯片搭建了立体声音频输入输出电路。该 ADAU1761 是一款低功耗,立体声音频编解码器。支持立体声 48 kHz 的集成数字音频处理。该立体音频 ADC 和 DAC 支持从 8 kHz 采样率 96 千赫以及数字音量控制功能。



图 1.8 音频电路

#### 1.2.9 VGA 视频输出接口

实验平台通过电阻网络的方式设计 VGA 视频输出接口,为 FPGA 提供视频信号输出。



图 1.9 VGA 电路

## 1.2.10 HDMI 接口电路

实验平台使用TMDS141RHAR芯片实现了HDMI输入输出接口,分别如下图所示。 通过实验板上的 HDMI 连接器,用户可连接 HDMI源以及 HDMI 屏幕显示器等外设。



(a) HDMI 输出接口电路



(b) HDMI 输入接口电路 图 1.10 HDMI 输入输出接口电路

#### 1.2.11 Micro-SD 接口电路

实验平台设计了一个 Micro-SD接口,通过SD卡接口协议进行存储卡的读写操作。



图 1.11 SD 卡接口电路

#### 1.2.13 QSPI flash 电路

实验平台集成了两个 Micron 公司 MT25QL256ABA1EW9 Serial NOR Flash 芯片, U2 为用于 FPGA 配置的芯片, U25 为用户自由使用的 Flash。该芯片为 Quad-SPI 接口, 容量 256MB。



(a) FPGA 配置 Flash 电路



(b) 用户自由使用 Flash 电路 图 1.13 QSPI 接口 Flash 电路

#### 1.2.14 USB-SID 接口电路

实验平台通过 CH9350 芯片提供有两个 USB-HID 接口,可用于连接 HID 设备,如鼠标键盘。CH9350 芯片可将 USB-HID 信号转换为 UART 信号 FPGA。



图 1.14 USB 接口电路

## 1.2.15 扩展 IO 接口电路

实验平台具有丰富的扩展 IO 资源,板载有 3 个 PMOD 接口。每个 PMOD 接口提供有 8 个 FPGA IO 信号,可以进行外部设备和资源的扩展。



图 1.15 扩展 IO 接口电路

## 2 Vivado 软件使用说明

## 2.1 新建工程

首先打开 vivado2018.1, 点击 create project。



为新建的工程起名字,和名字都不要中文起好名字后点击 next。





选择 RTL project,勾选 do not specify sources at this time,表示以后再配置资源文件选好了之后点击 next。

#### 输入 FPGA 板的型号 XC7K70T-2FBG676I, 然后点击 next。



finish 之后,如图所示,可以配置语言,这里选择的是 VHDL



然后开始新建/添加文件,点击+。





## 选择 add or create design sources





双击所建立的 source 之后,就可以开始写程序了。程序编译没有问题后,可以进行仿真验证。

## 2.2 功能仿真

编写 testbench 仿真测试文件,点击 SIMULATION 进行仿真验证,仿真波形没有错误,可以进行综合。



## 2.3 电路综合

点击 run synthesis,等待一段时间,即可完成电路综合。



## 2.4 引脚约束

先点击 open synthsized design, 进行引脚分配及电平约束, 然后重新执行综合。



## 2.5 执行以及生成二进制文件

点击 IMPLEMENTATION,完成逻辑电的布局布线,然后生成二进制文件。下载 bit 流文件时,点击 open hardware manager,点击 open target,选择所需要下载的 bit 流文件,点击 device program 进行 FPGA 下载。



## 3 测试工程使用说明

为了确保实验平台各项功能模块的正确运行,提供了实验平台测试工程,包括基本GPIO类外设测试(32个独立 LED、32个独立开关、4个独立按键、4x4矩阵键盘、数码管和蜂鸣器),多媒体接口测试(HDMI输入输出接口、音频输入输出接口、VGA输出接口)以及其他接口测试(串口、千兆以太网接口、USB-HID接口、用户Flash和PMOD接口)等测试项目。

#### 3.1 CSLAB\_XD\_test\_all\_2.0 工程

在 CSLAB\_XD\_test\_all\_2.0 工程中包含了除千兆以太网之外全部板卡接口的测试功能。CSLAB\_XD\_test\_all\_2.0 工程基于 IP 集成器进行搭建,其中使用 MicroBlaze CPU 软核构建了一个嵌入式系统,以便进行相关测试。



CSLAB\_XD\_test\_all\_2.0 工程中 IP 集成器下的设计图纸如下。其中,上半部分为基于 MicroBlaze CPU 软核部分,下半部分为纯逻辑实现的相关接口测试模块。



Hier\_0 模块中为音视频输入输出回环测试功能模块。



Hier\_3 模块中为 VGA 视频输出控制测试模块。



Hier\_1 模块中为 4x4 矩阵键盘与数码管测试模块。



更多细节,请直接参考工程源文件。

## 3.2 UDP\_TEST 工程

UDP\_TEST 工程基于 MAC IP、UDP 协议栈等模块构建,可通过网线连接板卡与PC,通过网络调试助手构建 UDP 通讯。



## 3.3 独立 LED 测试、独立开关测试

(1) 测试方法: 使用独立开关控制对应独立 LED 的亮灭。

- (2)测试步骤: 烧写 CSLAB\_XD\_test\_all\_2.0 工程 bit 配置文件至 FPGA 板卡; 拨动开关, 观察 LED。
  - (3) 实验结果: 平台上 32 个开关与 LED 可正常工作。



## 3.4 独立按键测试、蜂鸣器测试

- (1) 测试方法: 使用按键(4 个其中任意 1 个)来控制蜂鸣器的鸣叫。
- (2)测试步骤: 烧写 CSLAB\_XD\_test\_all\_2.0 工程 bit 配置文件至 FPGA 板卡; 按下任意独立按键, 听蜂鸣器声音。
- (3) 测试结果: 平台上独立按键与蜂鸣器可正常工作。

## 3.5 矩阵键盘测试、数码管测试

- (1) 测试方法: 使用矩阵键盘输入数字, 通过数码管进行显示。
- (2)测试步骤: 烧写 CSLAB\_XD\_test\_all\_2.0 工程 bit 配置文件至 FPGA 板卡; 按下 4x4 键盘按键,观察数码管状态。

注意: 16 个数码管显示使能通过 SW16-31 进行控制,即将上排独立开关拨动向上的位置,可使能对应位置的数码管。

(3) 测试结果:数码管与矩阵键盘可正常工作。



## 3.6 HDMI 输入输出接口测试

- (1)测试方法: 使用 PC 接入 HDMI 输入接口,内部回环,通过 HDMI 输出接口接 HDMI 显示器。
- (2) 测试步骤: 烧写 CSLAB\_XD\_test\_all\_2.0 工程 bit 配置文件至 FPGA 板卡; 使用 HDMI 线缆连接 PC 与 HDMI 输入接口; 使用 HDMI 线缆连接 HDMI 输出接口与 HDMI 显示器; 观察 HDMI 显示器的显示。
- (3) 测试结果: HDMI 输入输出接口可正常工作。



#### 3.7 音频输入输出接口测试

- (1)测试方法:使用 MP3 或手机通过音频线缆接入音频输入接口,输入音频,内部 回环,通过音频输出接口接入耳机输出声音。
- (2)测试步骤: 烧写 CSLAB\_XD\_test\_all\_2.0 工程 bit 配置文件至 FPGA 板卡; 使用音频线缆连接 PC 与音频输入接口;使用耳机连接音频输出接口;通过耳机听音频输出接口的声音。
- (3) 测试结果: 音频输入与输出接口可正常工作。

## 3.8 VGA 输出接口测试

- (1) 测试方法:对接 VGA 显示器,完成图像输出。
- (2)测试步骤: 烧写 CSLAB\_XD\_test\_all\_2.0 工程 bit 配置文件至 FPGA 板卡; 使用 VGA 显示器,对接板卡 VGA 输出接口;拨动开关 SW0-11,可改变输出的像素值;观察 VGA 显示器的对应显示画面。
- (3) 测试结果: VGA 接口可正常工作。



#### 3.9 串口测试、用户 Flash 测试、DDR3 测试

- (1)测试方法: FPGA 使用内嵌 Microblaze 软核 CPU,运行软件,完成串口文本输出显示、Flash 接口自测试, DDR3 存储测试。
- (2) 测试步骤: 烧写 CSLAB\_XD\_test\_all\_2.0 工程 bit 配置文件至 FPGA 板卡;通过 USB-TYPEC 接口连接至 PC, PC 打开 PUTTY 等串口终端软件; 打开 CSLAB\_XD\_test\_all\_2.0 工程的 SDK 工程,运行 Hello2.elf。观察板卡 OLED 屏幕显示,观察串口终端的输出;打开 CSLAB\_XD\_test\_all\_2.0 工程的 SDK 工程,运行 PTEST.elf 与 mtest.elf; 观察串口终端的输出结果。
- (3)测试结果: OLED 屏幕可正常工作; USB-UART 串口可正常工作; 板上 DDR3 存储器可正常工作; 板上用户 QSPI Flash 器件可正常工作。





```
Hello---Entering main---

Running IntcSelfTestExample() for axi_intc_0...
IntcSelfTestExample PASSED
Intc Interrupt Setup PASSED

Running SpiSelfTestExample() for axi_quad_spi_0...
SpiSelfTestExample PASSED

Running Interrupt Test for axi_quad_spi_0...
Spi Interrupt Test PASSED
---Exiting main---
```

## 3.10 千兆以太网接口测试

- (1)测试方法: 使用 UDP 协议,与 PC 进行交互,PC 发送 UDP 数据至 FPGA,FPGA 内部回环至 PC 显示。
  - (2) 测试步骤: 烧写 UDP TEST 工程 bit 配置文件至 FPGA 板卡; 使用网线连接

板卡与 PC 机器的网口; PC 机网口与板卡设定在同一网段。在 PC 机上运行网络调试助手,通过 UDP 协议连接板卡; 本地端口 61441, FPGA 卡端口 61440; 板卡 SW0 为系统复位,拨上方复位有效,测试时拨在下方; 通过 PC 网络调试助手发 UDP 数据包,观察回环显示的数据。

(3) 测试结果: 网口可正常工作。



## 3.11 USB-HID 接口测试

- (1) 测试方法:外部连接 USB 键盘外设,通过 ILA 抓取数据。
- (2)测试步骤: 烧写 CSLAB\_XD\_test\_all\_2.0 工程 bit 配置文件至 FPGA 板卡; 在 USB-HID 接口插入 USB 键盘;通过 ILA 观察抓取数据进行观察。
  - (3) 测试结果: USB-HID 接口可正常工作。



## 3.12 PMOD 接口测试

- (1) 测试方法:通过 VIO 改变 IO 输出,通过外部示波器或万用表观察 IO 输出。
- (2)测试步骤:烧写工程 bit 配置文件至 FPGA 板卡; 打开 VIVADO 调试界面;进入 VIO 操作界面,设定 IO 输出电平;通过万用表或示波器进行测试。
- (3) 测试结果: PMOD IO 扩展接口可正常工作。

