

# 流水线CPU设计

② 主讲人: 蔡建

德以明理 学以特色



# 目 录

# \* CONTENTS

1 基本原理

2 冒险与解决办法



# 基本原理



# 从单周期到流水线



#### 在单周期CPU模型下,分析各类指令需要耗费在各个阶段的时间:

| 指令类型                  | 取指令    | 读寄存器   | ALU计算  | 访问存储器  | 写回寄存器  | 总时间    |
|-----------------------|--------|--------|--------|--------|--------|--------|
| 取字 (lw)               | 200 ps | 100 ps | 200 ps | 200 ps | 100 ps | 800 ps |
| 存字(sw)                | 200 ps | 100 ps | 200 ps | 200 ps |        | 700 ps |
| R型 (add、<br>sub、and…) | 200 ps | 100 ps | 200 ps |        | 100 ps | 600 ps |
| 分支 (j、beq)            | 200 ps | 100 ps | 200 ps |        |        | 500 ps |







# 实现方式对比



# 单周期



# 流水线

| <del>†</del> 1 | t2 | t3 | t4  | t5  | <b>†</b> 6 | <b>†7</b> | t8  | <b>†9</b> |
|----------------|----|----|-----|-----|------------|-----------|-----|-----------|
| IF             | ID | EX | MEM | WB  |            |           |     |           |
|                | IF | ID | EX  | MEM | WB         |           |     |           |
|                |    | IF | ID  | EX  | MEM        | WB        |     |           |
|                |    |    | IF  | ID  | EX         | MEM       | WB  |           |
|                |    |    |     | IF  | ID         | EX        | MEM | WB        |



## 怎么实现流水的效果





当时钟信号上升沿到来时,实现a处的数据传到b处,b处的数据传到处c。

如果每个模块内用一组并行的触发器缓存当前的指令状态信息,并且各模块之间只用组合逻辑相连。那CPU内部并行的各个指令可以在时钟信号的控制下有节奏地逐级流水。







### 五级流水线CPU模型





- 1、从存储器中读取指令
- 2、指令译码的同时读取寄存器
- 3、执行操作或计算地址
- 4、在数据存储器中读取操作数
- 5、将结果写回寄存器



#### EX执行阶段缓存区定义举例



```
dmem_we,reg_we,wbdata_mux2 choose;
       timescale 1ns / 1ps
                                                                        reg [4:0] alu ctrl;
                                                                        reg [4:0] wb addr;
                                                                                                                      ▶ 本级缓冲区定义
                                                                        reg [31:0] alu_num1;
 3 ∨ module EXE(
                                                                        reg [31:0] alu_num2;
                                                                        reg [31:0] dmem_wid;
          input clk,
                                 时钟与复位信号
                                                                        always @(posedge clk or negedge rst) begin
          input rst.
                                                                        if(!rst) begin
                                                                           dmem_we<=1'b0;
          input dmem we,
                                                                           reg we<=1'b0;
                                                 从上一级流入
                                                                           wbdata_mux2_choose<=1'b0;
          input reg we,
                                                                           alu ctrl<=31:
                                                                                                                 ▶ 缓冲区复位
          input wbdata mux2 choose,
                                                                           wb addr<=0;
                                                                           alu num1<=0;
         input [4:0] alu ctrl,
                                                                           alu num2<=0;
                                                                           dmem wid<=0;
10
                                                                        else begin
          input [4:0] wb addr,
11
                                                                           dmem we<= dmem we;
12
          input [31:0] alu num1,
                                                 从上一级流入
                                                                           reg_we<=_reg_we;
                                                 的数据信号
                                                                           wbdata mux2 choose<= wbdata mux2 choose;
                                                                                                                    缓冲区暂存上一级传入的
          input [31:0] alu num2,
13
                                                                           alu ctrl<= alu ctrl;
                                                                                                                 ▶ 数据和控制信号, 起各级
                                                                           wb addr<= wb addr;
          input [31:0] dmem wid,
                                                                                                                    隔断的作用。
                                                                           alu_num1<=_alu_num1;
15
                                                                           alu_num2<=_alu_num2;</pre>
                                                                           dmem wid<= dmem wid;
          output dmem we ,
                                                   流向下一级的
          output reg we ,
                                                   控制信号
                                                                        assign dmem_we_=dmem_we;
          output wbdata mux2 choose
                                                                        assign reg_we_=reg_we;
                                                                                                                 ▶ 赋值传出到下一级的信号
                                                                        assign wbdata mux2 choose =wbdata mux2 choose;
                                                                        assign wb addr =wb addr;
                                                                        assign dmem_wid =dmem wid;
          output [4:0] wb addr,
20
                                                  流向下一级的
          output [31:0] alu ans,
                                                  数据信号
                                                                        .ctrl(alu_ctrl), //对应当前的指令
22
          output [31:0] dmem wid,
                                                                        .alu num1(alu num1),
23
                                                                                                                      ▶ 执行阶段ALU模块元件例化
                                                                        .alu num2(alu num2),
24
          output done,
                                                                        .ans(alu_ans), //除了16, 17, 18, 20外其他的指令都要经过alu
          output error//以上两条输出传给cpu计算状态模块
                                                                         .done(done), //程序完成
                                                                         error(error) //指令有误-lw/sw地址有误,指令无法识别
```

### 流水线的性能优势



时钟频率与两级触发器之间的组合逻辑的实现方式有关

CPI则是跟CPU采用的架构有直接关系 CPI = CPU时钟周期数 / CPI是个平均数 指令数

单周期CPU的CPI = 1, 流水线CPU的CPI = ?

|   | t1 | t2 | t3 | <b>†4</b> | <b>†</b> 5 | <b>t6</b> | <b>†7</b> | <b>t8</b> | <b>†9</b> |
|---|----|----|----|-----------|------------|-----------|-----------|-----------|-----------|
|   | IF | ID | EX | MEM       | WB         |           |           |           |           |
| Ī |    | IF | ID | EX        | MEM        | WB        |           |           |           |
|   |    |    | IF | ID        | EX         | MEM       | WB        |           |           |
|   |    |    |    | IF        | ID         | EX        | MEM       | WB        |           |
|   |    |    |    |           | IF         | ID        | EX        | MEM       | WB        |

假设流水线级数为5

一条指令流过流水线时: CPI = 5/1 = 5

两条指令流过流水线时: CPI = 6/2 = 3

四条指令流过流水线时: CPI = 8/4 = 2

十条指令流过流水线时: CPI = 14/10 = 1.4

N条指令流过流水线时: CPI = (n+4)/n ≈ 1 (n较大)

单周期CPU的时钟周期极限为各个阶段所需时长的总和而流水线CPU的时钟周期极限只需要为耗时最长阶段的长度即可

如果流水线各级分配均匀,理想情况下单个指令执行时流水线相对于单周期CPU所获得的加速比 = 單周期的指令周期 ≈ 流水线级数



# 2 冒险与解决办法



### 结构相关



条指令进入流水线后在同一机器周期内争用同一个功能部件所发生的冲突。

硬件不支持处于各个不同阶段的指令对其同时进行访问:

冯·诺伊曼结构让取指阶段和访存阶段对内存有一个竞争的冲突。

#### 硬件自身功能的局限:

寄存器堆只有一个读端口时也无法在译码阶段同时读出两个寄存器数。

#### 解决办法:

- 1、增加硬件数量 比如采用哈佛的结构就可以避免各阶段对内存进行访问的冲突。
- 2、改变硬件本身的功能-比如可以增加读的独立端口,设计两读一写的寄存器堆。
- 3、阻塞等待 发生冲突时阻塞某一阶段的指令, 让其等待。



### 数据相关





流水线的机制可以让多条指令同时处于CPU的各个阶段,导致后面的指令进入流水线后前面还有未执行完的指令(还未写回寄存器),所以后面的指令能看到的寄存器堆并非最新的,造成读取错误。

#### **RAW**

Read After Write,在一条指令的写操作后跟着另一条指令的读操作,并且读写的是同一寄存器。

#### **WAR**

Write After Read, 在一条指令的读操作后跟着另一条指令的写操作,并且读写的是同一寄存器。

#### **WAW**

Write After Write,在一条指令的写操作后发生了写,并且两次写的是同一寄存器。



# 解决RAW数据相关



#### 顺序执行的CPU只会产生RAW数据相关

...

addi \$t0,\$0,100 写t0 lui \$t1,100 写t1 add \$t2,\$t1,\$t0 读t0、t1,写t2 or \$t3,\$0,\$t0 读t0,写t3

..



add指令在读t0、t1寄存器的时候,写t0寄存器的指令addi和写寄存器t1的指令lui还未到达写回阶段。

不采取任何措施的话,add指令将读到的寄存器值并非我们期待的。

or指令在读t0寄存器的时候,写寄存器t0的指令addi刚到达写回阶段。

tO寄存器的值需要在下一个周期才会更新,所以此时or指令也读不到正确的值。

可见,对同一寄存器当 read after write 时至少要相隔三条指令才不会发生RAW数据相关。

在写汇编的时候,想这样的数据相关问题是会频繁出现的,一旦出现,程序的运行逻辑将出错。



# 解决RAW数据相关



从机器层面解决——方法一:

阻塞暂停,插入空的周期

检测到数据相关,流水线从此处暂停,并向后插入空的周期。

#### 等价执行的指令

• • •

addi \$t0,\$0,100

lui \$t1,100

nop

nop

nop

add \$t2,\$t1,\$t0

or \$t3,\$0,\$t0

. . .







#### 一种译码阶段的暂停控制模块实现



```
timescale 1ns / 1ps
module pause period insert(
  input clk,
                                                                                       ▶ 时钟信号和复位信号
  input [4:0] wbaddr,
   input [4:0] inst,
                                                                                          当前指令要读和要写的寄存器
   input [4:0] rs_addr,
                                                                                          号输入
  input [4:0] rt_addr,//一条指令要读的寄存器只会是rs或者rt
  output [4:0] inst_for_csg,
                                                                                         输出原指令码/空指令码,以
  output pause//1-表示下一拍发送一个暂停周期,pc等于自己不变,ir也等于自己不变
                                                                                          及暂停控制信号的输出。
   eg [4:0] buff1;//存当前指令前一条指令的wbaddr
  reg [4:0] buff2://前两条
  reg [4:0] buff3;//前三条
  always @(posedge clk or negedge rst) begin
  if(!rst) begin
      buff1<=0;//零号寄存器不能写所以没有任何指令会写零号寄存器,故不会有由于延迟读零号寄存器读错的情况
                                                                                           定义三个相连的缓冲区,分别流
      buff2<=0;
                                                                                        水存储上条/上上条/上上上条指令
      buff3<=0;
                                                                                           的写回地址
  else begin
      buff3<=buff2;</pre>
      buff2<=buff1;
      buff1<=wbaddr;
      (inst==1||inst==2||inst==3||inst==4||inst==5||inst==6||inst==7||inst==8||inst==15||inst==16||inst==17||
         (((buff1==rt_addr||buff2==rt_addr||buff3==rt_addr)&&(rt_addr!=0))? 1:
                                                                                               根据比对缓冲内的写地址和
         ((buff1==rs_addr||buff2==rs_addr||buff3==rs_addr)&&(rs_addr!=0))? 1:0):
      (inst--9||inst--10||inst--11)?
         (((buff1==rt addr||buff2==rt addr||buff3==rt addr)&&(rt addr!=0))? 1:0) :
                                                                                               若发生则阻塞译码和取指阶
      (inst==12||inst==18||inst==14)?
         (((buff1==rs addr||buff2==rs addr||buff3==rs addr)&&(rs addr!=0))? 1:0) : 0;
                                                                                               段,同时向下传递空指令。
  assign inst_for_csg= pause? 5'b11111: inst;
```

## 解决RAW数据相关



#### 从机器层面解决——方法二:

#### 设计旁路,进行数据前推

当前的读地址与后面处于各级指令的写回地址进行比较,如果相同,则检测到数据相关。

如果检查到数据相关,操作数将选择为后面各级对应前推的写回数据,而放弃从寄存器中读出的数据。

不用插入空周期,但需要额外的复杂逻辑。





#### Load延迟



检测到load类指令的数

...

lw \$t0,0(base) add \$t1,\$t0,\$0 读数据存储器写t0 读t0,发生数据相关

• • •

#### 阻塞暂停 + 数据前推

Load类指令要从数据存储器中读出数据才能得到写回的数据,在ALU执行阶段是无法得到写回数据的,故需要等到指令到达了访存阶段才能做数据前推。



数据相关检 测与操作数 重新选择



# 解决RAW数据相关



#### 从汇编层面解决——方法三:

将问题甩给汇编程序员,要求在写汇编程序时避免数据相关的产生,非要产生就加空指令。

... addi \$t0,\$0,100 lui \$t1,100 add \$t2,\$t1,\$t0 or \$t3,\$0,\$t0

addi \$t0,\$0,100 lui \$t1,100 nop nop nop add \$t2,\$t1,\$t0 or \$t3,\$0,\$t0

...

#### 从编译层面解决——方法四:

将问题甩给编译器,要求在汇编转机器码时能 检测到数据相关,并通过改变一些无关指令的 执行顺序来避免数据相关的产生。 addi \$t0,\$0,100 lui \$t1,100 add \$t2,\$t1,\$t0 or \$t3,\$0,\$t0 addi \$t4,\$0,100 addi \$t5,\$0,100 addi \$t6,\$0,100

...



addi \$t0,\$0,100 lui \$t1,100 addi \$t4,\$0,100 addi \$t5,\$0,100 addi \$t6,\$0,100 add \$t2,\$t1,\$t0 or \$t3,\$0,\$t0

...

# 控制相关



由于流水线的阻隔,导致跳转指令的跳转控制信号不能及时到达PC指导跳转,有一个时钟周期的延时。

• • •

0x 1fc00000 addi \$t0,\$0,100

0x 1fc00004 j target 0x 1fc00008 addi \$t1,\$0,100

...

{pc[31:28],target<<2} and \$t2,\$t1,\$t0

如果不采取任何措施, j指令控制跳转时跳转时从pc = 0x1fc00008开始, 而不是j指令所在的 0x1fc00004且后面的指令addi也被读到CPU 中执行了。



## 分支预测解决控制相关



取指阶段取出跳转指令后根据情况进行分支跳或者不跳的预测,立即产生控制信号控制跳转。

静态预测 (总是预测不跳转,若预测错误则冲刷流水线,跳转到对应分支的PC值再开始。 (向前跳转预测为跳,向后跳转预测为不跳。若预测错误则冲刷流水线,再跳转到正确分支的起始PC处开始执行。

动态预测:基于已经执行的指令和CPU的状态进行分支的预测。

最简单的一种就是: 1-bit动态预测——根据该指令上次是否跳转来预测此次是否跳转。如果上次跳转,则预测此次也会跳转。

因为循环的程序结构中需要多次进行向前跳转,所以通常情况下如果上一次跳,有很大可能处于循环之中,所以,可以用一位reg记录上次跳转与否,若上次跳了则记录为1,若没跳则重置为0。

冲刷流水线:冲刷流水线要给系统程序员一种错误的指令流从未进入过CPU的感觉,所以冲刷流水线时需要将(从跳转指令以后的)各级流水线清空,也即重置各个阶段的缓冲区。



# 插入空周期解决控制相关



当取指阶段取出到的指令检测为跳转类指令时,维持PC的值,并将下一条指令设置为nop

addi \$t0,\$0,100 j target addi \$t1,\$0,100

... and \$t2,\$t1,\$t0





#### CPU支持延迟槽



CPU在设计时就说明跳转指令后面的一条指令是一定会执行的, 跳转发生时也是以延迟槽内指令对应的PC为基础

汇编程序员需要了解这一设定,并在写代码时人为地改变指令的先后顺序。

...
addi \$t0,\$0,100
j target
j target
addi \$t1,\$0,100
caddi \$t1,\$0,100
caddi \$t1,\$0,100
caddi \$t1,\$0,100
caddi \$t2,\$t1,\$t0
caddi \$t2,\$t1,\$t0

MIPS支持延迟槽的机制,但是要注意延迟槽内指令不能为跳转指令,若为跳转指令MIPS规定后续程序的执行将变得不可预测。





# 感谢各位

② 主讲人: 蔡建

**计**算机学院

矮以外理 学以特工