

# 2021夏季 计算机组成与体系结构I课程设计

——Minisys-1 CPU设计



# 第一部分: 课设要求

# 课程讨论群和课程资源



中國農業大學



首页 | 基本信息 | 课程通知 | 课程资源 | 课程设计报告 | 单元学习 | 课程活动



《计算机组成与体系结构课程设计》一、主要目标和主要内容:本课程是计算机科学与技术专业的专业必修实践课(课程设计)。融会贯通计算机组成原理课程内容,加深对计算机系统各模块的工作原理及相互联系的认识,主要内容是进行CPU的设计。旨在通过这些实验,在理论与实践相结合的基础上,加深学生的整机概念,进一步弄清计算机的内部结构和时空关系,学会指令功能的电路实现方法和技巧。学习运用EDA技术进行设计和调试的基本步骤和方法,熟悉集成开发软件中设计调试工具链,体会软硬件协同开发技术的特点。认真执行这一教学过程,使学生在完成项目过程中,做到理论与实践相结合、硬件与软件相结合,培养学生综合运用所学的知识去解决处理实际问题的能力。二、授课教师和授课对象:计算机科学与技术三、课程类型和学时学分:必修四、教学方式(授课形式和考核方式):实践。见大纲五、教材与参考书目:1、袁春风主编杨若瑜、王帅、唐杰编著。计算机组成与系统结构(第2版),北京:清华大学出版社,2015 2、白中英、戴志涛。计算机组成原理(第五版·立体化教材)(含光盘),北京:科学出版社,2013



课设分组及安排:

【腾讯文档】2021夏计组课设分组表格

https://docs.qq.com/sheet/DWmhxV3R3YXdraHpM

## 进度



- ・7月12-14日 完成分组、任务分工、制定设计方案,7月14日下午检查设计方案
- ・7月15日-17日 完成各电路模块源码及仿真文件编写、并验证通过
- ·7月18日-19日 使用顶层仿真文件组合各电路模块组成CPU,编写测试汇编代码,译为机器码, 并在CPU上测试代码,下板验证
- · 7月19日-20日 完善设计,准备验收及汇报PPT
- ・7月21日 撰写报告、下午做PPT汇报
- ・考试部分单独安排时间

## 课程设计团队





3位教师: 黄岚、史银雪、赵景博

3名助教: 刘静静、王楠、彭展佳

1位企业导师:依元素公司工程师

## 课程设计主要目标



│ 目标1

加深对计算机数据通路的理解 加深对计算机指令系统、微指令的认识 通过时序控制,完整设计CPU

目标2

锻炼计算机系统分析和设计能力 锻炼分析、定位和排除故障的能力

# 核心任务



## 设计基础组件

以数字电路为基础

设计实现 基于MIPS32指令集 的MiniSys 功能型CPU 设计数据通路、功能单元

设计CPU

以组成原理为基础 以组件为原料

设计接口组件 (选做)

以数字电路为基础



### 原理分析

### 指令集分析

### CPU架构分析

### 单元、顶层设计

- 计算机的组成
- 计算机的基本组 成部件有哪些?
- 计算机各组成部 件间如何关联?
- CPU的结构和功能?
- CPU的工作原理?
- CPU的数据通路 结构?

- MIPS32指令 中最常用的31 条指令
  - 32个32位寄存 器功能结构
- · 32位定长格式 指令
- 5种寻址方式

- 如何从1条指令推导 出数据通路?
- 如何把多个数据通路 组合成完整数据通路?
- 如何设计控制指令执 行的控制系统?
- 如何让CPU与外界联系起来(I/O部件)?

- 顶层整合
- 组合成一个 完整的CPU



### 原理分析

### 指令集分析

### CPU架构分析

### 单元、顶层设计

### 资源:

- 计算机组成与体 系结构I
- 其他网络资源

### 资源:

- 计算机组成课程设计手册
- 计算机组成与系统结构(第2版)
- 网络平台PPT
- 网上资源,CSDN等

### 资源

- minisys.v
- 网络平台参考 ppt
- · 其他网络资源



CPU架构分析



单元,顶层设计





数据通路设计 控制器设计 取指部件设计 译码部件设计 运算器设计 存储器设计 简单I/O







Verilog的元件例化 方法 Block Design

## 传统的电路系统设计方法



从状态图简化,写出最简逻辑表达式

采用通用逻辑元器件(通常采用74系列和 CMOS4000系列的产品)进行设计

在系统硬件设计的后期进行调试和仿真

当设计调试完毕后,形成电原理图(包括元器件型号和信号之间的互连关系等)

# Bottom Up的设计方法





- 3. 由各个功能模块连成一个完整系统
- 2. 由逻辑单元组成各个独立的功能模块
- 1. 由基本门构成各个组合与时序逻辑



# Top Down的设计方法



1. 系统层: 顶层模块, 行为级描述, 功能模拟 和性能评估

- 2. 各个功能模块划分,设计和验证
- 3. 各个功能模块系统级联合验证
  - 4. 工艺库映射



## 现代芯片设计方法



## •硬件描述语言

- >HDL (Hardware Description Language)
  - Verilog HDL
- >专门描述硬件工作原理的语言

## ·与程序设计语言(C)的主要区别

- 语言内置的并行性/并发性
- 不仅描述逻辑,而且描述时序
  - 软件: 1 + 1的计算结果等于2
  - 硬件: 1 + 1的计算结果等于2 & 什么时候完成这个计算





# 工具软件Vivado 2015.4

Minisys实验板 xc7a100tfgg484-1

# 设计验收



#### 源代码:

- 完成31条MIPS指令的Minisys-1单周期CPU设计
- 包含取指、译码、控制、运算、存储等模块
- 指令存储器和数据存储器的哈佛结构存储
- 具有简单的LED和拨码开关功能
- 整机功能仿真结果

#### 课程设计报告

- 请按照课程设计报告格式
- 每位同学均需写课程设计报告

#### 答辩PPT

• 按照excel分组答辩,要说明分组设计的特色点。



# 第二部分: MIPS指令集、处理器回顾

# MIPS寄存器组



#### REGISTER NAME, NUMBER, USE, CALL CONVENTION

| NAME                    | NUMBER | USE                                                      | PRESERVED ACROSS<br>A CALL?<br>N.A. |  |  |
|-------------------------|--------|----------------------------------------------------------|-------------------------------------|--|--|
| \$zero                  | 0      | The Constant Value 0                                     |                                     |  |  |
| \$at 1<br>\$v0-\$v1 2-3 |        | Assembler Temporary                                      | No                                  |  |  |
|                         |        | Values for Function Results<br>and Expression Evaluation | No                                  |  |  |
| \$a0-\$a3               | 4-7    | Arguments                                                | No                                  |  |  |
| \$t0-\$t7               | 8-15   | Temporaries                                              | No                                  |  |  |
| \$s0-\$s7               | 16-23  | Saved Temporaries                                        | Yes                                 |  |  |
| \$t8-\$t9               | 24-25  | Temporaries                                              | No                                  |  |  |
| \$k0-\$k1               | 26-27  | Reserved for OS Kernel                                   | No                                  |  |  |
| \$gp                    | 28     | Global Pointer                                           | Yes                                 |  |  |
| \$sp                    | 29     | Stack Pointer                                            | Yes                                 |  |  |
| \$fp                    | 30     | Frame Pointer                                            | Yes                                 |  |  |
| \$ra                    | 31     | Return Address                                           | Yes                                 |  |  |

# MIPS指令格式



| R | opcode | rs    | rt      | rd    | shamt     | funct |  |
|---|--------|-------|---------|-------|-----------|-------|--|
|   | 31 26  | 25 21 | 20 16   | 15 11 | 10 6      | 5 0   |  |
| I | opcode | rs    | rt      |       | immediate | 2     |  |
|   | 31 26  | 25 21 | 20 16   | 15    |           | 0     |  |
| J | opcode |       | address |       |           |       |  |
|   | 31 26  | 25    |         |       |           | 0     |  |

# 基本MIPS指令



I  $R[rt] = \{imm, 16'b0\}$ 

|                           |       |      |                                                     | Load Opper min.     | TUI      |   | r K[tt] = {min, to oo}                                                    |
|---------------------------|-------|------|-----------------------------------------------------|---------------------|----------|---|---------------------------------------------------------------------------|
|                           |       |      |                                                     | Load Word           | lw       |   | I R[rt] = M[R[rs] + SignExtImm]                                           |
|                           |       | FOR- |                                                     | Nor                 | nor      |   | $R  R[rd] = \sim (R[rs] \mid R[rt])$                                      |
| NAME, MNEMO               |       | MAT  | ( 0)                                                | Or                  | or       |   | $R  R[rd] = R[rs] \mid R[rt]$                                             |
| Add                       | add   | R    | R[rd] = R[rs] + R[rt]                               | Or Immediate        | ori      |   | I R[rt] = R[rs]   ZeroExtImm                                              |
| Add Immediate             | addi  | Ι    | R[rt] = R[rs] + SignExtImm                          | Set Less Than       | slt      |   | R R[rd] = (R[rs] < R[rt]) ? 1 : 0                                         |
| 0                         | addiu | Ι    | R[rt] = R[rs] + SignExtImm                          | Set Less Than Imm   | . slti   |   | I $R[rt] = (R[rs] < SignExtImm)$ ? 1:                                     |
| Add Unsigned              | addu  | R    | R[rd] = R[rs] + R[rt]                               | Set Less Than Imm   | 1        |   | R[rt] = (R[rs] < SignExtImm)                                              |
| And                       | and   | R    | R[rd] = R[rs] & R[rt]                               | Unsigned            | . slti   | u | ? 1:0                                                                     |
| And Immediate             | andi  | Ι    | R[rt] = R[rs] & ZeroExtImm                          | Set Less Than Unsi  | ig. sltu |   | R R[rd] = (R[rs] < R[rt]) ? 1 : 0                                         |
| Branch On Equal           | beq   | Ι    | if(R[rs]==R[rt])<br>PC=PC+4+BranchAddr              | Shift Left Logical  | sll      |   | $R R[rd] = R[rt] \ll shamt$                                               |
|                           |       |      | if(R[rs]!=R[rt])                                    | Shift Right Logical | srl      |   | R R[rd] = R[rt] >>> shamt                                                 |
| Branch On Not Equal       | bne   | Ι    | PC=PC+4+BranchAddr                                  | Store Byte          | sb       |   | M[R[rs]+SignExtImm](7:0) =                                                |
| Jump                      | j     | J    | PC=JumpAddr                                         | Store Dyte          |          |   | R[rt](7:0)                                                                |
| Jump And Link             | jal   | J    | R[31]=PC+8;PC=JumpAddr                              | Store Halfword      | sh       | Ι | $M[R[rs]+SignExtImm](15:0) = R[rt](15:0)$ (2) $29_{hex}$                  |
| Jump Register             | jr    | R    | PC=R[rs]                                            | Store Word          | SW       | т | $R[rt](15:0)$ (2) $2b_{hex}$ $M[R[rs]+SignExtImm] = R[rt]$ (2) $2b_{hex}$ |
| Load Byte Unsigned        | lbu   | Ι    | $R[rt]=\{24\text{'b0,M}[R[rs] + SignExtImm](7:0)\}$ |                     | sub      | R | $R[rd] = R[rs] - R[rt]$ (2) $20_{hex}$ (1) $0/22_{hex}$                   |
| Load Halfword<br>Unsigned | lhu   | Ι    | R[rt]={16'b0,M[R[rs]<br>+SignExtImm](15:0)}         | Subtract Unsigned   | subu     | R | R[rd] = R[rs] - R[rt] 0 / 23 <sub>hex</sub>                               |
|                           |       |      |                                                     |                     |          |   |                                                                           |

Load Upper Imm.

lui

# 32位MIPS单周期CPU回顾



• 完整数据通路



# 32位MIPS单周期CPU回顾



- 带控制器数据通路
- 只实现了部分指令
- •需要扩展



# 组合逻辑元件





# 时序逻辑元件





## 设计步骤及验证步骤



- ·分别实现各个组合逻辑元件及时序逻辑元件
  - ➤ 注意时序元件输入为时钟信号(CLK)及重置信号(Reset)
  - ➤ 注意有两个控制器要实现: Control及ALUControl
- ·对每个电路元件使用仿真文件(Test Bench)进行测试(输入覆盖所有可能的组合)
- ·利用一个顶层文件(Top Module)对电路器件进行组合
- ·编写测试用MIPS汇编代码
- ·利用Minisys汇编辅助翻译MIPS汇编代码至机器码,将机器码置入指令内存、数据置入数据内存(readmemh()或readmemb()函数)或使用BRAM IP核设计数据内存、指令内存并置入数据
- ·利用一个顶层仿真文件(Testbench)给CPU提供输入
- ・使用Vivado的仿真器运行CPU并观察寄存器中数值的变化是否符合设计要求
- ・下板验证,观察LED灯输出





Program Counter 程序计数器(未考虑跳转)

```
module program counter(rst, clk, cout);
input rst, clk;
output reg [31:0] cout;
reg [31:0] counter;
    initial begin
        counter <= 0;
        cout <= 0;
    end
    always @ (rst or posedge clk) begin
        if (~rst)
            begin
            counter <= 0;
            cout <= 0;
            end
        else
            begin
            cout <= counter;</pre>
            counter <= counter + 1;
            end
    end
```









```
module data memory(rst, clk, mem write, mem read, address, read data, write data);
input rst,clk;
input mem write,mem read;
input [31:0] address;
input [31:0] write data;
output reg [31:0] read data;
reg [31:0] memory [99:\overline{0}];
initial begin
    memory[0] = 1;
    memory[1] = 2;
    memory[2] = 3;
    memory[3] = 4;
end
always @ (rst, posedge clk) begin
    if (~rst)
        begin
        read data <= 0;
        end
    else
        if (mem read == 1)
         read data <= memory[address];</pre>
         end
        if (mem write == 1)
        begin
        memory[address] <= write data;</pre>
         end
end
endmodule
```





```
module control (Op, RegDst, ALUSrc, MemtoReg, RegWrite, MemRead, MemWrite, Branch, ALUOp1, ALUOp0);
input [5:0] Op;
output reg RegDst, ALUSrc, MemtoReg, RegWrite, MemRead, MemWrite, Branch, ALUOp1, ALUOp0;
always @ (Op) begin
    if (Op == 6'b000000)
        begin
        RegDst <= 1;
        ALUSrc <= 0;
        MemtoReg <= 0;</pre>
        RegWrite <= 1;
        MemRead \leq 0;
        MemWrite <= 0;
        Branch <= 0;
        ALUOp1 <= 1;
        ALUOp0 \leftarrow 0;
        end
    else if (Op == 6'b100011)
        begin
        RegDst <= 0;
        ALUSrc <= 1;
        MemtoReg <= 1;</pre>
        RegWrite <= 1;
        MemRead \leq 1;
        MemWrite <= 0;</pre>
```

## 实现I/O扩展



- 编写按键、拨码开关模块
- ·编写LED灯模块
- ·扩展CPU的数据、地址和控制通路
- ·能够使用按键、拨码开关控制CPU的启动、复位
- 能够使用LED灯显示CPU运行时的运算结果

# 选做 (无考核要求)



· VGA控制器,使用VGA显示器显示运算结果

• 浮点数运算指令支持



