## 以太网模块问题及优化

基于FPGA的以太网相关文章导航,点击查看。

在使用以太网发送摄像头数据到PC端时,发现了之前编写以太网发送模块的两个小问题,对实际使用有一定的影响,本文将问题指出来并进行修正。

问题一:为了方便设计,工程直接把以太网发送模块的忙闲指示信号输出作为用户端口的udp发送模块忙闲指示信号,存在的问题是用户把udp发送使能信号拉高后,udp发送模块 忙闲指示信号会滞后一个时钟周期 才能拉低,并不能马上拉低。

如下图所示,udp\_tx\_en是提供给用户的udp发送使能信号,拉高该信号后,udp发送模块忙闲指示信号udp\_tx\_rdy会延迟一个时钟才会被拉低。这对于我这种喜欢通过计数rdy拉高时钟个数来记录发送报文个数的人来说,很不方便。

tx rdy信号是以太网发送模块的忙闲指示信号,该模块最初的设计就是两个信号复用, eth tx start是以太网发送模块的发送使能信号。



图1 rdy信号问题

造成上述延时的原因是因为该以太网模块在发送用户数据的同时,可能需要发送来自PC端的ARP请求和回显请求的应答数据报文,所以需要进行调度,eth\_tx\_start至少会滞后eth\_tx\_en两个时钟周期。

```
//把UDP发送使能信号暂存,可能当前发送模块处于工作状态;
always@(posedge clk)begin
if(rst_n==1'b0)begin//初始值为0;
udp_tx_flag <= 1'b0;
end
else if(udp_tx_en)begin
udp_tx_flag <= 1'b1;
end
else if(eth_tx_start && (&eth_tx_type))begin
udp_tx_flag <= 1'b0;
end
else if(eth_tx_start && (&cth_tx_type))begin
udp_tx_flag <= 1'b0;
end
end
end
CSDN @电路_fpga
```

图2 信号联系

```
always@(posedge clk)begin
   if(rst_n==1'b0)begin//初始值为0;
       eth tx start <= 1'b0;
       eth_tx_type <= 2'd0;
       arp_tx_type <= 1'b0;</pre>
       icmp tx type <= 8'd0;
       icmp_tx_code <= 8'd0;</pre>
       icmp_tx_id <= 16'd0;
       icmp tx seq <= 16'd0;
       iudp_tx_byte_num <= 16'd0;</pre>
   //接收到ARP的请求数据报时,把开始发送信号拉高;
   else if(arp_tx_flag && tx_rdy)begin
       eth_tx_start <= 1'b1;
       eth_tx_type <= 2'd1;
       arp_tx_type <= arp_req_r ? 1'b0 : 1'b1;//发送ARP应答报文
   end//当接收到ICMP回显请求时,把开始发送信号拉高;
   else if(icmp_tx_flag && tx_rdy)begin
       eth_tx_start <= 1'b1;
       eth_tx_type <= 2'd2;
       icmp_tx_type <= 8'd0;//发送ICMP回显应答数据报文。
       icmp_tx_code <= 8'd0;</pre>
       icmp_tx_id <= icmp_rx_id;//将回显请求的的ID传回去。
       icmp_tx_seq <= icmp_rx_seq;</pre>
       iudp_tx_byte_num <= iudp_rx_byte_num;</pre>
   end//当需要发送udp数据时,把开始发送信号拉高;
   else if udp_tx_flag && tx_rdy begin
       eth_tx_start <= 1'b1;
       eth_tx_type <= 2'd3;
       iudp_tx_byte_num <= udp_tx_data_num;</pre>
   end//如果检测到模块处于空闲状态,则将开始信号拉低。
   else begin
       eth_tx_start <= 1'b0;
                                       CSDN @电路_fpga
```

图3 信号联系

修改方式其实很简单,只需要在以太网控制模块中重新生成udp\_tx\_rdy信号即可,如下图所示。

```
| //当有数据需要发送时,用户接口不能传输数据; | always@(*)begin | if(arp_tx_flag || icmp_tx_flag || udp_tx_flag || (~tx_rdy) || udp_tx_en) | udp_tx_rdy = 1'b0; | else | udp_tx_rdy = 1'b1; | CSDN @电路_fpga
```

## 图4 修改代码

修改之后,使用ila抓取信号如下所示,当udp tx en拉高时, udp tx rdy会立即拉低,不会有延时,用户就可以通过udp tx rdy的状态判断能不能发送udp使能信号了。



图5 忙闲指示信号修改后时序

问题二:前文可知,在udp\_tx\_en拉高后,需要至少延时两个时钟eth\_tx\_start才会被拉高,但是有一个信号udp\_tx\_data\_num没有进行寄存,会出现数据丢失。造成用户发送数据包的长度错乱,因此在控制模块中增加对需要发送报文长度的寄存器,对应代码如下所示:

图6 寄存udp数据长度

由于udp\_tx\_en与udp\_tx\_data\_num对齐,而eth\_tx\_start滞后eth\_tx\_en至少两个时钟,所以不需要修改其余代码。

然后综合工程,进行arp应答和回显请求测试,结果如下所示,证明以太网数据链路没有问题。

图7回显应答

然后通过网络调试助手进行回环测试,进行循环发送测试,最后网络调试助手接收和发送的数据报文保持一致,由于这上位机发送报文间隔最小为1ms,就只能测试这么多了。



图8 UDP回环测试

上述两个问题会在特定的时候影响发送数据,所以做出了修改,在移植该工程的时候,还是需要把时钟简单约束一下,不然可能会有一些奇怪的问题。 修改后的工程依旧可以在公众号后台回复"**基于FPGA实用UDP设计**"(不包括引号)获取,只不过版本变为1。如果后续出现问题依旧会在该文件夹下更新工程。

如果对文章内容理解有疑惑或者对代码不理解,可以在评论区或者后台留言,看到后均会回复!

如果本文对您有帮助,还请多多点赞△、评论;□和收藏☆!您的支持是我更新的最大动力!将持续更新工程!