## 基于Verilog HDL的axi-lite主机模块

前文对axi\_lite接口协议的各个信号做了详细讲解,本文通过 Verilog Hdl编写一个通用接口转axi\_lite接口协议的模块。

## 1、生成xilinx官方提供axi源码

Xlinx其实给用户提供了axi相关模块,获取方式如下,首先打开vivado软件,然后点击Manage IP,之后选择New IP Location,如下图所示。



图1创建IP

直接点击下一步。



图2 向导界面

之后需要选择器件型号,然后确定工程路径,之后点击Finish。



图3 Manage IP Settings

进入工程后,在Tools选项卡下点击Create and Package New IP,如下图所示。



图4 生成IP

进入向导界面后直接点击下一步。



图5 Create and Package New IP

然后选择创建AXI外围设备,如下图所示。



图6 创建AXI 外围设备

根据需求修改一下IP名,然后点击下一步,如下图所示。



图7修改IP名

然后选择生成IP的协议类型,此处选择lite协议,然后选择主机,数据位宽只能固定为32位。之后点击下一步,如下图所示。



图8 生成axi\_lite主机模块

通过修改上图设置,可以生成axi\_lite、axi\_full、axi\_stream协议的主机和从机模块,后文会使用其余模块,就不再详细讲解。 最后需要选择Edit IP,才会生成IP的源文件,如下图所示。



图9 生成IP

之后会生成一个工程,生成的工程会包含axi\_lite\_master\_v1\_0\_M00\_AXI的一个模块,这个模块就是生成的axi\_lite\_master模块。



图10 生成文件

本文只是告诉读者vivado能够生成一个axi协议的相关模块,但是该模块的代码不够简洁,其实使用起来没那么方便。

后文不会对生成的模块进行解读和使用,后文会根据前文所讲协议内容自己编写一个axi\_lite\_master模块,而该模块的axi\_lite端口信号与生成的模块保持一致。

## 2、axi lite master模块设计

用户端口肯定会设计的比较简单,只包括读写使能、地址、数据信号,由于axi lite接口需要和从机进行应答,那么用户端口写入的数据和地址就不能立即写入,需要等待。

解决这个问题的方法有两种思路,第一种是在写和读部分都给用户输出一个模块忙闲指示信号,只有当模块对应功能空闲时,才能进行下次操作。

第二种就是在写数据、写地址、读地址端口处加一个FIFO,用来存储用户的数据和指令,当FIFO不为空,就读出FIFO中的数据通过axi\_lite发送给从机。这种方式的优点是用户不需要等待模块空闲,直接将需要发送的指令、数据输入即可,简化逻辑,但是FIFO会消耗更多资源。

本文采用第二种设计方式,整个模块通过检测三个FIFO是否为空,向从机发起读写时序。

端口信号如下所示,首先是axi\_lite的时钟、复位和五个通道的信号,然后是用户的端口信号,用户的写使能信号与写数据、写地址信号对齐,读使能与读地址信号对齐。用户的地址信号位宽默认为8位,而axi\_lite的地址和数据信号一般均为32位,可以根据实际情况进行拼接。

```
module axi lite master #(
2
                        UADDR W
                                              8
                                                             ,//用户地址位宽;
      parameter
3
                                                             ,//用户数据位宽;
                        UDATA W
                                              32
      parameter
      parameter
                        ADATA W
                                              32
                                                              //AXI LITE的地址和数据位宽;
  ) (
5
6
      input
                                              M AXI ACLK
                                                             ,//AXI接口时钟信号;
                                              M AXI ARESETN
                                                             ,//AXI接口复位信号,低电平有效;
      input
8
```

```
//AXI写地址通道信号;
9
      output req
                        [ADATA W - 1 : 0]
                                            M AXI AWADDR
                                                          ,//AXI地址信号;
10
      output
                        [2:0]
                                            M AXI AWPROT
                                                          ,//AXI地址端口信号;
11
      output req
                                            M AXI AWVALID
                                                          ,//AIX地址数据有效指示信号,高电平有效;
12
                                            M AXI AWREADY
                                                          ,//AXI地址数据应答信号。
      input
13
      //AXI写数据通道信号;
14
      output req
                       [ADATA W - 1 : 0]
                                            M AXI WDATA
                                                          ,//AXI写数据信号;
15
                                           M AXI WSTRB
      output
                        [ADATA W / 8 - 1 : 0]
                                                          ,//AXI写数据掩码信号,低电平有效;
16
      output req
                                            M AXI WVALID
                                                          ,//AXI写入数据有效指示信号,高电平有效;
17
                                                          ,//AXI写入数据应答信号,高电平有效;
                                            M AXI WREADY
      input
18
      //AXI写应答通道信号;
19
      input
                       [1:0]
                                            M AXI BRESP
                                                          ,//AXI写应答信号,为0时表示写入正确;
20
      input
                                            M AXI BVALID
                                                          ,//AXI写应答有效指示信号, 高电平有效;
21
      output reg
                                            M AXI BREADY
                                                          ,//AXI写应答响应信号, 高电平有效;
22
      //AXI读地址通道信号;
23
      output req
                       [ADATA W - 1 : 0]
                                            M AXI ARADDR
                                                          ,//AXI读地址信号;
24
                                            M AXI ARPROT
      output
                        [2:0]
                                                          ,//AXI读地址端口信号;
25
      output req
                                            M AXI ARVALID
                                                          ,//AXI读地址有效指示信号,高电平有效;
26
      input
                                            M AXI ARREADY
                                                          ,//AXI读地址应答信号,高电平有效;
27
      //AXI读数据通道信号;
28
                        [ADATA W - 1 : 0]
      input
                                            M AXI RDATA
                                                          ,//AXI读数据信号;
29
                        [1:0]
                                            M AXI RRESP
                                                          ,//AXI读数据状态应答信号,为0表示读数据正确;
      input
30
                                                          ,//读数据有效指示信号,高电平有效;
      input
                                            M AXI RVALID
31
      output req
                                            M AXI RREADY
                                                          ,//主机接收从机读出数据的应答信号, 高电平有效;
32
      //用户写数据信号;
33
                                                          ,//写使能信号,高电平有效;
      input
                                            wr en
34
      input
                                            waddr
                                                          ,//写地址信号,与写使能对齐;
                        [UADDR W - 1 : 0]
35
                        [UDATA W - 1 : 0]
                                            wdata
      input
                                                          ,//写数据信号,与写使能对齐;
36
      //用户读数据信号;
37
                                                          ,//读使能信号,高电平有效;
      input
                                            rd en
38
      input
                        [UADDR W - 1 : 0]
                                            raddr
                                                          ,//读地址信号,与读使能对齐;
39
                        [UDATA W - 1 : 0]
                                            rdata
      output req
                                                          ,//读数据信号;
40
      output req
                                            rdata vld
                                                          ,//读数据有效指示信号,高电平有效;
41
       output req
                                            error
                                                          //错误指示信号, 当写入错误或读出错误时为1, 正常为0;
42
```

~

axi lite的读、写地址端口类型信号一般为0,且写入数据不会加掩码,因此这几个信号直接连接对应电平输出即可。

```
1assign M_AXI_AWPROT = 3'd0;//写地址端口信号始终为0;2assign M_AXI_ARPROT = 3'd0;//读地址端口信号始终为0;3assign M_AXI_WSTRB = {{ADATA_W/8}{1'b1}};//写数据掩码信号,本模块写入数据全部有效,因此全为高电平;4assign wfifo_empty = wa_fifo_empty & wa_fifo_empty;//由于写地址和写数据可以同时进行,所以将两个写FIFO空指示信号合并;
```

由于用户端口的写地址信号、写数据信号都与写使能对齐,且前文分析axi\_lite的写数据和写地址信号可以对齐(隐含意思:两个FIFO可以一起读出数据)。因此可以把两个FIFO的 空标志信号整理为一个空标志信号。

下面是写地址FIFO、读地址FIFO、写数据FIFO的例化,地址FIFO的数据位宽为8,数据FIFO的数据位宽为32,FIFO深度均为32。FIFO输出数据会滞后读使能一个时钟。

```
1
       //用于存储写地址的FIFO:
 2
       addr fifo 8x32 u waddr fifo (
 3
                                      ),//input wire clk;
           .clk
                   ( M AXI ACLK
 4
           .din
                   ( waddr
                                      ),//input wire [7 : 0] din;
 5
                                      ),//input wire wr en;
           .wr en ( wr en
 6
           .rd en ( wfifo rd en
                                      ),//input wire rd en;
 7
           .dout ( wa fifo dout
                                      ),//output wire [7 : 0] dout;
 8
           .full ( wa fifo full
                                      ),//output wire full;
 9
           .empty ( wa fifo empty
                                      ) //output wire empty;
10
       );
11
12
       //用于存储读地址的FIFO;
13
       addr fifo 8x32 u raddr fifo (
                 ( M AXI ACLK
14
           .clk
                                      ),//input wire clk;
                                      ),//input wire [7 : 0] din;
15
                   ( raddr
           .din
16
           .wr en ( rd en
                                      ),//input wire wr en;
           .rd_en ( ra_fifo_rd_en
17
                                      ),//input wire rd en;
           .dout ( ra fifo dout
18
                                      ),//output wire [7 : 0] dout;
                                      ),//output wire full;
19
           .full ( ra fifo full
           .empty ( ra fifo empty
20
                                      ) //output wire empty;
21
       );
22
23
       //用于存储写数据的FIFO;
24
       data_fifo_32x32 u_wdata_fifo (
25
           .clk
                 ( M AXI ACLK
                                      ),//input wire clk;
26
           .din
                   ( wdata
                                      ),//input wire [31 : 0] din;
27
           .wr en ( wr en
                                      ),//input wire wr en;
28
```

写地址FIFO和写数据FIFO的读使能采用一个信号,即同时输出信号。

然后下面是一个写标志信号wr flag,该信号为高电平表示正在进行axi lite写操作。当写地址、写数据FIFO均有数据且不处于写状态时拉高,当写应答通道响应时拉低。

```
1
       //写标志信号, 初始值为0, 当写入数据时拉高, 一次写入完成后拉低;
 2
       always@(posedge M AXI ACLK)begin
 3
          if(M AXI ARESETN==1'b0)begin//初始值为0;
 4
              wr flag <= 1'b0;
 5
          end//当写应答通道的有效信号和应答信号均为高时,表示一次写数据完成;
 6
          else if(M AXI BVALID & M AXI BREADY)begin
 7
              wr flag <= 1'b0;
 8
          end//当不处于写数据状态且写FIF0中有数据时拉高;
 9
          else if((~wa fifo empty) && (~wr flag))begin
              wr flag <= 1'b1;
10
11
          end
12
       end
```

在wr\_flag信号拉高时两个FIFO的读使能信号有效,将读使能信号打一拍,作为两个FIFO输出数据的有效指示信号。

```
1
       //写地址FIF0读使能信号;
 2
       always@(posedge M AXI ACLK)begin
 3
           if(M_AXI_ARESETN==1'b0)begin//初始值为0;
 4
               wfifo rd en <= 1'b0;
 5
           end
 6
           else begin//当FIF0没有空且写标志信号开始时拉高;
 7
               wfifo rd en <= ((~wfifo empty) && (~wr flag));</pre>
 8
           end
 9
       end
10
11
```

当写地址FIFO输出数据有效时,把写FIFO输出数据赋值给axi lite写地址通道的写地址信号,由于位宽可能不同,需要进行拼接。

同时把写数据FIFO输出数据赋值给axi lite写数据通道的写数据信号,用户读写数据位宽可能与axi lite写数据位宽不同,也可能需要拼接。

```
1
       //生成AXI写地址信号,初始值为0,当写地址FIF0读数据有效时,输出FIF0读出的数据,其余时间保持不变;
 2
       always@(posedge M AXI ACLK)begin
 3
           if(M AXI ARESETN==1'b0)begin//初始值为0;
 4
               M AXI AWADDR <= {{ADATA W}{1'b0}};</pre>
 5
               M AXI WDATA <= {{ADATA W}{1'b0}};</pre>
 6
           end
 7
           else if(wfifo_rdata_vld)begin//将写地址FIFO输出数据赋值给AXI地址信号;
 8
               M AXI AWADDR <= {{{ADATA W - UADDR W}{1'b0}}, wa fifo dout[UADDR W - 1 : 0]};
 9
               M AXI WDATA <= {{{ADATA W - UDATA W}{1'b0}}, wd fifo dout[UDATA W - 1 : 0]};
10
           end
11
       end
```

之后需要生成axi\_lite写地址、写数据通道的有效指示信号,当FIFO读出数据后拉高,各自应答信号为高电平时拉低。

```
1
       //生成AXI写地址有效指示信号,与写地址信号对齐;
 2
       always@(posedge M AXI ACLK)begin
 3
           if(M AXI ARESETN==1'b0)begin//初始值为0;
 4
              M AXI AWVALID <= 1'b0;
 5
           end
 6
           else if(M AXI AWREADY)begin//当写地址信号被应答后拉低;
 7
              M AXI AWVALID <= 1'b0;
 8
           end
 9
           else if(wfifo rdata vld)begin//当写地址FIFO输出有效数据后拉高;
              M AXI AWVALID <= 1'b1;
10
11
           end
12
       end
13
14
       //生成AXI写数据有效指示信号,与写地址信号对齐;
15
       always@(posedge M AXI ACLK)begin
16
           if(M AXI ARESETN==1'b0)begin//初始值为0;
17
```

```
M AXI WVALID <= 1'b0;
18
           end
19
           else if(M AXI WREADY)begin//当写数据信号被应答后拉低;
20
               M AXI WVALID <= 1'b0;
21
           end
22
           else if(wfifo rdata vld)begin//当FIFO输出有效数据后拉高;
23
               M AXI WVALID <= 1'b1;
24
           end
25
       end
```

最后就是写应答通道的主机应答信号,该信号可以在写入数据完成时拉高,也可以在写入数据有效时就拉高,没有特别的要求。但必须在从机应答有效后拉低。

```
1
       //生成应答通道的应答数据, 当写入数据后拉高, 等待从机有效指示信号拉高后拉低。
 2
       always@(posedge M AXI ACLK)begin
 3
           if(M AXI ARESETN==1'b0)begin//初始值为0;
 4
              M AXI BREADY <= 1'b0;
 5
           end
 6
           else if(M AXI BVALID)begin//从机应答信号拉高;
 7
              M AXI BREADY <= 1'b0;
 8
           end
 9
           else if(M AXI WREADY & M AXI WVALID)begin//写入数据完成;
              M AXI BREADY <= 1'b1;
10
11
           end
12
       end
```

下面是与读通道相关的信号,读地址通道与写地址通道类似。首先依旧需要一个读状态的标志信号rd\_flag,但是为了避免同时读写同一地址数据,此处需要在写FIFO为空的时候, 才会拉高读状态。

```
//读标志信号;
always@(posedge M_AXI_ACLK)begin

if(M_AXI_ARESETN==1'b0)begin//初始值为0;

rd_flag <= 1'b0;
end
else if(M_AXI_RREADY & M_AXI_RREADY)begin//当读数据通道的应答信号和输出数据有效信号同时为高时,表示读取成功;
rd_flag <= 1'b0;</pre>
```

```
О
           end
 9
           else if((~ra fifo empty) & (~rd flag) & wfifo empty & (~wr flag))begin//当读地址FIFO不为空且不处于读数据状态时拉高;
10
               rd flag <= 1'b1;
11
           end
12
       end
13
14
       //读地址FIF0读使能信号, 当需要同时执行读写操作时, 优先执行写操作, 防止同时读写同一地址引发错误。
15
       always@(posedge M AXI ACLK)begin
16
           if(M AXI ARESETN==1'b0)begin//初始值为0;
17
               ra fifo rd en <= 1'b0;
18
           end
19
           else begin//当FIFO没有空且读标志信号开始时拉高;
20
               ra fifo rd en <= ((\simra fifo empty) && (\simrd flag) && wfifo empty && (\simwr flag));
21
           end
22
       end
23
24
       //将读地址FIF0读使能信号延迟一个时钟作为读出数据有效指示信号;
25
       always@(posedge M AXI ACLK)begin
26
           ra_fifo_rdata_vld <= ra_fifo_rd_en;</pre>
27
       end
```

因此注意,用户写使能不能一直拉高,会造成无法进行读操作。

读地址FIFO输出数据使能、axi\_lite读地址、读地址有效指示信号与前文写地址通道信号类似,对应代码如下,不再赘述。

```
1
       //生成AXI读地址信号,初始值为0,当读地址FIF0读数据有效时,输出FIF0读出的数据,其余时间保持不变;
 2
       always@(posedge M AXI ACLK)begin
 3
           if(M AXI ARESETN==1'b0)begin//初始值为0;
 4
              M_AXI_ARADDR <= {{ADATA_W}{1'b0}};</pre>
 5
           end
 6
           else if(ra_fifo_rdata_vld)begin//将读地址FIFO输出数据赋值给AXI地址信号;
 7
              M AXI ARADDR <= {{{ADATA W - UADDR W}{1'b0}}, ra fifo dout[UADDR W - 1 : 0]};</pre>
 8
           end
 9
       end
10
11
       //生成AXI读地址有效指示信号,与读地址信号对齐;
```

```
12
       always@(posedge M AXI ACLK)begin
13
           if(M AXI ARESETN==1'b0)begin//初始值为0;
14
               M AXI ARVALID <= 1'b0;
15
           end
16
           else if(M AXI ARREADY)begin//当读地址信号被应答后拉低;
17
               M AXI ARVALID <= 1'b0;
18
           end
19
           else if(ra_fifo_rdata_vld)begin//当读地址FIFO输出有效数据后拉高;
20
               M AXI ARVALID <= 1'b1;
21
           end
22
       end
23
24
       //生成读数据通道的应答信号;
25
       always@(posedge M AXI ACLK)begin
26
           if(M AXI ARESETN==1'b0)begin//初始值为0;
27
               M AXI RREADY <= 1'b0;
28
           end
29
           else if(M_AXI_RVALID)begin//当读数据有效时拉低;
30
               M AXI RREADY <= 1'b0;
31
           end
32
           else if(M AXI ARVALID & M AXI ARREADY)begin//当从机应答读地址信号时拉高;
33
               M AXI RREADY <= 1'b1;
34
           end
35
       end
```

然后将axi lite读出的数据和数据有效指示信号输出,对应代码如下所示。

```
1
      //生成用户读数据及读数据有效信号;
2
      always@(posedge M_AXI_ACLK)begin
3
          if(M AXI ARESETN==1'b0)begin//初始值为0;
4
              rdata <= {{UDATA W}{1'b0}};
5
              rdata vld <= 1'b0;
6
          end
7
          else begin//将AXI读出数据输出,并且把数据有效信号拉高一个时钟周期;
8
              rdata <= M_AXI_RVALID ? M_AXI_RDATA[UDATA_W-1 : 0] : rdata;</pre>
              rdata vld <= M AXI RVALID;</pre>
```

```
\begin{array}{c|c} 10 & & \text{end} \\ 11 & & \text{end} \end{array}
```

最后会给用户生成一个错误指示信号,根据读数据和写应答通道从机反馈的状态信号是否为0,判断写数据和读数据是否正确,对应代码如下。

```
1
       //生成错误指示信号, 初始值为0;
 2
       always@(posedge M AXI ACLK)begin
 3
           if(M AXI ARESETN==1'b0)begin//初始值为0;
 4
               error <= 1'b0;
 5
           end//每次读写使能信号有效时清零:
 6
           else if(wfifo rd en | ra fifo rd en)begin
 7
               error <= 1'b0;
 8
           end//当写入数据失败或者读出数据错误时拉高;
 9
           else if((M AXI ARVALID & M AXI ARREADY & (M AXI RRESP!=2'd0)) | (M AXI BREADY & M AXI BREADY & (M AXI BRESP != 2'd0)))begin
10
               error <= 1'b1:
11
           end
12
       end
```

整个模块的设计就完成了,将用户端口时序转换为axi lite接口协议。

## 3、axi lite master仿真

仿真有两种方式,第一种就是使用一个axi\_lite从机模块与该模块一起仿真。第二种是使用一个axi\_lite的IP作为从机进行仿真,使用IP需要阅读该IP手册,了解其内部寄存器,相对 比较麻烦。

因此可以使用本文前半部分的方式,生成一个axi lite的从机模块,作为仿真模型,生成从机的步骤省略,参考图9生成主机模块步骤即可。

编写的TestBench如下所示:

```
`timescale 1 ns/1 ns
   module test();
3
      parameter CYCLE
                          = 10
                                           ;//系统时钟周期,单位ns,默认10ns;
      parameter RST TIME
                          = 10
                                           ;//系统复位持续时间,默认10个系统时钟周期;
5
      parameter
                UADDR W
                          = 8
                                           ;//用户地址位宽;
6
                UDATA W
                                           ;//用户数据位宽;
      parameter
                          = 32
      parameter
                ADATA W
                          = 32
                                           ;//AXI LITE的地址和数据位宽;
8
      //时钟复位信号;
9
                              clk
                                           ;//系统时钟, 默认100MHz;
      reg
10
                                           ;//系统复位,默认低电平有效;
                              rst n
      reg
11
```

```
44
       //用户写数据信号;
12
                                   wr en
        reg
13
                                  waddr
        reg
             [UADDR W - 1 : 0]
14
             [UDATA W - 1 : 0]
        reg
                                   wdata
15
       //用户读数据信号;
16
                                   rd en
        reg
17
             [UADDR W - 1 : 0]
                                   raddr
        req
18
       wire [UDATA W - 1 : 0]
                                   rdata
19
                                   rdata vld
       wire
20
       wire
                                   error
21
       //AXI写地址通道信号;
22
       wire [ADATA_W - 1 : 0]
                                  M AXI AWADDR
23
       wire [2 : 0]
                                  M_AXI_AWPROT
24
       wire
                                   M AXI AWVALID
25
       wire
                                  M_AXI_AWREADY
26
       //AXI写数据通道信号;
27
       wire [ADATA W - 1 : 0]
                                   M AXI WDATA
28
       wire [ADATA_W / 8 - 1 : 0] M_AXI_WSTRB
                                                  ;
29
       wire
                                   M AXI WVALID
30
       wire
                                  M_AXI_WREADY
31
       //AXI写应答通道信号;
32
       wire [1 : 0]
                                  M_AXI_BRESP
33
       wire
                                  M_AXI_BVALID
34
       wire
                                  M AXI BREADY
35
       //AXI读地址通道信号;
36
       wire [ADATA W - 1 : 0]
                                  M AXI ARADDR
37
                                  M_AXI_ARPROT
       wire [2 : 0]
38
                                  M_AXI_ARVALID
       wire
39
       wire
                                  M AXI ARREADY
40
       //AXI读数据通道信号;
41
       wire [ADATA W - 1 : 0]
                                  M AXI RDATA
42
       wire [1:0]
                                  M_AXI_RRESP
43
       wire
                                  M_AXI_RVALID
44
       wire
                                  M AXI RREADY
45
46
       //例化主机模块
47
       axi_lite_master #(
48
                           ( UADDR_W
                                          ),
            .UADDR W
49
            .UDATA W
                           ( UDATA W
                                          ),
50
            .ADATA_W
                           ( ADATA_W
                                          )
51
```

E 2

```
IJΖ
53
        u axi lite master (
54
                           ( clk
                                           ),
            .M_AXI_ACLK
55
                                           ),
            .M AXI ARESETN ( rst n
56
            //AXI写地址通道信号;
57
            .M AXI AWREADY
                           ( M AXI AWREADY ),
58
            .M AXI AWADDR
                           ( M AXI AWADDR ),
59
            .M_AXI_AWPROT
                           ( M_AXI_AWPROT ),
60
            .M_AXI_AWVALID ( M_AXI_AWVALID ),
61
            //AXI写数据通道信号;
62
            .M AXI WDATA
                           ( M AXI WDATA
                                           ),
63
            .M AXI WSTRB
                           ( M AXI WSTRB
                                           ),
64
                           ( M_AXI_WVALID
            .M_AXI_WVALID
65
                           ( M AXI WREADY ),
            .M AXI WREADY
66
            //AXI写应答通道信号;
67
            .M AXI BRESP
                           ( M AXI BRESP
                                           ),
68
            .M AXI BVALID
                           ( M AXI BVALID ),
69
                           ( M_AXI_BREADY ),
            .M_AXI_BREADY
70
            //AXI读地址通道信号;
71
            .M_AXI_ARREADY ( M_AXI_ARREADY ),
72
                           ( M AXI ARADDR ),
            .M AXI ARADDR
73
                           ( M_AXI_ARPROT ),
            .M_AXI_ARPROT
74
            .M_AXI_ARVALID ( M_AXI_ARVALID ),
75
            //AXI读数据通道信号;
76
            .M_AXI_RDATA
                            ( M_AXI_RDATA
                                           ),
77
            .M AXI RRESP
                           ( M AXI RRESP
                                           ),
78
                           ( M_AXI_RVALID
            .M_AXI_RVALID
                                          ),
79
                           ( M_AXI_RREADY ),
            .M_AXI_RREADY
80
            //用户读写信号;
81
                           ( wr_en
            .wr_en
                                           ),
82
                           ( waddr
            .waddr
                                           ),
83
                           ( wdata
            .wdata
                                           ),
84
            .rd_en
                           ( rd_en
                                           ),
85
            .raddr
                           ( raddr
                                           ),
86
            .rdata
                            ( rdata
                                           ),
87
            .rdata vld
                           ( rdata vld
                                           ),
88
            .error
                            ( error
                                           )
89
        );
90
91
        //例化AXI从机模块
92
```

```
93
        axi lite slave #(
 94
            .C S AXI DATA WIDTH ( ADATA W
                                         ),
 95
            .C S AXI ADDR WIDTH ( ADATA W
                                          )
 96
 97
        u axi lite slave (
 98
            .S AXI ACLK
                            ( clk
                                           ),
99
                                          ),
            .S AXI ARESETN ( rst n
100
            //AXI写地址通道信号;
101
            .S AXI AWREADY ( M AXI AWREADY ),
102
            .S AXI AWADDR
                           ( M AXI AWADDR ),
103
            .S AXI AWPROT
                          ( M AXI AWPROT ),
104
            .S AXI AWVALID ( M AXI AWVALID ),
105
            //AXI写数据通道信号;
106
                            ( M AXI WDATA
            .S AXI WDATA
                                          ),
107
            .S AXI WSTRB
                           ( M AXI WSTRB
                                          ),
108
                           ( M AXI WVALID
            .S AXI WVALID
109
                          ( M AXI WREADY ),
            .S AXI WREADY
110
            //AXI写应答通道信号;
111
            .S AXI BRESP
                            ( M AXI BRESP
112
            .S_AXI_BVALID
                           ( M_AXI_BVALID ),
113
                           ( M AXI BREADY ),
            .S AXI BREADY
114
            //AXI读地址通道信号;
115
            .S_AXI_ARREADY ( M_AXI_ARREADY ),
116
            .S AXI ARADDR
                           ( M AXI ARADDR ),
117
            .S_AXI_ARPROT
                           ( M AXI ARPROT ),
118
            .S AXI ARVALID ( M AXI ARVALID ),
119
            //AXI读数据通道信号;
120
            .S_AXI_RDATA
                           ( M_AXI_RDATA
                                          ),
121
            .S AXI RRESP
                           ( M AXI RRESP
                                          ),
122
                           ( M_AXI_RVALID ),
            .S AXI RVALID
123
            .S AXI RREADY
                            ( M AXI RREADY )
124
        );
125
126
        //生成周期为CYCLE数值的系统时钟;
127
        initial begin
128
            clk = 0;
129
            forever #(CYCLE/2) clk = ~clk;
130
        end
131
132
        //生成复位信号;
133
```

```
134
        initial begin
135
            rst n = 1;
136
            #2;
137
            rst n = 0;//开始时复位10个时钟;
138
            #(RST TIME*CYCLE);
139
            rst n = 1;
140
        end
141
142
        initial begin
143
            wr en <= 1'b0;
144
            rd en <= 1'b0;
145
            waddr <= 0;
146
            raddr <= 0;
147
            wdata <= 0;
148
            wait(rst_n);//等待复位信号为高电平后;
149
            repeat(10)@(posedge clk);
150
            wr data(13,133);
151
            repeat(10)@(posedge clk);
152
            rd data(13);
153
            repeat(10)@(posedge clk);
154
            fork//并行运行写数据和读数据两个函数;
155
                wr_data(20,311);
156
                rd_data(20);
157
            join
158
            repeat(15)@(posedge clk);
159
            rd data(20);
160
            repeat(20)@(posedge clk);
161
            $stop;
162
        end
163
164
        //用户写数据任务;
165
        task wr_data(
166
            input [UADDR_W - 1 : 0]
                                           addr
167
                   [UDATA W - 1 : 0]
            input
                                           data
168
        );
169
            begin
170
                wr en <= 1'b0;
171
                @(posedge clk);
172
                wr en <= 1'b1;
173
                waddr <= addr;</pre>
174
```

```
175
                wdata <= data;
176
                @(posedge clk);
177
                wr_en <= 1'b0;
178
                @(posedge clk);
179
             end
180
         endtask
181
182
        //用户读数据任务;
183
        task rd data(
184
            input [UADDR W - 1 : 0]
                                           addr
185
        );
186
            begin
187
                rd en <= 1'b0;
188
                @(posedge clk);
189
                rd_en <= 1'b1;
190
                raddr <= addr;
191
                @(posedge clk);
192
                rd_en <= 1'b0;
193
                @(posedge clk);
             end
         endtask
     endmodule
```

运行仿真结果如下,当用户向地址13中写入133时,橙色信号是主机写地址通道输出的三个信号,天蓝色是主机写数据使出的三个信号,粉红色是从机输出该主机的写应答通道信 号。

写地址有效信号和写数据有效指示信号同时拉高,在各自应答有效后拉低。而黄色信号是主机的应答从机的信号,此处在写入数据后拉高。



图11 写时序仿真

写时序仿真正确,下图是用户端口从地址13中读出数据。

白色信号表示读地址通道主机输出的三个信号,橙黄色表示读出从机的数据信号,而紫红色表示输出给用户的读数据。

最终从地址13读出的数据为133,与前文写入数据一致,证明读写时序均没有问题。



图12 读时序仿真

下图中用户端口同时读写从机的同一地址数据,根据模块的仲裁,首先会向地址为20的寄存器中写入数据311,然后在从地址20中读出数据,最后读出数据也为311。



图13 用户端口同时读写同一地址

上图中axi lite的读写时序中间有段间隔,这是由于中间判断信号造成的。

关于该模块的仿真到此结束,通过前文的讲解,实现axi\_lite协议其实难度不大,相对SDRAM这些接口,axi\_lite算是很简单的协议。

由于FPGA内部一般不会使用从机模块,因此先跳过从机的实现,下文将讲解axi\_full接口协议,会发现axi\_full其实也比较简单,很多信号和模式FPGA并不会使用。

需要本文工程的可以在公众号后台回复"axi\_lite\_master工程"(不包括引号)。

如果对文章内容理解有疑惑或者对代码不理解,可以在评论区或者后台留言,看到后均会回复!

如果本文对您有帮助,还请多多点赞△、评论♥□和收藏☆!您的支持是我更新的最大动力!将持续更新工程!