| 工程文档编号 |            |
|--------|------------|
| 版本号    | V1.0       |
| 作者     | 樊 荣        |
| 日期     |            |
| 项目编号   | WLCSY-0001 |
| 表格号    |            |
| 模板版本   |            |

# 10G 网络测试仪数据通道 寄存器说明

# 修订记录

| 版本   | 日期         | 作者 | 备注 |
|------|------------|----|----|
| V1.0 | 2013.10.08 |    |    |
|      |            |    |    |
|      |            |    |    |

# 目录

| 1 | 设计概述4 |                                       |             |  |  |  |
|---|-------|---------------------------------------|-------------|--|--|--|
|   | 1.1   | 目的                                    |             |  |  |  |
|   | 1.2   | · · · · · · · · · · · · · · · · · · · |             |  |  |  |
|   |       | 参考资料                                  |             |  |  |  |
|   |       | 术语和缩写词                                |             |  |  |  |
| 2 |       | 契构框图                                  |             |  |  |  |
| 4 |       | Reference NIC 架构解析                    |             |  |  |  |
|   |       | **********                            |             |  |  |  |
| _ |       | 10G 网络测试数据通道架构                        |             |  |  |  |
| 3 |       | 原理分析                                  |             |  |  |  |
|   | 3.1   | 数据通道数据流分析                             |             |  |  |  |
|   | 3.2   | RFC2544 测试指标的实现方法                     | . 错误!未定义书签。 |  |  |  |

## 1 概述说明

#### 1.1 目的

为分便项目组成员间的交流、设计维护与调试,对网络测试仪数据通道的工作原理和跟软件相关的寄存器、配置方法等进行说明。

## 1.2 设计依据

系统依据以太网测试的相关标准(具体参考 RFC 相关文档)进行设计,本版依据以太网(二层)测试标准 RFC2544 设计。

#### 1.3 参考资料

- 支持远程可重配置的网络测试仪器研究与实现(BitTester). 硕士论文, 戴硕, 2012.6.
- 网络性能测试与分析.林川,施晓秋,胡波,高等教育出版社,2011.8.
- RFC2544 标准 以太网(二层)测试方案 V1.0.彭鹏.
- 10G 网络测试仪数据通道概要设计 V1.0. 樊荣.
- 10G 网络测试仪方案书 V1.0. 樊荣.
- A Packet Generator on the NetFPGA Platform. G. Adam Covington, Glen Gibb,
   Lockwood, Nick McKeown.
- An Open-Source Hardware Module for High-Speed Network Monitoring on NetFPGA. Gianni Antichi, David J. Miller, Stefano Giordano.

#### 1.4 术语和缩写词

#### 2 数据通道工作原理



图 2.1 数据通道结构框图

如图 2.1 所示为数据通道基本结构,图中各个模块说明如下:

- (1) 10GMAC RxQ 和 10GMAC TxQ 封装于模块 nf10\_10g\_interface,分别表示数据接收和 发送两个方向,与数据通道接口为 AXI-Stream,系统挂载 4 个 nf10\_10g\_interface 模块;相应的, PCIE RxQ 和 PCIE TxQ 表示 PCIE 模块的输入和输出,与数据通道接口为 AXI-Stream。
- (2) time\_stamp\_counter为时间戳计数器,在nf10\_10g\_interface模块的输入(10GMAC RxQ)和输出(10GMAC TxQ)接口插入时间戳,即数据包接收和发送时分别插入时间戳,用于计算包延时;接收时间戳插入至数据包AXI-Stream接口的用户通道,传递至后级模块剥离后存储至FIFO,发送时间戳则直接存储于FIFO模块(time\_stamp\_fifo\_tx),MicroBlaze可通过AXI-Lite接口读出。
- (3) Input Arbiter 模块在 4 个 nf10\_10g\_interface 模块输入(10GMAC RxQ)和 PCIE 模块输入(PCIE RxQ)之间轮询,若有数据进来则将其拉出,发送至下一模块。
- (4)  $pkt\_count\_rx$ 模块对4个接收通道( $10GMAC\ RxQ$ )的数据包进行计数,计数值存储于包计数FIFO,同时,依附于AXI-Stream接口的数据包接收时间戳也在该模块剥离,存储于时间

戳FIFO, pkt\_count\_rx模块通过AXI-Lite接口挂载于MicroBlaze, MicroBlaze通过该接口逐个读取FIFO中的包计数值和接收时间戳。

- (5) 系统分别将4个nf10\_10g\_interface和PCIE模块接口标记为端口0~4,每个数据包通过AXI-Stream接口传递时,会在TUSER位域部分标记其源端口和目的端口; output\_port\_lookup模块将接收端接收的数据包根据目的端口转发至各自输出端(10GMAC TxQ和PCIE TxQ),如从nf10\_10g\_interface0端口接收的数据可以转发至(nf10\_10g\_interface0~nf10\_10g\_interface3)中任一端口,具体由软件根据外部端口连接情况配置; 此外,output\_port\_lookup模块完成数据采样功能,即对任一端口以某一采样间隔N(每接收N个数据包则采样一个)将接收数据包转发到PCIE模块,再由PCIE模块发送至PC; output\_port\_lookup模块通过AXI-Lite接口挂载于MicroBlaze,由MicroBlaze控制output\_port\_lookup模块的转发和采样。
- (6) bram\_output\_queues模块缓冲接收到的数据包,将其再次转发出去;其次,bram\_output\_queues模块内部实现4个FIFO(一次写入循环读出),在MicroBlaze控制下(通过AXI-Lite接口)实现连续发送测试包功能,存储于FIFO中用于发送的特征包在系统初始化时通过PCIE模块写入。
- (7) *pkt\_count\_tx*模块对发送到各个端口的数据包进行计数,计数结果分别存储于相应的 *FIFO*,*MicroBlaze*可通过*AXI-Lite*接口将其读出。

#### 3 数据通道寄存器说明

该部分对需要MicroBlaze通过AXI-Lite接口配置或读取参数的IP模块寄存器进行说明。数据通道IP模块寄存器可分为:1)需要MicroBlaze进行配置后启动工作的寄存器;2)保存IP运行结果的寄存器,需要MicroBlaze读取后进行分析计算。在XPS环境下生成的带AXI-Lite接口的IP模块,由AXI-Lite接口可读写的寄存器在IP内部用Verilog逻辑可表示为

#### 3.1 time\_stamp\_fifo\_tx

该 *IP* 模块内部实现 4 个深度为 1024 的 *FIFO*(宽度为 64bit,时间戳值为 64bit 大小),存储 4 个 MAC 接口(MAC0~MAC3)的发送时间戳,即每个发送包到达 MAC 端口准备发送出去时将对应时间戳写入与该端口对应的 *FIFO*,设置 8 个只读寄存器(每个 *FIFO* 每次读操作使用两个寄存器完成),分别为:

time\_stamp\_mac0\_l --> slv\_reg0
time\_stamp\_mac0\_h --> slv\_reg1

```
time\_stamp\_mac1\_l \longrightarrow slv\_reg2
time\_stamp\_mac1\_h \longrightarrow slv\_reg3
time\_stamp\_mac2\_l \longrightarrow slv\_reg4
time\_stamp\_mac2\_h \longrightarrow slv\_reg5
time\_stamp\_mac3\_l \longrightarrow slv\_reg6
time\_stamp\_mac3\_h \longrightarrow slv\_reg7
```

其中, $time\_stamp\_macx\_l(x=0,1,2,3)$  为相应端口号)对应时间戳值低 32bit, $time\_stamp\_macx\_h$  (x=0,1,2,3) 对应时间戳值高 32bit,即从某一 FIFO 读取一个时间戳值,首先读取寄存器  $slv\_regx$ (对应  $time\_stamp\_macx\_l$ )的值,后读取  $slv\_reg(x+1)$ (对应  $time\_stamp\_macx\_h$ )的值,即从 FIFO 读出一个完整的时间戳,依次循环可从 FIFO 中逐个读出所有时间戳。

#### 3.2 pkt\_count\_rx

该模块内部实现 4 个接收包计数器(宽度为 64bit)和 4 个深度为 1024 的 FIFO(宽度为 64bit,时间戳值为 64bit 大小),用于存储接收时间戳,即接收包到达 MAC 端口时将对应的时间戳值写入相应端口时间戳 FIFO,设置 16 个只读寄存器,用于读取接收包计数值和接收时间 戳:

```
pkt\_count\_mac0\_l \longrightarrow slv\_reg0
pkt\_count\_mac0\_h \longrightarrow slv\_reg1
pkt\_count\_mac1\_l \longrightarrow slv\_reg2
pkt\_count\_mac1\_h \longrightarrow slv\_reg3
pkt\_count\_mac2\_l \longrightarrow slv\_reg4
pkt\_count\_mac2\_h \longrightarrow slv\_reg5
pkt\_count\_mac3\_l \longrightarrow slv\_reg6
pkt\_count\_mac3\_l \longrightarrow slv\_reg7
time\_stamp\_mac0\_l \longrightarrow slv\_reg8
time\_stamp\_mac0\_h \longrightarrow slv\_reg9
time\_stamp\_mac1\_l \longrightarrow slv\_reg10
time\_stamp\_mac1\_h \longrightarrow slv\_reg11
time\_stamp\_mac2\_l \longrightarrow slv\_reg12
```

```
time_stamp_mac3_l --> slv_reg014
time_stamp_mac3_h --> slv_reg15
```

其中, $pkt\_count\_macx\_l$ 、 $pkt\_count\_macx\_h$  (x=0、l、2、3分别表示端口号)表示计数值的低 32bit和高32bit,读取两个寄存器值可得到对应端口当前接收的包数量。 $time\_stamp\_macx\_l$ 、 $time\_stamp\_macx\_h$  (x=0、l、2、3分别表示端口号)与"3.1  $time\_stamp\_fifo\_tx$ "中所述发送时间戳寄存器类似,读取方法一致相同。

#### 3.3 output\_port\_lookup

该模块实现不同端口间的数据的相互转发,如来自源端口MAC0的数据包可转发至其他任一端口发送出去,转发端口地址由寄存器控制,模块内部设置10个只写寄存器,分别对每个源端口设置一个目的转发地址:

```
dst_port_mac0 —> slv_reg0
dst_port_mac1 —> slv_reg1
dst_port_mac2 —> slv_reg2
dst_port_mac3 —> slv_reg3
dst_port_oped0 —> slv_reg4
dst_port_oped1 —> slv_reg5
dst_port_oped2 —> slv_reg6
dst_port_oped3 —> slv_reg7
pkt_samp_intel —> slv_reg8
dst_port_ctrl —> slv_reg9
```

其中,PCIE模块内部模拟4个端口,所以有 $dst\_port\_oped0 \sim dst\_port\_oped3$ 四个端口地址设置; $dst\_port\_macx(x=0,1,2,3)$ 表示来自源端口为macx的数据包的转发地址, $dst\_port\_opedx(x=0,1,2,3)$ 表示来自源端口为oped的数据包的转发地址, $dst\_port\_ctrl$ 控制数据采样( $dst\_port\_ctrl[7:0]$ —设置采样源端口( $mac0 \sim mac3$ )、 $dst\_port\_ctrl[15:8]$ —设置采样目的端口( $oped0 \sim oped3$ )、 $dst\_port\_ctrl[16]$  — 使能采样,该位设置为1时使能数据包采样), $pkt\_samp\_intel$ 设置采样间隔N。上述8个端口地址采用独热编码:

 $PORT\_OPED0 = 8'b00000010$   $PORT\_OPED1 = 8'b00001000$   $PORT\_OPED2 = 8'b00100000$   $PORT\_OPED3 = 8'b10000000$   $PORT\_MAC0 = 8'b00000001$   $PORT\_MAC1 = 8'b00000100$   $PORT\_MAC2 = 8'b00010000$  $PORT\_MAC3 = 8'b01000000$ 

#### 3.4 bram\_output\_queues

该模块实现两个功能: 1)存储接收到的数据包(目前不使用该功能); 2)实现数据包的连续发送和控制。采样至PC的数据包也由该模块转发到PCIE接口进行发送。因此,模块内部设置4个FIFO(特征FIFO)实现测试包的一次写入循环读出,写入操作在测试开始前在  $output\_port\_lookup$ 模块的控制下由PC发送至该FIFO。模块内部设置两个寄存器:

pkt\_wr\_ctrl --> slv\_reg0

pkt\_wr\_status --> slv\_reg1

其中, $pkt\_wr\_ctrl$ 为特征FIFO发送控制寄存器(该寄存器只写), $pkt\_wr\_status$ 为特征FIFO状态寄存器,通过该寄存器可获知特征FIFO是否已写入数据包(该寄存器只读)。 $pkt\_wr\_ctrl[i]=1$ ,i=0、1、2、3,则对应maci的特征FIFO开始发送测试数据包,设置 $pkt\_wr\_ctrl[i]=0$ 则停止发送。 $pkt\_wr\_status[i]=1$ ,i=0、1、2、3,则指示由PC转发来的测试数据包已写入对应的特征FIFO,MicroBlaze通过读取该寄存器向PC发送应答信息。

注:在测试版程序中,数据包已例化在V代码中,不需要PC写入,则MicroBlaze通过控制寄存器 $pkt\_wr\_ctrl$ 即可控制数据包的发送。

#### 3.5 pkt\_count\_tx

该模块对 $bram\_output\_queues$ 模块发送到各个端口(maci, i=0、l、2、3)的数据包进行计数,模块内部实现4个接收包计数器(宽度为64bit),分别对应4个端口。共设置8个寄存器对各个端口的包计数结果进行读取(每个计数值需要两个寄存器分别读取高32bit和低32bit):

pkt\_count\_mac0\_l --> slv\_reg0

pkt\_count\_mac0\_h --> slv\_reg1

pkt\_count\_mac1\_l --> slv\_reg2

pkt\_count\_mac1\_h --> slv\_reg3

pkt\_count\_mac2\_l --> slv\_reg4

pkt\_count\_mac2\_h --> slv\_reg5

pkt\_count\_mac3\_l --> slv\_reg6

pkt\_count\_mac3\_l --> slv\_reg7

其中, $pkt\_count\_macx\_l$ 、 $pkt\_count\_macx\_h$ (x=0、l、2、3分别表示端口号)表示计数值的低 32bit和高32bit,读取两个寄存器值可得到对应端口当前接收的包数量。

#### 4 数据通道控制说明

在该测试版的数据通道中(缺少PCIE部分功能),对数据通道的控制只有两步: 1)启动数据包的发送,2)读取模块计数结果(数据包计数和时间戳)。启动数据包发送即对 $pkt\_wr\_ctrl$ 对应bit位写入l,如3.4节所述。可在数据通道工作过程中从各个模块读取运行结果,或在数据通道结束运行后读取(对 $pkt\_wr\_ctrl$ 对应bit位写入0)。