### 实验一 运算器及其应用

2022春季

zjx@ustc.edu.cn

## 实验目标

- 熟练掌握算术逻辑单元 (ALU) 的功能
- 掌握数据通路和控制器的设计方法
- 掌握组合电路和时序电路,以及参数化和结构化的Verilog 描述方法
- 了解查看电路性能和资源使用情况

## 实验内容

### 1. 算术逻辑单元(ALU)

- s: 功能选择,加、减、与、或、异或、逻辑左移、逻辑右移、算术右移等运算
- a, b: 两个操作数
- y: 运算结果,和、差 ......
- f: 标志,相等(eq),小于(lt, ltu)



- d: 输入数列初始项
- en: 输入和输出使能
- f: 输出数列
- clk, rstn: 时钟, 复位信号





### ALU模块

```
module alu #(
  parameter WIDTH = 32 //数据宽度
  input [WIDTH-1] a, b,
  input [2:0] s,
  output [WIDTH-1:0] y,
  output [2:0] f
);
```

//两操作数 //功能选择 //运算结果 //标志

| ı) |  |  |
|----|--|--|

| 七小子歹         | f   |    |    |  |
|--------------|-----|----|----|--|
| 大小关系         | ltu | 1t | eq |  |
| a = b        | 0   | 0  | 1  |  |
| $a \neq b$   | X   | X  | 0  |  |
| $a \leq_s b$ | X   | 1  | 0  |  |
| $a \ge_s b$  | X   | 0  | X  |  |
| $a \le_u b$  | 1   | X  | 0  |  |
| $a \ge_u b$  | 0   | X  | X  |  |



| S | y        | f |
|---|----------|---|
| 0 | a - b    | * |
| 1 | a + b    | 0 |
| 2 | a & b    | 0 |
| 3 | a   b    | 0 |
| 4 | a ^ b    | 0 |
| 5 | a >> b   | 0 |
| 6 | a << b   | 0 |
| 7 | a >>> b  | 0 |
|   | <u> </u> |   |

- f[0]: 相等(eq)

f[1]: 有符号数小于(lt)

f[2]: 有符号数小于(ltu

表示根据运算结果设置

x 表示与比较结果无关

### ALU模块下载测试

- 测试6位ALU, 其输入和输出端均连接至寄存器
  - 寄存器的时钟clk连接100MHz时钟,复位rstn和使能en分别连接 按钮cpu\_resetn和btnc



# Nexys4-DDR 时钟配置

• 下载实验板测试时,使用实验板100MHz时钟

• 若用开关输入信号 (例如, BTNC) 作为时钟信号,必须 在约束文件(.xdc)中设置如下:

```
set_property CLOCK_DEDICATED_ROUTE FALSE [get_nets {BTNC}]
```

### ALU模块电路资源

### · 查看Vivado生成电路

- RTL电路: Flow Navigator >> RTL Analysys >> Open Elaborated
   Design >> Schematic
- 综合电路: Flow Navigator >> Synthesis >> Open SynthesizedDesign >> Schematic

#### • 查看电路资源使用情况

- 综合电路: Flow Navigator >> Synthesis >> Open SynthesizedDesign >> Report Utilization

### ALU模块电路性能

- 查看综合电路性能
  - Flow Navigator >> Synthesis >> Open Synthesized Design >> Report
     Timing Summary



### FLS模块

- 复位后,前2次en有效时, f分别输出f0和f1 (= d)
- 随后en有效时, f依次输出 fn = fn-2 + fn-1, n > 1





# FLS模块 (续)

#### • 端口定义

```
module fls (
input clk,
input rstn,
input en,
input [15:0] d,
output [15:0] f
);
```

```
(sw15-0) d — FLS — f (led15-0) (cpu_resetn) rstn — (clk100mhz) clk
```

### • 逻辑设计要求

- 数据通路:结构化
- 控制器: Moore型FSM,采用两段式Verilog描述

# 实验步骤

- 1. 完成ALU模块的逻辑设计和仿真
- 2. 完成6位ALU的下载测试,并查看RTL电路图,以及实现电路资源和时间性能报告
- 3. 完成FLS的逻辑设计、仿真和下载测试
- 4. 选项:完成32位ALU的下载测试,并查看RTL电路图, 以及实现电路资源和时间性能报告

### The End