

# Πανεπιστήμιο Ιωαννίνων

# Τμήμα Μηχανικών Ηλεκτρονικών Υπολογιστών & Πληροφορικής

| Δοκιμή και Αξιοπιστ | ία Ηλεκτρο  | νικών Συστημάτων |  |  |
|---------------------|-------------|------------------|--|--|
|                     |             |                  |  |  |
|                     |             |                  |  |  |
|                     | <b>-</b> 61 |                  |  |  |
| Εαρινό Εξάμηνο 2024 |             |                  |  |  |
|                     |             |                  |  |  |
|                     |             |                  |  |  |
|                     | AG 1149.1   |                  |  |  |
|                     |             |                  |  |  |
|                     |             |                  |  |  |
|                     |             |                  |  |  |
| Χρήστος Δημητρέσης  | 4351        | cs04351@uoi.gr   |  |  |

# Περιεχόμενα

| Δομικά Στοιχεία JTAG 1149.1                 |    |
|---------------------------------------------|----|
| Instruction Register (IR)                   | 3  |
| Boundary Register Cell (BRC)                | 4  |
| Circuit Under Test (CUT)                    | 4  |
| Tap Controller FSM (TAP)                    | 5  |
| Boundary Register Cells 4 Bits (BRC_4BITS)  | 6  |
| Boundary Register Cells 2 Bits (BRC_2BITS)  | 7  |
| Instruction Register 2 BITS (IR_2BITS)      | 8  |
| Bypass Register (BYPASS_REG)                | 9  |
| Decoder (DEC)                               | 9  |
| Σύνδεση Δομικών Στοιχείων - Υλοποίηση JTAG  | 10 |
| Υλοποίηση Υποχρεωτικών Εντολών του προτύπου | 12 |
| BYPASS                                      | 12 |
| Επεξήγηση TestBench                         | 13 |
| Sample/Preload                              | 14 |
| Επεξήνηση Testbench                         |    |

JTAG 1149.1 Δομικά Στοιχεία



# Δομικά Στοιχεία JTAG 1149.1

Παρακάτω παρουσιάζονται τα δομικά στοιχεία για την υλοποίηση μιας αλυσίδας Boundary Scan σύμφωνα με το πρότυπο **JTAG 1149.1** . Λόγω της απλότητας των δομικών στοιχείων η επαλήθευση της ορθότητας τους γίνεται με σύνθεση τους στο Quartus και οπτικοποίηση τους σε επίπεδο RTL.

- \*\* Τα αρχεία κώδικα σε γλώσσα VHDL που υλοποιούν τα παρακατω δομικά στοιχεία συνοδεύουν την αναφορά στο αρχείο παράδοσης.
- \*\* Τα δομικά στοιχεία έχουν υλοποιηθεί απο τη αρχη σε σχέση με την άσκηση 3 ενώ έχουν χρησιμοποιηθεί και πιο κατανοητα ονόματα σημάτων.

# Instruction Register (IR)

Όνομα αρχείου που υλοποιείται το δομικό στοιχείο Instruction Register (IR): IR\_REG\_JTAG.vhdI



JTAG 1149.1 Δομικά Στοιχεία



# Boundary Register Cell (BRC)

Όνομα αρχείου που υλοποιείται το δομικό στοιχείο Boundary Register Cell (BRC): **BR\_CELL\_JTAG.vhdI** 



# Circuit Under Test (CUT)

Όνομα αρχείου που υλοποιείται το δομικό στοιχείο Circuit Under Test (CUT): Circuit\_Under\_Test.vhdl



JTAG 1149.1 Δομικά Στοιχεία



# Tap Controller FSM (TAP)

Όνομα αρχείου που υλοποιείται το δομικό στοιχείο Tap Controller FSM (TAP): tap\_controler\_FSM.vhdl

\*\* Είναι αναγκαίο και το αρχείο **Declare.vhdl** διοτί μέσα σε αυτό ορίζεται ο τύπος **state,** με την χρήση του οποίου αντιστοιχίζουμε ένα label σε φυσική γλώσσα για κάθε κατάσταση του FSM.





JTAG 1149.1 Δομικά Στοιχεία



# Boundary Register Cells 4 Bits (BRC\_4BITS)

Ο καταχωρητής συνδεδεμένος με τις εισόδους του CUT δημιουργημένος απο 4 κύτταρα BRC συνδεδεμένα κατάλληλα.

Όνομα αρχείου που υλοποιείται το δομικό στοιχείο Boundary Register Cells 4 Bits (BRC\_4BITS): **BRCell\_4bits\_JTAG.vhdl** 







JTAG 1149.1 Δομικά Στοιχεία



# Boundary Register Cells 2 Bits (BRC\_2BITS)

Ο καταχωρητής συνδεδεμένος με τις εξόδους του CUT δημιουργημένος απο 2 κύτταρα BRC συνδεδεμένα κατάλληλα.

Όνομα αρχείου που υλοποιείται το δομικό στοιχείο Boundary Register Cells 2 Bits (BRC\_2BITS): **BRCell\_2bits\_JTAG.vhdl** 







JTAG 1149.1 Δομικά Στοιχεία



# Instruction Register 2 BITS (IR\_2BITS)

Ο καταχωρητής εντολών που θα χρησιμοποιήσουμε στην υλοποίηση μας αποτελείται από 2 καταχωρητες του δομικού στοιχείου **IR** που παρουσιαστηκε προηγουμένως. 2 bits είναι το ελάχιστο μέγεθος καταχωρητή εντολών που μπορούμε να χρησιμοποιήσουμε προκειμένου να υλοποιηθούν οι 3 υποχρεωτικές εντολές που επιβάλλει το πρότυπο JTAG 1149.1.

Συγκεκριμένα οι 3εις αυτές εντολές είναι οι εξής:

- 1) BYPASS
- 2) SAMPLE/PRELOAD
- 3) EXTEST

και παραδείγματα εκτέλεσης τους στην υλοποίηση μας θα παρουσιαστούν στην συνέχεια.

Όνομα αρχείου που υλοποιείται το δομικό στοιχείο Instruction Register 2 BITS (IR\_2BITS): IR\_REG\_2bits\_JTAG.vhdl







JTAG 1149.1 Δομικά Στοιχεία



# Bypass Register (BYPASS\_REG)

Όνομα αρχείου που υλοποιείται το δομικό στοιχείο Bypass Register (BYPASS\_REG): **Bypass\_REG\_JTAG.vhdl** 



# Decoder (DEC)

Όνομα αρχείου που υλοποιείται το δομικό στοιχείο Bypass Register Decoder (DEC): **Decoder.vhdl** 





JTAG 1149.1 Σύνδεση Δομικών Στοιχείων



# Σύνδεση Δομικών Στοιχείων - Υλοποίηση JTAG







JTAG 1149.1 Σύνδεση Δομικών Στοιχείων





Όνομα αρχείου στο οποίο υλοποιείται το JTAG 1149.1 συνδεόντας κατάλληλα μεταξύ τους τα δομικά στοιχεία που αναφέρθηκαν προηγουμένως : *JTAG\_1149.vhdl* 



JTAG 1149.1 Υλοποίηση Εντολών



# Υλοποίηση Υποχρεωτικών Εντολών του προτύπου

## **BYPASS**





JTAG 1149.1 Υλοποίηση Εντολών



## Επεξήγηση TestBench

Η προσομοίωση ξεκινάει θέτωντας το σήμα TRST στο λογικό 0 για χρόνο 2,5 ns.

Λόγω αυτού αρχικοποιείται η μηχανή καταστάσεων του Tap Controller στην κατάσταση **TEST\_LOGIC\_RESET** ενώ όλα τα δομικά στοιχεία που έχουν καταχωρητες αρχικοποιούνται και αυτά στο μηδεν διότι στην υλοποίηση μας έχουμε προσθέση το σήμα RESET στα IR, BRC.

Λόγω της παραπάνω αρχικοποίησης βλέπουμε τον καταχωρητή εντολών να περιέχει την τιμή "00" στην αρχή της προσομοίωσης αν και δεν του έχουμε φορτώσει εντολή ακόμα.

Στην συνέχεια φορτώνουμε την εντολή για την λειτουργία του bypass, δηλαδή τα bits "11" μέσω της σειριακής εισόδου TDI του JTAG με κατάλληλο τρόπο.

Η εντολή φορτώνεται σύμφωνα με το πρότυπο, διατρέχοντας τις καταστάσεις στον TAP CONTROLER.

Η εντολή οπως φαίνεται και στην προσομοίωση έχει φορτωθεί την χρονική στιγμή t = 40ns.

Με την φορτωση της εντολής και λόγω του Decoder οι πολυπλέκτες που συνδέουν την έξοδο του bypass register με την έξοδο TDO του JTAG, έχουν φτιάξει το επιθυμητό μονοπάτι εξόδου.

Αφου φορτώσαμε την εντολή διατρέχουμε πάλι κατάλληλα τις καταστάσεις του TAP controller προκειμένου να μπουμε σε διαδικασία εκτέλεσης της.

Φτάνοντας στην κατάσταση CAPTURE\_DR του TAP\_CONTROLER το σήμα Capture\_DR\_Signal τίθεται στο λογικό '1' πράγμα αναγκαίο έτσι ώστε στην AND πυλή του bypass reg να περνάει μέσα οτιδηποτε τιμή έχει το TDI.

Στην συνέχεια μεταβαίνοντας στην κατάσταση SHIFT\_DR και παραμένοντας εκει, το CLOKC\_DR, να ακολουθει το TCK, ΤΟ Capture\_DR παραμένει στο λογικό '1' και άρα περνάει μέσα στον BYPASS REG η τιμή του TDI και τέλος έχουμε δημιουργήσει το καταλληλο μονοπάτι από τη έξοδο του bypassreg μέχρι την έξοδο TDO του JTAG.

Αρα όσο βρισκόμαστε στην κατάσταση shift σε κάθε θετική ακμή του TCK (το οποίο ισούται ΜΕ CLOCK DR σε εκεινη την κατάσταση ) η έξοδος TDO θα ακολουθεί την είσοδο TDI

Το παραπάνω φαίνεται και στην εξομοίωση μας απο την χρονική στιγμή 65 ns και μετά.



JTAG 1149.1 Υλοποίηση Εντολών



# Sample/Preload

Επεξήγηση Testbench



- Φορτώνουμε τον κωδικό "10" ο οποίος αντιστοιχεί στην κωδικοποίηση της εντολής SAMPLE/PRELOAD στον INSTRUCTION REGISTER ακολουθόντας ακριβώς τα ίδια βήματα που έγιναν για την φόρτωση της εντολής bypass. Επειδή είναι ακριβώς η ίδια διαδικασία και για μείωση της πολυπλοκότητας έχουν παραληφθεί τα εσωτερικά σήματα του Instruction Register και έχει κρατηθεί να εμφανίζεται μόνο το σήμα που δείχνει τα bits που έχει αποθηκευμένα ο Instruction Register μέσα του, προκειμένου να επιβεβαιώσουμε ότι φορτώθηκε όρθα η εντολή.
- Την χρονική στιγμή t = 40 ns έχει φορτωθεί η εντολή επιτυχώς.



JTAG 1149.1 Υλοποίηση Εντολών



- Στην συνέχεια αφού έχει φορτωθεί όρθα η εντολή, διατρέχουμε τις καταστάσεις του Ταρ\_Controler κατάλληλα προκειμένου να φτάσουμε στην κατάσταση Capture\_DR και να εκτελέσουμε την λειτουργία Sample.
- Τονίζεται ότι έχουμε φροντίσει στην αρχή της προσομοίωσης η παράλληλη φόρτωση του JTAG να έχει φορτωθεί με το διάνυσμα "0010" πραγμα που φαίνεται και στη προσομοίωση. Παράλληλη φόρτωση JTAG = DEVICE\_INPUTS
- Την χρονική στιγμή t = 60 ns κάνουμε Capture στον boundary\_Reg\_1 τις τιμές που δέχεται ως είσοδο (από το device\_inputs του JTAG) το CUT και στον boundary\_Reg\_2 κάνουμε capture τις αποκρίσεις του CUT στις τιμες εισόδου αυτες.
- Η απόκριση του CUT που αποθηκεύεται στον Boundary\_Reg\_Cell\_2 είναι η αναμενόμενη δεδομένου του διανύσματος εισόδου.
- Η ορθότητα της διαδικασίας επιβεβαιώνεται απο τα σήματα

| → /jtag_1149_testbench_sample_preload/DUT/Boundary_Reg_1/BRCS_1_SHIFT_OUTS_D3_C2_B1_A0 | 0010 |
|----------------------------------------------------------------------------------------|------|
|                                                                                        | 0    |
| (2)=/jtag_1149_testbench_sample_preload/DUT/Boundary_Reg_1/c_shift_out                 | 0    |
| (1)=/jtag_1149_testbench_sample_preload/DUT/Boundary_Reg_1/b_shift_out                 | 1    |
| (0)=/jtag_1149_testbench_sample_preload/DUT/Boundary_Reg_1/a_shift_out                 | 0    |

#### και

| +                                                                         | 10 |  |
|---------------------------------------------------------------------------|----|--|
|                                                                           | 1  |  |
| └◆ (0)=/jtag_1149_testbench_sample_preload/DUT/Boundary_Reg_2/a_shift_out | 0  |  |

Τα εξής αντιστοιχούν στα shift\_outs του κάθε κυττάρου Boundary\_Cell που περιέχονται στον Boundary\_Reg\_1 και Boundary\_Reg\_2 αντίστοιχα.

Όπως φαίνεται και στα στιγμιότυπα, έχουν ομαδοποιηθεί **αναποδα** απο την σειρα που βρίσκονται στην πραγματικότητα, δηλαδή ανάποδα απο την φορά που γίνεται το shift\_out μεταξύ τους.

Αυτό έγινε προκειμένου να γίνεται εύκολα οπτικά η επιτυχής επαλήθευση του capture με τη τιμή εισόδου( Κρατάμε το περισσότερο σημαντικό bit αριστερά)

Αρα προσοχή , όταν κάνουμε shift στην συνέχεια , στο ομαδοποιημένο σήμα τα bits θα φαίνεται να γινονται shift από δεξιά προς τα αριστερά.



JTAG 1149.1 Υλοποίηση Εντολών



Στην συνέχεια από την χρονική στιγμή t = 60 ns και για (4+2)\*5 = 30 ns παραμένουμε στην κατάσταση SHIFT\_DR προκειμένου να ολισθήσουμε εξω απο το JTAG μέσω του TDO σειριακά, την απόκριση του CUT ακολουθούμενη από το διάνυσμα που εφαρμόστηκε στο CUT. Παράλληλα φροντίζουμε κάθως βγάζουμε έξω σειριακά τα παραπάνω να φορτώνεται σειριακά μέσω του TDO το διάνυσμα "1111" με κατάλληλα σήματα στο TDI.

Την χρονική στιγμή t= 95 ns γίνεται update του διανύσματος "1111" που φορτώσαμε σειριακά στον BRC\_1 αλλά και του "11" που έχει φορτωθεί σειριακά στον BRC\_2 και μεταφέρονται απο το CAP στον καταχωρητή UPD.

Το παραπάνω είναι εμφανές στα σηματα



τα οποία είναι ομαδοποιημένα ακριβώς με την ίδια λογική που ακολουθήθηκε για το shift out

