

# Prova Finale di Reti Logiche

Prof. Gianluca Palermo- a.a. 2022-2023

Elaborato di: Xuwen Ye

Codice Persona - 10754160 Matricola – 961047

#### 1. Introduzione

La **Prova Finale di Reti Logiche 2022/2023** ha come scopo quello di sviluppare (in VHDL) un componente hardware che si interfacci ed interagisca con la memoria a seguito della ricezione di una serie di input da un bit, che indicano l'allocazione nella memoria dei dati che si devono leggere e trascrivere in uscita.

Di seguito si riporta una rappresentazione ad alto livello del componente descritto:



Figura 1: rappresentazione del componente HW che si interfaccia con la memoria ed i relativi segnali

#### I segnali:

- i\_w: segnale in ingresso di 1 bit rappresentante l'input (generato dal test bench)
- i start: segnale di START che indica l'inizio della lettura dell'input (generato dal test bench)
- i\_clk: segnale di CLOCK (generato dal test bench)
- i rst: segnale di RESET, asincrono rispetto ai cicli di clock (generato dal test bench)
- o mem addr: segnale in uscita contenente un l'indirizzo in memoria
- i mem data: segnale in ingresso contenente il dato letto all'indirizzo in memoria
- o\_mem\_en: segnale di ENABLE da inviare alla memoria per accedervi in lettura
- o\_mem\_we: segnale di WRITE ENABLE da inviare alla memoria per accedervi in scrittura
- o\_z0: canale di uscita associato ai primi due bit di i w "00"
- o\_z1: canale di uscita associato ai primi due bit di i w "01"
- o\_z2: canale di uscita associato ai primi due bit di i w "10"
- o\_z3: canale di uscita associato ai primi due bit di i w "11"

L'HW in questione inizia a leggere l'input tramite un ingresso **i\_w** a 1 bit in modo seriale soltanto quando il segnale **i\_start** vale 1, terminando la lettura quando esso torna ad essere 0.

I primi due bit rappresentano l'uscita (a 8 bit) su cui il dato letto in memoria deve essere trascritto, con il risultato visibile in output soltanto una volta che il segnale **o\_done** diventa 1 (e rimane alto per un solo ciclo di clock) ed i risultati delle altre uscite inalterati rispetto alla loro configurazione precedente, mentre i restanti 16 bit corrispondono all'indirizzo di memoria in cui si deve accedere per leggere il dato stesso.

La selezione dell'uscita in base al valore dei primi due bit:

```
'00' => uscita o_z0;

'01' => uscita o_z1;

'10' => uscita o_z2;

'11' => uscita o_z3;
```

#### 1.1 Esempio

In seguito, si riporta un semplice esempio (presente anche all'interno delle specifiche del progetto) che rappresenta il funzionamento nominale del componente hardware.



Figura 2: forme d'onda di un esempio di corretto funzionamento del componente hardware

Come si può ben notare dal diagramma delle forme d'onda, vengono letti i 2 bit '01' che ci indica che la porta in uscita che su cui verrà scritto il dato letto: o\_z1. Fino a quando i\_start rimane a 1, i bit i\_w vengono letti in modo sequenziale per andare a costituire l'indirizzo di memoria su cui faremo in seguito l'accesso in memoria.

Il dato letto '**D**' viene trascritto su o\_z1 quando **o\_done** diventa 1, tornando al valore iniziale non appena quest'ultimo segnale torna a 0.

#### 2. Architettura

Di seguito si riporta la macchina a stati finiti (FSM) che simula il funzionamento del componente hardware.

(i segnali di i\_rst = '1' che riportano ciascuno degli stati a quello di RESET sono stati omessi per semplicità, mentre si passa allo stato successivo solo al fronte di salita del clock)



Figura 3: FSM ad 8 stati rappresentanti le principali transizioni di stato

**RESET:** stato in cui si vengono inizializzati tutti i segnali a 0: **o\_zx**, **o\_done** e i segnali di comunicazione con la memoria.

**IDLE:** stato di attesa in cui inizialmente si aspetta l'arrivo del segnale **i\_start = '1'**. Alla prima lettura del segnale alto di i\_start, si inizia a salvare i bit di **i\_w** in **heading\_bit**, che andranno a determinare il canale d'uscita su cui scriveremo il dato letto dalla memoria.

**READ\_INPUT:** stato in cui si continua a leggere gli l'input i\_w e memorizzare i suoi valori all'interno del vettore di **address** (inizializzato anch'esso in RESET) fintanto che **i\_start** rimane alto. Una volta che i\_start diventa 0, si memorizza address in una variabile temporanea int\_mem\_addr e si passa allo stato successivo.

**CHECK\_ADDR:** stato in cui si l'HW si prepara ad inviare il segnale per l'accesso in memoria assegnando **int\_mem\_addr** a **o\_mem\_addr** e **o\_mem\_en** = '1' (per accedere alla memoria esclusivamente in lettura).

**GET\_MESS:** stato in cui il dato letto dalla memoria (**i\_mem\_data**) viene salvato in una variabile temporanea **save\_data**.

**WRITE\_MESS:** stato in cui si scrive il dato letto in memoria (**save\_data**) su una variabile temporanea **tmp\_zx**, con x può che assumere i valori {0, 1, 2, 3}, a seconda dei bit di header memorizzati in READ\_INPUT (cfr. Introduzione). L'utilizzo di questi registri temporanei tmp\_zx è dovuto al fatto di soddisfare la specifica in cui le uscite o\_zx devono essere a "0000..00" quando o\_done = '0', per questo si è trovato questo modo per tenere traccia dei valori precedenti di ciascun canale d'uscita, visto che allo stato IDLE si assegnano a quest'ultimi nuovamente i valori di default.

**ENDING:** stato in cui si copia i valori di ciascun segnale **tmp\_zx** sui rispettivi canali **o\_zx**, assegnando 1 a **o\_done** per visualizzare le uscite in output. Subito dopo un ciclo di clock, si riassegna 0 a o\_done e si torna allo stato IDLE, in attesa del prossimo segnale di i\_start = '1'.

## 3. Risultati sperimentali

Per verificare la correttezza del componente sviluppato, si sono effettuati test su alcuni test bench forniti dai docenti, andando anche a toccare spesso eventuali casi limite.

La presente implementazione passa tutti i test soltanto con la simulazione **Behavioral** in pre-sintesi. Si mostrano pertanto i risultati di tali simulazioni.



Figura 4: forme d'onda dei risultati di tb\_1.vhd

<u>tb\_1.vhd</u>: contiene il caso particolare in cui i\_start rimane al livello alto soltanto per due cicli di clock, indicando in questo modo "000000000000000" come indirizzo di memoria in cui leggere il dato da portare in uscita. (N.B. come da specifica, è garantito che i\_start sia al livello '1' per almeno 2 cicli di clock e non più di 18)



Figura 5: forme d'onda dei risultati di tb\_2.vhd

<u>tb 2.vhd</u>: contiene il caso particolare in cui i\_start rimane al livello alto per 18 cicli di clock, indicando in questo modo "fffffffffff" come indirizzo di memoria in cui leggere il dato da portare in uscita.



Figura 6: forme d'onda dei risultati di tb\_3.vhd

<u>tb 3.vhd</u>: contiene il caso particolare che unisce i primi due test bench, ovvero i\_start rimane al livello alto sia per soli 2 cicli di clock, che per tutti i 18, indicando in questo modo "0000000000000" e "fffffffffff" come indirizzi di memoria in cui leggere il dato da portare in uscita.



Figura 7: forme d'onda dei risultati di tb\_4.vhd

<u>tb 4.vhd</u>: contiene il caso in cui i\_rst sale al livello alto per due volte, mostrando il corretto funzionamento della implementazione anche di fronte a segnali di RESET asincroni dove si inizializzano nuovamente tutti i segnali, e l'output viene sempre scritto sul canale o\_z2.



Figura 8: forme d'onda dei risultati di tb\_5.vhd

<u>tb 5.vhd</u>: contiene nuovamente il caso in cui i\_rst sale al livello alto per due volte, e il segnale i\_start rimane ad '1' soltanto per 2 cicli di clock.

tb 6.vhd: contiene il caso analogo a tb\_2.vhd.

<u>tb\_7.vhd</u>: contiene il caso analogo a tb\_1.vhd.

### 4. Conclusioni

Il progetto soddisfa la specifica per cui si debba produrre in output il risultato della computazione in meno di 20 cicli di clock.

La presente implementazione riesce passare tutti i test bench in simulazione Behavioral in pre-sintesi, ma non può essere sintetizzato a causa della presenza del segnale di clock nella sensitivity list del processo combinatorio, necessaria però per evitare loop infiniti e blocchi nella esecuzione del programma.