

# 第三章 门电路

#### 本章目录

- ▶3.1 概述
- ▶3.2 半导体二极管门电路
- **▶3.3 CMOS**门电路
- ▶3.4 TTL门电路
- ▶3.5\* ECL集成电路
- ▶3.6 Bi-CMOS电路
- ▶3.7 不同类型数字集成电路间的接口

2022-9-9

第三章 门电路

1

## § 3.1 概述



#### 一、基本概念

门电路:实现基本逻辑运算和复合逻辑运算的单元电路。

常用的门电路:与门、或门、非门、与非门、或非门、与或非门和异或门。

电子电路中用高、低电平分别表示二值逻辑的1和0两种逻辑状态。

2022-9-9 第三章 门电路 2

### § 3.1 概述



#### 二、获得高、低电平的基本开关电路



用来获得高、低电平的基本开关电路 (a)单开关电路 (b)互补开关电路

2022-9-9

第三章 门电路

2

## § 3.1 概述



### 三、正逻辑与负逻辑

正逻辑: 高电平表示逻辑1, 低电平表示逻辑0

负逻辑: 高电平表示逻辑0, 低电平表示逻辑1



### § 3.1 概述



#### 四、数字集成电路的分类

1 按集成度的高、低分类

小规模集成电路(小于10个门电路)

中规模集成电路(10~100个门电路)

大规模集成电路(100~10000个门电路)

超大规模集成电路(大于10000个门电路)

- 2 按制造工艺分类 双极型、单极型、混合型
- 3 按逻辑功能特点分类 标准化系列逻辑器件 专用集成电路 可编程逻辑器件(PLD)

2022-9-9

第三章 门电路

5

## § 3.2 半导体二极管门电路



- 3.2.1 半导体二极管的开关特性
  - 一、二极管的开关电路

设输入高电平:  $V_{\rm IH}=V_{\rm CC}$  输入低电平:  $V_{\rm IL}=0$ 

- 二极管D为理想开关
- ・  $v_{\mathrm{I}} = V_{\mathrm{IH}}$  D截止, $v_{\mathrm{O}} = V_{\mathrm{CC}} = V_{\mathrm{OH}}$
- $v_{\rm I} = V_{\rm IL}$  D导通, $v_{\rm O} = 0 = V_{\rm OL}$



## § 3.2 半导体二极管门电路



- 二、二极管伏安特性的近似
  - **1 PN**结方程  $i = I_S(e^{\nu/V_T} 1)$
  - 2 二极管的开关等效电路





2022-9-9

第三章 门电路

7

## § 3.2 半导体二极管门电路



- 三、二极管的动态开关特性
- ◆二极管由截止转向导通所需 的时间称为正向恢复时间;
- ◆二极管由导通转向截止所需的时间称为反向恢复时间 $t_{re}$ ; 反向恢复时间 $t_{re}$ :指反向电流从它的峰值衰减到峰值的十分之一所经过的时间。



### § 3.2 半导体二极管门电路



#### 3.2.2 二极管与门

设 $V_{CC} = 5V$ ,A、B的高、  $D_1$  低电平分别为 $V_{IH} = 3V$ ,  $A \longrightarrow \bigvee$   $V_{IL} = 0V$ ,二极管的正向导  $B \longrightarrow \bigvee$ 

 $V_{IL}$ =0V,二极管的止原通压降 $V_{DF}$ =0.7V





| A         | B Y           |             |  |
|-----------|---------------|-------------|--|
| <b>0V</b> | $\mathbf{0V}$ | 0.7V        |  |
| <b>0V</b> | <b>3V</b>     | <b>0.7V</b> |  |
| <b>3V</b> | $\mathbf{0V}$ | 0.7V        |  |
| 3V        | <b>3V</b>     | 3.7V        |  |

规定3V以上为1

0.7V以下为0

| A | В | Y |  |  |
|---|---|---|--|--|
| 0 | 0 | 0 |  |  |
| 0 | 1 | 0 |  |  |
| 1 | 0 | 0 |  |  |
| 1 | 1 | 1 |  |  |

二极管门电路缺点: 电平有偏移; 带负载能力差

2022-9-9

第三章 门电路

(

## § 3.2 半导体二极管门电路



#### 3.2.3 二极管或门

设 $V_{CC}$  = 5V,A、B的高、低电平分别为 $V_{IH}$ =3V, $V_{IL}$ =0V,二极管的正向导通压降 $V_{DF}$ =0.7V



| A         | В             | Y    |  |  |
|-----------|---------------|------|--|--|
| <b>0V</b> | 0V 0V         |      |  |  |
| <b>0V</b> | <b>3V</b>     | 2.3V |  |  |
| <b>3V</b> | $\mathbf{0V}$ | 2.3V |  |  |
| 3V        | 3V            | 2.3V |  |  |



| A | B   | Y |  |  |
|---|-----|---|--|--|
| 0 | 0 0 |   |  |  |
| 0 | 1   | 1 |  |  |
| 1 | 0   | 1 |  |  |
| 1 | 1   | 1 |  |  |



#### 3.3.1 MOS管的开关特性

一、MOS管的结构和工作原理(以N沟道增强型为例)



G: 栅极; S: 源极; D: 漏极; B:衬底

当加v<sub>DS</sub>时,

 $v_{GS}$ =0时,D-S间是两个背向PN结串联, $i_{D}$ =0

加上正电压 $\nu_{GS}$ , 且足够大至 $\nu_{GS} > V_{GS (th)}$ , D-S间形成导电沟道

2022-9-9

第三章 门电路

11

## § 3.3 CMOS门电路



- 二、MOS管的输入特性和输出特性
  - 1输入特性
  - 2 输出特性:  $i_D = f(v_{DS})$  对应不同的 $v_{GS}$ 下的一族曲线。





漏极特性曲线(分三个区域)

(1) 截止区:  $v_{GS} < V_{GS(th)}$ 

$$i_{\rm D}=0,R_{\rm OFF}>10^9\Omega$$

(2) 恒流区:  $v_{DS} > v_{GS} - V_{GS(th)} > 0$ 

 $i_{\rm D}$  基本上由 $\nu_{\rm GS}$ 决定,与 $\nu_{\rm DS}$ 关系不大

$$i_D = I_{DS} \left( \frac{v_{GS}}{V_{GS(th)}} - 1 \right)^2, I_{DS} = i_D \mid_{v_{GS} = 2V_{GS(th)}}$$



(3) 可变电阻区:  $v_{GS}$ - $V_{GS(th)}$  > $v_{DS}$  > 0

$$i_{\mathbf{D}}$$
与 $v_{\mathbf{DS}}$ 的比值近似为常数  $R_{ON}\Big|_{v_{DS}\approx 0} = \frac{1}{2K(v_{GS} - V_{GS(th)})}$ 

2022-9-9

第三章 门电路

13

### § 3.3 CMOS门电路



三、MOS管的基本开关电路





因为  $R_{OFF} > 10^9 \Omega$ ,  $R_{ON} < 1 \text{K}\Omega$ , 只要 $R_{ON} << R_D << R_{OFF}$ , 则: 当 $v_I = V_{IL} < V_{GS(th)}$  — MOS管截止 —  $v_O = V_{OH} \approx V_{DD}$  当 $v_I = V_{IH} > V_{GS(th)}$  — MOS管导通 —  $v_O = V_{OL} \approx 0$  所以 MOS管D - S间相当于一个受  $v_I$  控制的开关。



### 四、MOS管的开关等效电路



五、MOS管的四种类型

N沟道增强型、P沟道增强型、N沟道耗尽型、P沟道耗尽型

2022-9-9

第三章 门电路

15

### § 3.3 CMOS门电路



#### ◆P沟道增强型

PMOS管的结构和工作原理



当加 $\nu_{\rm DS}$ 时,

 $v_{GS}$ =0时,D-S间是两个背向PN结串联, $i_{D}$ =0 加上负电压 $v_{GS}$ ,且足够大至| $v_{GS}$ |>| $V_{GS}$ (th)|,D-S间形成导电沟道



#### 3.3.2 CMOS反相器的电路结构和工作原理

一、CMOS反相器的电路结构







(b) 电路图

2022-9-9

第三章 门电路

17

### § 3.3 CMOS门电路



#### ●工作原理

设 $T_1$ 和 $T_2$ 的开启电压为 $V_{GS(th)P}$ 和 $V_{GS(th)N}$ ,

$$V_{GS(th)N} = \left| V_{GS(th)P} \right|, \quad \underline{\perp} V_{DD} > V_{GS(th)N} + \left| V_{GS(th)P} \right|,$$

 $T_1$ 和 $T_2$ 具有相同的导通内阻 $R_{ON}$ ,

 $T_1$ 和 $T_2$ 具有相同的截止内阻 $R_{OFF}$ 

$$(1)v_{I} = V_{IH} = V_{DD}$$
时 
$$\left|v_{GS1}\right| = 0 < \left|V_{GS(th)P}\right|, v_{GS2} = V_{DD} > V_{GS(th)N}$$
  $T_{1}$ 截止, $T_{2}$ 导通, $V_{OL} \approx 0$ 

$$(2)v_{I} = V_{IL} = 0$$
时 
$$\left| v_{GS1} \right| = V_{DD} > \left| V_{GS(th)P} \right|, v_{GS2} = 0 < V_{GS(th)N}$$
  $T_{1}$ 导通, $T_{2}$ 截止, $V_{OH} \approx V_{DD}$ 



- 二、电压传输特性和电流传输特性
- 1 电压传输特性

输出电压随输入电压变化的曲线。VDD

\*AB段:  $V_I < V_{GS(th)N}$ 

 $T_1$ 导通, $T_2$ 截止 $\Rightarrow v_O = V_{OH} \approx V_{DD}$   $\frac{1}{2}V_{DD}$ 

\*CD段:  $v_I > V_{DD} - \left| V_{GS(th)P} \right|$   $T_2$ 导通, $T_1$ 截止  $\Rightarrow v_O = V_{OL} \approx 0$ 

\*BC段:  $V_{GS(th)N} < v_I < V_{DD} - |V_{GS(th)P}|$ 

 $T_1, T_2$ 同时导通,若 $T_1, T_2$ 参数完全对称, $v_I = \frac{1}{2}V_{DD}$ 时, $v_O = \frac{1}{2}V_{DD}$ 

电压传输特性转折区中点对应的输入电压称为反相器的阈值电压,

用 $V_{TH}$ 表示:  $V_{TH} \approx \frac{1}{2} V_{DD}$ 

2022-9-9

第三章 门电路

## § 3.3 CMOS门电路

2 电流传输特性

漏极电流随输入电压变化的曲线。

\*AB段:  $V_I < V_{GS(th)N}$ 

 $T_1$ 导通, $T_2$ 截止  $\Rightarrow i_D \approx 0$ 

\*CD段:  $V_I > V_{DD} - |V_{GS(th)P}|$ 

T<sub>2</sub>导通,T<sub>1</sub>截止  $\Rightarrow$   $i_D \approx 0$ 

\*BC段:  $V_{GS(th)N} < v_I < V_{DD} - |V_{GS(th)P}|$ 

 $T_1, T_2$ 同时导通,有电流 $i_2$ 流过 $T_1$ 和 $T_2$ 





#### 三、输入端噪声容限

在输出高、低电平变化允许范围内,允许输入高、低电平的波动范围称为输入端噪声容限。





高电平噪声容限:  $V_{NH} = V_{OH(\min)} - V_{IH(\min)}$ 

低电平噪声容限:  $V_{NL} = V_{IL(\max)} - V_{OL(\max)}$ 

2022-9-9

第三章 门电路

21

## § 3.3 CMOS门电路



• CMOS反相器输入噪声容限与 $V_{DD}$ 的关系





结论:可以通过提高 $V_{DD}$ 来提高噪声容限



#### 3.3.3 CMOS 反相器的静态输入特性和输出特性

一、输入特性

从反相器输入端看进去的输入电压与输入电流的关系。

· CMOS 反相器的输入保护电路与输入特性



当 $0 \le v_I \le V_{DD}$ ,输入端保护电路不起作用 当 $v_I > V_{DD} + V_{DF}$ 时, $D_1$ 导通;当 $v_I < -V_{DF}$ 时, $D_2$ 导通

2022-9-9

第三章 门电路

23

## § 3.3 CMOS门电路



#### 二、输出特性

1 低电平输出特性



 $V_{OL}$ 随 $I_{OL}$ 的增加而提高;  $V_{OL}$ 随 $V_{DD}$ 的增加而下降



### 2 高电平输出特性





 $V_{OH}$ 随 $|I_{OH}|$ 的增加而下降;  $V_{OH}$ 随 $V_{DD}$ 的增加而提高

2022-9-9

第三章 门电路

25

## § 3.3 CMOS门电路



#### 3.3.4 CMOS反相器的动态特性

动态特性: 电路状态转换过程中所表现出来的一些性质。

一、传输延迟时间

传输延迟时间:输出电压变化落后于输入电压变化的时间。

t<sub>PHI</sub>: 输出由高电平跳变为低电平时的传输延迟时间

 $t_{\text{PLH}}$ :输出由低电平跳变为高电平时的传输延迟时间

 $t_{\mathrm{pd}}$ : 平均传输延迟时间, $t_{\mathrm{pd}}$ = ( $t_{\mathrm{PHL}}$ +  $t_{\mathrm{PLH}}$ ) / 2



· CMOS反相器传输延迟时间的定义

*t*<sub>PHL</sub>和*t*<sub>PLH</sub>是以输入和输出波形对应边上等于最大幅度**50%** 的两点间时间间隔来定义的。





3-3-22

2022-9-9

第三章 门电路

27

## § 3.3 CMOS门电路



二、交流噪声容限

反映CMOS反相器的动态抗干扰能力。

 $t_{\mathrm{W}}$ : 噪声电压的持续时间

 $V_{\rm NA}$ : 交流噪声容限





三、动态功耗

1 负载电容充放电功耗

$$P_{C} = \frac{1}{T} \left[ \int_{0}^{T/2} i_{N} v_{O} dt + \int_{T/2}^{T} i_{P} (V_{DD} - v_{O}) dt \right]$$

$$i_{N} = -C_{L} \frac{dv_{O}}{dt}$$

$$\prod_{i_{P}} I_{DD}$$

$$i_P = C_L \frac{\mathrm{d}v_O}{\mathrm{d}t}$$

$$P_C = C_L f V_{DD}^2$$





2022-9-9

第三章 门电路

## § 3.3 CMOS门电路



2瞬时导通功耗





$$P_T = V_{DD}I_{TAV}$$
  $I_{TAV} = \frac{1}{T}(\int_{t_1}^{t_2} i_T dt + \int_{t_3}^{t_4} i_T dt)$   $P_T = C_{PD}fV_{DD}^2$ 

总的动态功耗:  $P_D = P_T + P_C = (C_L + C_{PD}) f V_{DD}^2$ 



●静态功耗



CMOS 反相器的静态漏电流

(a) 
$$v_1 = 0$$
 (b)  $v_1 = V_{DD}$ 

静态功耗极小,与动态 功耗相比,可以忽略

2022-9-9

第三章 门电路

### § 3.3 CMOS门电路



例3.3.1计算CMOS反相器的总功耗 $P_{TOT}$ 。已知电源电压 $V_{DD} = 5V$ , 静态电源电流 $I_{DD} = 1\mu A$ ,负载电容 $C_L = 100 \text{pF}$ ,功耗电容 $C_{PD} = 20 \text{pF}$ 。 输入信号重复频率f = 100 kHz。

解: 总的动态功耗:

$$P_D = (C_L + C_{PD}) f V_{DD}^2$$
  
= (100 + 20)×10<sup>-12</sup>×100×10<sup>3</sup>×5<sup>2</sup> W = 0.3mW

静态功耗:

$$P_S = I_{DD}V_{DD} = 10^{-6} \times 5 \text{W} = 0.005 \text{mW}$$

总功耗:

$$P_{TOT} = P_D + P_S = 0.305 \text{mW}$$



四、扇出

扇出系数:门电路能够驱动同类门的最大数目。



2 动态工作情况

注: 随着开关频率的升高,扇出数将随之下降。

2022-9-9

第三章 门电路

33

## § 3.3 CMOS门电路



- 3.3.5 其他类型的CMOS门电路
  - 一、各种逻辑功能的CMOS门电路
    - 1 与非门



2 或非门





1 与非门

存在的缺点:

(1)输出电阻Ro受输入状态影响



$$A = 1, B = 1$$
则 $R_O = R_{ON2} + R_{ON4} = 2R_{ON}$   $A = 0, B = 0$ 则 $R_O = R_{ON1} / / R_{ON3} = \frac{1}{2}R_{ON}$   $A = 1, B = 0$ 则 $R_O = R_{ON3} = R_{ON}$   $A = 0, B = 1$ 则 $R_O = R_{ON1} = R_{ON}$ 

(2)输出的高、低电平受输入端数目的影响

(3)输入端工作状态不同时对电压传输特性有一定影响

2022-9-9

第三章 门电路

35

### § 3.3 CMOS门电路



- 2 解决方法: 带缓冲级的结构
  - ●带缓冲级的CMOS与非门结构





Y = ((A' + B')')' = (AB)'

或非门+缓冲器⇒与非门

2022-9-9

第三章 门电路



●带缓冲级的CMOS或非门结构



与非门+缓冲器⇒或非门

2022-9-9

第三章 门电路

37

## § 3.3 CMOS门电路



- 二、漏极开路输出门电路(OD门)
  - 1 结构和符号





应用之一: 电平转换



应用之二: 实现线与逻辑





$$Y = Y_1 Y_2 = (AB)'(CD)' = (AB + CD)'$$

2022-9-9

第三章 门电路

30

### § 3.3 CMOS门电路



## $2 R_L$ 的计算方法

(1)OD门输出管全部截止时, $v_O > V_{OH} \Rightarrow R_L$ 不能太大



R<sub>L</sub> 最大值的计算

$$\begin{split} V_{DD} - (nI_{OH} + mI_{IH})R_L &\geq V_{OH} \\ R_L &\leq (V_{DD} - V_{OH}) / (nI_{OH} + mI_{IH}) = R_{L(\text{max})} \end{split}$$

2022-9-9 第三章 门电路 40



#### $2 R_L$ 的计算方法

(2)OD门仅有一个输出管导通, $I_{OL}$ 有最大值  $\Rightarrow R_{L}$ 不能太小



R<sub>L</sub> 最小值的计算

$$\begin{split} &(V_{DD}-V_{OL})\big/R_L+m'\big|I_{IL}\big| \leq I_{OL(\max)} \\ &R_L \geq (V_{DD}-V_{OL})\big/(I_{OL(\max)}-m'\big|I_{IL}\big|) = R_{L(\min)} \end{split}$$

2022-9-9

第三章 门电路

### § 3.3 CMOS门电路



74HC00

例: 试为图示电路中的外接电阻R<sub>r</sub>选定合适的 阻值。已知 $G_1$ 、 $G_2$ 和 $G_3$ 为OD与非门74HC03, 输出管截止时的漏电流为 $I_{OH(max)}=5\mu A$ ,输出管导通时允许的最大负载电流为 $I_{OL(max)}=5.2mA$ 。74HC03 G<sub>1</sub>

 $G_4$ 、 $G_5$ 和 $G_6$ 均为74HC00系列与非门,它们的 高电平和低电平输入电流的最大值均为1µA。

若V<sub>DD</sub>=5V,要求OD门的输出高电平V<sub>OH</sub>≥4.4V, 输出低电平 $V_{OI} \leq 0.33V$ 。

解: OD门输出为高电平时



OD门输出为低电平时

$$R_{L(\text{min})} = \frac{V_{DD} - V_{OL}}{I_{OL(\text{max})} - m' |I_{IL(\text{max})}|} = \frac{5 - 0.33}{5.2 \times 10^{-3} - 6 \times 10^{-6}} = 0.90 \text{k}\Omega$$

 $R_L$ 允许的取值范围为: 0.90k $\Omega < R_L < 28.6$ k $\Omega$ 

2022-9-9 第三章 门电路 42



#### 三、CMOS传输门

1 CMOS传输门的电路结构和符号





2022-9-9

第三章 门电路

43

## § 3.3 CMOS门电路



2 CMOS传输门的工作状态

 $v_I$ 为正,另一端经 $R_L$ 接地

设
$$R_L >> R_{TG}, V_{IH} = V_{DD}, V_{IL} = 0$$
(1)当 $C = 0, C' = 1$ 

 $T_1$ 、 $T_2$ 均截止,

传输门相当于断开

$$(2) \stackrel{\mathbf{u}}{=} C = 1, C' = 0$$

$$0 < v_I < V_{DD} - V_{GS(th)N}, T_1$$
导通

$$\left|V_{GS(th)P}\right| < v_I < V_{DD}, T_2$$
导通

: 传输门导通



3 传输门和反相器实现逻辑电路

传输门和反相器实现的异或门电路





2022-9-9

第三章 门电路

45

### § 3.3 CMOS门电路



4 双向模拟开关



$$C = 0$$
时,开关截止

$$C=1$$
时, $v_O=rac{R_L}{R_L+R_{TG}}v_I$ 

电压传输系数 $K_{TG}$ :  $K_{TG} = \frac{v_O}{v_I} = \frac{R_L}{R_L + R_{TG}}$ 





四、三态输出的CMOS门电路

输出有三个状态: 高电平、低电平、高阻态



$$EN' = 0$$
时, $Y = A'$   
 $EN' = 1$ 时, $Y = Z$ (高阻)

2022-9-9

第三章 门电路

47

## § 3.3 CMOS门电路



- 三态门的用途:
- ▶用三态输出反相器接成总线结构
- ▶用三态输出反相器实现数据双向传输





2022-9-9 第三章 门电路 48



#### 3.3.6 CMOS集成电路的正确使用

- 一、输入电路的静电防护
  - 1 存储和运输CMOS器件,最好采用金属屏蔽层作包装材料;
  - 2将CMOS器件插入或拔出电路板时,应关闭电源;
  - 3与CMOS器件直接接触的工具、仪表等必须良好接地;
  - 4 不用的输入端不能悬空
- 二、输入电路的过流保护
  - 1 输入端接低内阻信号源时,应在输入端与信号源之间串入保护电阻;
  - 2 输入端接有大电容时,应在输入端与电容间接入保护电阻;
  - 3 输入端接长线时,应在门电路的输入端接入保护电阻

2022-9-9

第三章 门电路

49

#### § 3.3 CMOS门电路



#### 3.3.7 CMOS数字集成电路的各种系列

- ▶4000系列
- ▶HC: 高速CMOS系列
- ▶HCT: 与TTL兼容的高速CMOS系列
- ▶AHC: 先进高速CMOS系列
- ▶AHCT: 与TTL兼容的先进高速CMOS系列
- ▶LVC: 低压CMOS系列
- ▶ALVC: 先进低压CMOS系列
- ▶AVC:超低压CMOS系列
- ●54系列:工作环境温度(-55~+125℃)
- ●74系列: 工作环境温度( -40 ~ +85℃)



#### 表3.3.2 各种CMOS系列门电路性能的比较(以74xx04为例)

| 参数名称和符号                            | 74HC04 | 74HCT04 | 74AHC04 | 74AHCT04 | 74LVC04  | 74ALVC04 |
|------------------------------------|--------|---------|---------|----------|----------|----------|
| 电源电压范围V <sub>DD</sub> /V           | 2~6    | 4.5~5.5 | 2~5.5   | 4.5~5.5  | 1.65~3.6 | 1.65~3.6 |
| 输入高电平最小值V <sub>IH(min)</sub> /V    | 3.15   | 2       | 3.15    | 2        | 2        | 2        |
| 输入低电平最大值V <sub>IL(max)</sub> /V    | 1.35   | 0.8     | 1.35    | 0.8      | 0.8      | 0.8      |
| 输出高电平最小值V <sub>OH(min)</sub> /V    | 4.4    | 4.4     | 4.4     | 4.4      | 2.2      | 2.0      |
| 输出低电平最大值V <sub>OL(max)</sub> /V    | 0.33   | 0.33    | 0.44    | 0.44     | 0.55     | 0.55     |
| 高电平输出电流最大值I <sub>OH(max)</sub> /mA | -4     | -4      | -8      | -8       | -24      | -24      |
| 低电平输出电流最大值I <sub>OL(max)</sub> /mA | 4      | 4       | 8       | 8        | 24       | 24       |
| 高电平输入电流最大值I <sub>IH(max)</sub> /µA | 1      | 1       | 1       | 1        | 5        | 5        |
| 低电平输入电流最大值 $I_{IL(max)}/\mu A$     | -1     | -1      | -1      | -1       | -5       | -5       |
| 平均传输延迟时间t <sub>pd</sub> /ns        | 9      | 14      | 5.3     | 5.5      | 3.8      | 2        |
| 输入电容最大值C <sub>I</sub> /pF          | 10     | 10      | 10      | 10       | 5        | 3.5      |
| 功耗电容C <sub>pd</sub> /pF            | 20     | 20      | 12      | 14       | 8        | 23       |

注: 1.表中给出的参数(除电源电压范围以外)中,74HC/HCT和74AHC/74AHCT是V<sub>DD</sub>=4.5V 下的参数,74LVC04和74ALVC04是 $V_{DD}$ =3V下的参数。 2.  $V_{OH(min)}$ 和 $V_{OL(max)}$ 是最大负载电流下的输出电压。

2022-9-9

第三章 门电路

## § 3.4 TTL门电路



### 3.4.1 双极型三极管的开关特性

#### 一、双极型三极管的结构







- 二、双极型三极管的输入特性和输出特性
- 1 输入特性曲线(NPN)

输入特性:  $i_B = f(v_{BE})$ 

• $V_{\rm ON}$ : 开启电压

•硅管, 0.5~0.7V

•锗管, 0.2~0.3V



2022-9-9

第三章 门电路

53

## § 3.4 TTL门电路



2 输出特性曲线 (NPN)

输出特性:  $i_C = f(v_{CE})$  对应不同的 $i_B$ 下的一族曲线。



i<sub>B</sub> i<sub>C</sub> v<sub>CE</sub>

•特性曲线分三个部分

(1) 放大区:  $V_{BE} > V_{ON} \perp V_{CE} > V_{BE}$ ;  $\Delta i_C = \beta \Delta i_B$ 

(2) 饱和区:  $v_{BE} > V_{ON} \underbrace{ \mathbb{L} v_{CE} < v_{BE} }; \Delta i_C$  随  $\Delta i_B$  增加变缓,趋于饱和

(3) 截止区:  $v_{BE} < V_{ON} \pm v_{CE} > v_{BE}; i_B = 0, i_C = 0$ 

三、双极型三极管的基本开关电路——三极管反相器

工作状态分析:

- (1) 设 $v_I = V_{IL} = 0$ , 则 $v_{BE} < V_{ON}$
- 三极管截止, $i_B = 0, i_C = 0, v_O = V_{OH} = V_{CC}$
- (2)  $v_I > V_{ON}$ ,三极管开始进入放大区

$$i_{B} = \frac{v_{I} - V_{ON}}{R_{B}}$$
  $v_{O} = v_{CE} = V_{CC} - i_{C}R_{C} = V_{CC} - \beta i_{B}R_{C}$ 



双极型晶体管工作状态的判断:

$$I_{BS} = \frac{V_{CC} - V_{CE(sat)}}{\beta (R_C + R_{CE(sat)})} \approx \frac{V_{CC} - V_{CE(sat)}}{\beta R_C} \approx \frac{V_{CC}}{\beta R_C}$$

若 $I_B > I_{BS}$ ,三极管工作在饱和状态

2022-9-9

第三章 门电路

55

 $V_{\rm CC}$ 

## § 3.4 TTL门电路



#### 四、三极管的开关等效电路

#### 截止状态



#### 饱和导通状态





 $V_{CC} >> V_{CE(sat)}$ 

$$R_C >> R_{CE(sat)}$$

2022-9-9



五、双极型三极管反相器的动态开关特性



在饱和与截止两个状态之间转换时, $i_{\rm C}$ 的变化将滞后于 $\nu_{\rm I}$ ,则 $\nu_{\rm O}$ 的变化也滞后于 $\nu_{\rm I}$ 。

2022-9-9

第三章 门电路

57

### § 3.4 TTL门电路

例3.4.1 图示反相器电路中,已知 $V_{cc}$ =5V,二极管的正向导通压降为 0.7V,三极管发射结的开启电压 $V_{ON}$ =0.7V。三极管的饱和导通压降和 饱和导通内阻可忽略不计。若输入信号的高、低电平分别为3.4V和 0.2V,试计算

- (1) 三极管的电流放大倍数应取多少才能保证输入高电平信号时三极管饱和导通?
- (2) 输出的高、低电平值。

解: (1) 
$$\beta = (V_{CC} - V_{D3}) / R_2 I_{BS}$$
  $R_1 \lesssim 4 \text{k} \Omega^{-R}$   $\beta = (V_{CC} - V_{D2} - V_{D3} - V_{ON}) / R_1$   $\beta = (V_{CC} - V_{D3}) R_1 / (V_{CC} - V_{D2} - V_{D3} - V_{ON}) R_2$   $= (5 - 0.7) \times 4 / (5 - 0.7 - 0.7 - 0.7) \times 1.6 = 3.7$ 



(2)输入 $V_{\rm IL}$ =0.2V,三极管截止, $V_{\rm OH}$ = $V_{CC}$ 输入 $V_{\rm IH}$ =3.4V,三极管饱和, $V_{\rm OI}$ =0.7V



#### 3.4.2 TTL反相器的电路结构和工作原理

一、电路结构

设
$$V_{CC} = 5V, V_{IH} = 3.4V, V_{IL} = 0.2V$$

PN结导通压降 $V_{ON} = 0.7V$ 

(1)
$$v_I = V_{IL} = 0.2 \text{V}(A = 0)$$
  
 $v_O = V_{OH} = 3.4 \text{V}(Y = 1)$ 

$$(2)v_{I} = V_{IH} = 3.4 \text{V}(A = 1)$$

$$v_{O} = V_{OL} = 0.2 \text{V}(Y = 0)$$
∴  $Y = A'$ 



2022-9-9

第三章 门电路

59

## § 3.4 TTL门电路



- ●需要说明的几个问题:
- $(1)T_2$ 的输出 $v_{C2}$ 和 $v_{E2}$ 变化方向相反,故称倒相级。
- (2)输出级在稳态下, $T_4$ 和 $T_5$ 总有一个导通、一个截止。 既能降低功耗又提高了带负载能力,称推拉式。
- $(3)D_2$ 保证 $T_5$ 导通时 $T_4$ 可靠地截止。
- (4)D<sub>1</sub>抑制负向干扰





#### 3.4.6 TTL数字集成电路的各种系列

▶74系列

▶74H系列: 高速TTL系列

▶74L系列: 低功耗TTL系列

▶74S系列: 肖特基系列

▶74LS系列: 低功耗肖特基系列

▶74AS系列: 先进肖特基系列

▶74ALS系列: 先进低功耗肖特基系列

▶74F系列:快速TTL系列

●54系列:环境温度(-55~+125°C),电源电压: 4.5~5.5V

●74系列:环境温度(0~+70°C),电源电压: 4.75~5.25V

2022-9-9

第三章 门电路

61

## § 3.7 不同类型数字集成电路间的接口



#### 3.7.2 不同逻辑电平电路间的接口

1用OD输出的缓冲/驱动器实现逻辑电平转换



## § 3.7 不同类型数字集成电路间的接口



### 2 用双电源总线接口电路实现逻辑电平转换



2022-9-9 第三章 门电路 63