

# CH32V20x\_30x 数据手册

适用于 CH32V203/303/305/307/208xx V2.2

# 概述

CH32Vx 系列基于青稞 32 位 RISC-V 设计的工业级通用微控制器。全系产品配备了硬件堆栈区、快速中断入口,在标准 RISC-V 基础上大大提高了中断响应速度。CH32V208x 搭载 V4C 内核,加入内存保护功能,同时降低硬件除法周期。CH32V303/305/307 搭载 V4F 内核,加入单精度浮点指令集,扩充硬件堆栈区,具有更高的运算性能。产品资源上:主频支持144MHz,独立了GPI0供电,扩展串口USART/UART数量到 8 组,电机定时器到 4 组,并提供 1 组 32 位的通用定时器。提供 USB2. 0 高速接口(480Mbps)并内置了 PHY 收发器,以太网 MAC 升级到千兆并集成了 10M-PHY 模块,支持蓝牙 BLE5. 3 无线等。

# 产品特性

#### ● 内核 Core:

- 青稞 32 位 RISC-V 内核, 多种指令集组合
- 快速可编程中断控制器+硬件中断堆栈
- 分支预测、冲突处理机制
- 单周期乘法、硬件除法、硬件浮点
- 系统主频 144MHz

#### ● 存储器:

- 可配最大 128KB 易失数据存储区 SRAM
- 可配 480KB 程序存储区 CodeFlash (零等待应用区+非零等待数据区)
- 28KB 系统引导程序存储区 BootLoader
- 128B 系统非易失配置信息存储区
- 128B 用户自定义信息存储区

#### ● 电源管理和低功耗:

- 系统供电 V₂ 额定: 3.3V
- GPIO 单元独立供电 V₁。额定: 3.3V
- 低功耗模式: 睡眠、停止、待机
- V<sub>BAT</sub> 电源独立为 RTC 和后备寄存器供电

#### ● 系统时钟、复位

- 内嵌出厂调校的 8MHz 的 RC 振荡器
- 内嵌 40kHz 的 RC 振荡器
- 内嵌 PLL. 可选 CPU 时钟达 144MHz
- 外部支持 3~25MHz 高速振荡器
- 外部支持 32. 768kHz 低速振荡器
- 上/下电复位、可编程电压监测器
- 实时时钟 RTC: 32 位独立定时器
- 2组18路通用 DMA 控制器
- 18 个通道, 支持环形缓冲区管理
- 支持 TIMx/ADC/DAC/USART/12C/SPI/12S/SDI0
- ◆ 4组运放、比较器: 连接 ADC 和 TIMx
- 2组12位数模转换 DAC
- 2组12位模数转换 ADC
- 模拟输入范围: V<sub>SSA</sub>~V<sub>DDA</sub>

- 16 路外部信号+2 路内部信号通道
- 片上温度传感器
- 双 ADC 转换模式
- 16 路 TouchKey 通道检测

#### ● 多组定时器

- 4 个 16 位高级定时器,增加死区控制和紧急 刹车,提供用于电机控制的 PWM 互补输出
- -3个16位通用定时器,提供输入捕获/输出比较/PWM/脉冲计数及增量编码器输入
- 1 个 32 位或 16 位通用定时器
- 2 个基本定时器
- 2 个看门狗定时器(独立和窗口型)
- 系统时基定时器: 64 位计数器

#### ● 多种通讯接口:

- 8 个 USART 接口(包含 5 个 UART)
- 2个 I2C 接口(支持 SMBus/PMBus)
- 3个SPI接口(SPI2, SPI3用于 I2S2, I2S3)
- USB2.0 全速设备接口(全速和低速)
- USB2.0 全速主机/设备接口
- USB2.0 全速 OTG 接口
- USB2.0 高速主机/设备接口(内置 PHY)
- 2组 CAN 接口(2.0B 主动)
- SDIO 主机接口(MMC、SD/SDIO 卡及 CE-ATA)
- FSMC 存储器接口
- 数字图像接口 DVP
- 千兆以太网控制器 MAC, 10M PHY 收发器
- 低功耗蓝牙 BLE5.3
- 快速 GPIO 端口
- 80 个 I/O 口,映像 16 个外部中断
- 安全特性: CRC 计算单元, 96 位芯片唯一 ID
- 调试模式:串行2线调试接口
- 封装形式: LQFP 和 QFN

# 第1章 系列产品说明

CH32Vx 系列产品是基于 32 位 RISC-V 指令集及架构设计的工业级通用增强型 MCU。其产品按照功能资源划分为通用、连接、无线等类别。它们之间以封装类别、外设资源及数量、引脚数目、器件特性高低上的差异相互延伸,但在软件和功能、硬件引脚配置上保持相互兼容,为用户在产品开发中进行产品迭代及快速应用提供了自由和方便。

有关此系列产品的器件特性及请参考数据手册《CH32V20x\_30xDS0》。

有关产品各外设功能描述、使用方法及寄存器配置等详细信息请参考《CH32FV2x\_V3xRM》。

数据手册和参考手册均可在沁恒官网下载: www. wch. cn

有关 RISC-V 指令集及架构的相关信息,可在"http://riscv.org"网站下载。

本手册为 CH32V20x 和 CH32V30x 系列产品数据手册。

表 1-1 系列产品概览

|                                                                         | HH IMI YE                                                                   | 1                                                                            |                                                                                                                   | Г                                                                                                                             | 1                                                                                                                                                          | Г                                                                                                               |
|-------------------------------------------------------------------------|-----------------------------------------------------------------------------|------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|
| 中小容量通                                                                   | 角用型(V203)                                                                   | 大容量通                                                                         | 用型(V303)                                                                                                          | 连接型(V305)                                                                                                                     | 互联型(V307)                                                                                                                                                  | 无线型(V208)                                                                                                       |
| 青科                                                                      | ₹ V4B                                                                       |                                                                              | 青和                                                                                                                | 果 V4F                                                                                                                         |                                                                                                                                                            | 青稞 V4C                                                                                                          |
| 32K 闪存                                                                  | 64K 闪存                                                                      | 128K 闪存                                                                      | 256K 闪存                                                                                                           | 128K 闪存                                                                                                                       | 256K 闪存                                                                                                                                                    | 128K 闪存                                                                                                         |
| 10K SRAM                                                                | 20K SRAM                                                                    | 32K SRAM                                                                     | 64K SRAM                                                                                                          | 32K SRAM                                                                                                                      | 64K SRAM                                                                                                                                                   | 64K SRAM                                                                                                        |
| 2*ADC (TKey) ADTM 2*GPTM 2*USART SPI 12C USBD USBHD CAN RTC 2*WDG 2*OPA | 2*ADC (TKey) ADTM 3*GPTM 4*USART 2*SPI 2*12C USBD USBHD CAN RTC 2*WDG 2*OPA | 2*ADC (TKey) 2*DAC ADTM 3*GPTM 3*USART 2*SPI 2*I2C USBHD CAN RTC 2*WDG 4*OPA | 2*ADC (TKey) 2*DAC 4*ADTM 4*GPTM 2*BCTM 8*USART/UART 3*SPI (2*I2S) 2*I2C USBHD CAN RTC 2*WDG 4*OPA TRNG SDIO FSMC | 2*ADC (TKey) 2*DAC 4*ADTM 4*GPTM 2*BCTM 5*USART/UART 3*SPI (2*12S) 2*12C USB-OTG USBHS (+PHY) 2*CAN RTC 2*WDG 4*OPA TRNG SDIO | 2*ADC (TKey) 2*DAC 4*ADTM 4*GPTM 2*BCTM 8*USART/UART 3*SPI (2*12S) 2*12C USB-OTG USBHS (+PHY) 2*CAN RTC 2*WDG 4*OPA TRNG SDIO FSMC DVP ETH-1000MAC 10M-PHY | ADC (TKey) ADTM 3*GPTM GPTM (32) 4*USART/UART 2*SPI 2*12C USBD USBHD CAN RTC 2*WDG 2*OPA ETH-10M (+PHY) BLE5. 3 |

注: 同一类产品的某些外设数量或功能可能受封装限制,选择时请确认产品封装。

缩写

ADTM: 高级定时器 TKey: 触摸按键 USBHD: 全速主机/设备控制器 GPTM: 通用定时器 OPA: 运放、比较器 USBHS: 高速主机/设备控制器

 GPTM(32): 32 位通用定时器
 TRNG: 随机数发生器

 BCTM: 基本定时器
 USBD: 全速设备控制器

# 表 1-2 内核对比概览

| 特点<br>内核 | 指令集   | 硬件<br>堆栈<br>级数 | 中断<br>嵌套<br>级数 | 快速<br>中断<br>通道数 | 整数<br>除法<br>周期 | 向量表<br>模式 | 扩展<br>指令 | 内存<br>保护 |
|----------|-------|----------------|----------------|-----------------|----------------|-----------|----------|----------|
| V4B      | IMAC  | 2              | 2              | 4               | 9              | 地址或指令     | 支持       | 无        |
| V4C      | IMAC  | 2              | 2              | 4               | 5              | 地址或指令     | 支持       | 标准       |
| V4F      | IMAFC | 3              | 8              | 4               | 5              | 地址或指令     | 支持       | 标准       |

# 第2章 规格信息

CH32Vx 系列基于 RISC-V 指令架构设计的 32 位 RISC 内核 MCU, 工作频率 144MHz, 内置高速存储器,系统结构中多条总线同步工作,提供了丰富的外设功能和增强型 I/0 端口。本系列产品内置 2 个 12 位 ADC 模块、2 个 12 位 DAC 模块、多组定时器、多通道触摸按键电容检测(TKey)等功能,还包含了标准和专用通讯接口: I2C、I2S、SPI、USART、SDIO、CAN 控制器、USB2. 0 全速主机/设备控制器、USB2. 0 高速主机/设备控制器(内置 PHY 收发器)、数字图像接口、千兆以太网控制器、低功耗蓝牙等。

产品工作额定电压为 3.3V,工作温度范围为-40°C~85°C工业级。支持多种省电工作模式来满足产品低功耗应用要求。系列产品中各型号在资源分配、外设数量、外设功能等方面有所差异,按需选择。提供了LQFP48/QFN48/LQFP64M/LQFP100等几种封装形式。可以广泛应用于:电机驱动和应用控制、医疗和手持设备、PC 游戏外设和 GPS 平台、可编程控制器、变频器、打印机、扫描仪、警报系统、视频对讲、暖气通风空调系统等场合。

## 2.1 型号对比

表 2-1 CH32V 中小容量通用型产品资源分配

|       |         | 产品型号  |                  |                  |          | CH32V203x  |        |            |                     |  |  |  |  |  |
|-------|---------|-------|------------------|------------------|----------|------------|--------|------------|---------------------|--|--|--|--|--|
| 资源:   | 差异      |       | F6               | G6               | K6       | K8         | C6     | C8         | RB                  |  |  |  |  |  |
|       | 芯片引脚    | 数     | 20               | 28               | 32       | 32         | 48     | 48         | 64                  |  |  |  |  |  |
|       | 闪存(字节   | (1)   | 32K              | 32K              | 32K      | 64K        | 32K    | 64K        | 128K <sup>(2)</sup> |  |  |  |  |  |
|       | SRAM(字节 | 5)    | 10K              | 10K              | 10K      | 20K        | 10K    | 20K        | 64K                 |  |  |  |  |  |
|       | GP10 端口 | 数     | 16               | 24               | 26       | 26         | 37     | 37         | 51                  |  |  |  |  |  |
| 定     | 高级(1    | 6位)   | 1 (3)            | 1 (3)            | 1        | 1          | 1      | 1          | 1                   |  |  |  |  |  |
| 一时    | 通用(1    | 6位)   | 2 <sup>(3)</sup> | 2 <sup>(3)</sup> | 2        | 3          | 2      | 3          | 3                   |  |  |  |  |  |
| 25    | 看i¯     | ]狗    |                  |                  | 2 (      | WWDG + IWE | OG )   |            |                     |  |  |  |  |  |
| ĦĦ    | 系统时基    | (64位) |                  |                  |          | 支持         |        |            |                     |  |  |  |  |  |
|       | RTC     |       |                  | 支持               |          |            |        |            |                     |  |  |  |  |  |
| ADC/1 | 「Key(通道 | 数@单元) | 9@2              |                  |          |            |        | 10@2       | 16@1                |  |  |  |  |  |
|       | 运放、比较   | 器交器   | 1                | 2                | 2        | 2          | 2      | 2          | 2                   |  |  |  |  |  |
|       | USART.  | /UART | 1                | 2                | 2        | 2          | 2      | 4          | 4                   |  |  |  |  |  |
| 通     | SP      | 1     | 1                | 1                | 1        | 1          | 1      | 2          | 2                   |  |  |  |  |  |
| 信     | 12      | С     | 0                | 1                | 1        | 1          | 1      | 2          | 2                   |  |  |  |  |  |
| 接     | CA      | N     |                  |                  |          | 1          |        |            |                     |  |  |  |  |  |
|       | USB     | USBD  | 1                | 1                | 1        | 1          | 1      | 1          | 1                   |  |  |  |  |  |
|       | (FS)    | USBHD |                  | -                | <u>-</u> |            | 1      | 1          | 1                   |  |  |  |  |  |
|       | Ethei   | rnet  | - 10M            |                  |          |            |        |            |                     |  |  |  |  |  |
|       | CPU 主频  | Į.    | Max: 144MHz      |                  |          |            |        |            |                     |  |  |  |  |  |
|       | 额定电压    | E     | 3. 3V            |                  |          |            |        |            |                     |  |  |  |  |  |
|       | 工作温度    | 支     |                  |                  | 工业组      | 级: −40°C~  | -85°C  |            |                     |  |  |  |  |  |
|       | 封装形式    | ť     | TSSOP20          | QFN28            | LQF      | P32        | LQFP48 | LQFP/QFN48 | LQFP64M             |  |  |  |  |  |

- 注:1. 闪存字节表示的是零等待运行区域 Romait,非零等待区域对于 V203 型号是 224K- Romait
- 2. 128K FLASH+64K SRAM 的产品支持用户选择字配置为(128K FLASH+64K SRAM)、(144K FLASH+48K SRAM)、(160K FLASH+32K SRAM)几种组合中的一种。
- 3. 定时器中的 PWM、捕捉等涉及引脚信号的功能需要结合实际芯片封装的引脚,有些封装芯片没有引出则此类功能不能使用。

表 2-2 CH32V 大容量通用型/连接/互联产品资源分配

|    | 2 011024 )       | 产品型号              |             |      | /303x               |                     | CH32                    | V305                    |                     | CH32V307            | ,                   |  |  |
|----|------------------|-------------------|-------------|------|---------------------|---------------------|-------------------------|-------------------------|---------------------|---------------------|---------------------|--|--|
| 资源 | 差异               |                   | СВ          | RB   | RC                  | VC                  | FB                      | RB                      | RC                  | WC                  | VC                  |  |  |
|    | 芯片引脚             | <br>]数            | 48          | 64   | 64                  | 100                 | 20                      | 64                      | 64                  | 68                  | 100                 |  |  |
| ĺ  | 闪存(字节            | ī) <sup>(1)</sup> | 128K        | 128K | 256K <sup>(2)</sup> | 256K <sup>(2)</sup> | 128K                    | 128K                    | 256K <sup>(2)</sup> | 256K <sup>(2)</sup> | 256K <sup>(2)</sup> |  |  |
|    | SRAM(字           | <b>节)</b>         | 32K         | 32K  | 64K                 | 64K                 | 32K                     | 32K                     | 64K <sup>(2)</sup>  | 64K <sup>(2)</sup>  | 64K <sup>(2)</sup>  |  |  |
|    | GP10 端口          | ]数                | 37          | 51   | 51                  | 80                  | 17                      | 51                      | 51                  | 54                  | 80                  |  |  |
|    | GP10 供I          | 电                 | 共用 独立供电 V₁₀ |      |                     |                     |                         | 共用 独立供电 V <sub>10</sub> |                     |                     |                     |  |  |
|    | 高级(′             | 16位)              | 1           | 1    | 4                   | 4                   | <b>4</b> <sup>(3)</sup> | 4                       | 4                   | 4                   | 4                   |  |  |
| 定  | 通用(′             | 16位)              | 3           | 3    | 4                   | 4                   | <b>4</b> <sup>(3)</sup> | 4                       | 4                   | 4                   | 4                   |  |  |
| 时  | 基本(              | 16位)              | 1           | 1    | 2                   | 2                   | 2                       | 2                       | 2                   | 2                   | 2                   |  |  |
| 器  | 看门               | 〕狗                |             |      |                     | 2 ( W               | /WDG + IV               | WDG )                   |                     |                     |                     |  |  |
|    | 系统时基             | (24位)             |             |      |                     |                     | 支持                      |                         |                     |                     |                     |  |  |
|    | RTC              |                   |             |      |                     |                     | 支持                      |                         |                     |                     |                     |  |  |
|    | ADC/TKe<br>(通道数@ | -                 | 10@2        | 16@2 | 16@2                | 16@2                | 1@2                     | 16@2                    | 16@2                | 16@2                | 16@2                |  |  |
|    | DAC(单元           | Ē)                | 2           | 2    | 2                   | 2                   | 1                       | 2                       | 2                   | 2                   | 2                   |  |  |
|    | 运放、比较            | 交器                | 4           | 4    | 4                   | 4                   | _                       | 4                       | 4                   | 4                   | 4                   |  |  |
|    | 随机数发生            | 主器                | _           | -    | 1                   | 1                   | 1                       | 1                       | 1                   | 1                   | 1                   |  |  |
|    | USART            | /UART             | 3           | 3    | 8                   | 8                   | 2                       | 5                       | 8                   | 8                   | 8                   |  |  |
|    | SF               | <b>)</b>          | 2           | 2    | 3                   | 3                   | 1                       | 3                       | 3                   | 3                   | 3                   |  |  |
|    | 12               | ?S                | _           | _    | 2                   | 2                   | 1                       | 2                       | 2                   | 2                   | 2                   |  |  |
|    | 12               | 2C                | 2           | 2    | 2                   | 2                   | 2                       | 2                       | 2                   | 2                   | 2                   |  |  |
| 通  | CA               | ۸N                | 1           | 1    | 1                   | 1                   | 1                       | 2                       | 2                   | 2                   | 2                   |  |  |
| 信  | SD               | 10                | _           | _    | 1                   | 1                   | _                       | 1                       | 1                   | 1                   | 1                   |  |  |
| 接  | USB (FS)         | USBD              |             |      |                     |                     | _                       |                         |                     |                     |                     |  |  |
|    | 005 (10)         | USBHD             | 1           | 1    | 1                   | 1                   | _                       | 1                       | 1                   | 1                   | 1                   |  |  |
|    | USB (HS          | S+PHY)            |             | -    | _                   |                     | 1                       | 1                       | 1                   | 1                   | 1                   |  |  |
|    | Ethe             | rnet              |             |      | -                   | _                   |                         |                         | 1G                  | MAC+10M             | PHY                 |  |  |
|    | DV               | /P                | <u>-</u>    |      |                     |                     |                         |                         |                     | 1                   |                     |  |  |
|    | FSI              | MC                | - 1 - 1     |      |                     |                     |                         |                         |                     |                     |                     |  |  |
|    | CPU 主步           |                   | Max: 144MHz |      |                     |                     |                         |                         |                     |                     |                     |  |  |
|    | 额定电风             |                   | 3. 3V       |      |                     |                     |                         |                         |                     |                     |                     |  |  |
|    | 工作温度             |                   |             |      |                     |                     | : −40°C                 |                         | 1                   | I                   | ı                   |  |  |
|    | 封装形式             |                   | LQFP48      | LQFF |                     | LQFP100             | TSS0P20                 | LQFP64M                 | LQFP64M             | QFN68               | LQFP100             |  |  |

- 注: 1. 闪存字节表示的是零等待运行区域 Romair, 非零等待区域于 V303、V305、V307 型号是 480K- Romair
- 2. 256K FLASH+64K SRAM 的产品支持用户选择字配置为(192K FLASH+128K SRAM)、(224K FLASH+96K SRAM)、(256K FLASH+64K SRAM)、(288K FLASH+32K SRAM)几种组合中的一种。
- 3. 定时器中的 PWM、捕捉等涉及引脚信号的功能需要结合实际芯片封装的引脚,有些封装芯片没有引出则此类功能不能使用。

表 2-3 CH32V 无线型产品资源分配

|    |                   | 产品型号            |                     | CH32     | V208                |                     |  |  |  |  |  |  |  |
|----|-------------------|-----------------|---------------------|----------|---------------------|---------------------|--|--|--|--|--|--|--|
| 资源 | 原差异               |                 | GB                  | СВ       | RB                  | WB                  |  |  |  |  |  |  |  |
|    | 芯片引刷              | 却数              | 28                  | 48       | 64                  | 68                  |  |  |  |  |  |  |  |
|    | 闪存(字 <sup>-</sup> | 节) <sup>⑴</sup> | 128K <sup>(2)</sup> | 128K (2) | 128K <sup>(2)</sup> | 128K <sup>(2)</sup> |  |  |  |  |  |  |  |
|    | SRAM(字            | :节)             | 64K <sup>(2)</sup>  | 64K (2)  | 64K <sup>(2)</sup>  | 64K <sup>(2)</sup>  |  |  |  |  |  |  |  |
|    | GP10 端            | 口数              | 21                  | 37       | 49                  | 53                  |  |  |  |  |  |  |  |
|    | GP10 供            | 电               |                     | 与 Vin 共用 |                     | 独立 ٧₀               |  |  |  |  |  |  |  |
|    | 高级(               | 16位)            | 1                   | 1        | 1                   | 1                   |  |  |  |  |  |  |  |
| 定  | 通用(               | 16位)            | 3                   | 3        | 3                   | 3                   |  |  |  |  |  |  |  |
| 时  | 通用(               | 32 位)           | 1                   | 1        | 1                   | 1                   |  |  |  |  |  |  |  |
| 器  | 看i                | <b></b>         | 2                   | 2        | 2                   | 2                   |  |  |  |  |  |  |  |
|    | 系统时基              | (24位)           |                     | 支持       |                     |                     |  |  |  |  |  |  |  |
|    | RTC               |                 | 支持                  |          |                     |                     |  |  |  |  |  |  |  |
|    | ADC/TK<br>(通道数/   | -               | 8@1                 | 16@1     | 16@1                | 16@1                |  |  |  |  |  |  |  |
|    | 运放、比              |                 | 1                   | 2        | 2                   | 2                   |  |  |  |  |  |  |  |
|    |                   | /UART           | 2                   | 4        | 4                   | 4                   |  |  |  |  |  |  |  |
|    |                   | PI              | 1                   | 2        | 2                   | 2                   |  |  |  |  |  |  |  |
| 通  | 12                | 2C              | 1                   | 2        | 2                   | 2                   |  |  |  |  |  |  |  |
| 信  | C                 | AN              | 1                   | 1        | 1                   | 1                   |  |  |  |  |  |  |  |
| 接  | (=0)              | USBD            | 1                   | 1        | 1                   | 1                   |  |  |  |  |  |  |  |
| П  | USB (FS)          | USBHD           | 1                   | 1        | 1                   | 1                   |  |  |  |  |  |  |  |
|    | Ethe              | rnet            | 10M                 | -        | 10                  | DM                  |  |  |  |  |  |  |  |
|    | BLE               | 5. 3            |                     | 支        | <br>持               |                     |  |  |  |  |  |  |  |
|    | CPU 主             | 频               | Max: 144MHz         |          |                     |                     |  |  |  |  |  |  |  |
|    | 额定电               | ,压              | 3. 3V               |          |                     |                     |  |  |  |  |  |  |  |
|    | 工作温               | 度               |                     | 工业级: -4  | 40°C∼85°C           |                     |  |  |  |  |  |  |  |
|    | 封装形               | 式               | QFN28               | QFN48    | LQFP64M             | QFN68               |  |  |  |  |  |  |  |

注: 1. 闪存字节表示的是零等待运行区域 Romarr, 非零等待区域于 V208 型号是 480K- Romarr

<sup>2. 128</sup>K FLASH+64K SRAM 的 208 产品支持用户选择字配置为(128K FLASH+64K SRAM)、(144K FLASH+48K SRAM)、(160K FLASH+32K SRAM)几种组合中的一种。

### 2.2 系统架构

微控制器基于 RISC-V 指令集设计,其架构中将内核、仲裁单元、DMA 模块、SRAM 存储等部分通过 多组总线实现交互。设计中集成通用 DMA 控制器以减轻 CPU 负担、提高访问效率,应用多级时钟管理 机制降低了外设的运行功耗,同时兼有数据保护机制,时钟自动切换保护等措施增加了系统稳定性。 下图是系列产品内部总体架构框图。

图 2-1 系统框图



# 2.3 存储器映射表

图 2-2 存储器地址映射



#### 2.4 时钟树

系统中引入 4 组时钟源:内部高频 RC 振荡器 (HSI)、内部低频 RC 振荡器 (LSI)、外接高频振荡器 (HSE)、外接低频振荡器 (LSE)。其中,低频时钟源为 RTC 和独立看门狗提供了时钟基准。高频时钟源直接或者间接通过 PLL 倍频后输出为系统总线时钟(SYSCLK),系统时钟再由各预分频器提供了 AHB域、APB1 域、APB2 域外设控制时钟及采样或接口输出时钟,部分模块工作需要由 PLL 时钟直接提供。

图 2-3 CH32V305/307 时钟树框图







- 注: 1. 当使用 USB 功能时,CPU 的频率必须是 48MHz 或 96MHz 或 144MHz。当系统从停机或待机状态唤醒时,系统会自动切换为 HSI 做主频。
  - 2. CH32V2030RBT6 产品外接晶体或时钟(HSE)为 32M,使用外置晶体时无需负载电容已内内置。





- 注: 1. 当使用 USB 功能时,CPU 的频率必须是 48MHz 或 96MHz 或 144MHz。当系统从停机或待机状态唤醒时,系统会自动切换为 HSI 做主频。如果同时使用 USB 和 ETH 功能,需将 PLLCKR=SYSCLK 配置为 240M。
  - 2. CH32V208 产品外接晶体或时钟(HSE)为 32M,使用外置晶体时无需负载电容已内内置。

## 2.5 功能概述

#### 2.5.1 RISC-V4B/4C/4F 处理器

产品基于 RISC-V 组织的规范设计出内核 V4B、V4C、V4F, 其中 V4B 和 V4C 支持 RISC-V 指令集 IMAC 子集, V4F 支持 RISC-V 指令集 IMAFC 子集,增加了单精度浮点运算。处理器内部以模块化管理,包含快速可编程中断控制器(FPIC)、内存保护、分支预测模式、扩展指令支持等单元。对外多组总线与外部单元模块相连,实现外部功能模块和内核的交互。RV32IMAFC 指令集,小端数据模式

处理器以其极简指令集、多种工作模式、模块化定制扩展等特点可以灵活应用不同场景微控制器 设计,例如小面积低功耗嵌入式场景、高性能应用操作系统场景等。

- 支持机器和用户特权模式
- 快速可编程中断控制器 (FPIC)
- 多级硬件中断堆栈
- 串行2线调试接口
- 标准内存保护设计
- 静态或动态分支预测、高效跳转、冲突检测机制
- 自定义扩展指令

## 2.5.2 片上存储器及自举模式

内置最大 128K 字节 SRAM 区, 用于存放数据, 掉电后数据丢失。具体容量要对应芯片型号。

内置最大 480K 字节程序闪存存储区(Code FLASH),用于用户的应用程序和常量数据存储。其中包括零等待程序运行区域和非零等待区域。区域具体大小对应芯片型号。

内置 28K 字节系统存储区(System FLASH),用于系统引导程序存储(厂家固化自举加载程序)。 128 字节用于系统非易失配置信息存储区,128 字节用于用户选择字存储区。

在启动时,通过自举引脚(B00T0 和 B00T1)可以选择三种自举模式中的一种:

- 从程序闪存存储器自举
- 从系统存储器自举
- 从内部 SRAM 自举

自举加载程序存放于系统存储区,可以通过USART1和USB接口对程序闪存存储区的内容重新编程。

## 2.5.3 供电方案

- V<sub>D</sub> = 2.4~3.6V: 为部分 I/0 引脚和内部调压器供电。
- $V_{10} = 2.4 \sim 3.6 V$ : 为大部分 1/0 引脚供电以及以太网模块,决定了引脚输出高压幅值。正常工作时, $V_{10}$  电压不能高于  $V_{00}$  电压。
- V<sub>DDA</sub> = 2.4~3.6V: 为高频 RC 振荡器、ADC、温度传感器、DAC 及 PLL 的模拟部分供电。V<sub>DDA</sub> 电压必须和 V<sub>10</sub>电压相同(如果 V<sub>DD</sub> 掉电,V<sub>10</sub>带电,则 V<sub>DDA</sub> 必须带电并且和 V<sub>10</sub>一致)。使用 ADC 时,V<sub>DDA</sub> 不得小于 2.4V。
- V<sub>BAT</sub> = 1.8~3.6V: 当关闭 V<sub>DD</sub>时,(通过内部电源切换器)单独为 RTC、外部低频振荡器和后备寄存器供电。(注意 V<sub>BAT</sub>供电)

#### 2.5.4 供电监控器

本产品内部集成了上电复位 (POR) /掉电复位 (PDR) 电路,该电路始终处于工作状态,保证系统在供电超过 2.4V 时工作;当 V<sub>10</sub> 低于设定的阀值 (V<sub>POR/PDR</sub>) 时,置器件于复位状态,而不必使用外部复位电路。

另外系统设有一个可编程的电压监测器(PVD),需要通过软件开启,用于比较  $V_{10}$  供电与设定的阀值  $V_{PVD}$  的电压大小。打开 PVD 相应边沿中断,可在  $V_{10}$  下降到 PVD 阈值或上升到 PVD 阈值时,收到中断通知。关于  $V_{POR/PDR}$  和  $V_{PVD}$  的值参考第 4 章。

#### 2.5.5 电压调节器

复位后,调节器自动开启,根据应用方式有三个操作模式

- 开启模式:正常的运行操作,提供稳定的内核电源
- 低功耗模式: 当 CPU 进入停止模式后, 可选择调节器低功耗运行
- 关断模式: 当 CPU 进入待机模式后自动切换调节器到此模式,调压器输出为高阻状态,内核电路的供电切断,调压器处于零消耗状态。

该调压器在复位后始终处于开启模式,在待机模式下被关闭处于关断模式,此时是高阻输出。

#### 2.5.6 低功耗模式

系统支持三种低功耗模式,可以针对低功耗、短启动时间和多种唤醒事件等条件下选择达到最佳 的平衡。

#### ● 睡眠模式

在睡眠模式下,只有 CPU 时钟停止,但所有外设时钟供电正常,外设处于工作状态。此模式是最 浅低功耗模式,但可以达到最快唤醒。

退出条件:任意中断或唤醒事件。

#### ● 停止模式

此模式 FLASH 进入低功耗模式, PLL、HSI 的 RC 振荡器和 HSE 晶体振荡器被关闭。在保持 SRAM 和 寄存器内容不丢失的情况下,停止模式可以达到最低的电能消耗。

退出条件:任意外部中断/事件(EXTI信号)、NRST上的外部复位信号、IWDG复位,其中EXTI信号包括 16 个外部 I/O 口之一、PVD 的输出、RTC 闹钟、以太网唤醒信号或 USB 的唤醒信号。

#### ● 待机模式

此模式下,系统主 LDO 关闭,由低功耗 LDO 给唤醒电路供电,其他数字电路全部断电,且 FLASH 处于断电状态。从待机模式唤醒系统会产生复位,同时 SBF (PWR\_CSR)会置位。唤醒后,查询 SBF 状态可知唤醒前的低功耗模式,SBF 由 CSBF (PWR\_CR)位清除。在待机模式下,32KB 的 SRAM 的内容可以保持(取决于睡前的规划配置),后备寄存器内容保留。

退出条件:任意外部中断/事件(EXTI信号)、NRST上的外部复位信号、IWDG复位、WKUP引脚上的一个上升边沿,其中EXTI信号包括 16 个外部 I/O 口之一、RTC 闹钟、以太网唤醒信号或 USB 的唤醒信号。

#### 2.5.7 CRC(循环冗余校验)计算单元

CRC (循环冗余校验) 计算单元使用一个固定的多项式发生器,从一个 32 位的数据字产生一个 CRC 码。在众多的应用中,基于 CRC 的技术被用于验证数据传输或存储的一致性。在 EN/IEC 60335-1 标准的范围内,提供了一种检测闪存存储器错误的手段, CRC 计算单元可以用于实时地计算软件的签名,并与在链接和生成该软件时产生的签名对比。

#### 2.5.8 快速可编程中断控制器(FPIC)

产品内置快速可编程中断控制器 (FPIC),最多支持 255 个中断向量,以最小的中断延迟提供了灵活的中断管理功能。当前产品管理了 8 个内核私有中断和 88 个外设中断管理,其他中断源保留。FPIC的寄存器均可以在用户和机器特权模式下访问。

- 88+3 个可单独屏蔽中断
- 提供一个不可屏蔽中断 NMI
- 支持硬件中断堆栈(HPE), 无需指令开销
- 提供 4 路免表中断 (VTF)
- 支持地址或指令模块的向量表模式
- 中断嵌套深度可配置最高8级
- 支持中断尾部链接功能

#### 2.5.9 外部中断/事件控制器(EXTI)

外部中断/事件控制器总共包含 19 个边沿检测器,用于产生中断/事件请求。每个中断线都可以独立地配置其触发事件(上升沿或下降沿或双边沿),并能够单独地被屏蔽;挂起寄存器维持所有中断请求状态。EXTI 可以检测到脉冲宽度小于内部 APB2 的时钟周期。多达 80 个通用 I/0 口都可选择连接到16 个外部中断线。

#### 2.5.10 通用 DMA 控制器

系统内置了 2 组通用 DMA 控制器,总共管理 18 个通道,灵活处理存储器到存储器、外设到存储器和存储器到外设间的高速数据传输,支持环形缓冲区方式。每个通道都有专门的硬件 DMA 请求逻辑,支持一个或多个外设对存储器的访问请求,可配置访问优先权、传输长度、传输的源地址和目标地址等。

DMA 用于主要的外设包括: 通用/高级/基本定时器 TIMx、ADC、DAC、I2S、USART、I2C、SPI、SDIO。 注: DMA1、DMA2 和 CPU 经过仲裁器仲裁之后对系统 SRAM 进行访问。

#### 2.5.11 时钟和启动

系统时钟源 HSI 默认开启,在没有配置时钟或者复位后,内部 8MHz 的 RC 振荡器作为默认的 CPU 时钟,随后可以另外选择外部 3~25MHz 时钟或 PLL 时钟。当打开时钟安全模式后,如果 HSE 用作系统时钟(直接或间接),此时检测到外部时钟失效,系统时钟将自动切换到内部 RC 振荡器,同时 HSE 和 PLL 自动关闭;对于关闭时钟的低功耗模式,唤醒后系统也将自动地切换到内部的 RC 振荡器。如果使能了时钟中断,软件可以接收到相应的中断。

多个预分频器用于配置 AHB 的频率、高速 APB (APB2) 和低速 APB (APB1) 区域提供各外设时钟,最高频率 144MHz,参考图 2-3 的时钟树框图。I2S 单元的时钟来源另一个专用的 PLL (PLL3),这样,I2S 主时钟可产生 8kHz~192kHz 之间的所有标准的采样频率。

#### 2.5.12 RTC(实时时钟)和后备寄存器

RTC 和后备寄存器在系统内部处于后备供电区域,在  $V_{10}$  有效时由  $V_{10}$  供电,在  $V_{10}$  无效时内部自动 切换到由  $V_{BAT}$  引脚供电。

RTC 实时时钟是一组 32 位可编程计数器,时基支持 20 位预分频,用于较长时间段的测量。时钟基准来源高速的外部时钟128分频(HSE/128)、外部晶体低频振荡器(LSE)或内部低功耗RC振荡器(LSI)。其中 LSE 也存在后备供电区域,所以,当选择 LSE 做 RTC 时基下,系统复位或从待机模式唤醒后,RTC 的设置和时间能够保持不变。

后备寄存器最多包含 42 个 16 位寄存器,可以用来存储 84 字节的用户应用数据。此数据在待机唤醒后,或系统复位或电源复位时,都能继续保持。在侵入检测功能开启下,一旦侵入检测信号有效,将被清除后备寄存器中所有内容。

#### 2.5.13 ADC (模拟/数字转换器) 和触摸按键电容检测 (TKey)

产品内嵌 2 个 12 位的模拟/数字转换器 (ADC), 共用多达 16 个外部通道和 2 个内部通道采样,可编程的通道采样时间,可以实现单次、连续、扫描或间断转换,且支持双 ADC 转换模式。提供模拟看门狗功能允许非常精准地监视一路或多路选中的通道,用于监视通道信号电压。支持外部事件触发转换,触发源包括片上定时器的内部信号和外部引脚。支持使用 DMA 操作。

ADC 内部通道采样包括一路内置温度传感器采样和一路内部参考电源采样。温度传感器产生一个随温度线性变化的电压。温度传感器在内部被连接到 IN16 输入通道上,用于将传感器的输出转换到数字数值。

触摸按键电容检测单元,提供了多达 16 个检测通道,复用 ADC 模块的外部通道。检测结果通过 ADC 模块转换输出结果,通过用户软件识别触摸按键状态。

#### 2.5.14 DAC(数字/模拟转换器)

产品内嵌 2 个 12 位电压输出数字/模拟转换器 (DAC),转换 2 路数字信号为 2 路模拟电压信号并输出,支持双 DAC 通道独立或同步转换,支持外部事件触发转换,触发源包括片上定时器的内部信号和外部引脚 (EXTI 线 9)。可实现三角波、噪声生成。支持使用 DMA 操作。

### 2.5.15 定时器及看门狗

系统中的定时器包括高级定时器、通用定时器、基本定时器、看门狗定时器以及系统时基定时器。 系列中不同的产品包含的定时器数量有差异,具体参考表 2-2。

表 2-2 定时器比较

| 定印          | 寸器                  | 分辨率                         | 计数类型       | 时基       | DMA      | 功能作用           |
|-------------|---------------------|-----------------------------|------------|----------|----------|----------------|
|             | TIM1                |                             | 向上         |          |          | PWM 互补输出,单脉冲输出 |
| 高级          | TIM8                | 16 位                        | 向下         | APB2 时域  | 支持       | 输入捕获           |
| 定时器         | TIM9                | 10 <u> v</u>                | 向上/下       | 16 位分频器  | 人村       | 输出比较           |
|             | TIM10               |                             |            |          |          | 定时计数           |
|             | TIM2                |                             | <b>⇔ ⊢</b> |          |          | <b>检入技术</b>    |
| 通用          | TIM3                | 16 位                        | 向上<br>向下   | APB1 时域  | 支持       | 输入捕获<br>输出比较   |
| 定时器         | TIM4                |                             | 向上/下       | 16 位分频器  | 人村       | 定时计数           |
|             | TIM5 <sup>(1)</sup> | TIM5 <sup>(1)</sup> 16/32 位 |            |          |          | <b>在时</b> 月    |
| 基本          | TIM6                | 16 位                        | 向上         | APB1 时域  | 支持       | 定时计数           |
| 定时器         | TIM7                | 10 1                        | 1-1)-1     | 16 位分频器  | 又1寸      | 在时间数<br>       |
| 空口名         | <b>雪门狗</b>          | 7 位                         | 向下         | APB1 时域  | 一<br>不支持 | 定时             |
| 図 口 1       | <b>∃I ]</b> 0HJ     | 7 14                        | יו נייו    | 4 种分频    | 小又玩      | 复位系统 (正常工作)    |
| 孙力          | <b>雪门狗</b>          | 12 位                        | 向下         | APB1 时域  | 一<br>不支持 | 定时             |
| 75.27.1     | <b>∃I ]</b> 0HJ     | 12  17                      | יו נייו    | 7 种分频    | 小又玩      | 复位系统(正常+低功耗工作) |
| <b>玄</b> 统时 | 基定时器                | 64 位                        | 向上或下       | SYSCLK 或 | 不支持      | <br> 定时        |
| カベラルドリ      | 金化門面                | 04 17                       | 山上汉门       | SYSCLK/8 | 一、文河     | (A. )          |

注 1: TIM5 在 CH32V208 (无线型) 产品中为 32 位通用定时器。

#### ● 高级控制定时器

高级控制定时器是一个 16 位的自动装载递加/递减计数器, 具有 16 位可编程的预分频器。除了完整的通用定时器功能外, 可以被看成是分配到 6 个通道的三相 PWM 发生器, 具有带死区插入的互补 PWM 输出功能, 允许在指定数目的计数器周期之后更新定时器进行重复计数周期, 刹车功能等。高级控制定时器的很多功能都与通用定时器相同, 内部结构也相同, 因此高级控制定时器可以通过定时器链接功能与其他 TIM 定时器协同操作, 提供同步或事件链接功能。

#### ● 通用定时器

通用定时器是一个 16 位或 32 位的自动装载递加/递减计数器,具有一个可编程的 16 位预分频器 以及 4 个独立的通道,每个通道都支持输入捕获、输出比较、PWM 生成和单脉冲模式输出。还能通过 定时器链接功能与高级控制定时器共同工作,提供同步或事件链接功能。在调试模式下,计数器可以 被冻结,同时 PWM 输出被禁止,从而切断由这些输出所控制的开关。任意通用定时器都能用于产生 PWM 输出。每个定时器都有独立的 DMA 请求机制。这些定时器还能够处理增量编码器的信号,也能处理 1至 3 个霍尔传感器的数字输出。

#### ● 基本定时器

基本定时器是一个 16 位自动装载计数器,支持 16 位可编程预分频器。可以位数模转换(DAC)提供时钟,触发 DAC 的同步电路。基本定时器之间是互相独立的,互不共享任何资源。

#### ● 独立看门狗

独立看门狗是一个自由运行的 12 位递减计数器,支持 7 种分频系数。由一个内部独立的 40kHz 的 RC 振荡器(LSI)提供时钟;因为 LSI 独立于主时钟,所以可运行于停止和待机模式。IWDG 在主程序之外,可以完全独立工作,因此,用于在发生问题时复位整个系统,或作为一个自由定时器为应用程序提供超时管理。通过选项字节可以配置成是软件或硬件启动看门狗。在调试模式下,计数器可以被冻结。

#### ● 窗口看门狗

窗口看门狗是一个7位的递减计数器,并可以设置成自由运行。可以被用于在发生问题时复位整个系统。其由主时钟驱动,具有早期预警中断功能;在调试模式下,计数器可以被冻结。

#### ● 系统时基定时器

这是内核控制器自带的一个64位可选递增或递减的计数器,用于产生SYSTICK异常(异常号:15),可专用于实时操作系统,为系统提供"心跳"节律,也可当成一个标准的64位计数器。具有自动重加载功能及可编程的时钟源。

#### 2.5.16 通讯接口

#### 2.5.16.1 通用同步/异步收发器(USART)

产品提供了3组通用同步/异步收发器(USART1、USART2、USART3),以及5组通用异步收发器(UART4、UART5、UART6、UART7、UART8)。支持全双工异步通信、同步单向通信以及半双工单线通信,也支持LIN(局部互连网),兼容 ISO7816 的智能卡协议和 IrDA SIR ENDEC 传输编解码规范,以及调制解调器(CTS/RTS 硬件流控)操作。还允许多处理器通信。其采用分数波特率发生器系统,并支持 DMA 操作连续通讯。

#### 2.5.16.2 串行外设接口(SPI)

最高 3 组串行外设 SPI 接口,提供主或从操作,动态切换。支持多主模式,全双工或半双工同步传输,支持基本的 SD 卡和 MMC 模式。可编程的时钟极性和相位,数据位宽提供 8 或 16 位选择,可靠通信的硬件 CRC 产生/校验,支持 DMA 操作连续通讯。

#### 2.5.16.3 I2S(音频)接口

最高 2 组标准的  $I^2$ S 接口(与 SPI2 和 SPI3 复用)工作于主或从模式。软件可配置为 16/32 位数据包传输帧,支持音频采样频率从 8kHz 到 192kHz,支持 4 种音频标准。在主模式下,其主时钟可以以固定的 256 倍音频采样频率输出到外部的 DAC 或 CODEC(解码器),支持 DMA。

#### 2.5.16.4 I2C 总线

多达 2 个 I2C 总线接口, 能够工作于多主机模式或从模式, 完成所有 I2C 总线特定的时序、协议、仲裁等。支持标准和快速两种通讯速度, 同时与 SMBus 2. 0 兼容。

I2C 接口提供 7 位或 10 位寻址, 并且在 7 位从模式时支持双从地址寻址。内置了硬件 CRC 发生器 /校验器。可以使用 DMA 操作并支持 SMBus 总线 2.0 版/PMBus 总线。

#### 2.5.16.5 控制器区域网络(CAN)

CAN 接口兼容规范 2.0A 和 2.0B(主动),波特率高达 1Mbits/s,支持时间触发通信功能。可以接

收和发送 11 位标识符的标准帧,也可以接收和发送 29 位标识符的扩展帧。具有 3 个发送邮箱和 2 个 3 级深度接收 FIF0。

具有 2 组 CAN 控制器的产品, 共享 28 个可设置的过滤器和 512 字节的 SRAM 存储器资源。

具有1组 CAN 控制器产品只有14个可设置的过滤器,并和USBD 模块共用一个专用的512字节 SRAM 存储器用于数据的发送和接收,当 USBD 和 CAN 同时使用时,为了防止访问 SRAM 冲突, USBD 只能使用低384字节空间。

#### 2.5.16.6 通用串行总线(USBD)

产品内嵌 1 个 USB2. 0 全速控制器,遵循 USB2. 0 Full speed 标准。USBD 提供 16 个可配置的 USB 设备端点,支持低速设备和全速设备,支持控制/批量/同步/中断传输,双缓冲区机制,USB 挂起/恢复操作,具有待机/唤醒功能。USB 专用的 48MHz 时钟由内部主 PLL 分频直接产生。

#### 2.5.16.7 通用串行总线 USB2.0 全速主机/设备控制器(USBHD)

USB2. 0 全速主机控制器和设备控制器(USBHD),遵循 USB2. 0 Full speed 标准。提供 16 个可配置的 USB 设备端点及一组主机端点。支持控制/批量/同步/中断传输,双缓冲区机制,USB 总线挂起/恢复操作,并提供待机/唤醒功能。USBHD 模块专用的 48MHz 时钟由内部主 PLL 分频直接产生(PLL 必须为144MHz 或 96MHz 或 48MHz)。

#### 2.5.16.8 通用串行总线 USB2.0 全速 OTG (OTG-FS)

OTG\_FS 是双重角色 USB 控制器,支持主机端和设备端的功能,兼容 On-The-Go Supplement to the USB2. 0 规范。同时,该控制器也可配置为仅支持主机端或仅支持设备端功能的控制器,兼容 USB2. 0 全速规范。控制器使用来自 PLL 分频得到的 48MHz 时钟,主要特性包括:

- 支持在(OTG\_FS 控制器的物理层)USB On-The-Go Supplement, Revision1.3 规范中定义为可选项目 OTG 协议
- 通过软件可配置 USB 全速主机、USB 全速/低速设备、USB 双重角色设备
- 提供省电功能
- 支持控制传输、批量传输、中断传输、实时/同步传输
- 提供总线复位、挂起、唤醒和恢复功能

#### 2.5.16.9 通用串行总线 USB2.0 高速主机/设备控制器(USBHS)

USB2. 0 高速控制器具有主机控制器和设备控制器双重角色,并且内嵌 USB-PHY 收发器单元。当作为主机控制器时,它可支持低速、全速和高速的 USB 设备。当作为设备控制器时,可以灵活设置为低速、全速或高速模式以适应各种应用。主要特性包括:

- 支持 USB 2.0、USB 1.1、USB 1.0 协议规范
- 支持控制传输、批量传输、中断传输、实时/同步传输
- 提供总线复位、挂起、唤醒和恢复功能
- 支持高速 HUB
- 设备模式下提供8组上下传输通道,支持配置16个端点号
- 除设备端点 0 外,其他端点均支持最大 1024 字节的数据包,可使用双缓冲功能

# 2.5.16.10 数字图像接口(DVP)

数字图像接口 DVP(Digital Video Port)用来连接摄像头模块获取图像数据流。提供了 8/10/12bit 并行接口方式通讯。支持按原始的行、帧格式组织的图像数据,如 YUV、RGB 等,也支持如 JPEG 格式的压缩图像数据流。接收时,主要依靠 VSYNC 和 HSYNC 信号同步。支持图像裁剪功能。

#### 2.5.16.11 SDIO 主机控制器

SDIO 主机接口提供了多媒体卡(MMC)、SD 存储卡、SDIO 卡以及 CE-ATA 设备的操作接口。支持 3 种不同的数据总线模式: 1 位(默认)、4 位和 8 位。在 8 位模式下,该接口可以使数据传输速率达到 48MHz。目前该接口全兼容多媒体卡系统规范 4. 2(向前兼容)、SD I/O 卡规范 2. 0、SD 存储卡规范 2. 0、CE-ATA 数字协议规范 1. 1。

#### 2.5.16.12 可配置的静态存储器控制器(FSMC)

FSMC 接口主要提供了同步或异步存储器接口,支持 SRAM、PSRAM、NOR 及 NAND 等器件。内部 AHB 传输信号被转换成合适的外部通讯协议,允许 8/16/32 位数据的连续访问。并灵活可配置采样延迟时间以满足不同器件时序。

此外, FSMC 也可用于多数图形 LCD 控制器接口, 它支持 Intel 8080 和 Motorola 6800 的模式, 很方便地构建简易的图形应用环境,或用于专用加速控制器的高性能方案。

#### 2.5.16.13 千兆以太网控制器(MAC, +10M PHY)

产品提供了符合 IEEE 802.3-2002 标准的千兆以太网控制器(MAC),充当数据链路层的角色,其 Link 速率最高支持 1Gbps,提供 MII/RMII/RGMII 接口连接外置的 PHY (千兆/百兆/速度自适应,内置 10M PHY 收发器),应用时,结合 TCP/IP 协议栈接口实现网络产品的开发。主要特性包括:

- 符合 IEEE. 802. 3 协议规范及设计
- 提供 RGMII、RMII、MII 接口,连接外置的以太网 PHY 收发器
- 支持全双工操作,支持 10/100/1000Mbps 的数据传输速率
- 硬件自动完成 IPv4 和 IPv6 包完整性校验, IP/ICMP/UDP/TCP 包校验和计算机帧长度填充
- 多种 MAC 地址过滤模式
- SMI 即可对外置 PHY 进行配置和管理

#### 2.5.17 通用输入输出接口(GPIO)

系统提供了5组 GPI0 端口,共80个 GPI0 引脚。每个引脚都可以由软件配置成输出(推挽或开漏)、输入(带或不带上拉或下拉)或复用的外设功能端口。多数 GPI0 引脚都与数字或模拟的复用外设共用。除了具有模拟输入功能的端口,所有的 GPI0 引脚都有大电流通过能力。提供锁定机制冻结 I0 配置,以避免意外的写入 I/0 寄存器。

系统中大部分 10 引脚电源由  $V_0$ 提供,通过改变  $V_0$ 供电将改变 10 引脚输出电平高值来适配外部通讯接口电平。具体引脚请参考引脚描述。

#### 2.5.18 随机数发生器(TRNG)

产品内嵌一个随机数发生器,它通过内部的模拟电路提供一个32位的随机数。

#### 2.5.19 运放比较器 (OPA)

产品内置 4 组运放/比较器,内部选择关联到 ADC 和 TIMx 外设,其输入和输出均可通过更改配置对多个通道进行选择。支持将外部模拟小信号被放大送入 ADC 以实现小信号 ADC 转换,也可以完成信号比较器功能,比较结果由 GP10 输出或者直接接入 TIMx 的输入通道。

#### 2.5.20 串行 2 线调试接口(SDI Serial Debug Interface)

内核自带一个串行 2 线调试的接口,包括 SWD10 和 SWCLK 引脚。系统上电或复位后默认调试接口引脚功能开启。

# 第3章 引脚信息

# 3.1 引脚排列

#### 3.1.1 互联型 V307

#### CH32V307VCT6



#### CH32V307WCU6



CH32V20x\_30x 数据手册 19 <u>http://wch.cn</u>

#### CH32V307RCT6



### 3.1.2 连接型 V305





#### 3.1.3 大容量通用型 V303

#### CH32V303VCT6



CH32V303RxT6 CH32V303CBT6



#### 3.1.4 中小容量通用型 V203

#### CH32V203RBT6



#### CH32V203CxT6



#### CH32V203CxU6



#### CH32V203KxT6



#### CH32V203G6U6

# 

#### CH32V203F6P6



#### 3.1.5 无线型 V208

#### CH32V208WBU6

#### CH32V208GBU6





#### CH32V208RBT6

#### CH32V208CBU6





# 3.2 引脚描述

表 3-1 CH32V303\_305\_307xx 引脚定义

注意,下表中的引脚功能描述针对的是所有功能,不涉及具体型号产品。不同型号之间外设资源有差 异,查看前请先根据产品型号资源表确认是否有此功能。

|         | 了, <u>宣省的</u> 明光极强。<br>引脚编号 |           | <b>*</b> 37,47 |         | 7,5 7 (7)                          | ,,,,,         | <b>5</b> ,,,,,,,, |                     |                                                                     |                    |
|---------|-----------------------------|-----------|----------------|---------|------------------------------------|---------------|-------------------|---------------------|---------------------------------------------------------------------|--------------------|
| TSS0P20 | LQFP48                      | 脚 LQFP64M | 이FN68 시        | LQFP100 | 引脚<br>名称                           | 引脚<br>类型<br>⑴ | 1/0 电平            | 主功能<br>(复位<br>后)    | 默认复用功能                                                              | 重映射功能              |
| _       | -                           | -         | -              | 1       | PE2                                | 1/0           | FT                | PE2                 | FSMC_A23                                                            | TIM10_BKIN_2       |
| _       | -                           | ı         | ı              | 2       | PE3                                | 1/0           | FT                | PE3                 | FSMC_A19                                                            | TIM10_CH1N_2       |
| _       | -                           | ı         | ı              | 3       | PE4                                | 1/0           | FT                | PE4                 | FSMC_A20                                                            | TIM10_CH2N_2       |
| _       | 1                           | ı         | 1              | 4       | PE5                                | 1/0           | FT                | PE5                 | FSMC_A21                                                            | T1M10_CH3N_2       |
| _       | 1                           | -         | -              | 5       | PE6                                | 1/0           | FT                | PE5                 | FSMC_A22                                                            |                    |
| _       | 1                           | 1         | 1              | 6       | $V_{BAT}$                          | Р             | -                 | $V_{BAT}$           |                                                                     |                    |
| _       | 2                           | 2         | 2              | 7       | PC13-<br>TAMPER-RTC <sup>(2)</sup> | 1/0           | -                 | PC13 <sup>(3)</sup> | TAMPER-RTC                                                          | TIM8_CH4_1         |
| _       | 3                           | 3         | 3              | 8       | PC14-<br>OSC32_IN <sup>(2)</sup>   | I/0/A         | -                 | PC14 <sup>(3)</sup> | 0SC32_IN                                                            | T1M9_CH4_1         |
| _       | 4                           | 4         | 4              | 9       | PC15-<br>OSC32_OUT (2)             | 1/0/A         | -                 | PC15 <sup>(3)</sup> | 0SC32_0UT                                                           | T1M10_CH4_1        |
| 18      | -                           | -         | -              | 10      | V <sub>SS_5</sub>                  | Р             | -                 | $V_{\text{SS\_5}}$  |                                                                     |                    |
| 14      | -                           | -         | -              | 11      | $V_{	t DD\_5}$                     | Р             | -                 | $V_{\text{DD}\_5}$  |                                                                     |                    |
| 19      | 5                           | 5         | 5              | 12      | OSC_IN                             | I/A           | ı                 | OSC_IN              |                                                                     | PDO <sup>(4)</sup> |
| 20      | 6                           | 6         | 6              | 13      | OSC_OUT                            | 0/A           | ı                 | OSC_OUT             |                                                                     | PD1 (4)            |
| 1       | 7                           | 7         | 7              | 14      | NRST                               | _             | -                 | NRST                |                                                                     |                    |
| _       | -                           | 8         | 8              | 15      | PG0                                | 1/0/A         | -                 | PC0                 | ADC_IN10<br>TIM9_CH1N<br>UART6_TX<br>ETH_RGMII_RXC                  |                    |
| -       | 1                           | 9         | 9              | 16      | PC1                                | I/0/A         | ı                 | PC1                 | ADC_IN11 TIM9_CH2N UART6_RX ETH_MII_MDC ETH_RMII_MDC ETH_RMII_RXCTL |                    |
| _       | -                           | 10        | 10             | 17      | PC2                                | I/0/A         | -                 | PC2                 | ADC_IN12 TIM9_CH3N UART7_TX OPA3_CH1N ETH_MII_TXD2 ETH_RGMII_RXD0   |                    |
|         | Т                           | 11        | 11             | 18      | PC3                                | 1/0/A         | -                 | PC3                 | ADC_IN13<br>TIM10_CH3                                               |                    |

|   | 1  |    |    |    |                   | 1     | ı |                   |                  |                  |  |
|---|----|----|----|----|-------------------|-------|---|-------------------|------------------|------------------|--|
|   |    |    |    |    |                   |       |   |                   | UART7_RX         |                  |  |
|   |    |    |    |    |                   |       |   |                   | OPA4_CH1N        |                  |  |
|   |    |    |    |    |                   |       |   |                   | ETH_MII_TX_CLK   |                  |  |
|   |    |    |    |    |                   |       |   |                   | ETH_RGMII_RXD1   |                  |  |
| _ | 8  | 12 | 12 | 19 | V <sub>SSA</sub>  | Р     | _ | $V_{SSA}$         |                  |                  |  |
| _ | -  | _  | -  | 20 | $V_{REF^-}$       | P     | _ | $V_{REF^-}$       |                  |                  |  |
| _ | -  | -  | -  | 21 | $V_{REF^+}$       | Р     | _ | $V_{REF^+}$       |                  |                  |  |
| _ | 9  | 13 | 13 | 22 | $V_{	extsf{DDA}}$ | Р     | - | $V_{\text{DDA}}$  |                  |                  |  |
|   |    |    |    |    |                   |       |   |                   | WKUP             |                  |  |
|   |    |    |    |    |                   |       |   |                   | USART2_CTS       |                  |  |
|   |    |    |    |    |                   |       |   |                   | ADC_INO          |                  |  |
|   |    |    |    |    |                   |       |   |                   | TIM2_CH1_ETR     | TIMO OUA ETD O   |  |
| _ | 10 | 14 | 14 | 23 | PAO-WKUP          | 1/0/A | _ | PA0               | TIM5_CH1         | TIM2_CH1_ETR_2   |  |
|   |    |    |    |    |                   |       |   |                   | TIM8_ETR         | TIM8_ETR_1       |  |
|   |    |    |    |    |                   |       |   |                   | 0PA4_0UT0        |                  |  |
|   |    |    |    |    |                   |       |   |                   | ETH_MII_CRS_WKUP |                  |  |
|   |    |    |    |    |                   |       |   |                   | ETH_RGMII_RXD2   |                  |  |
|   |    |    |    |    |                   |       |   |                   | USART2_RTS       |                  |  |
|   |    |    |    |    |                   |       |   |                   | ADC_IN1          |                  |  |
|   |    |    |    |    |                   |       |   |                   | TIM5_CH2         |                  |  |
|   |    |    |    |    |                   |       |   |                   | TIM2_CH2         | T1M2_CH2_2       |  |
| 2 | 11 | 15 | 15 | 24 | PA1               | 1/0/A | _ | PA1               | 0PA3_0UT0        | TIM9_BKIN_1      |  |
|   |    |    |    |    |                   |       |   |                   | ETH_MII_RX_CLK   | TTM7_DKTN_T      |  |
|   |    |    |    |    |                   |       |   |                   | ETH_RMII_REF_CLK |                  |  |
|   |    |    |    |    |                   |       |   |                   | ETH_RGMII_RXD3   |                  |  |
|   |    |    |    |    |                   |       |   |                   | USART2_TX        |                  |  |
|   |    |    |    |    |                   |       |   |                   | T1M5_CH3         |                  |  |
|   |    |    |    |    |                   |       |   |                   | ADC_IN2          |                  |  |
|   |    |    |    |    |                   |       |   |                   | T1M2_CH3         |                  |  |
|   |    |    |    |    |                   |       |   |                   | T1M2_CH1         | TIM2_CH3_1       |  |
| - | 12 | 16 | 16 | 25 | PA2               | 1/0/A | _ | PA2               | TIM9_ETR         | TIM9_CH1_ETR_1   |  |
|   |    |    |    |    |                   |       |   |                   | OPA2_OUTO        | 11m/_0111_E11\_1 |  |
|   |    |    |    |    |                   |       |   |                   | ETH_MII_MDIO     |                  |  |
|   |    |    |    |    |                   |       |   |                   | ETH_RMII_MDIO    |                  |  |
|   |    |    |    |    |                   |       |   |                   | ETH_RGMII_GTXC   |                  |  |
| _ | _  | _  | 17 | _  | V <sub>10_4</sub> | Р     | _ | V <sub>10_4</sub> | 2111_Nam11_417/0 |                  |  |
|   |    |    | 17 |    | <b>V</b> 10_4     |       |   | ¥ 10_4            | USART2_RX        |                  |  |
|   |    |    |    |    |                   |       |   |                   | TIM5_CH4         |                  |  |
|   |    |    |    |    |                   |       |   |                   | ADC_IN3          |                  |  |
|   |    |    |    |    |                   |       |   |                   |                  | TIM2 044 1       |  |
| - | 13 | 17 | 19 | 26 | PA3               | 1/0/A | _ | - PA3             | TIM2_CH4         | TIM2_CH4_1       |  |
|   |    |    |    |    |                   |       |   | FAS               | TIM9_CH2         | T I M9_CH2_1     |  |
|   |    |    |    |    |                   |       |   |                   | OPA1_OUTO        |                  |  |
|   |    |    |    |    |                   |       |   |                   | ETH_MII_COL      |                  |  |
|   |    | 10 | _  | 27 | V                 | ח     |   | W                 | ETH_RGMII_TXEN   |                  |  |
|   | _  | 18 | _  | 27 | $V_{SS\_4}$       | Р     | _ | $V_{SS\_4}$       |                  |                  |  |

| _ | _  | 19 | _  | 28 | $V_{DD\_4}$   | Р        | _ | $V_{DD\_4}$ |                 |                  |
|---|----|----|----|----|---------------|----------|---|-------------|-----------------|------------------|
|   |    | 17 |    |    | <b>♥</b> UU_4 | <u>'</u> |   | ₩ ₩_4       | SPI1_NSS        |                  |
|   |    |    |    |    |               |          |   |             | USART2_CK       |                  |
|   |    |    |    |    |               |          |   |             | ADC_IN4         | SP13_NSS         |
| _ | 14 | 20 | 20 | 29 | PA4           | 1/0/A    | _ | PA4         | DAC_OUT1        | 12S3_WS          |
|   |    |    |    |    |               |          |   |             | TIM9_CH3        | T1M9_CH3_1       |
|   |    |    |    |    |               |          |   |             | DVP_HSYNC       |                  |
|   |    |    |    |    |               |          |   |             | SPI1_SCK        |                  |
|   |    |    |    |    |               |          |   |             | ADC_IN5         | TIM10_CH1N_1     |
| 2 | 15 | 21 | 21 | 30 | PA5           | 1/0/A    | _ | PA5         | DAC_OUT2        | USART1_CTS_2     |
|   |    |    |    |    |               |          |   |             | OPA2_CH1N       | USART1_CK_3      |
|   |    |    |    |    |               |          |   |             | DVP_VSYNC       |                  |
|   |    |    |    |    |               |          |   |             | SPI1_MISO       |                  |
|   |    |    |    |    |               |          |   |             | TIM8_BKIN       | TIM1_BKIN_1      |
|   |    |    |    |    |               |          |   |             | ADC_IN6         | USART1_TX_3      |
| _ | 16 | 22 | 22 | 31 | PA6           | 1/0/A    | _ | PA6         | TIM3_CH1        | UART7_TX_1       |
|   |    |    |    |    |               |          |   |             | OPA1_CH1N       | <br>TIM10_CH2N_1 |
|   |    |    |    |    |               |          |   |             | DVP_PCLK        |                  |
|   |    |    |    |    |               |          |   |             | SPI1_MOSI       |                  |
|   |    |    |    |    |               |          |   |             | TIM8_CH1N       |                  |
|   |    |    |    |    |               |          |   |             | ADC_IN7         | TIM1_CH1N_1      |
|   | 47 | 00 | 00 | 00 | D.1.7         |          |   | D.1.7       | TIM3_CH2        | USART1_RX_3      |
| - | 17 | 23 | 23 | 32 | PA7           | 1/0/A    | _ | PA7         | OPA2_CH1P       | UART7_RX_1       |
|   |    |    |    |    |               |          |   |             | ETH_MII_RX_DV   | T1M10_CH3N_1     |
|   |    |    |    |    |               |          |   |             | ETH_RMII_CRS_DV |                  |
|   |    |    |    |    |               |          |   |             | ETH_RGMII_TXDO  |                  |
|   |    |    |    |    |               |          |   |             | ADC_IN14        |                  |
|   |    |    |    |    |               |          |   |             | TIM9_CH4        |                  |
|   |    |    |    |    |               |          |   |             | UART8_TX        |                  |
| _ | -  | 24 | 24 | 33 | PC4           | 1/0/A    | _ | PC4         | OPA4_CH1P       | USART1_CTS_3     |
|   |    |    |    |    |               |          |   |             | ETH_MII_RXD0    |                  |
|   |    |    |    |    |               |          |   |             | ETH_RMII_RXDO   |                  |
|   |    |    |    |    |               |          |   |             | ETH_RGMII_TXD1  |                  |
|   |    |    |    |    |               |          |   |             | ADC_IN15        |                  |
|   |    |    |    |    |               |          |   |             | TIM9_BKIN       |                  |
|   |    |    |    |    |               |          |   |             | UART8_RX        |                  |
| - | _  | 25 | 25 | 34 | PC5           | 1/0/A    | _ | PC5         | OPA3_CH1P       | USART1_RTS_3     |
|   |    |    |    |    |               |          |   |             | ETH_MII_RXD1    |                  |
|   |    |    |    |    |               |          |   |             | ETH_RMII_RXD1   |                  |
|   |    |    |    |    |               |          |   |             | ETH_RGMII_TXD2  |                  |
|   |    |    |    |    |               |          |   |             | ADC_I N8        | TIM1_CH2N_1      |
|   |    |    |    |    |               |          |   |             | TIM3_CH3        | TIM3_CH3_2       |
| - | 18 | 26 | 26 | 35 | PB0           | 1/0/A    | _ | PB0         | TIM8_CH2N       | TIM9_CH1N_1      |
|   |    |    |    |    |               |          |   |             | OPA1_CH1P       | UART4_TX_1       |
|   |    |    |    |    |               |          |   |             | ETH_MII_RXD2    | 5, 1_1,N_1       |

| 1 |    |    |    |     |                      |         |    |                             | ETH DOMES TYPO                                |                            |
|---|----|----|----|-----|----------------------|---------|----|-----------------------------|-----------------------------------------------|----------------------------|
|   |    |    |    |     |                      |         |    |                             | ETH_RGMII_TXD3                                |                            |
|   |    |    |    |     |                      |         |    |                             | ADC_IN9<br>TIM3_CH4<br>TIM8_CH3N              | TIM1_CH3N_1<br>TIM3_CH4_2  |
| _ | 19 | 27 | 27 | 36  | PB1                  | 1/0/A   | _  | PB1                         | OPA4_CHON                                     | TIM9_CH2N_1                |
|   |    |    |    |     |                      |         |    |                             | ETH_MII_RXD3                                  | UART4_RX_1                 |
|   |    |    |    |     |                      |         |    |                             | ETH_RGMII_125IN                               | UART4_RA_T                 |
| _ | 20 | 28 | 28 | 37  | PB2 <sup>(5)</sup>   | 1/0     | FT | PB2<br>B00T1 <sup>(5)</sup> | OPA3_CHON                                     | TIM9_CH3N_1                |
| - | ı  | ı  | -  | 38  | PE7                  | 1/0/A   | FT | PE7                         | FSMC_D4<br>OPA3_OUT1                          | TIM1_ETR_3                 |
|   |    |    | _  | 39  | DEO                  | 1./0./4 | FT | DEO                         | FSMC_D5                                       | TIM1_CH1N_3                |
| _ | _  | _  | _  | 39  | PE8                  | 1/0/A   | FI | PE8                         | 0PA4_0UT1                                     | UART5_TX_2                 |
|   |    |    |    | 40  | DEO                  | 1.70    | ГТ | DEO                         | EOMO D/                                       | TIM1_CH1_3                 |
| _ |    | -  | _  | 40  | PE9                  | 1/0     | FT | PE9                         | FSMC_D6                                       | UART5_RX_2                 |
|   |    |    |    | 44  | DE40                 | 1.70    | гт | DE40                        | 50M0 D7                                       | TIM1_CH2N_3                |
| _ | -  | -  | _  | 41  | PE10                 | 1/0     | FT | PE10                        | FSMC_D7                                       | UART6_TX_2                 |
|   |    |    |    | 40  | DE 4.4               | 1.70    |    | DE11                        | 50W0 B0                                       | TIM1_CH2_3                 |
| _ | -  | -  | _  | 42  | PE11                 | 1/0     | FT | PE11                        | FSMC_D8                                       | UART6_RX_2                 |
|   |    |    |    | 40  | DE40                 | 1.70    |    | DE40                        | 50M0 B0                                       | TIM1_CH3N_3                |
| _ | -  | -  | _  | 43  | PE12                 | 1/0     | FT | PE12                        | FSMC_D9                                       | UART7_TX_2                 |
|   |    |    |    | 4.4 | DE40                 | 1.70    |    | DE4.0                       | E0110 B40                                     | TIM1_CH3_3                 |
| _ | -  | -  | _  | 44  | PE13                 | 1/0     | FT | PE13                        | FSMC_D10                                      | UART7_RX_2                 |
|   |    |    |    | 45  | DE4.4                | 1./0./4 | ГТ | DE4.4                       | FSMC_D11                                      | TIM1_CH4_3                 |
| _ | -  | -  | _  | 45  | PE14                 | 1/0/A   | FT | PE14                        | 0PA2_0UT1                                     | UART8_TX_2                 |
|   |    |    |    | 47  | DE4 <i>E</i>         | 1./0./4 | ГТ | DE4 <i>E</i>                | FSMC_D12                                      | TIM1_BKIN_3                |
| _ | -  | -  | _  | 46  | PE15                 | 1/0/A   | FT | PE15                        | OPA1_OUT1                                     | UART8_RX_2                 |
|   |    |    |    |     |                      |         |    |                             | 1202_SCL                                      | TIMO OUO O                 |
| 3 | 21 | 29 | 29 | 47  | PB10                 | 1/0/A   | FT | PB10                        | USART3_TX                                     | TIM2_CH3_2                 |
| ٥ | 21 | 29 | 29 | 47  | РВТО                 | 1/0/4   | FI | PDIU                        | OPA2_CHON                                     | TIM2_CH3_3<br>TIM10_BKIN_1 |
|   |    |    |    |     |                      |         |    |                             | ETH_MII_RX_ER                                 | TTWITO_DKTN_T              |
|   |    |    |    |     |                      |         |    |                             | 1202_SDA                                      |                            |
|   |    |    |    |     |                      |         |    |                             | USART3_RX                                     | TIM2_CH4_2                 |
| 4 | 22 | 30 | 30 | 48  | PB11                 | 1/0/A   | FT | PB11                        | OPA1_CHON                                     | TIM2_CH4_3                 |
|   |    |    |    |     |                      |         |    |                             | ETH_MII_TX_EN                                 | TIM10_ETR_1                |
|   |    |    |    |     |                      |         |    |                             | ETH_RMII_TX_EN                                |                            |
| - | 23 | 31 | 18 | 49  | $V_{\rm SS\_1}$      | Р       |    | $V_{\text{SS}\_1}$          |                                               |                            |
| - | 1  | 32 | 31 | 50  | V <sub>10_1</sub>    | Р       |    | $V_{10\_1}$                 |                                               |                            |
| - | 24 | -  | _  | -   | $V_{DD\_10\_1}$      | Р       |    | $V_{\text{DD\_IO\_1}}$      |                                               |                            |
| - | _  | ı  | 32 | -   | $V_{\mathtt{DD\_1}}$ | Р       |    | $V_{\text{DD}\_1}$          |                                               |                            |
| 5 | 25 | 33 | 35 | 51  | PB12                 | 1/0/A   | FT | PB12                        | SP12_NSS<br>12S2_WS<br>12C2_SMBA<br>USART3_CK |                            |
|   |    |    |    |     |                      |         |    |                             | USART3_CK                                     |                            |

| _  |    |     |    |    |        | ſ     |    |        | I             |                 |
|----|----|-----|----|----|--------|-------|----|--------|---------------|-----------------|
|    |    |     |    |    |        |       |    |        | TIM1_BKIN     |                 |
|    |    |     |    |    |        |       |    |        | OPA4_CHOP     |                 |
|    |    |     |    |    |        |       |    |        | CAN2_RX       |                 |
|    |    |     |    |    |        |       |    |        | ETH_MII_TXDO  |                 |
|    |    |     |    |    |        |       |    |        | ETH_RMII_TXDO |                 |
|    |    |     |    |    |        |       |    |        | SP12_SCK      |                 |
|    |    |     |    |    |        |       |    |        | 12S2_CK       |                 |
|    |    |     |    |    |        |       |    |        | USART3_CTS    |                 |
| 1, | ٠, | 0.4 | ٥, |    | DD 4.0 |       |    | DD 1.0 | TIM1_CH1N     | U04DT0 0T0 4    |
| 6  | 26 | 34  | 36 | 52 | PB13   | 1/0/A | FT | PB13   | OPA3_CHOP     | USART3_CTS_1    |
|    |    |     |    |    |        |       |    |        | CAN2_TX       |                 |
|    |    |     |    |    |        |       |    |        | ETH_MII_TXD1  |                 |
|    |    |     |    |    |        |       |    |        | ETH_RMII_TXD1 |                 |
|    |    |     |    |    |        |       |    |        | SPI2_MISO     |                 |
|    |    |     |    |    |        |       |    |        | TIM1_CH2N     |                 |
| 7  | 27 | 35  | 37 | 53 | PB14   | 1/0/A | FT | PB14   | USART3_RTS    | USART3_RTS_1    |
|    |    |     |    |    |        |       |    |        | OPA2_CHOP     |                 |
|    |    |     |    |    |        |       |    |        | SPI2_MOSI     |                 |
|    |    |     |    |    |        |       |    |        | 12S2_SD       |                 |
| 8  | 28 | 36  | 38 | 54 | PB15   | 1/0/A | FT | PB15   | TIM1_CH3N     | USART1_TX_2     |
|    |    |     |    |    |        |       |    |        | OPA1_CHOP     |                 |
|    |    |     |    |    |        |       |    |        | OF AT_OHOL    | USART3_TX_3     |
|    |    |     |    |    |        |       |    |        |               | TIM9_CH1N_2     |
| -  | -  | -   | 33 | 55 | PD8    | 1/0   | FT | PD8    | FSMC_D13      | ETH_MII_RX_DV   |
|    |    |     |    |    |        |       |    |        |               | ETH_RMII_CRS_DV |
|    |    |     |    |    |        |       |    |        |               | USART3_RX_3     |
|    |    |     |    |    |        |       |    |        |               | TIM9_CH1_ETR_2  |
| _  | -  | -   | 34 | 56 | PD9    | 1/0   | FT | PD9    | FSMC_D14      | ETH_MII_RXDO    |
|    |    |     |    |    |        |       |    |        |               | ETH_RMII_RXD0   |
|    |    |     |    |    |        |       |    |        |               | USART3_CK_3     |
|    |    |     |    |    |        |       |    |        |               | TIM9_CH2N_2     |
| _  | -  | -   | -  | 57 | PD10   | 1/0   | FT | PD10   | FSMC_D15      | ETH_MII_RXD1    |
|    |    |     |    |    |        |       |    |        |               |                 |
|    |    |     |    |    |        |       |    |        |               | ETH_RMII_RXD1   |
|    |    |     |    | FO | DD44   | 1./0  |    | DD4.4  | FOMO A47      | USART3_CTS_3    |
| _  | _  | _   | _  | 58 | PD11   | 1/0   | FT | PD11   | FSMC_A16      | TIM9_CH2_2      |
|    |    |     |    |    |        |       |    |        |               | ETH_MII_RXD2    |
|    |    |     |    |    |        |       |    |        |               | TIM4_CH1_1      |
| _  | -  | -   | _  | 59 | PD12   | 1/0   | FT | PD12   | FSMC_A17      | TIM9_CH3N_2     |
|    |    |     |    |    |        |       |    |        |               | USART3_RTS_3    |
|    |    |     |    |    |        |       |    |        |               | ETH_MII_RXD3    |
| _  | _  | _   | _  | 60 | PD13   | 1/0   | FT | PD13   | FSMC_A18      | T I M4_CH2_1    |
|    |    |     |    |    |        |       |    |        | _             | T1M9_CH3_2      |
| _  | _  | _   | _  | 61 | PD14   | 1/0   | FT | PD14   | FSMC_DO       | TIM4_CH3_1      |
|    |    |     |    |    |        |       |    |        |               | TIM9_BKIN_2     |
| _  | -  | -   | -  | 62 | PD15   | 1/0   | FT | PD15   | FSMC_D1       | TIM4_CH4_1      |

|    |    |      |     |     |                      |         |    |                    |             | T1M9_CH4_2   |
|----|----|------|-----|-----|----------------------|---------|----|--------------------|-------------|--------------|
|    |    |      |     |     |                      |         |    |                    | 12S2_MCK    |              |
|    |    |      |     |     |                      |         |    | <b>DO</b> /        | TIM8_CH1    |              |
| 9  | _  | 37   | 39  | 63  | PC6                  | 1/0     | FT | PC6                | SD10_D6     | T1M3_CH1_3   |
|    |    |      |     |     |                      |         |    |                    | ETH_RXP     |              |
|    |    |      |     |     |                      |         |    |                    | 12S3_MCK    |              |
|    |    |      |     |     |                      |         |    |                    | TIM8_CH2    |              |
| 10 | -  | 38   | 40  | 64  | PC7                  | 1/0     | FT | PC7                | SD10_D7     | T1M3_CH2_3   |
|    |    |      |     |     |                      |         |    |                    | ETH_RXN     |              |
|    |    |      |     |     |                      |         |    |                    | TIM8_CH3    |              |
|    |    |      |     |     |                      |         |    |                    | SDIO_DO     |              |
| 11 | _  | 39   | 41  | 65  | PC8                  | 1/0     | FT | PC8                | ETH_TXP     | T1M3_CH3_3   |
|    |    |      |     |     |                      |         |    |                    | DVP_D2      |              |
|    |    |      |     |     |                      |         |    |                    | TIM8_CH4    |              |
|    |    | 4.0  | 4.5 | , . | D.C.                 |         |    | DCC                | SDIO_D1     | TIMO CITA C  |
|    | _  | 40   | 42  | 66  | PC9                  | 1/0     | FT | PC9                | ETH_TXN     | T1M3_CH4_3   |
| 12 |    |      |     |     |                      |         |    |                    | DVP_D3      |              |
|    |    |      |     |     |                      |         |    |                    | USART1_CK   | USART1_CK_1  |
|    | 29 | 41   | 43  | 67  | PA8                  | 1/0     | FT | PA8                | TIM1_CH1    | USART1_RX_2  |
|    |    |      |     |     |                      |         |    |                    | MCO         | TIM1_CH1_1   |
|    |    |      |     |     |                      |         |    |                    | USART1_TX   |              |
|    |    |      |     |     |                      |         |    |                    | TIM1_CH2    | USART1_RTS_2 |
| 13 | 30 | 42   | 44  | 68  | PA9                  | 1/0     | FT | PA9                | OTG_FS_VBUS | TIM1_CH2_1   |
|    |    |      |     |     |                      |         |    |                    | DVP_D0      |              |
|    |    |      |     |     |                      |         |    |                    | USART1_RX   |              |
|    |    | 4.0  | 4-  |     | 5110                 |         |    | 5446               | TIM1_CH3    | USART1_CK_2  |
| _  | 31 | 43   | 45  | 69  | PA10                 | 1/0     | FT | PA10               | OTG_FS_ID   | TIM1_CH3_1   |
|    |    |      |     |     |                      |         |    |                    | DVP_D1      |              |
|    |    |      |     |     |                      |         |    |                    | USART1_CTS  |              |
|    |    |      |     |     |                      |         |    |                    | USBDM       | U04DT4 0T0 4 |
| _  | 32 | 44   | 46  | 70  | PA11                 | 1/0/A   | FT | PA11               | CAN1_RX     | USART1_CTS_1 |
|    |    |      |     |     |                      |         |    |                    | TIM1_CH4    | TIM1_CH4_1   |
|    |    |      |     |     |                      |         |    |                    | OTG_FS_DM   |              |
|    |    |      |     |     |                      |         |    |                    | USART1_RTS  |              |
|    |    |      |     |     |                      |         |    |                    | USBDP       |              |
|    | 22 | A.F. | 47  | 74  | DA40                 | 1 /0 /4 | ГŦ | DA40               | CAN1_TX     | USART1_RTS_1 |
| _  | 33 | 45   | 47  | 71  | PA12                 | 1/0/A   | FT | PA12               | TIM1_ETR    | TIM1_ETR_1   |
|    |    |      |     |     |                      |         |    |                    | TIM10_CH1N  |              |
|    |    |      |     |     |                      |         |    |                    | OTG_FS_DP   |              |
| 13 | 34 | 46   | 48  | 72  | PA13                 | 1/0     | FT | SWDIO              | TIM10 OUON  | PA13         |
| 13 | J4 | 40   | 40  | 12  | PAIS                 | 1/0     | П  | SWUIU              | TIM10_CH2N  | TIM8_CH1N_1  |
| _  | _  | -    | -   | 73  |                      |         |    | <br>ਸ              | 使用          |              |
| _  | 35 | 47   | 49  | 74  | $V_{SS\_2}$          | Р       | -  | $V_{SS\_2}$        |             |              |
| _  | 36 | 48   | 50  | 75  | $V_{\mathtt{DD}\_2}$ | Р       | -  | $V_{\text{DD}\_2}$ |             |              |

| _  | _  | _  | 51 | _  | V <sub>10_2</sub> | Р     | _  | V <sub>10_2</sub> |                                            |                                                               |
|----|----|----|----|----|-------------------|-------|----|-------------------|--------------------------------------------|---------------------------------------------------------------|
| 15 | 37 | 49 | 52 | 76 | PA14              | 1/0   | FT | SWCLK             | TIM10_CH3N                                 | TIM8_CH2N_1<br>UART8_TX_1<br>PA14                             |
| _  | 38 | 50 | 53 | 77 | PA15              | 1/0   | FT | PA15              | SP13_NSS<br>12S3_WS                        | TIM2_CH1_ETR_1 TIM2_CH1_ETR_3 SPI1_NSS TIM8_CH3N_1 UART8_RX_1 |
| -  | ı  | 51 | 54 | 78 | PC10              | 1/0   | FT | PC10              | UART4_TX SD10_D2 TIM10_ETR DVP_D8          | USART3_TX_1<br>SPI3_SCK<br>I2S3_CK                            |
| -  | ı  | 52 | 55 | 79 | PC11              | 1/0   | FT | PC11              | UART4_RX<br>SDIO_D3<br>TIM10_CH4<br>DVP_D4 | USART3_RX_1<br>SPI3_MISO                                      |
| -  | 1  | 53 | 56 | 80 | PC12              | 1/0   | FT | PC12              | UART5_TX SDIO_CK TIM10_BKIN DVP_D9         | USART3_CK_1<br>SPI3_MOSI<br>I2S3_SD                           |
| _  | 1  | ı  | -  | 81 | PD0               | 1/0/A | FT | PD0               | FSMC_D2                                    | CAN1_RX<br>TIM10_ETR_2                                        |
| -  | 1  | ı  | _  | 82 | PD1               | 1/0/A | FT | PD1               | FSMC_D3                                    | CAN1_TX<br>TIM10_CH1_2                                        |
| _  | ı  | 54 | 57 | 83 | PD2               | 1/0   | FT | PD2               | TIM3_ETR UART5_RX SDIO_CMD DVP_D11         | TIM3_ETR_2<br>TIM3_ETR_3                                      |
| _  | ı  | 1  | -  | 84 | PD3               | 1/0   | FT | PD3               | FSMC_CLK                                   | USART2_CTS_1<br>TIM10_CH2_2                                   |
| _  | -  | -  | -  | 85 | PD4               | 1/0   | FT | PD4               | FSMC_NOE                                   | USART2_RTS_1                                                  |
| _  | 1  | 1  | -  | 86 | PD5               | 1/0   | FT | PD5               | FSMC_NWE                                   | USART2_TX_1<br>TIM10_CH3_2                                    |
| _  | -  | -  | 1  | 87 | PD6               | 1/0   | FT | PD6               | FSMC_NWAIT<br>DVP_D10                      | USART2_RX_1                                                   |
| _  | -  | -  | 1  | 88 | PD7               | 1/0   | FT | PD7               | FSMC_NE1<br>FSMC_NCE2                      | USART2_CK_1<br>TIM10_CH4_2                                    |
| -  | 39 | 55 | 58 | 89 | PB3               | 1/0   | FT | PB3               | SP13_SCK<br>12S3_CK                        | TIM2_CH2_1<br>TIM2_CH2_3<br>SPI1_SCK<br>TIM10_CH1_1           |
| _  | 40 | 56 | 59 | 90 | PB4               | 1/0   | FT | PB4               | SPI3_MISO                                  | TIM3_CH1_2<br>SPI1_MISO                                       |

| Land                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | _  |    |    |    |     |                      | 1       |    |                      |                  |              |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|----|----|----|-----|----------------------|---------|----|----------------------|------------------|--------------|
| Time                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |    |    |    |    |     |                      |         |    |                      |                  | UART5_TX_1   |
| Time                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |    |    |    |    |     |                      |         |    |                      |                  | TIM10_CH2_1  |
| Time                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |    |    |    |    |     |                      |         |    |                      | 12C1_SMBA        | T1M3_CH2_2   |
| TIM10_CH3_1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |    |    |    |    |     |                      |         |    |                      | SP13_MOS1        | SPI1_MOSI    |
| Time                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | _  | 41 | 57 | 60 | 91  | PB5                  | 1/0     | FT | PB5                  | 12S3_SD          | CAN2_RX      |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |    |    |    |     |                      |         |    |                      | ETH_MII_PPS_OUT  | TIM10_CH3_1  |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |    |    |    |     |                      |         |    |                      | ETH_RMII_PPS_OUT | UART5_RX_1   |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |    |    |    |     |                      |         |    |                      | I2C1_SCL         |              |
| TIM8_CH1_1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |    |    |    |    |     |                      |         |    |                      | TIM4_CH1         | USART1_TX_1  |
| 17                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 16 | 42 | 58 | 61 | 92  | PB6                  | 1/0     | FT | PB6                  | USBHD_DM         | CAN2_TX      |
| 17                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |    |    |    |     |                      |         |    |                      | DVP_D5           | TIM8_CH1_1   |
| 17                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |    |    |    |     |                      |         |    |                      | USBHS_DM         |              |
| 17                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |    |    |    |     |                      |         |    |                      | I2C1_SDA         |              |
| 17                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |    |    |    |     |                      |         |    |                      | FSMC_NADV        | LICADTA DV 4 |
| SBHD_DP                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 17 | 43 | 59 | 62 | 93  | PB7                  | 1/0     | FT | PB7                  | TIM4_CH2         |              |
| - 44 60 63 94 B00T0 1 - B00T0 1 TIM4_CH3 SDIO_D4 TIM1_CH1 DVP_D6 ETH_MII_TXD3 TIM4_CH4 SDIO_D5 TIM4_CH4 SDIO_D5 TIM4_CH4 SDIO_D5 TIM4_CH4 SDIO_D5 TIM1_CH2 DVP_D6 ETH_MII_TXD3 TIM1_CH2 UART6_TX_1 TIM8_CH3_1  66 97 PE0 I/0 FT PE0 TIM4_ETR FSMC_NBL0 TIM4_ETR_1 UART4_TX_2 - 47 63 - 99 V <sub>SS_3</sub> P - V <sub>SS_3</sub> 64 67 100 V <sub>10,3</sub> P - V <sub>10,3</sub> 68 - V <sub>00,3</sub> P - V <sub>00,3</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |    |    |    |    |     |                      |         |    |                      | USBHD_DP         | 11M8_CH2_1   |
| -       45       61       64       95       PB8       I/O/A       FT       PB8       TIM4_CH3 SDI0_D4 CAN1_RX UART6_TX_1 TIM8_CH3_1         -       46       62       65       96       PB9       I/O/A       FT       PB9       TIM4_CH4 SDI0_D5 CAN1_TX UART6_RX_1 TIM10_CH2 UART6_RX_1 TIM10_CH2 DVP_D7 TIM8_BKIN_1         -       -       -       66       97       PE0       I/O FT       PE0       TIM4_ETR FSMC_NBL0 UART4_TX_2         -       -       -       -       99       Vss.3       P       -       Vss.4       -       -       -       -                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |    |    |    |    |     |                      |         |    |                      | USBHS_DP         |              |
| - 45 61 64 95 PB8 I/O/A FT PB8 SDIO_D4 TIM10_CH1 DVP_D6 ETH_MII_TXD3  TIM4_CH4 SDIO_D5 CAN1_TX UART6_TX_1 TIM8_CH3_1  FT PB9  I/O/A SOLUTION  I/O/A SO | _  | 44 | 60 | 63 | 94  | B00T0 <sup>(5)</sup> | -       | -  | B00T0 <sup>(5)</sup> |                  |              |
| - 45 61 64 95 PB8 I/O/A FT PB8 TIM10_CH1 DVP_D6 ETH_MII_TXD3  TIM4_CH4 SDI0_D5 CAN1_TX UART6_TX_1 TIM8_CH3_1  TIM10_CH2 DVP_D7 TIM10_CH2 DVP_D7 TIM4_ETR FSMC_NBL0  TIM4_ETR FSMC_NBL0 UART4_TX_2  - 47 63 - 99 Vss_3 P - Vss_3 64 67 100 Vi0_3 P - Vi0_3 P - Vi0_3 P - Vi0_3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |    |    |    |    |     |                      |         |    |                      | TIM4_CH3         | 1004 001     |
| - 45 61 64 95 PB8 I/O/A FI PB8 IIM10_CH1 DVP_D6 ETH_MII_TXD3  TIM4_CH4 SDI0_D5 TIM10_CH2 DVP_D7 TIM8_BKIN_1  66 97 PE0 I/O FT PE0 TIM4_ETR FSMC_NBL0 UART4_TX_2  - 47 63 - 99 Vss_3 P - Vss_3 68 - Vbd_3 P - Vbd_3 PB9 IIM10_CH1 DVP_D6 ETH_MII_TXD3  IIM10_CH2 UART6_TX_1 TIM4_CH4 SDI0_D5 TIM4_ETR FSMC_NBL0 UART4_TX_2  TIM4_ETR FSMC_NBL1 UART4_TX_2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |    |    |    |    |     |                      |         |    |                      | SD10_D4          |              |
| TIM8_CH3_1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | -  | 45 | 61 | 64 | 95  | PB8                  | 1/0/A   | FT | PB8                  | TIM10_CH1        |              |
| - 46 62 65 96 PB9 I/O/A FT PB9 TIM4_CH4 I2C1_SDA CAN1_TX UART6_RX_1 TIM10_CH2 DVP_D7 TIM8_BKIN_1  66 97 PE0 I/O FT PE0 TIM4_ETR FSMC_NBL0 UART4_TX_2  98 PE1 I/O FT PE1 FSMC_NBL1 UART4_RX_2  - 47 63 - 99 V <sub>SS_3</sub> P - V <sub>SS_3</sub> 64 67 100 V <sub>10_3</sub> P - V <sub>10_3</sub> 68 - V <sub>00_3</sub> P - V <sub>00_3</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |    |    |    |    |     |                      |         |    |                      | DVP_D6           |              |
| -       46       62       65       96       PB9       I/O/A       FT       PB9       SDIO_D5<br>TIM10_CH2<br>DVP_D7       CAN1_TX<br>UART6_RX_1<br>TIM8_BKIN_1         -       -       -       66       97       PE0       I/O       FT       PE0       TIM4_ETR<br>FSMC_NBL0       TIM4_ETR_1<br>UART4_TX_2         -       -       -       98       PE1       I/O       FT       PE1       FSMC_NBL1       UART4_RX_2         -       47       63       -       99       Vss_3       P       -       Vss_3         -       -       64       67       100       V <sub>10,3</sub> P       -       V <sub>10,3</sub> -       -       -       68       -       V <sub>00,3</sub> P       -       V <sub>00,3</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |    |    |    |    |     |                      |         |    |                      | ETH_MII_TXD3     | TTM8_CH3_T   |
| - 46 62 65 96 PB9 I/O/A FT PB9 TIM10_CH2 UART6_RX_1 TIM8_BKIN_1  66 97 PE0 I/O FT PE0 TIM4_ETR FSMC_NBL0 UART4_TX_2  98 PE1 I/O FT PE1 FSMC_NBL1 UART4_RX_2  - 47 63 - 99 V <sub>SS_3</sub> P - V <sub>SS_3</sub> 64 67 100 V <sub>10_3</sub> P - V <sub>10_3</sub> 68 - V <sub>DD_3</sub> P - V <sub>DD_3</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |    |    |    |    |     |                      |         |    |                      | TIM4_CH4         | 12C1_SDA     |
| TIM10_CH2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |    | 47 | ٠, | ,, | 0.  | DDO                  | 1 /0 /4 |    | DDO                  | SD10_D5          | CAN1_TX      |
| -       -       -       66       97       PEO       I/O       FT       PEO       TIM4_ETR FSMC_NBLO       TIM4_ETR_1 UART4_TX_2         -       -       -       -       98       PE1       I/O       FT       PE1       FSMC_NBL1       UART4_RX_2         -       47       63       -       99       Vss_3       P       -       Vss_3         -       -       64       67       100       V <sub>10,3</sub> P       -       V <sub>10,3</sub> -       -       -       68       -       V <sub>00,3</sub> P       -       V <sub>00,3</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | -  | 46 | 62 | 65 | 96  | PBA                  | 1/U/A   | FI | PB9                  | TIM10_CH2        | UART6_RX_1   |
| -       -       -       66       97       PEO       1/0       FI       PEO       FSMC_NBLO       UART4_TX_2         -       -       -       -       98       PE1       1/0       FT       PE1       FSMC_NBL1       UART4_RX_2         -       47       63       -       99       Vss_3       P       -       Vss_3       Vss_3       P       -       Vss_3       P         -       -       64       67       100       Vss_3       P       -       Vss_3       P       -       Vss_3       P         -       -       68       -       Vss_3       P       -       Vss_3       P       -       Vss_3       P                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |    |    |    |    |     |                      |         |    |                      | DVP_D7           | TIM8_BKIN_1  |
| FSMC_NBL0 UART4_TX_2  98 PE1 I/0 FT PE1 FSMC_NBL1 UART4_RX_2  - 47 63 - 99 V <sub>SS_3</sub> P - V <sub>SS_3</sub> 64 67 100 V <sub>10_3</sub> P - V <sub>10_3</sub> 68 - V <sub>DD_3</sub> P - V <sub>DD_3</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |    |    |    | 44 | 07  | DEA                  | 1 /0    | Ст | DEA                  | TIM4_ETR         | TIM4_ETR_1   |
| -       47       63       -       99       Vss_3       P       -       Vss_3         -       -       64       67       100       V10_3       P       -       V10_3         -       -       -       68       -       VDD_3       P       -       VDD_3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | -  | _  | _  | 00 | 91  | PEU                  | 1/0     | ы  | PEU                  | FSMC_NBL0        | UART4_TX_2   |
| 64 67 100 V <sub>10_3</sub> P - V <sub>10_3</sub><br>68 - V <sub>DD_3</sub> P - V <sub>DD_3</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | _  | -  | _  | _  | 98  | PE1                  | 1/0     | FT | PE1                  | FSMC_NBL1        | UART4_RX_2   |
| 68 - V <sub>DD_3</sub> P - V <sub>DD_3</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | _  | 47 | 63 | _  | 99  | V <sub>SS_3</sub>    | Р       | _  | V <sub>SS_3</sub>    |                  |              |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | _  | -  | 64 | 67 | 100 | V <sub>10_3</sub>    | Р       | _  | V <sub>10_3</sub>    |                  |              |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | -  | -  | -  | 68 | -   | $V_{DD_3}$           | Р       | -  | $V_{DD_3}$           |                  |              |
| $  -   48   -     -   V_{DD_1O_3}   P   V_{DD_1O_3}  $                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | _  | 48 | 1  |    | -   | $V_{DD\_10\_3}$      | Р       |    | V <sub>DD_10_3</sub> |                  |              |

# 表 3-2 CH32V203xx 引脚定义

注意,下表中的引脚功能描述针对的是所有功能,不涉及具体型号产品。不同型号之间外设资源有差异,查看前请先根据产品型号资源表确认是否有此功能。

|         | 引     | 脚编     | 号            |         |                 |                       |        |                  |        |       |
|---------|-------|--------|--------------|---------|-----------------|-----------------------|--------|------------------|--------|-------|
| TSS0P20 | QFN28 | LQFP32 | LQFP48/QFN48 | LQFP64M | 引脚<br>名称        | 引脚<br>类型 <sup>⑴</sup> | 1/0 电斗 | 主功能<br>(复位<br>后) | 默认复用功能 | 重映射功能 |
| _       | 0     | _      | 0            | _       | $V_{\text{SS}}$ | Р                     | _      | $V_{\text{ss}}$  |        |       |

|    |       | _  | 1      | 1      | V                                  | Р     |   | V                    |               |                    |
|----|-------|----|--------|--------|------------------------------------|-------|---|----------------------|---------------|--------------------|
| _  | _     | _  | 1      | 1      | V <sub>BAT</sub>                   | Р     | _ | V <sub>BAT</sub>     |               |                    |
| -  | _     | ı  | 2      | 2      | PC13-<br>TAMPER-RTC <sup>(2)</sup> | 1/0   | ı | PC13 <sup>(3)</sup>  | TAMPER-RTC    |                    |
| _  | 1     | 1  | 3      | 3      | PC14-<br>OSC32_IN <sup>(2)</sup>   | 1/0/A | - | PC14 <sup>(3)</sup>  | OSC32_IN      |                    |
| -  | _     | ı  | 4      | 4      | PC15-<br>OSC32_OUT (2)             | 1/0/A | _ | PC15 <sup>(3)</sup>  | 0SC32_0UT     |                    |
| 2  | 2     | 2  | 5      | _      |                                    |       |   |                      |               | PD0 <sup>(4)</sup> |
| _  | _     | -  | -      | 5      | OSC_IN                             | I/A   | - | OSC_IN               |               |                    |
| 3  | 3     | 3  | 6      | _      |                                    |       |   |                      |               | PD1 (4)            |
| _  | _     | -  | -      | 6      | OSC_OUT                            | 0/A   | _ | OSC_OUT              |               |                    |
| 4  | 4     | 4  | 7      | 7      | NRST                               | 1     | _ | NRST                 |               |                    |
| _  | _     | -  | -      | 8      | PC0                                | 1/0/A | _ | PC0                  | ADC_IN10      |                    |
| _  | _     | -  | -      | 9      | PC1                                | 1/0/A | _ | PC1                  | ADC_IN11      |                    |
| _  | _     | -  | -      | 10     | PC2                                | 1/0/A | _ | PC2                  | ADC_IN12      |                    |
| _  | _     | -  | -      | 11     | PC3                                | 1/0/A | _ | PC3                  | ADC_IN13      |                    |
| _  | _     | -  | 8      | 12     | V <sub>SSA</sub>                   | Р     | _ | V <sub>SSA</sub>     |               |                    |
| 5  | 5     | 5  | 9      | 13     | $V_{DDA}$                          | Р     | _ | V <sub>DDA</sub>     |               |                    |
|    |       |    |        |        |                                    |       |   |                      | WKUP          |                    |
|    |       |    |        |        |                                    |       |   |                      | USART2_CTS    |                    |
|    |       |    |        |        |                                    | 1/0/A |   | PAO                  | ADC_INO       | TIM2_CH1_ETR_2     |
| 6  | 6     | 6  | 10     | 14     | PAO-WKUP                           |       | - |                      | _<br>TIM2_CH1 |                    |
|    |       |    |        |        |                                    |       |   |                      | TIM2_ETR      |                    |
|    |       |    |        |        |                                    |       |   |                      | _<br>TIM5_CH1 |                    |
|    |       |    |        |        |                                    |       |   |                      | USART2_RTS    |                    |
|    | _     |    |        |        | <b></b>                            |       |   | 5.4                  | ADC_IN1       |                    |
| 7  | 7     | 7  | 11     | 1   15 | PA1                                | 1/0/A |   | PA1                  | TIM2_CH2      | TIM2_CH2_2         |
|    |       |    |        |        |                                    |       |   |                      | TIM5_CH2      |                    |
|    |       |    |        |        |                                    |       |   |                      | USART2_TX     |                    |
|    |       |    |        |        |                                    |       |   |                      | ADC_IN2       |                    |
| 8  | 8     | 8  | 12     | 16     | PA2                                | 1/0/A | - | PA2                  | TIM2_CH3      | TIM2_CH3_1         |
|    |       |    |        |        |                                    |       |   |                      | 0PA2_0UT0     |                    |
|    |       |    |        |        |                                    |       |   |                      | TIM5_CH3      |                    |
|    |       |    |        |        |                                    |       |   |                      | USART2_RX     |                    |
|    |       |    |        |        |                                    |       |   |                      | ADC_IN3       |                    |
| 9  | 9     | 9  | 13     | 17     | PA3                                | 1/0/A | _ | PA3                  | TIM2_CH4      | TIM2_CH4_1         |
|    |       |    |        |        |                                    |       |   |                      | OPA1_OUTO     |                    |
|    |       |    |        |        |                                    |       |   |                      | TIM5_CH4      |                    |
| _  | _     | -  | ı      | 18     | V <sub>SS_4</sub>                  | Р     | _ | $V_{SS\_4}$          |               |                    |
| _  | _     | ı  | -      | 19     | V <sub>DD_10_4</sub>               | Р     | _ | V <sub>DD_10_4</sub> |               |                    |
|    |       |    |        |        |                                    |       |   |                      | SPI1_NSS      |                    |
| 10 | 10 10 | 10 | 1 /    | 14 20  | PA4 I                              | 1/0/A | _ | PA4                  | USART2_CK     |                    |
| 10 |       |    | 0   14 |        |                                    |       | _ |                      | ADC_IN4       |                    |
|    |       |    |        |        |                                    |       |   |                      | 0PA2_0UT1     |                    |

| 11  | 11  | 11  | 15  | _   |                      |         |     |                             | SPI1_SCK               | USART4_TX_1    |
|-----|-----|-----|-----|-----|----------------------|---------|-----|-----------------------------|------------------------|----------------|
|     | •   | • • |     |     | PA5                  | 1/0/A   | _   | PA5                         | ADC_IN5                | USART1_CTS_2   |
| _   | -   | -   | -   | 21  | . 7.0                | 1, 0, 1 |     | .,,,                        | OPA2_CH1N              | USART1_CK_3    |
|     |     |     |     |     |                      |         |     |                             | SPI1 MISO              | TIM1_BKIN_1    |
| 12  | 12  | 12  | 16  | -   |                      |         |     |                             | ADC_IN6                | USART4_CK_1    |
|     |     |     |     |     | PA6                  | 1/0/A   | _   | PA6                         | TIM3_CH1               | TIM1_BKIN_1    |
| _   | _   | _   | -   | 22  |                      |         |     |                             | OPA1_CH1N              | USART1_TX_3    |
|     |     |     |     |     |                      |         |     |                             | SPI1 MOSI              | T I M1_CH1 N_1 |
| 13  | 13  | 13  | 17  | -   |                      |         |     |                             | ADC_IN7                | USART4_CTS_1   |
|     |     |     |     |     | PA7                  | 1/0/A   | _   | PA7                         | TIM3_CH2               | TIM1_CH1N_1    |
| _   | _   | _   | Ī   | 23  |                      |         |     |                             | OPA2_CH1P              | USART1_RX_3    |
| _   | -   | -   | _   | 24  | PC4                  | 1/0/A   |     | PC4                         | ADC_IN14               | USART1_CTS_3   |
| _   | -   | -   | _   | 25  | PC5                  | 1/0/A   |     | PC5                         | ADC_IN15               | USART1_RTS_3   |
|     |     |     |     |     |                      |         |     |                             | ADC_IN8                |                |
|     | 4.4 | 4.4 | 40  |     |                      |         |     |                             | TIM3_CH3               | TIM1_CH2N_1    |
| _   | 14  | 14  | 18  | _   |                      |         |     |                             | OPA1_CH1P              | T1M3_CH3_2     |
|     |     |     |     |     | PB0                  | 1/0/A   | _   | PB0                         | USART4_TX              |                |
|     |     |     |     |     |                      |         |     |                             | ADC_IN8                | TIM1_CH2N_1    |
| _   | -   | -   | -   | 26  |                      |         |     |                             | TIM3_CH3               | T1M3_CH3_2     |
|     |     |     |     |     |                      |         |     |                             | OPA1_CH1P              | UART4_TX_1     |
|     |     |     |     |     |                      |         |     |                             | ADC_IN9                |                |
| 14  | 15  | 15  | 19  | _   |                      |         |     |                             | TIM3_CH4               | TIM1_CH3N_1    |
| '-  | 10  | 10  | 17  |     |                      |         |     |                             | OPA1_OUT1              | T1M3_CH4_2     |
|     |     |     |     |     | PB1                  | 1/0/A   | _   | PB1                         | USART4_RX              |                |
|     |     |     |     |     |                      |         |     |                             | ADC_IN9                | TIM1_CH3N_1    |
| _   | -   | -   | -   | 27  |                      |         |     |                             | TIM3_CH4               | T1M3_CH4_2     |
|     |     |     |     |     |                      |         |     |                             | OPA1_OUT1              | UART4_RX_1     |
| _   | -   | -   | 20  | -   | PB2 <sup>(5)</sup>   | 1/0     | FT  | PB2                         | USART4_CK              |                |
| _   | -   | -   | -   | 28  |                      | ., .    |     | B00T1 (5)                   |                        |                |
|     |     |     |     |     |                      |         |     |                             | 12C2_SCL               | T1M2_CH3_2     |
| _   | -   | -   | 21  | 29  | PB10                 | 1/0/A   | FT  | PB10                        | USART3_TX              | TIM2_CH3_3     |
|     |     |     |     |     |                      |         |     |                             | OPA2_CHON              |                |
|     |     |     | 0.0 | 0.0 | <b>DD</b> ( )        |         |     | DD / /                      | 12C2_SDA               | T1M2_CH4_2     |
| _   | _   | _   | 22  | 30  | PB11                 | 1/0/A   | FT  | PB11                        | USART3_RX              | TIM2_CH4_3     |
| 4.5 | 11  | 11  | 20  | 24  | V                    | _       |     | W                           | OPA1_CHON              |                |
| 15  | 16  | 16  | 23  | 31  | V <sub>SS_1</sub>    | Р       |     | V <sub>SS_1</sub>           |                        |                |
| 16  | 17  | 17  | 24  | 32  | V <sub>DD_10_1</sub> | Р       |     | <b>V</b> <sub>DD_IO_1</sub> | 0012 400               |                |
|     |     |     |     |     |                      |         |     |                             | SPI2_NSS               |                |
| -   | -   | -   | 25  | 33  | PB12                 | 1/0/A   | FT  | PB12                        | 12C2_SMBA<br>USART3_CK |                |
|     |     |     |     |     |                      |         |     |                             | TIM1_BKIN              |                |
| _   | _   | _   | 26  | _   |                      |         |     |                             | SP12_SCK               |                |
|     |     |     | 20  |     | PB13                 | 1/0/A   | FT  | PB13                        | USART3_CTS             |                |
| _   | -   | -   | _   | 34  | 1010                 | 1/0/1   | ' ' | 1013                        | TIM1_CH1N              | USART3_CTS_1   |
|     |     |     |     |     |                      |         |     |                             | TIMIT_OTTIN            |                |

| _  | _     | _  | 27 | _   |                    |       |     |                   | SPI2_MISO           |                |
|----|-------|----|----|-----|--------------------|-------|-----|-------------------|---------------------|----------------|
|    |       |    | 21 |     |                    |       |     |                   |                     |                |
|    |       |    |    | 0.5 | PB14               | 1/0/A | FT  | PB14              | TIM1_CH2N           | HOADTO DTO 4   |
| _  | _     | -  | _  | 35  |                    |       |     |                   | USART3_RTS          | USART3_RTS_1   |
|    |       |    |    |     |                    |       |     |                   | 0PA2_CH0P           |                |
| _  | -     | -  | 28 | _   |                    |       |     |                   | SPI2_MOSI           |                |
| _  | _     | _  | _  | 36  | PB15               | 1/0/A | FT  | PB15              | TIM1_CH3N           | USART1_TX_2    |
|    |       |    |    |     |                    |       |     |                   | OPA1_CHOP           | 00/11(1/       |
| _  | -     | -  | -  | 37  | PC6                | 1/0/A | FT  | PC6               | ETH_RXP             | T1M3_CH1_3     |
| _  | -     | -  | -  | 38  | PC7                | 1/0/A | FT  | PC7               | ETH_RXN             | T1M3_CH2_3     |
| _  | _     | -  | _  | 39  | PC8                | 1/0/A | FT  | PC8               | ETH_TXP             | T1M3_CH3_3     |
| _  | -     | -  | -  | 40  | PC9                | 1/0/A | FT  | PC9               | ETH_TXN             | T1M3_CH4_3     |
| _  | _     | 18 | 29 | _   |                    |       |     |                   |                     | USART1_CK_1    |
|    | _     | 10 | 29 | _   |                    |       |     |                   | USART1_CK           | TIM1_CH1_1     |
|    |       |    |    |     | PA8                | 1/0   | FT  | PA8               | TIM1_CH1            | USART1_CK_1    |
| _  | -     | -  | _  | 41  |                    |       |     |                   | MCO                 | USART1_RX_2    |
|    |       |    |    |     |                    |       |     |                   |                     | TIM1_CH1_1     |
| _  | 18    | 19 | 30 | _   |                    |       |     |                   |                     | TIM1_CH2_1     |
|    |       |    |    |     | PA9                | 1/0   | FT  | PA9               | USART1_TX           | USART1_RTS_2   |
| _  | -     | -  | -  | 42  |                    | ., -  |     |                   | TIM1_CH2            | TIM1_CH2_1     |
| _  | 19    | 20 | 31 | _   |                    |       |     |                   |                     | TIM1_CH3_1     |
|    | • • • |    | 0. |     | PA10               | 1/0   | FT  | PA10              | USART1_RX           | USART1_CK_2    |
| -  | -     | -  | _  | 43  | TATO               | 170   | ' ' | TAIO              | TIM1_CH3            | TIM1_CH3_1     |
|    |       |    |    |     |                    |       |     |                   | LICADTA OTC         | 111111_0113_1  |
|    |       |    |    |     |                    |       |     |                   | USART1_CTS<br>USBDM | UCADTA OTO 4   |
| 17 | 19    | 21 | 32 | 44  | PA11               | 1/0/A | FT  | PA11              |                     | USART1_CTS_1   |
|    |       |    |    |     |                    |       |     |                   | CAN1_RX             | TIM1_CH4_1     |
|    |       |    |    |     |                    |       |     |                   | TIM1_CH4            |                |
|    |       |    |    |     |                    |       |     |                   | USART1_RTS          | HOADTA DTO A   |
| 18 | 20    | 22 | 33 | 45  | PA12               | 1/0/A | FT  | PA12              | USBDP               | USART1_RTS_1   |
|    |       |    |    |     |                    |       |     |                   | CAN1_TX             | TIM1_ETR_1     |
|    |       |    |    |     |                    |       |     |                   | TIM1_ETR            |                |
| 19 | 21    | 23 | 34 | 46  | PA13               | 1/0   | FT  | SWDIO             |                     | PA13           |
| _  | -     | -  | 35 | -   | V <sub>SS_2</sub>  | Р     | -   | V <sub>SS_2</sub> |                     |                |
| _  | -     | -  | 36 | _   | $V_{\text{DD}\_2}$ | Р     | _   | $V_{DD_2}$        |                     |                |
| _  | -     | -  | -  | 47  | NC                 |       |     | NC                |                     |                |
| _  | -     | -  | -  | 48  | NC                 |       |     | NC                |                     |                |
| 20 | 22    | 24 | 37 | 49  | PA14               | 1/0   | FT  | SWCLK             |                     | PA14           |
|    |       |    |    |     |                    |       |     |                   |                     | TIM2_CH1_ETR_1 |
| _  | 23    | 25 | 38 | _   |                    |       |     |                   |                     | TIM2_CH1_ETR_3 |
|    | 20    | 20 | 55 |     |                    |       |     |                   |                     | SPI1_NSS       |
|    |       |    |    |     | PA15               | 1/0   | FT  | PA15              |                     | USART4_RTS_1   |
|    |       |    |    |     |                    |       |     |                   |                     | TIM2_CH1_ETR_1 |
| -  | -     | -  | _  | 50  |                    |       |     |                   |                     | TIM2_CH1_ETR_3 |
|    |       |    |    |     |                    |       |     |                   |                     | SPI1_NSS       |
| _  | _     | -  | -  | 51  | PC10               | 1/0   | FT  | PC10              | UART4_TX            | USART3_TX_1    |

| _     |       |    |    |           | ſ                    |       |    |                          | T.         |              |
|-------|-------|----|----|-----------|----------------------|-------|----|--------------------------|------------|--------------|
| _     | _     | -  | _  | 52        | PC11                 | 1/0   | FT | PC11                     | UART4_RX   | USART3_RX_1  |
| -     | -     | ı  | -  | 53        | PC12                 | 1/0   | FT | PC12                     |            | USART3_CK_1  |
| _     |       |    |    | 54        | PD2                  | 1/0   | FT | PD2                      | TIM2 FTD   | TIM3_ETR_2   |
|       | _     |    | _  | 54        | PD2                  | 1/0   | FI | PDZ                      | TIM3_ETR   | TIM3_ETR_3   |
| _     | 24    | 26 | 39 | 1         |                      |       |    |                          | USART4_CTS | T I M2_CH2_1 |
|       |       |    |    |           | PB3                  | 1/0   | FT | PB3                      |            | T1M2_CH2_3   |
| _     | _     | -  | _  | 55        |                      |       |    |                          |            | SPI1_SCK     |
| _     | 25    | 27 | 40 | 1         | DD 4                 | 1./0  | ГТ | DD 4                     | USART4_RTS | T1M3_CH1_2   |
| _     | -     | -  | _  | 56        | PB4                  | 1/0   | FT | PB4                      |            | SPI1_MISO    |
|       |       |    |    |           |                      |       |    |                          |            | T1M3_CH2_2   |
| _     | 26    | 28 | 41 | -         |                      |       |    |                          |            | SPI1_MOSI    |
|       |       |    |    |           | PB5                  | 1/0   | FT | PB5                      | 12C1_SMBA  | USART4_RX_1  |
|       |       |    |    | <i></i> 7 |                      |       |    |                          |            | T1M3_CH2_2   |
|       | _     | -  | _  | 57        |                      |       |    |                          |            | SPI1_MOSI    |
|       |       |    |    |           |                      |       |    |                          | I2C1_SCL   |              |
| -     | 27    | 29 | 42 | 58        | PB6                  | 1/0   | FT | PB6                      | TIM4_CH1   | USART1_TX_1  |
|       |       |    |    |           |                      |       |    |                          | USBHD_DM   |              |
|       |       |    |    |           |                      |       |    |                          | I2C1_SDA   |              |
| -     | 28    | 30 | 43 | 59        | PB7                  | 1/0   | FT | PB7                      | TIM4_CH2   | USART1_RX_1  |
|       |       |    |    |           |                      |       |    |                          | USBHD_DP   |              |
|       |       |    | 44 | 60        | B00T0                | I     | _  | B00T0                    |            |              |
| 1 (6) | 1 (6) | 31 | 45 | 61        | PB8                  | 1/0/4 | FT | PB8                      | TIMA CH2   | I2C1_SCL     |
|       |       |    | 45 | 01        | PBo                  | 1/0/A | FI | PBO                      | TIM4_CH3   | CAN1_RX      |
|       |       |    | 46 | 40        | PB9                  | 1/0/4 | FT | DDO                      | TIMA CHA   | 12C1_SDA     |
| -     | _     | _  | 40 | 68        | PRA                  | 1/0/A | FI | PB9                      | TIM4_CH4   | CAN1_TX      |
| -     | -     | 32 | 47 | 63        | V <sub>SS_3</sub>    | Р     | -  | <b>V</b> <sub>SS_3</sub> |            |              |
| _     | -     | 1  | 48 | 64        | V <sub>DD_10_3</sub> | Р     | _  | V <sub>DD_10_3</sub>     |            |              |

# 表 3-3 CH32V208xx 引脚定义

注意,下表中的引脚功能描述针对的是所有功能,不涉及具体型号产品。不同型号之间外设资源有差 异,查看前请先根据产品型号资源表确认是否有此功能。

|       | 引脚:   | 编号      |       |                                    | 21 B±n        | _   |                     |            |       |
|-------|-------|---------|-------|------------------------------------|---------------|-----|---------------------|------------|-------|
| QFN28 | QFN48 | MF9dJD7 | 89NJ0 | 引脚<br>名称                           | 引脚<br>类型<br>① | 1/0 | 主功能(复位后)            | 默认复用功能     | 重映射功能 |
| 0     | 0     | ı       | 0     | Vss                                | Р             | ı   | Vss                 |            |       |
| _     | 48    | 1       | 1     | $V_{BAT}$                          | Р             | ı   | $V_{BAT}$           |            |       |
| -     | 1     | 2       | 2     | PC13-<br>TAMPER-RTC <sup>(2)</sup> | 1/0           | 1   | PC13 <sup>(3)</sup> | TAMPER-RTC |       |
| _     | 2     | 3       | 3     | PC14-<br>0SC32_IN <sup>(2)</sup>   | 1/0/A         | _   | PC14 <sup>(3)</sup> | 0SC32_IN   |       |
| _     | 3     | 4       | 4     | PC15-<br>OSC32_OUT (2)             | 1/0/A         | _   | PC15 <sup>(3)</sup> | 0SC32_0UT  |       |
| 1     | 4     | 5       | 5     | OSC_IN                             | I/A           | ı   | OSC_IN              |            |       |

| 2   | 5   | 6  | 6  | OSC_OUT                  | 0/A     | _   | OSC OUT                  |                    |                          |
|-----|-----|----|----|--------------------------|---------|-----|--------------------------|--------------------|--------------------------|
| 3   | 6   | 7  | 7  | NRST                     | I I     | _   | NRST                     |                    |                          |
| _   | -   | 8  | 8  | PC0                      | 1/0/A   | _   | PC0                      | ADC_IN10           |                          |
|     | _   | 9  | 9  | PC1                      | 1/0/A   | _   | PC1                      | ADC_IN11           |                          |
|     |     | -  | -  |                          |         |     |                          |                    |                          |
| _   | _   | 10 | 10 | PC2                      | 1/0/A   | _   | PC2                      | ADC_IN12           |                          |
| _   | _   | 11 | 11 | PC3                      | 1/0/A   | -   | PC3                      | ADC_IN13           |                          |
| _   | 7   | 12 | 12 | V <sub>SSA</sub>         | Р       | -   | V <sub>SSA</sub>         |                    |                          |
| 4   | 8   | 13 | 13 | $V_{DDA}$                | Р       | -   | $V_{\text{DDA}}$         |                    |                          |
|     |     |    |    |                          |         |     |                          | WKUP/USART2_CTS    |                          |
| 5   | 9   | 14 | 14 | PAO-WKUP                 | 1/0/A   | _   | PA0                      | ADC_INO/TIM2_CH1   | TIM2_CH1_ETR_2           |
|     |     |    |    |                          |         |     |                          | TIM2_ETR/TIM5_CH1  |                          |
| 6   | 10  | 15 | 15 | PA1                      | 1/0/A   | _   | PA1                      | USART2_RTS/ADC_IN1 | T1M2_CH2_2               |
|     |     |    |    |                          |         |     |                          | TIM5_CH2/TIM2_CH2  |                          |
|     |     |    |    |                          |         |     |                          | USART2_TX/TIM5_CH3 |                          |
| 7   | 11  | 16 | 16 | PA2                      | 1/0/A   | -   | PA2                      | ADC_IN2/TIM2_CH3   | TIM2_CH3_1               |
|     |     |    |    |                          |         |     |                          | OPA2_OUTO          |                          |
| _   | _   | -  | 17 | V <sub>10_4</sub>        | Р       | -   | V <sub>10_4</sub>        |                    |                          |
| _   | _   | ı  | 18 | PD4                      | 1/0     | FT  | PD4                      |                    |                          |
|     |     |    |    |                          |         |     |                          | USART2_RX/TIM5_CH4 |                          |
| 8   | 12  | 17 | 19 | PA3                      | 1/0/A   | _   | PA3                      | ADC_IN3/TIM2_CH4   | TIM2_CH4_1               |
|     |     |    |    |                          |         |     |                          | OPA1_OUTO          |                          |
| _   | _   | 18 |    | $V_{\text{SS\_4}}$       | Р       | _   | <b>V</b> <sub>SS_4</sub> |                    |                          |
| _   | _   | 19 | ı  | $V_{\mathtt{DD\_IO\_4}}$ | Р       | -   | $V_{DD\_10\_4}$          |                    |                          |
| 9   | 13  | 20 | 20 | PA4                      | 1/0/A   |     | PA4                      | SPI1_NSS/USART2_CK |                          |
| 9   | 13  | 20 | 20 | PA4                      | 1/U/A   | _   | PA4                      | ADC_IN4/OPA2_OUT1  |                          |
| 10  | 1.4 | 21 | 21 | DAE                      | 1/0/4   |     | DAE                      | SPI1_SCK/ADC_IN5   | USART1_CTS_2             |
| 10  | 14  | 21 | 21 | PA5                      | 1/0/A   | _   | PA5                      | OPA2_CH1N          | USART1_CK_3              |
| 1.1 | 1.5 | 22 | 22 | DAZ                      | 1 /0 /4 |     | DA/                      | SPI1_MISO/ADC_IN6  | TIM1_BKIN_1              |
| 11  | 15  | 22 | 22 | PA6                      | 1/0/A   | _   | PA6                      | TIM3_CH1/OPA1_CH1N | USART1_TX_3              |
| 40  | 4.6 | 00 | 00 | D4.7                     | 1 /0 /4 |     | D47                      | SPI1_MOSI/ADC_IN7  | TIM1_CH1N_1              |
| 12  | 16  | 23 | 23 | PA7                      | 1/0/A   | _   | PA7                      | TIM3_CH2/OPA2_CH1P | USART1_RX_3              |
| _   | _   | 24 | 24 | PC4                      | 1/0/A   | -   | PC4                      | ADC_IN14           | USART1_CTS_3             |
| _   | _   | 25 | 25 | PC5                      | 1/0/A   | _   | PC5                      | ADC_IN15           | USART1_RTS_3             |
|     |     |    |    |                          |         |     |                          |                    | TIM1_CH2N_1              |
| _   | 17  | 26 | 26 | PB0                      | 1/0/A   | _   | PB0                      | ADC_IN8/TIM3_CH3   | TIM3 CH3 2               |
|     |     |    |    |                          |         |     |                          | OPA1_CH1P          | UART4_TX_1               |
|     |     |    |    |                          |         |     |                          | ADC_IN9            | TIM1_CH3N_1              |
| _   | 18  | 27 | 27 | PB1                      | 1/0/A   | _   | PB1                      | TIM3_CH4           | T1M3_CH4_2               |
|     |     |    |    |                          |         |     |                          | OPA1_OUT1          | UART4_RX_1               |
| _   | 19  | 28 | 28 | PB2                      | 1/0     | FT  | PB2/B00T1                |                    |                          |
|     | .,  |    |    | . 32                     | ., •    | - ' | . 52, 50011              | 12C2_SCL/USART3_TX | T1M2_CH3_2               |
| -   | 20  | 29 | 29 | PB10                     | 1/0/A   | FT  | PB10                     | 0PA2_CH0N          | T1M2_CH3_3               |
|     |     |    |    |                          |         |     |                          | 12C2_SDA/USART3_RX | T1M2_CH3_3<br>T1M2_CH4_2 |
| -   | 21  | 30 | 30 | PB11                     | 1/0/A   | FT  | PB11                     | OPA1_CHON          | TIM2_CH4_2<br>TIM2_CH4_3 |
|     |     |    |    |                          |         |     |                          | UFAI_UNUN          | 1 1 W/Z_UN4_3            |

|    |    | 31     |    | V                    | Р     |     | V                    |                                       |                |
|----|----|--------|----|----------------------|-------|-----|----------------------|---------------------------------------|----------------|
| 13 | 22 | 32     | _  | V <sub>SS_1</sub>    | P     |     | V <sub>SS_1</sub>    |                                       |                |
| 13 | 22 | -<br>- | 31 | V <sub>DD_10_1</sub> | P     |     | V <sub>DD_10_1</sub> |                                       |                |
|    | _  | _      | 32 | V <sub>10_1</sub>    | P     |     | V <sub>10_1</sub>    |                                       |                |
| _  | _  |        |    | V <sub>DD_1</sub>    |       | ГТ  | V <sub>DD_1</sub>    |                                       |                |
| _  | _  | _      | 33 | PD5                  | 1/0   | FT  | PD5                  |                                       |                |
| _  | _  | _      | 34 | PD6                  | 1/0   | FT  | PD6                  | ODIO NOO /LOOG ONDA                   |                |
| _  | 23 | 33     | 35 | PB12                 | 1/0/A | FT  | PB12                 | SP12_NSS/12C2_SMBA                    |                |
|    |    |        |    |                      |       |     |                      | USART3_CK/TIM1_BKIN                   |                |
| _  | 24 | 34     | 36 | PB13                 | 1/0/A | FT  | PB13                 | SPI2_SCK/TIM1_CH1N                    | USART3_CTS_1   |
|    |    |        |    |                      |       |     |                      | USART3_CTS                            |                |
| _  | 25 | 35     | 37 | PB14                 | 1/0/A | FT  | PB14                 | SPI2_MISO/TIM1_CH2N                   | USART3_RTS_1   |
|    |    |        |    |                      |       |     |                      | USART3_RTS/OPA2_CHOP                  |                |
| -  | 26 | 36     | 38 | PB15                 | 1/0/A | FT  | PB15                 | SPI2_MOSI/TIM1_CH3N                   | USART1_TX_2    |
|    |    |        |    |                      |       |     |                      | OPA1_CHOP                             |                |
| 14 | -  | 37     | 39 | PC6                  | 1/0   | FT  | PC6                  | ETH_RXP                               | T I M3_CH1_3   |
| 15 | _  | 38     | 40 | PC7                  | 1/0   | FT  | PC7                  | ETH_RXN                               | T1M3_CH2_3     |
| 16 | _  | 39     | 41 | PC8                  | 1/0   | FT  | PC8                  | ETH_TXP                               | T1M3_CH3_3     |
| 17 | _  | 40     | 42 | PC9                  | 1/0   | FT  | PC9                  | ETH_TXN                               | T1M3_CH4_3     |
|    |    |        |    |                      |       |     |                      | USART1_CK                             | USART1_CK_1    |
| -  | 27 | 41     | 43 | PA8                  | 1/0   | FT  | PA8                  | TIM1_CH1/MCO                          | USART1_RX_2    |
|    |    |        |    |                      |       |     |                      | _                                     | T I M1_CH1_1   |
| _  | 28 | 42     | 44 | PA9                  | 1/0   | FT  | PA9                  | USART1_TX                             | USART1_RTS_2   |
|    |    |        |    |                      |       |     |                      | TIM1_CH2                              | T I M1_CH2_1   |
| _  | 29 | 43     | 45 | PA10                 | 1/0   | FT  | PA10                 | USART1_RX                             | USART1_CK_2    |
|    |    |        |    |                      |       |     |                      | TIM1_CH3                              | T I M1_CH3_1   |
| 18 | 30 | 44     | 46 | PA11                 | 1/0/A | FT  | PA11                 | USART1_CTS/USBDM                      | USART1_CTS_1   |
|    |    |        |    |                      | ., ., |     |                      | CAN1_RX/TIM1_CH4                      | T I M1_CH4_1   |
| 19 | 31 | 45     | 47 | PA12                 | 1/0/A | FT  | PA12                 | USART1_RTS/USBDP                      | USART1_RTS_1   |
|    |    |        |    |                      |       |     |                      | CAN1_TX/TIM1_ETR                      | TIM1_ETR_1     |
| 20 | 32 | 46     | 48 | PA13                 | 1/0   | FT  | SWD10                |                                       | PA13           |
| _  | 35 | -      | 49 | V <sub>SS_2</sub>    | Р     | _   | V <sub>SS_2</sub>    |                                       |                |
| 21 | 33 | 47     | 50 | VINTA                | Р     | -   | VINTA                |                                       |                |
| 22 | 34 | 48     | 51 | ANT                  | Α     | _   | ANT                  |                                       |                |
| 23 | 36 | 49     | 52 | PA14                 | 1/0   | FT  | SWCLK                |                                       | PA14           |
|    |    |        |    |                      |       |     |                      |                                       | TIM2_CH1_ETR_1 |
| 24 | 37 | 50     | 53 | PA15                 | 1/0   | FT  | PA15                 |                                       | TIM2_CH1_ETR_3 |
|    |    |        |    |                      |       |     |                      |                                       | SPI1_NSS       |
| _  | -  | 51     | 54 | PC10                 | 1/0   | FT  | PC10                 | UART4_TX                              | USART3_TX_1    |
| _  | -  | 52     | 55 | PC11                 | 1/0   | FT  | PC11                 | UART4_RX                              | USART3_RX_1    |
| _  | -  | 53     | 56 | PC12                 | 1/0   | FT  | PC12                 |                                       | USART3_CK_1    |
|    | ı  | 54     | 57 | PD2                  | 1/0   | FT  | PD2                  | TIM3_ETR                              | TIM3_ETR_2     |
|    | _  | J4     | 37 | ΓUZ                  | 1/0   | 1 1 | FUZ                  | I I I I I I I I I I I I I I I I I I I | TIM3_ETR_3     |
| _  | 38 | 55     | 58 | PB3                  | 1/0   | FT  | PB3                  |                                       | T1M2_CH2_1     |
|    | 30 | 55     | JO | ΓDO                  | 1/0   | 1 1 | - Γυ <b></b>         |                                       | T1M2_CH2_3     |

|                   |    |    |    |                      |       |                   |                      |                   | SPI1_SCK         |
|-------------------|----|----|----|----------------------|-------|-------------------|----------------------|-------------------|------------------|
|                   | 39 | 56 | 59 | PB4                  | 1/0   | FT                | PB4                  |                   | T1M3_CH1_2       |
|                   | 37 | 5  | 57 | 1 04                 | 170   |                   | 104                  |                   | SPI1_MISO        |
| _                 | 40 | 57 | 60 | PB5                  | 1/0   | FT                | PB5                  | I2C1_SMBA         | T1M3_CH2_2       |
|                   | 40 | 5  | 5  | PBS                  | 1/0   | г                 | PBO                  | 1201_SWIDA        | SPI1_MOSI        |
| 25                | 41 | 58 | 61 | PB6                  | 1/0   | FT                | PB6                  | I2C1_SCL/TIM4_CH1 | USART1_TX_1      |
| 25                | 41 | 56 | 01 | PBO                  | 1/0   | гі                | PBO                  | USBHD_DM          | USAKTI_TX_T      |
| 26                | 42 | 59 | 62 | PB7                  | 1/0   | FT                | PB7                  | 12C1_SDA          | LICADT1 DV 1     |
| 20                | 42 | 39 | 02 | PD/                  | 1/0   | TIM4_CH2/USBHD_DP | TIM4_CH2/USBHD_DP    | USART1_RX_1       |                  |
| 27 <sup>(6)</sup> | 43 | 60 | 63 | B00T0                | I     | _                 | B00T0                |                   |                  |
| 27                | 44 | 61 | 64 | PB8                  | 1/0/A | FT                | PB8                  | TIM4_CH3          | I2C1_SCL/CAN1_RX |
| _                 | 45 | 62 | 65 | PB9                  | 1/0/A | FT                | PB9                  | TIM4_CH4          | I2C1_SDA/CAN1_TX |
| _                 | -  | -  | 66 | PD3                  | 1/0   | FT                | PD3                  |                   |                  |
| _                 | 46 | 63 | _  | V <sub>ss_3</sub>    | Р     | _                 | V <sub>SS_3</sub>    |                   |                  |
| 28                | 47 | 64 | -  | V <sub>DD_10_3</sub> | Р     | -                 | V <sub>DD_10_3</sub> |                   |                  |
| _                 | _  | _  | 67 | V <sub>10_3</sub>    | Р     | -                 | V <sub>10_3</sub>    |                   |                  |
| _                 | _  | -  | 68 | $V_{DD\_3}$          | Р     | _                 | $V_{DD_3}$           |                   |                  |

#### 注1: 表格缩写解释

I = TTL/CMOS 电平斯密特输入;

0 = CMOS 电平三态输出;

A = 模拟信号输入或输出;

P = 电源:

FT = 耐受5V;

ANT = 射频信号输入输出(天线);

注2: PC13, PC14和PC15引脚通过电源开关进行供电,而这个电源开关只能够吸收有限的电流(3mA)。因此这三个引脚作为输出引脚时有以下限制:在同一时间只有一个引脚能作为输出,作为输出脚时只能工作在2MHz模式下,最大驱动负载为30pF,并且不能作为电流源(如驱动LED)。

注3: 这些引脚在备份区域第一次上电时处于主功能状态下,之后即使复位,这些引脚的状态由备份区域寄存器控制(这些寄存器不会被主复位系统所复位)。关于如何控制这些10口的具体信息,请参考CH32FV2x V3xRM手册的电池备份区域和BKP寄存器的相关章节。

注4: LQFP64M封装的引脚5和引脚6在芯片复位后默认配置为0SC\_IN和0SC\_OUT功能脚。软件可以重新设置这两个引脚为PD0和PD1功能。但对于LQFP100封装,由于PD0和PD1为固有的功能引脚,因此没有必要再由软件进行重映像设置。CH32V203RBT6只有0SC\_IN和0SC\_OUT功能脚,不能复用为PD0和PD1功能。更多详细信息请参考CH32FV2x V3xRM手册的复用功能I/0章节和调试设置章节。

注5: B00T0引脚未引出的芯片,在内部将下拉到GND。B00T1/PB2引脚未引出的芯片,内部将下拉到GND。 此时如果进入低功耗模式配置10口状态时,建议B00T1/PB2引脚使用输入下拉模式防止产生额外电流。 注6: B00T0和PB8引脚合封芯片,建议外接500K下拉电阻,保证芯片上电稳定进入程序闪存存储器自举模式。另外,此PB8引脚及其复用功能只保留了输出驱动功能,所有输入功能已被禁止。

### 第4章 电气特性

#### 4.1 测试条件

除非特殊说明和标注,所有电压都以Vss为基准。

所有最小值和最大值将在最坏的环境温度、供电电压和时钟频率条件下得到保证。典型数值是基于常温  $25^{\circ}$ C和  $V_{00} = 3.3V$  环境下用于设计指导。

对于通过综合评估、设计模拟或工艺特性得到的数据,不会在生产线进行测试。在综合评估的基础上,最小和最大值是通过样本测试后统计得到。除非特殊说明为实测值,否则特性参数以综合评估或设计保证。

供电方案:

图 4-1 常规供电典型电路



### 4.2 绝对最大值

临界或者超过绝对最大值将可能导致芯片工作不正常甚至损坏。

表 4-1 绝对最大值参数表

| 符号                               | 描述                                   | 最小值                   | 最大值                   | 单位 |
|----------------------------------|--------------------------------------|-----------------------|-----------------------|----|
| T <sub>A</sub>                   | 工作时的环境温度                             | -40                   | 85                    | °C |
| Ts                               | 存储时的环境温度                             | -40                   | 125                   | °C |
| V <sub>DD</sub> -V <sub>SS</sub> | 外部主供电电压(包含 Voox和 Voo)                | -0. 3                 | 4. 0                  | ٧  |
| V <sub>10</sub> -V <sub>ss</sub> | 10 域端供电电压                            | -0. 3                 | 4. 0                  | ٧  |
| V <sub>IN</sub> -                | FT(耐受 5V)引脚上的输入电压                    | V <sub>ss</sub> -0. 3 | 5. 5                  | ٧  |
|                                  | 其他引脚上的输入电压                           | V <sub>ss</sub> -0. 3 | V <sub>DD</sub> +0. 3 |    |
| $ \triangle V_{DD_x} $           | 不同主供电引脚之间的电压差                        |                       | 50                    | mV |
| $ \triangle V_{10_x} $           | 不同 10 端供电引脚之间的电压差                    |                       | 50                    | mV |
| $ \triangle V_{ss_x} $           | 不同接地引脚之间的电压差                         |                       | 50                    | mV |
| V <sub>ESD (HBM)</sub>           | ESD 静电放电电压(人体模型,非接触式)                |                       | 4K                    | ٧  |
| I <sub>VDD</sub>                 | 经过 Vɒ/Vɒʌ/Vɒ 电源线的总电流(供应电流)           |                       | 150                   |    |
| I <sub>Vss</sub>                 | 经过 Vss 地线的总电流(流出电流)                  |                       | 150                   |    |
|                                  | 任意 1/0 和控制引脚上的灌电流                    |                       | 25                    |    |
| I 10                             | 任意 1/0 和控制引脚上的输出电流                   |                       | -25                   | mA |
|                                  | NRST 引脚注入电流                          |                       | +/-5                  |    |
| I <sub>INJ (PIN)</sub>           | HSE 的 OSC_IN 引脚和 LSE 的 OSC_IN 引脚注入电流 |                       | +/-5                  |    |
|                                  | 其他引脚的注入电流                            |                       | +/-5                  |    |

| Σ I INJ (PIN) | 所有 I0 和控制引脚的总注入电流 | +/-25 |  |
|---------------|-------------------|-------|--|

### 4.3 电气参数

### 4.3.1 工作条件

### 表 4-2 通用工作条件

| 符号                     | 参数                | 条件                                                         | 最小值      | 最大值                               | 单位  |
|------------------------|-------------------|------------------------------------------------------------|----------|-----------------------------------|-----|
| F <sub>HCLK</sub>      | 内部 AHB 时钟频率       |                                                            |          | 144                               | MHz |
| F <sub>PCLK1</sub>     | 内部 APB1 时钟频率      |                                                            |          | 144                               | MHz |
| F <sub>PCLK2</sub>     | 内部 APB2 时钟频率      |                                                            |          | 144                               | MHz |
| V                      | <br>  标准工作由 II    |                                                            | 2. 4     | 3. 6                              | ٧   |
| $V_{	extsf{DD}}$       | Water 17          | 3. 6                                                       | <b>V</b> |                                   |     |
| <b>V</b> 10            | 大部分 10 引脚输出电压     | V₀不能高于 V∞                                                  | 2. 4     | 3. 6                              | ٧   |
| $V_{	exttt{DDA}}$      | 模拟部分工作电压(未使用 ADC) | V <sub>DDA</sub> 必须与 V <sub>IO</sub> 相同,V <sub>REF+</sub>  | 2. 4     | 2.4                               | v   |
| <b>V</b> DDA           | 模拟部分工作电压(使用 ADC)  | 不能高于 V <sub>DDA</sub> ,V <sub>REF</sub> 等于 V <sub>SS</sub> | 2. 4     | 144<br>144<br>144<br>3. 6<br>3. 6 | V   |
| $V_{\text{BAT}}^{(1)}$ | 备份单元工作电压          | 不能大于 Vո                                                    | 1.8      | 3. 6                              | ٧   |
| T <sub>A</sub>         | 环境温度              |                                                            | -40      | 85                                | °C  |
| TJ                     | 结温度范围             |                                                            | -40      | 85                                | °C  |

### 注: 1. 电池到 VBAT 连线要尽可能的短。

### 表 4-3 上电和掉电条件

| 符                | 号      | 参数 | 条件 | 最小值 | 最大值  | 单位 |
|------------------|--------|----|----|-----|------|----|
| t <sub>VDD</sub> | V∞上升速率 |    | 0  | ∞   | /\/  |    |
|                  | V∞下降速率 |    | 30 | 8   | us/V |    |

### 4.3.2 内嵌复位和电源控制模块特性

### 表 4-4 复位及电压监测(PDR选择高阈值档位)

| 符号                          | 参数                    | 条件                  | 最小值 | 典型值   | 最大值 | 单位 |
|-----------------------------|-----------------------|---------------------|-----|-------|-----|----|
|                             |                       | PLS[2:0] = 000(上升沿) |     | 2. 39 |     | ٧  |
|                             |                       | PLS[2:0] = 000(下降沿) |     | 2. 31 |     | ٧  |
|                             |                       | PLS[2:0] = 001(上升沿) |     | 2. 56 |     | ٧  |
|                             |                       | PLS[2:0] = 001(下降沿) |     | 2. 48 |     | ٧  |
|                             |                       | PLS[2:0] = 010(上升沿) |     | 2. 65 |     | ٧  |
|                             |                       | PLS[2:0] = 010(下降沿) |     | 2. 57 |     | ٧  |
|                             | <br> <br>  可编程电压检测器的电 | PLS[2:0] = 011(上升沿) |     | 2. 78 |     | ٧  |
| <b>V</b> <sub>PVD</sub> (1) |                       | PLS[2:0] = 011(下降沿) |     | 2. 69 |     | ٧  |
| V PVD                       | 平选择                   | PLS[2:0] = 100(上升沿) |     | 2. 89 |     | V  |
|                             |                       | PLS[2:0] = 100(下降沿) |     | 2. 81 |     | V  |
|                             |                       | PLS[2:0] = 101(上升沿) |     | 3. 05 |     | V  |
|                             |                       | PLS[2:0] = 101(下降沿) |     | 2. 96 |     | ٧  |
|                             |                       | PLS[2:0] = 110(上升沿) |     | 3. 17 |     | V  |
|                             |                       | PLS[2:0] = 110(下降沿) |     | 3. 08 |     | ٧  |
|                             |                       | PLS[2:0] = 111(上升沿) |     | 3. 31 |     | ٧  |
|                             |                       | PLS[2:0] = 111(下降沿) |     | 3. 21 |     | ٧  |

| $V_{	t PVDhyst}$    | PVD 迟滞         |     |      | 0. 08 |      | ٧  |  |
|---------------------|----------------|-----|------|-------|------|----|--|
| $V_{	t POR/	t PDR}$ | 上电/掉电复位阈值      | 上升沿 | 1. 9 | 2. 2  | 2. 4 | ٧  |  |
|                     | 工化/ 拌电复证阅值<br> | 下降沿 | 1. 9 | 2. 2  | 2. 4 | ٧  |  |
| $V_{	t PDRhyst}$    | PDR 迟滞         |     |      | 20    |      | mV |  |
| _                   | 上电复位           |     | 24   | 28    | 30   |    |  |
| TRSTTEMP0           | 其他复位           |     | 8    | 10    | 30   | mS |  |

注: 1. 常温测试值。

#### 4.3.3 内置的参考电压

#### 表 4-5 内置参考电压

| 符号                      | 参数                       | 条件                                    | 最小值   |      | 最大值   | 单位 |
|-------------------------|--------------------------|---------------------------------------|-------|------|-------|----|
| V <sub>REFINT</sub>     | 内置参考电压                   | $T_A = -40^{\circ}C \sim 85^{\circ}C$ | 1. 17 | 1. 2 | 1. 23 | ٧  |
| $T_{\text{S\_vrefint}}$ | 当读出内部参考电压<br>时,ADC 的采样时间 |                                       |       |      | 17. 1 | us |

#### 4.3.4 供电电流特性

电流消耗是多种参数和因素的综合指标,这些参数和因素包括工作电压、环境温度、I/0 引脚的负载、产品的软件配置、工作频率、I/0 脚的翻转速率、程序在存储器中的位置以及执行的代码等。电流消耗测量方法如下图:

图 4-2 电流消耗测量



#### 微控制器处于下列条件:

常温  $V_{DD}$  = 3. 3V 情况下,测试时:所有 IO 端口配置上拉输入,HSE 或 HSI 只开 1 个,HSE=8M(32M 应用于 V208,V203RBT6),HSI=8M(已校准), $F_{PLCKI}$ = $F_{HCLK}$ /2, $F_{PLCKZ}$ = $F_{HCLK}$ ,当  $F_{HCLK}$ >8MHz 时,PLL 打开。使能或关闭所有外设时钟的功耗。

表 4-6-1 运行模式下典型的电流消耗,数据处理代码从内部闪存中运行(应用 V30x 芯片)

| 符号                  | <b>∠</b> ** | 夕 //           |                                       | 典型    | 型值      | <b>⇔</b> |
|---------------------|-------------|----------------|---------------------------------------|-------|---------|----------|
| 付写                  | 参数          | 条件             | ************************************* |       | 关闭所有外设② | 单位       |
|                     |             |                | F <sub>HCLK</sub> = 144MHz            | 31. 2 | 19. 3   |          |
|                     |             |                | $F_{HCLK} = 72MHz$                    | 16. 5 | 10. 1   |          |
|                     |             |                | $F_{HCLK} = 48MHz$                    | 12. 0 | 7. 2    | mA       |
| I <sub>DD</sub> (1) | 运行模式下的      | <i>ℎ</i> ⅄☆ⅅℲℎ | $F_{HCLK} = 36MHz$                    | 10. 3 | 6. 1    |          |
| I DD                | 供应电流        | 外部时钟           | $F_{HCLK} = 24MHz$                    | 7. 7  | 4. 4    |          |
|                     |             |                | $F_{HCLK} = 16MHz$                    | 6. 3  | 3. 5    |          |
|                     |             |                | $F_{HCLK} = 8MHz$                     | 4. 4  | 1. 8    |          |
|                     |             |                | $F_{HCLK} = 4MHz$                     | 3. 5  | 1. 3    |          |

|                                       | F <sub>HCLK</sub> = 500kHz | 2. 8  | 0.8   |  |
|---------------------------------------|----------------------------|-------|-------|--|
|                                       | $F_{HCLK} = 144MHz$        | 31. 3 | 19. 7 |  |
|                                       | $F_{HCLK} = 72MHz$         | 16. 5 | 10. 2 |  |
| ————————————————————————————————————— | $F_{HCLK} = 48MHz$         | 11. 9 | 7. 2  |  |
| 运行于高速内部<br>RC振荡器(HSI),                | $F_{HCLK} = 36MHz$         | 9. 8  | 5. 9  |  |
| 使用 AHB 预分频                            | $F_{HCLK} = 24MHz$         | 7. 3  | 4. 4  |  |
| 以減低频率                                 | $F_{HCLK} = 16MHz$         | 6. 0  | 3. 3  |  |
| 以                                     | $F_{HCLK} = 8MHz$          | 4. 1  | 1. 8  |  |
|                                       | $F_{HCLK} = 4MHz$          | 3. 3  | 1. 3  |  |
|                                       | $F_{HCLK} = 500kHz$        | 2. 6  | 0.8   |  |

注: 1. 以上为实测参数

2. 测试时,关闭所有外设时钟时,串口1, GPIOA 时钟未关闭。

表 4-6-2 运行模式下典型的电流消耗,数据处理代码从内部闪存中运行(应用 V203 芯片)

| <i>/*/</i> * □      | <b>公业</b>           | <i>₩</i>                 |                            | 典型                | 型值      | * <b>/</b> |  |
|---------------------|---------------------|--------------------------|----------------------------|-------------------|---------|------------|--|
| 符号                  | 参数                  | 条件<br>                   |                            | 使能所有外设            | 关闭所有外设② | 单位         |  |
|                     |                     |                          | F <sub>HCLK</sub> = 144MHz | 12. 08            | 8. 24   |            |  |
|                     |                     |                          | $F_{HCLK} = 72MHz$         | 6. 43             | 4. 43   |            |  |
|                     |                     |                          | $F_{HCLK} = 48MHz$         | 4. 51             | 3. 18   |            |  |
|                     |                     |                          | $F_{HCLK} = 36MHz$         | 4. 12             | 2. 98   |            |  |
|                     |                     | 外部时钟                     | $F_{HCLK} = 24MHz$         | 2. 72             | 1. 95   |            |  |
|                     |                     |                          | $F_{HCLK} = 16MHz$         | 2. 18             | 1. 68   |            |  |
|                     |                     |                          |                            | $F_{HCLK} = 8MHz$ | 1. 21   | 0. 99      |  |
|                     |                     |                          | $F_{HCLK} = 4MHz$          | 0. 92             | 0. 80   |            |  |
| l <sub>DD</sub> (1) | 运行模式下的              |                          | F <sub>HCLK</sub> = 500kHz | 0. 65             | 0. 64   | Л          |  |
| I DD                | 供应电流                |                          | $F_{HCLK} = 144MHz$        | 11. 72            | 7. 44   | mA         |  |
|                     |                     |                          | $F_{HCLK} = 72MHz$         | 6. 02             | 3. 86   |            |  |
|                     |                     |                          | $F_{HCLK} = 48MHz$         | 4. 13             | 2. 69   |            |  |
|                     |                     | 运行于高速内部<br>RC 振荡器 (HSI), | $F_{HCLK} = 36MHz$         | 3. 31             | 2. 25   |            |  |
|                     |                     | •                        | F <sub>HCLK</sub> = 24MHz  | 2. 23             | 1. 53   |            |  |
|                     | 使用 AHB 预分频<br>以减低频率 |                          | F <sub>HCLK</sub> = 16MHz  | 1. 68             | 1. 18   |            |  |
|                     |                     | F <sub>HCLK</sub> = 8MHz | 0. 86                      | 0. 63             |         |            |  |
|                     |                     |                          | F <sub>HCLK</sub> = 4MHz   | 0. 56             | 0. 45   |            |  |
|                     |                     |                          | F <sub>HCLK</sub> = 500kHz | 0. 31             | 0. 29   |            |  |

注: 1. 以上为实测参数

2. 测试时,关闭所有外设时钟时,串口 1, GPIOA 时钟未关闭。

表 4-6-3 运行模式下典型的电流消耗,数据处理代码从内部闪存中运行(应用 V208, V203RBT6 芯片)

| ĺ | <u> </u>                       | 一                       |                    |                            | 典型     | 型值      | 单位 |
|---|--------------------------------|-------------------------|--------------------|----------------------------|--------|---------|----|
|   | 17.75                          | <b>多</b> 数              | 余针                 |                            | 使能所有外设 | 关闭所有外设② | 半江 |
| ĺ |                                |                         |                    | F <sub>HCLK</sub> = 144MHz | 21. 37 | 16. 77  |    |
|   | I <sub>DD</sub> <sup>(1)</sup> | <sub>. (1)</sub> 运行模式下的 | 下的 机 如 对           | F <sub>HCLK</sub> = 72MHz  | 10. 91 | 8. 73   | Л  |
|   | 供应电流                           | 外部时钟                    | $F_{HCLK} = 48MHz$ | 7. 58                      | 6. 16  | mA      |    |
|   |                                |                         | $F_{HCLK} = 36MHz$ | 6. 49                      | 5. 29  |         |    |

|                     | $F_{HCLK} = 24MHz$         | 4. 59  | 3. 61  |  |
|---------------------|----------------------------|--------|--------|--|
|                     | $F_{HCLK} = 16MHz$         | 3. 13  | 2. 59  |  |
|                     | $F_{HCLK} = 8MHz$          | 2. 0   | 1. 71  |  |
|                     | $F_{HCLK} = 4MHz$          | 1. 42  | 1. 28  |  |
|                     | F <sub>HCLK</sub> = 500KHz | 1. 0   | 0. 95  |  |
|                     | $F_{HCLK} = 144MHz$        | 20. 75 | 16. 27 |  |
|                     | $F_{HCLK} = 72MHz$         | 10. 74 | 8. 53  |  |
| <b>二亿工立法由如</b>      | $F_{HCLK} = 48MHz$         | 7. 42  | 5. 98  |  |
| 运行于高速内部             | $F_{HCLK} = 36MHz$         | 5. 96  | 5. 05  |  |
| RC 振荡器(HSI),        | F <sub>HCLK</sub> = 24MHz  | 4. 62  | 3. 41  |  |
| 使用 AHB 预分频<br>以减低频率 | F <sub>HCLK</sub> = 16MHz  | 3. 03  | 2. 49  |  |
| 以外以以少少              | F <sub>HCLK</sub> = 8MHz   | 1. 66  | 1. 42  |  |
|                     | $F_{HCLK} = 4MHz$          | 1. 11  | 1. 0   |  |
|                     | F <sub>HCLK</sub> = 500kHz | 0. 63  | 0. 62  |  |
| •                   |                            |        |        |  |

注: 1. 以上为实测参数

2. 测试时,关闭所有外设时钟时,串口1, GPIOA 时钟未关闭。

表 4-7-1 睡眠模式下典型的电流消耗,数据处理代码从内部闪存或 SRAM 中运行(应用 V30x 芯片)

| 12 + 7 T μ                   |                   | 电流泪耗,                      | E1 (4号/外につロドウ1             |        |                     |      |
|------------------------------|-------------------|----------------------------|----------------------------|--------|---------------------|------|
| 符号                           | 参数                | 条件                         |                            |        | 型值<br>              | 单位   |
|                              |                   |                            |                            | 使能所有外设 | 关闭所有外设 <sup>②</sup> |      |
|                              |                   |                            | $F_{HCLK} = 144MHz$        | 15.1   | 4.1                 |      |
|                              |                   |                            | $F_{HCLK} = 72MHz$         | 8.9    | 2.4                 |      |
|                              |                   |                            | $F_{HCLK} = 48MHz$         | 6.9    | 1.9                 |      |
|                              |                   |                            | $F_{HCLK} = 36MHz$         | 6.5    | 2.1                 |      |
|                              |                   | 外部时钟                       | $F_{HCLK} = 24MHz$         | 5.1    | 1.4                 |      |
|                              |                   |                            | $F_{HCLK} = 16MHz$         | 4.6    | 1.39                |      |
|                              | 睡眠模式下             |                            | $F_{HCLK} = 8MHz$          | 3.5    | 0.94                |      |
|                              |                   |                            | $F_{HCLK} = 4MHz$          | 3.1    | 0.87                |      |
| <sub>DD</sub> <sup>(1)</sup> | 的供应电流<br>  (此时外设供 |                            | F <sub>HCLK</sub> = 500kHz | 2.8    | 0.82                | mA   |
| I DD                         | 电和时钟保             |                            | F <sub>HCLK</sub> = 144MHz | 15.0   | 4.1                 | IIIA |
|                              | 持)                |                            | $F_{HCLK} = 72MHz$         | 8.7    | 2.4                 |      |
|                              | 147               |                            | $F_{HCLK} = 48MHz$         | 6.7    | 1.85                |      |
|                              |                   | 运行于高速内部<br>  RC 振荡器 (HSI), | $F_{HCLK} = 36MHz$         | 5.9    | 1.74                |      |
|                              |                   | 使用 AHB 预分频                 | $F_{HCLK} = 24MHz$         | 4.8    | 1.4                 |      |
|                              |                   | 以减低频率                      | $F_{HCLK} = 16MHz$         | 4.2    | 1.3                 |      |
|                              |                   | 以例15项平                     | $F_{HCLK} = 8MHz$          | 3.2    | 0.9                 |      |
|                              |                   |                            | $F_{HCLK} = 4MHz$          | 2.8    | 0.84                |      |
|                              |                   |                            | F <sub>HCLK</sub> = 500kHz | 2.5    | 0.79                |      |

注: 1. 以上为实测参数

2. 测试时, 串口1, GPIOA 时钟, 电源模块时钟未关闭。

表 4-7-2 睡眠模式下典型的电流消耗,数据处理代码从内部闪存或 SRAM 中运行(应用 V203 芯片)

| 符号    | 参数         | 条件         | 典型     | 型值                  | 单位 |
|-------|------------|------------|--------|---------------------|----|
| 19.25 | 多 <b>奴</b> | <b>余</b> 片 | 使能所有外设 | 关闭所有外设 <sup>②</sup> | 半世 |

|                     |                   |                                                          | $F_{HCLK} = 144MHz$        | 7.37 | 3.05                     |        |      |  |
|---------------------|-------------------|----------------------------------------------------------|----------------------------|------|--------------------------|--------|------|--|
|                     |                   |                                                          | $F_{HCLK} = 72MHz$         | 4.0  | 1.88                     |        |      |  |
|                     |                   |                                                          | $F_{HCLK} = 48MHz$         | 2.9  | 1.7                      |        |      |  |
|                     |                   |                                                          | F <sub>HCLK</sub> = 36MHz  | 2.9  | 1.48                     |        |      |  |
|                     |                   | 外部时钟                                                     | $F_{HCLK} = 24MHz$         | 1.93 | 1.2                      |        |      |  |
|                     |                   |                                                          | F <sub>HCLK</sub> = 16MHz  | 1.64 | 1.0                      |        |      |  |
|                     | n=101#-           |                                                          | F <sub>HCLK</sub> = 8MHz   | 0.94 | 0.72                     |        |      |  |
|                     |                   | 睡眠模式下<br>的供应电流<br>/ ************************************ |                            |      | F <sub>HCLK</sub> = 4MHz | 0.78   | 0.66 |  |
| I <sub>DD</sub> (1) | 的供应电流<br>  (此时外设供 |                                                          | F <sub>HCLK</sub> = 500kHz | 0.63 | 0.62                     | Л      |      |  |
| I DD                | 电和时钟保             |                                                          | F <sub>HCLK</sub> = 144MHz | 7.1  | 2.72                     | mA     |      |  |
|                     | 电和时钟床<br>  持)     |                                                          | $F_{HCLK} = 72MHz$         | 3.65 | 1.56                     | -<br>- |      |  |
|                     | 157               |                                                          | $F_{HCLK} = 48MHz$         | 2.56 | 1.15                     |        |      |  |
|                     |                   | 运行于高速内部<br>RC振荡器(HSI),                                   | F <sub>HCLK</sub> = 36MHz  | 2.17 | 1.06                     |        |      |  |
|                     |                   | ,                                                        | $F_{HCLK} = 24MHz$         | 1.46 | 0.76                     |        |      |  |
|                     |                   | 使用 AHB 预分频<br>以减低频率                                      | F <sub>HCLK</sub> = 16MHz  | 1.2  | 0.68                     | 5      |      |  |
|                     |                   | <b>                                    </b>              | $F_{HCLK} = 8MHz$          | 0.6  | 0.4                      |        |      |  |
|                     |                   |                                                          | $F_{HCLK} = 4MHz$          | 0.44 | 0.34                     |        |      |  |
|                     |                   |                                                          | F <sub>HCLK</sub> = 500kHz | 0.3  | 0.28                     |        |      |  |

注: 1. 以上为实测参数

2. 测试时, 串口 1, GPIOA 时钟, 电源模块时钟未关闭。

表 4-7-3 睡眠模式下典型的电流消耗,数据处理代码从内部闪存或 SRAM 中运行(应用 V208, V203RBT6 芯片)

| <i>ሱ</i> ሉ 🗆                   | <del>么</del> 粃                        | 夕 //                                        |                            | 典型                | 型值      | <b>☆</b> /÷ |  |
|--------------------------------|---------------------------------------|---------------------------------------------|----------------------------|-------------------|---------|-------------|--|
| 符号                             | 参数                                    | <b>条件</b>                                   |                            | 使能所有外设            | 关闭所有外设② | 单位          |  |
|                                |                                       |                                             | F <sub>HCLK</sub> = 144MHz | 8.17              | 3.69    |             |  |
|                                |                                       |                                             | $F_{HCLK} = 72MHz$         | 4.75              | 2.16    |             |  |
|                                |                                       |                                             | $F_{HCLK} = 48MHz$         | 3.35              | 1.69    |             |  |
|                                |                                       |                                             | $F_{HCLK} = 36MHz$         | 3.29              | 1.89    |             |  |
|                                |                                       | 外部时钟                                        | $F_{HCLK} = 24MHz$         | 2.18              | 1.26    |             |  |
|                                |                                       |                                             | $F_{HCLK} = 16MHz$         | 1.63              | 1.11    |             |  |
|                                | · · · · · · · · · · · · · · · · · · · | <del>*</del> -                              |                            | $F_{HCLK} = 8MHz$ | 1.23    | 0.98        |  |
|                                | 睡眠模式下<br> 的供应电流                       |                                             | $F_{HCLK} = 4MHz$          | 1.06              | 0.94    |             |  |
| I <sub>DD</sub> <sup>(1)</sup> | 的供应电流<br>(此时外设供<br>电和时钟保              | 外设供                                         | $F_{HCLK} = 500kHz$        | 0.97              | 0.91    | m۸          |  |
| I DD                           |                                       |                                             | $F_{HCLK} = 144MHz$        | 7.65              | 3.44    | mA          |  |
|                                | 持)                                    |                                             | $F_{HCLK} = 72MHz$         | 4.61              | 2.02    |             |  |
|                                | 147                                   |                                             | $F_{HCLK} = 48MHz$         | 3.22              | 1.55    |             |  |
|                                |                                       | 运行于高速内部<br>  RC 振荡器 (HSI),                  | $F_{HCLK} = 36MHz$         | 2.73              | 1.44    |             |  |
|                                |                                       | 使用 AHB 预分频                                  | $F_{HCLK} = 24MHz$         | 1.9               | 1.1     |             |  |
|                                |                                       | 以减低频率                                       | $F_{HCLK} = 16MHz$         | 1.48              | 0.95    |             |  |
|                                | 以视似如平                                 | <b>                                    </b> | $F_{HCLK} = 8MHz$          | 0.93              | 0.69    |             |  |
|                                |                                       | $F_{HCLK} = 4MHz$                           | 0.75                       | 0.63              |         |             |  |
|                                |                                       |                                             | $F_{HCLK} = 500 kHz$       | 0.58              | 0.56    |             |  |

注: 1. 以上为实测参数

2. 测试时, 串口 1, GPIOA 时钟, 电源模块时钟未关闭。

表 4-8-1 停止和待机模式下典型的电流消耗(应用 V30x 芯片)

| 符号                   | 参数                                                                                | 条件                                                      | 典型值    | 单位 |
|----------------------|-----------------------------------------------------------------------------------|---------------------------------------------------------|--------|----|
|                      | <b>信儿类子与供应由</b> 类                                                                 | 调压器处于运行模式,低速和高速<br>内部 RC 振荡器及外部振荡器都处<br>于关闭状态(没有独立看门狗)  | 110. 5 |    |
|                      | 停止模式下的供应电流                                                                        | 调压器处于低功耗模式,低速和高速内部 RC 振荡器及外部振荡器都处于关闭状态(没有独立看门狗, PVD 关闭) | 34     |    |
| l <sub>DD</sub>      |                                                                                   | 低速内部 RC 振荡器和独立看门狗<br>处于开启状态                             | 1. 91  | uA |
|                      | 待机模式下的供应电流                                                                        | 低速内部 RC 振荡器处于开启状态,独立看门狗处于关闭状态                           | 1.9    |    |
|                      |                                                                                   | 低速内部 RC 振荡器和独立看门狗<br>处于关闭状态,低速外部振荡器和<br>RTC 关闭状态        | 1. 18  |    |
| I <sub>DD_VBAT</sub> | 备份区域的供应电流<br>(移除 V <sub>DD</sub> 和 V <sub>DDA</sub> , 只使用 V <sub>BAT</sub><br>供电) | 低速外部振荡器和 RTC 处于开启状态                                     | 1.9    |    |

注: 以上为实测参数

表 4-8-2 停止和待机模式下典型的电流消耗(应用 V203 芯片)

| 符号              | 参数                 | 条件                                                      | 典型值  | 单位 |
|-----------------|--------------------|---------------------------------------------------------|------|----|
| 停止              | /高.4.拱-光-T. 46.44. | 调压器处于运行模式,低速和高速<br>内部 RC 振荡器及外部振荡器都处<br>于关闭状态(没有独立看门狗)  | 60   |    |
|                 | 停止模式下的供应电流         | 调压器处于低功耗模式,低速和高速内部 RC 振荡器及外部振荡器都处于关闭状态(没有独立看门狗, PVD 关闭) | 12   |    |
| l <sub>DD</sub> |                    | 低速内部 RC 振荡器和独立看门狗<br>处于开启状态                             | 1.3  | uA |
|                 | 待机模式下的供应电流         | 低速内部 RC 振荡器处于开启状态,独立看门狗处于关闭状态                           | 1.3  |    |
|                 |                    | 低速内部 RC 振荡器和独立看门狗<br>处于关闭状态,低速外部振荡器和<br>RTC 关闭状态        | 0. 6 |    |

| I DD_VBAT | 备份区域的供应电流<br>(移除 V <sub>DD</sub> 和 V <sub>DDA</sub> , 只使用 V <sub>BAT</sub><br>供电) | 低速外部振荡器和 RTC 处于开启状态 | 1.3 |  |
|-----------|-----------------------------------------------------------------------------------|---------------------|-----|--|
|-----------|-----------------------------------------------------------------------------------|---------------------|-----|--|

注: 以上为实测参数

表 4-8-3 停止和待机模式下典型的电流消耗(应用 V208, V203RBT6 芯片)

| 符号                   | 参数                                                                                | 条件                                                      | 典型值    | 单位 |
|----------------------|-----------------------------------------------------------------------------------|---------------------------------------------------------|--------|----|
|                      |                                                                                   | 调压器处于运行模式,低速和高速<br>内部 RC 振荡器及外部振荡器都处<br>于关闭状态(没有独立看门狗)  | 253. 4 |    |
|                      | 停止模式下的供应电流                                                                        | 调压器处于低功耗模式,低速和高速内部 RC 振荡器及外部振荡器都处于关闭状态(没有独立看门狗, PVD 关闭) | 19. 5  |    |
| I <sub>DD</sub>      |                                                                                   | 低速内部 RC 振荡器和独立看门狗<br>处于开启状态                             | 1. 21  | uA |
|                      | 待机模式下的供应电流                                                                        | 低速内部 RC 振荡器处于开启状态,独立看门狗处于关闭状态                           | 1. 18  |    |
|                      |                                                                                   | 低速内部 RC 振荡器和独立看门狗<br>处于关闭状态,低速外部振荡器和<br>RTC 关闭状态        | 0. 6   |    |
| I <sub>DD_VBAT</sub> | 备份区域的供应电流<br>(移除 V <sub>DD</sub> 和 V <sub>DDA</sub> , 只使用 V <sub>BAT</sub><br>供电) | 低速外部振荡器和 RTC 处于开启状态                                     | 1. 23  |    |

注: 以上为实测参数

### 4.3.5 外部时钟源特性

表 4-9 来自外部高速时钟

| 符号                               | 参数               | 条件                | 最小值                 | 典型值 | 最大值                 | 单位   |
|----------------------------------|------------------|-------------------|---------------------|-----|---------------------|------|
| _                                | 外部时钟频率           |                   | 3                   | 8   | 25                  | MHz  |
| F <sub>HSE_ext</sub>             | 71、山冲,种须奔        | 适用 V208, V203RBT6 |                     | 32  |                     | WITZ |
| $V_{HSEH}^{(1)}$                 | OSC_IN 输入引脚高电平电压 |                   | 0. 8V <sub>10</sub> |     | V <sub>10</sub>     | ٧    |
| V <sub>HSEL</sub> <sup>(1)</sup> | OSC_IN 输入引脚低电平电压 |                   | 0                   |     | 0. 2V <sub>10</sub> | ٧    |
| C <sub>in (HSE)</sub>            | OSC_IN 输入电容      |                   |                     | 5   |                     | pF   |
| DuCy (HSE)                       | 占空比              |                   |                     | 50  |                     | %    |
| ١L                               | OSC_IN 输入漏电流     |                   |                     |     | ±1                  | uA   |

注: 1. 不满足此条件可能会引起电平识别错误。

#### 图 4-3 外部提供高频时钟源电路



表 4-10 来自外部低速时钟

| 符号                    | 参数                 | 条件 | 最小值                 | 典型值     | 最大值                 | 单位  |
|-----------------------|--------------------|----|---------------------|---------|---------------------|-----|
| $F_{LSE\_ext}$        | 用户外部时钟频率           |    |                     | 32. 768 | 1000                | kHz |
| $V_{LSEH}$            | 0SC32_IN 输入引脚高电平电压 |    | 0. 8V <sub>DD</sub> |         | $V_{DD}$            | ٧   |
| $V_{LSEL}$            | 0SC32_IN 输入引脚低电平电压 |    | 0                   |         | 0. 2V <sub>DD</sub> | ٧   |
| C <sub>in(LSE)</sub>  | 0SC32_IN 输入电容      |    |                     | 5       |                     | pF  |
| DuCy <sub>(LSE)</sub> | 占空比                |    |                     | 50      |                     | %   |
| IL                    | 0SC32_IN 输入漏电流     |    |                     |         | ±1                  | uA  |

图 4-4 外部提供低频时钟源电路



表 4-11 使用一个晶体/陶瓷谐振器产生的高速外部时钟

| 符号                          | 参数            | 条件                                   | 最小值 | 典型值               | 最大值 | 单位   |
|-----------------------------|---------------|--------------------------------------|-----|-------------------|-----|------|
| F <sub>osc_IN</sub>         | 谐振器频率         |                                      | 3   | 8                 | 25  | MI I |
|                             | <b>伯派品</b> 则竿 | 适用 V208, V203RBT6                    |     | 32 <sup>(2)</sup> |     | MHz  |
| $R_{\scriptscriptstyle{F}}$ | 反馈电阻          |                                      |     | 250               |     | kΩ   |
| С                           | 建议的负载电容与对应晶体  | $R_s=60 \Omega^{(1)}$                |     | 20                |     | pF   |
| U                           | 串行阻抗 Rs       | K <sub>S</sub> -00 \( \frac{1}{2} \) |     | 20                |     | рг   |
| l <sub>2</sub>              | HSE 驱动电流      | V∞ = 3.3V, 20p 负载                    |     | 0. 53             |     | mA   |
| gm                          | 振荡器的跨导        | 启动                                   |     | 17. 5             |     | mA/V |
| t <sub>SU (HSE)</sub>       | 启动时间          | V∞稳定,8M晶体                            |     | 2. 5              |     | ms   |

注 1: 25M 晶体 ESR 建议不超过 60 欧,低于 25M 可适当放宽。

#### 电路参考设计及要求:

晶体的负载电容以晶体厂商建议为准, $C_{L1}$ = $C_{L2}$ ,一般建议  $10\sim20$ pF。 CH32V208xx 及 CH32V203RB 芯片外接 32M 晶体,芯片内置了负载电容,外部电路可省。 图 4-5 外接 8M 晶体典型电路

<sup>2:</sup> 无需外部负载电容。

表 4-12 使用一个晶体/陶瓷谐振器产生的低速外部时钟(flse=32.768kHz)

| 符号                          | 参数                                  | 条件                  | 最小值 | 典型值   | 最大值 | 单位   |
|-----------------------------|-------------------------------------|---------------------|-----|-------|-----|------|
| $R_{\scriptscriptstyle{F}}$ | 反馈电阻                                |                     |     | 5     |     | MΩ   |
| С                           | 建议的负载电容与对应晶体串<br>行阻抗 R <sub>s</sub> | $R_s$ <70k $\Omega$ |     |       | 15  | pF   |
| i <sub>2</sub>              | LSE 驱动电流                            | VDD = 3.3V          |     | 0. 35 |     | uA   |
| g <sub>m</sub>              | 振荡器的跨导                              | 启动                  |     | 25. 3 |     | uA/V |
| t <sub>SU(LSE)</sub>        | 启动时间                                | VDD 是稳定的            |     | 800   |     | mS   |

#### 电路参考设计及要求:

晶体的负载电容以晶体厂商建议为准, CL1=CL2, 一般建议 10~20pF。

图 4-6 外接 32.768K 晶体典型电路



注: 负载电容  $C_L$  由下式计算:  $C_L = C_{L1} \times C_{L2} / (C_{L1} + C_{L2}) + C_{stray}$ , 其中  $C_{stray}$  是引脚的电容和 PCB 板或 PCB 相关的电容,它的典型值是介于 2pF 至 7pF 之间。

#### 4.3.6 内部时钟源特性

表 4-13 内部高速(HSI)RC振荡器特性

| 符号                   | 参数                  | 条件                                   | 最小值   | 典型值 | 最大<br>值 | 单位  |
|----------------------|---------------------|--------------------------------------|-------|-----|---------|-----|
| F <sub>HS1</sub>     | 频率(校准后)             |                                      |       | 8   |         | MHz |
| DuCy <sub>HS1</sub>  | 占空比                 |                                      | 45    | 50  | 55      | %   |
| ACC <sub>HS1</sub>   | HSI 振荡器的精度(校准后)     | $TA = 0^{\circ}C \sim 70^{\circ}C$   | -1.0  |     | 1. 6    | %   |
| ACCHSI               | NOI 1版/勿拾的作员(仅/任/口) | $TA = -40^{\circ}C \sim 85^{\circ}C$ | -2. 2 |     | 2. 2    | %   |
| t <sub>SU(HSI)</sub> | HSI 振荡器启动稳定时间       |                                      |       | 10  |         | us  |
| DD (HSI)             | HSI 振荡器功耗           |                                      | 120   | 180 | 270     | uA  |

#### 表 4-14 内部低速(LSI)RC 振荡器特性

| 符号                   | 参数                          | 条件                             | 最小值 | 典型值  | 最大值 | 单位    |
|----------------------|-----------------------------|--------------------------------|-----|------|-----|-------|
| _                    | 频率                          |                                | 25  | 39   | 60  | 1.11= |
| F <sub>LSI</sub>     | <i>ツ</i> 川 <del>平</del><br> | 适用 V208, V203RBT6              | 25  | 32   | 45  | kHz   |
| DuCy <sub>LSI</sub>  | 占空比                         |                                | 45  | 50   | 55  | %     |
| ACC <sub>LSI</sub>   | LSI 振荡器的精度<br>(校准后)         | 应用 V208 芯片,恒温±1°C内,建议 10s 校准一次 |     | ±500 |     | ppm   |
| t <sub>SU(LSI)</sub> | LSI 振荡器启动稳定时间               |                                |     | 100  |     | us    |
| I DD (LSI)           | LSI 振荡器功耗                   |                                |     | 0.6  |     | uA    |

#### 4.3.7 PLL 特性

表 4-15 PLL 特性

| 符号 | 参数 | 条件 | 最小值 | 典型值 | 最大值 | 单位 |
|----|----|----|-----|-----|-----|----|

|                                    | PLL 输入时钟       |                   | 3  | 8 | 25                 | MHz        |
|------------------------------------|----------------|-------------------|----|---|--------------------|------------|
| $F_{\mathtt{PLL}_{\_}\mathtt{IN}}$ |                | 适用 V208, V203RBT6 | 4  | 8 | 25                 | WI⊓∠       |
| PLL 输入时钟占空比                        | PLL 输入时钟占空比    |                   | 40 |   | 60                 | %          |
| _                                  | PLL 倍频输出时钟     |                   | 18 |   | 144 <sup>(1)</sup> | %<br>- MHz |
| F <sub>PLL_OUT</sub>               | PLL 倍频制击时钟<br> | 适用 V208, V203RBT6 | 40 |   | 240 <sup>(1)</sup> |            |
| t <sub>LOCK</sub>                  | PLL 锁定时间       |                   |    |   | 200                | us         |

注1: 须选择合适倍频,满足PLL输出频率范围。

#### 表 4-16 PLL2 和 PLL3 特性

| 符号                   | 参数          | 条件 | 最小值 | 典型值 | 最大值               | 单位  |
|----------------------|-------------|----|-----|-----|-------------------|-----|
| F <sub>PLL_IN</sub>  | PLL 输入时钟    |    | 3   |     | 25                | MHz |
|                      | PLL 输入时钟占空比 |    | 40  |     | 60                | %   |
| F <sub>PLL_OUT</sub> | PLL 倍频输出时钟  |    | 30  |     | 75 <sup>(1)</sup> | MHz |
| F <sub>vco</sub>     | VCO 输出时钟    |    | 60  |     | 150               | MHz |
| t <sub>LOCK1</sub>   | PLL 锁定时间    |    |     |     | 200               | us  |

注1: 须选择合适倍频,满足PLL输出频率范围。

#### 4.3.8 从低功耗模式唤醒的时间

表 4-17-1 低功耗模式唤醒的时间<sup>(1)</sup>(应用 V30x 芯片)

| 符号           | 参数                 | 条件                                                          | 典型值   | 单位 |
|--------------|--------------------|-------------------------------------------------------------|-------|----|
| twusleep     | 从睡眠模式唤醒            | 使用 HSI RC 时钟唤醒                                              | 2. 4  | us |
|              | 从停止模式唤醒(调压器处于运行模式) | HSI RC 时钟唤醒                                                 | 23. 1 | us |
| $t_{wustop}$ | 从停止模式唤醒(调压器为低功耗模式) | 调压器从低功耗模式唤醒时间 +<br>HSI RC 时钟唤醒                              | 76. 7 | us |
| twustdby     | 从待机模式唤醒            | LDO 稳定时间 + HSI RC 时钟唤醒 +<br>代码加载时间 <sup>(2)</sup> (举例 256K) | 8. 9  | ms |

#### 注: 1. 以上为实测参数。

2. 代码加载时间以当前芯片配置 0 等待运行区域容量和加载配置时钟大小计算可得。

表 4-17-2 低功耗模式唤醒的时间<sup>(1)</sup>(应用 V208, V203RBT6 芯片)

|                     | ,                  |                                                           |       |    |
|---------------------|--------------------|-----------------------------------------------------------|-------|----|
| 符号                  | 参数                 | 条件                                                        | 典型值   | 单位 |
| twusleep            | 从睡眠模式唤醒            | 使用 HSI RC 时钟唤醒                                            | 2. 6  | us |
|                     | 从停止模式唤醒(调压器处于运行模式) | HSI RC 时钟唤醒                                               | 23. 1 | us |
| t <sub>wustop</sub> | 从停止模式唤醒(调压器为低功耗模式) | 调压器从低功耗模式唤醒时间 + HSI RC 时钟唤醒                               | 299   | us |
| twustdby            | 从待机模式唤醒            | LDO 稳定时间 + HSI RC 时钟唤醒 +<br>代码加载时间 <sup>②</sup> (举例 128K) | 5. 0  | ms |

#### 注: 1. 以上为实测参数。

2. 代码加载时间以当前芯片配置 0 等待运行区域容量和加载配置时钟大小计算可得。

#### 4.3.9 存储器特性

表 4-18 闪存存储器特性

| 符号参数 | 条件 | 最小值 | 典型值 | 最大值 | 单位 |
|------|----|-----|-----|-----|----|
|------|----|-----|-----|-----|----|

| $F_{prog}$              | 操作频率 <sup>⑴</sup> | $T_A = -40^{\circ}C \sim 85^{\circ}C$ |      |    | 72   | MHz |
|-------------------------|-------------------|---------------------------------------|------|----|------|-----|
| t <sub>prog_page</sub>  | 页(256 字节)编程时间     | $T_A = -40^{\circ}C \sim 85^{\circ}C$ |      | 2  |      | ms  |
| t <sub>erase_page</sub> | 页(256 字节)擦除时间     | $T_A = -40^{\circ}C \sim 85^{\circ}C$ |      | 16 |      | ms  |
| t <sub>erase_sec</sub>  | 扇区(4K字节)擦除时间      | $T_A = -40^{\circ}C \sim 85^{\circ}C$ |      | 16 |      | ms  |
| $V_{prog}$              | 编程电压              |                                       | 2. 4 |    | 3. 6 | ٧   |

注: 1. flash 的操作频率包括读、编程、擦除,时钟来自于 HCLK。

#### 表 4-19 闪存存储器寿命和数据保存期限

| 符号               | 参数     | 条件                  | 最小值 | 典型值                | 最大值 | 单位 |
|------------------|--------|---------------------|-----|--------------------|-----|----|
| $N_{END}$        | 擦写次数   | $T_A = 25^{\circ}C$ | 10K | 80K <sup>(1)</sup> |     | 次  |
| t <sub>RET</sub> | 数据保存期限 |                     | 20  |                    |     | 年  |

注: 实测操作擦写次数, 非担保。

#### 4. 3. 10 I/0 端口特性

表 4-20 通用 1/0 静态特性

| 符号              | 参数                 | 条件       | 最小值                                      | 典型值 | 最大值                                       | 单位   |
|-----------------|--------------------|----------|------------------------------------------|-----|-------------------------------------------|------|
| V               | 标准 I/0 脚,输入高电平电压   |          | 0. 41* (V <sub>DD</sub> -<br>1. 8) +1. 3 |     | V <sub>DD</sub> +0. 3                     | ٧    |
| V <sub>IH</sub> | FT 10 引脚,输入高电平电压   |          | 0. 42* (V <sub>DD</sub> -<br>1. 8) +1    |     | 5. 5                                      | ٧    |
| V               | 标准 I/0 脚,输入低电平电压   |          | -0.3                                     |     | 0. 28* (V <sub>DD</sub> -<br>1. 8) +0. 6  | ٧    |
| V <sub>IL</sub> | FT 10 引脚,输入低电平电压   |          | -0. 3                                    |     | 0. 32* (V <sub>DD</sub> -<br>1. 8) +0. 55 | ٧    |
| $V_{hys}$       | 标准 I/0 脚施密特触发器电压迟滞 |          | 150                                      |     |                                           | mV   |
| <b>V</b> hys    | FT 10 引脚施密特触发器电压迟滞 |          | 90                                       |     |                                           | IIIV |
| ١,              | <br> 輸入漏电流         | 标准 I0 端口 |                                          |     | 1                                         | uA   |
| Ikg             | 荆八峒电池              | FT 10 端口 |                                          |     | 3                                         | uA   |
| R <sub>PU</sub> | 弱上拉等效电阻            |          | 30                                       | 40  | 50                                        | kΩ   |
| R <sub>PD</sub> | 弱下拉等效电阻            |          | 30                                       | 40  | 50                                        | kΩ   |
| C <sub>10</sub> | I/0 引脚电容           |          |                                          | 5   |                                           | pF   |

### 输出驱动电流特性

GP10 (通用输入/输出端口) 可以吸收或输出多达  $\pm$  8mA 电流,并且吸收或输出  $\pm$  20mA 电流 (不严格达到  $V_{\text{ol}}/V_{\text{oh}}$ )。在用户应用中,所有 10 引脚驱动总电流不能超过 4.2 节给出的绝对最大额定值:

表 4-21 输出电压特性

| 符号              | 参数             | 条件                            | 最小值                   | 最大值  | 单位 |
|-----------------|----------------|-------------------------------|-----------------------|------|----|
| $V_{\text{OL}}$ | 输出低电平,8个引脚吸收电流 | TTL端口, I₁₀= +8mA              |                       | 0.4  | V  |
| $V_{\text{OH}}$ | 输出高电平,8个引脚输出电流 | 2. 7V< V <sub>DD</sub> <3. 6V | V <sub>DD</sub> -0. 4 |      | V  |
| $V_{oL}$        | 输出低电平,8个引脚吸收电流 | CMOS端口, I₁₀= +8mA             |                       | 0. 4 | V  |
| V <sub>OH</sub> | 输出高电平,8个引脚输出电流 | 2. 7V< V <sub>DD</sub> <3. 6V | 2. 3                  |      | V  |
| $V_{\text{OL}}$ | 输出低电平,8个引脚吸收电流 | I <sub>10</sub> = +20mA       |                       | 1. 3 | ٧  |

| V <sub>oH</sub> | 输出高电平,8个引脚输出电流 | 2. 7V< V <sub>DD</sub> <3. 6V | V <sub>DD</sub> -1.3  |     |   |
|-----------------|----------------|-------------------------------|-----------------------|-----|---|
| $V_{oL}$        | 输出低电平,8个引脚吸收电流 | I <sub>10</sub> = +6mA        |                       | 0.4 | V |
| V <sub>OH</sub> | 输出高电平,8个引脚输出电流 | 2. 4V< V <sub>DD</sub> <2. 7V | V <sub>DD</sub> -1. 3 |     | ٧ |

注: 以上条件中如果多个 10 引脚同时驱动,电流总和不能超过表 4.2 节给出的绝对最大额定值。另外 8个 10 引脚同时驱动时,电源/地线点上的电流很大,会导致压降使内部 10 的电压达不到表中电源电压,从而导致驱动电流小于标称值。

表 4-22 输入输出交流特性

| MODEx[1:0]<br>配置 | 符号                                | 参数                   | 条件                                   | 最小值 | 最大值 | 单位  |
|------------------|-----------------------------------|----------------------|--------------------------------------|-----|-----|-----|
| 10               | F <sub>max(10) out</sub>          | 最大频率                 | CL=50pF, V <sub>DD</sub> =2. 7-3. 6V |     | 2   | MHz |
| (2MHz)           | $t_{f(10)\text{out}}$             | 输出高至低电平的下降时间         | 01 -50-5 V -2 7-2 6V                 |     | 125 | ns  |
| (ZWITZ)          | $t_{r(10)\text{out}}$             | 输出低至高电平的上升时间         | CL=50pF, V <sub>DD</sub> =2. 7-3. 6V |     | 125 | ns  |
| 01               | F <sub>max(10) out</sub>          | 最大频率                 | CL=50pF, V <sub>DD</sub> =2. 7-3. 6V |     | 10  | MHz |
|                  | t <sub>f(I0)out</sub>             | 输出高至低电平的下降时间         | 01 -50-5 1/ -2 7 2 61/               |     | 25  | ns  |
| (10MHz)          | t <sub>r(10)out</sub>             | 输出低至高电平的上升时间         | CL=50pF, V <sub>DD</sub> =2. 7-3. 6V |     | 25  | ns  |
|                  | _                                 | x(II) out            | CL=30pF, V <sub>DD</sub> =2. 7-3. 6V |     | 50  | MHz |
|                  | F <sub>max(10) out</sub>          | 取入 <u>侧</u> 卒<br>    | CL=50pF, V <sub>DD</sub> =2. 7-3. 6V |     | 30  | MHz |
| 11               | _                                 | <br>  输出高至低电平的下降时间   | CL=30pF, V <sub>DD</sub> =2. 7-3. 6V |     | 20  | ns  |
| (50MHz)          | $t_{\scriptscriptstyle f(I0)out}$ | 制山向主似电子的下降时间<br>     | CL=50pF, V <sub>DD</sub> =2. 7-3. 6V |     | 5   | ns  |
|                  | _                                 |                      | CL=30pF, V <sub>DD</sub> =2. 7-3. 6V |     | 8   | ns  |
|                  | t <sub>r(10)out</sub>             | 输出低至高电平的上升时间<br>     | CL=50pF, V <sub>DD</sub> =2. 7-3. 6V |     | 12  | ns  |
|                  | t <sub>EXTIPW</sub>               | EXTI 控制器检测到外部信号的脉冲宽度 |                                      | 10  |     | ns  |

#### 4. 3. 11 NRST 引脚特性

表 4-23 外部复位引脚特性

| 符号                             | 参数                  | 条件 | 最小值                                  | 典型值 | 最大值                                  | 单位 |
|--------------------------------|---------------------|----|--------------------------------------|-----|--------------------------------------|----|
| V <sub>IL (NRST)</sub>         | NRST 输入低电平电压        |    | -0. 3                                |     | 0. 28* (V <sub>DD</sub> -1. 8) +0. 6 | ٧  |
| V <sub>IH (NRST)</sub>         | NRST 输入高电平电压        |    | 0. 41* (V <sub>DD</sub> -1. 8) +1. 3 |     | V <sub>DD</sub> +0. 3                | ٧  |
| $V_{hys(NRST)}$                | NRST 施密特触发器电压<br>迟滞 |    | 150                                  |     |                                      | mV |
| R <sub>PU</sub> <sup>(1)</sup> | 弱上拉等效电阻             |    | 30                                   | 40  | 50                                   | kΩ |
| $V_{\text{F (NRST)}}$          | NRST 输入可被滤波脉宽       |    |                                      |     | 100                                  | ns |
| $V_{NF(NRST)}$                 | NRST 输入无法滤波脉宽       |    | 300                                  |     | _                                    | ns |

注: 1. 上拉电阻是一个真正的电阻串联一个可开关的 PMOS 实现。这个 PMOS/NMOS 开关的电阻很小(约占 10%)。

电路参考设计及要求:

# 图 4-7 外部复位引脚典型电路



#### 4.3.12 TIM 定时器特性

# 表 4-24 TIMx 特性

| 符号                     | 参数                   | 条件                           | 最小值     | 最大值                     | 单位                   |
|------------------------|----------------------|------------------------------|---------|-------------------------|----------------------|
| _                      | 定时器基准时钟              |                              | 1       |                         | t <sub>TIM×CLK</sub> |
| t <sub>res(TIM)</sub>  | 处的命参准的钟              | $f_{TIMxCLK} = 72MHz$        | 13. 9   |                         | ns                   |
| F                      | CU1 五 CU1 的字时器协剪时纳斯索 |                              | 0       | f <sub>TIMxCLK</sub> /2 | MHz                  |
| F <sub>EXT</sub>       |                      | f <sub>TIMxCLK</sub> = 72MHz | 0       | 36                      | MHz                  |
| R <sub>esTIM</sub>     | 定时器分辨率               |                              |         | 16                      | 位                    |
| +                      | 当选择了内部时钟时, 16 位计数    |                              | 1       | 65536                   | t <sub>TIM×CLK</sub> |
| t <sub>counter</sub>   | 器时钟周期                | f <sub>TIMxCLK</sub> = 72MHz | 0. 0139 | 910                     | us                   |
| _                      | <br>  最大可能的计数        |                              |         | 65535                   | t <sub>TIM×CLK</sub> |
| t <sub>MAX_COUNT</sub> | 取入引能引的效              | f <sub>TIMxCLK</sub> = 72MHz |         | 59. 6                   | S                    |

#### 4.3.13 I2C 接口特性

图 4-8 1<sup>2</sup>C 总线时序图



表 4-25 1°C 接口特性

| 符号                      | 参数             | 标准   | 120  | 快速   | 单位  |    |
|-------------------------|----------------|------|------|------|-----|----|
| 1寸写                     | <b>参</b> 数     | 最小值  | 最大值  | 最小值  | 最大值 | 半江 |
| $t_{w(SCKL)}$           | SCL 时钟低电平时间    | 4. 7 |      | 1. 2 |     | us |
| t <sub>w(SCKH)</sub>    | SCL 时钟高电平时间    | 4. 0 |      | 0.6  |     | us |
| t <sub>SU(SDA)</sub>    | SDA 数据建立时间     | 250  |      | 100  |     | ns |
| t <sub>h(SDA)</sub>     | SDA 数据保持时间     | 0    |      | 0    | 900 | ns |
| $t_{r(SDA)}/t_{r(SCL)}$ | SDA 和 SCL 上升时间 |      | 1000 | 20   |     | ns |
| $t_{f(SDA)}/t_{f(SCL)}$ | SDA 和 SCL 下降时间 |      | 300  |      |     | ns |
| t <sub>h(STA)</sub>     | 开始条件保持时间       | 4. 0 |      | 0.6  |     | us |
| t <sub>SU(STA)</sub>    | 重复的开始条件建立时间    | 4. 7 |      | 0. 6 |     | us |

| t <sub>SU (STO)</sub> | 停止条件建立时间           | 4. 0 |     | 0. 6 |     | us |
|-----------------------|--------------------|------|-----|------|-----|----|
| tw(STO:STA)           | 停止条件至开始条件的时间(总线空闲) | 4. 7 |     | 1. 2 |     | us |
| Сь                    | 每条总线的容性负载          |      | 400 |      | 400 | pF |

#### 4.3.14 SPI 接口特性

图 4-9 SPI 主模式时序图



图 4-10 SPI 从模式时序图(CPHA=0)



图 4-11 SPI 从模式时序图 (CPHA=1)



表 4-26 SPI 接口特性

| 符号                                 | 参数                                    | 条件                            | 最小值                | 最大值                | 单位  |
|------------------------------------|---------------------------------------|-------------------------------|--------------------|--------------------|-----|
| £ /±                               | CD I 叶结块T女                            | 主模式                           |                    | 36                 | MHz |
| f <sub>sck</sub> /t <sub>sck</sub> | SPI 时钟频率                              | 从模式                           |                    | 36                 | MHz |
| $t_{r(SCK)}/t_{f(SCK)}$            | SPI 时钟上升和下降时间                         | 负载电容: C = 30pF                |                    | 20                 | ns  |
| t <sub>su(NSS)</sub>               | NSS 建立时间                              | 从模式                           | 2t <sub>PCLK</sub> |                    | ns  |
| t <sub>h (NSS)</sub>               | NSS 保持时间                              | 从模式                           | 2t <sub>PCLK</sub> |                    | ns  |
| <b>.</b> / <b>.</b>                | SCK 高电平和低电平时间                         | 主模式,fpclk = 36MHz,预分频         | 40                 | 60                 |     |
| $t_{w(SCKH)}/t_{w(SCKL)}$          | 30% 同电干机低电干的间                         | 系数=4                          | 40                 | 80                 | ns  |
| t <sub>su(MI)</sub>                | 数据输入建立时间                              | 主模式                           | 5                  |                    | ns  |
| t <sub>su(si)</sub>                | ] 数据期入建立时间                            | 从模式                           | 5                  |                    | ns  |
| t <sub>h(MI)</sub>                 | ** 据检》/2 性叶闪                          | 主模式                           | 5                  |                    | ns  |
| t <sub>h(SI)</sub>                 | 数据输入保持时间                              | 从模式                           | 4                  |                    | ns  |
| t <sub>a(S0)</sub>                 | 数据输出访问时间                              | 从模式,f <sub>PCLK</sub> = 20MHz | 0                  | 1t <sub>PCLK</sub> | ns  |
| t <sub>dis(S0)</sub>               | 数据输出禁止时间                              | 从模式                           | 0                  | 10                 | ns  |
| t <sub>V(S0)</sub>                 | 数据检查方数时间                              | 从模式 (使能边沿之后)                  |                    | 25                 | ns  |
| t <sub>V (MO)</sub>                | 数据输出有效时间                              | 主模式(使能边沿之后)                   |                    | 5                  | ns  |
| t <sub>h(S0)</sub>                 | ************************************* | 从模式 (使能边沿之后)                  | 15                 |                    | ns  |
| t <sub>h (M0)</sub>                | 数据输出保持时间                              | 主模式(使能边沿之后)                   | 0                  |                    | ns  |

#### 4.3.15 I2S 接口特性

#### 图 4-12 I2S 总线主模式时序图(飞利浦协议)



图 4-13 I2S 总线从模式时序图(飞利浦协议)



表 4-27 I2S 接口特性

| 符号                               | 参数                         | 条件                 | 最小值 | 最大值 | 单位  |
|----------------------------------|----------------------------|--------------------|-----|-----|-----|
| £ /±                             | I <sup>2</sup> S 时钟频率      | 主模式                |     | 8   | MHz |
| f <sub>cK</sub> /t <sub>cK</sub> |                            | 从模式                |     | 8   | MHz |
| $t_{r(CK)}/t_{f(CK)}$            | I <sup>2</sup> S 时钟上升和下降时间 | 负载电容: C = 30pF     |     | 20  | ns  |
| t <sub>V(WS)</sub>               | WS 有效时间                    | 主模式                |     | 5   | ns  |
| t <sub>su(Ws)</sub>              | WS 建立时间                    | 从模式                | 10  |     | ns  |
| _                                | WS 保持时间                    | 主模式                | 0   |     | ns  |
| t <sub>h (WS)</sub>              | WO、本子中川山                   | 从模式                | 0   |     | ns  |
| tw(ckH)/tw(ckL)                  | SCK 高电平和低电平时间              | 主模式,fpcLK = 36MHz, | 40  | 60  | %   |
| Lw(CKH) / Lw(CKL)                | 30% 同电干机低电干的间              | 预分频系数=4            | 40  | 80  | 70  |
| t <sub>SU(SD_MR)</sub>           | <br>  数据输入建立时间             | 主模式                | 8   |     | ns  |
| t <sub>SU(SD_SR)</sub>           | 数循棚八建业时间                   | 从模式                | 8   |     | ns  |

| t <sub>h (SD_MR)</sub> | 数据输入保持时间                              | 主模式          | 5 |   | ns |
|------------------------|---------------------------------------|--------------|---|---|----|
| $t_{h(SD\_SR)}$        | 双括制入木符时间 -                            | 从模式          | 4 |   | ns |
| t <sub>h(SD_MT)</sub>  | ************************************* | 主模式(使能边沿之后)  |   | 5 | ns |
| t <sub>h(SD_ST)</sub>  | - 数据输出保持时间<br>                        | 从模式 (使能边沿之后) |   | 5 | ns |
| t <sub>V(SD_MT)</sub>  | ************************************* | 主模式(使能边沿之后)  |   | 5 | ns |
| t <sub>v(SD_ST)</sub>  | - 数据输出有效时间<br>                        | 从模式(使能边沿之后)  |   | 4 | ns |

# 4. 3. 16 USB 接口特性 表 4-28 USB 模块特性

| 符号                 | 参数         | 条件              | 最小值  | 最大值  | 单位 |
|--------------------|------------|-----------------|------|------|----|
| $V_{	extsf{DD}}$   | USB 操作电压   |                 | 3. 0 | 3. 6 | ٧  |
| $V_{SE}$           | 单端接收器阈值    | $V_{DD} = 3.3V$ | 1. 2 | 1. 9 | ٧  |
| $V_{oL}$           | 静态输出低电平    |                 |      | 0. 3 | ٧  |
| $V_{OH}$           | 静态输出高电平    |                 | 2. 8 | 3. 6 | ٧  |
| $V_{HSSQ}$         | 高速压制信息检测阈值 |                 | 100  | 150  | mV |
| V <sub>HSDSC</sub> | 高速断开连接检测阈值 |                 | 500  | 625  | mV |
| $V_{HSOI}$         | 高速空闲电平     |                 | -10  | 10   | mV |
| $V_{HSOH}$         | 高速数据高电平    |                 | 360  | 440  | mV |
| $V_{HSOL}$         | 高速数据低电平    |                 | -10  | 10   | mV |

# 4.3.17 SD/MMC 接口特性

图 4-14 SD 高速模式时序图



# 图 4-15 SD 默认模式时序图



### 表 4-29 SD/MMC 接口特性

| 符号                               | 参数                            | 条件      | 最小值 | 最大值 | 单位  |  |  |
|----------------------------------|-------------------------------|---------|-----|-----|-----|--|--|
| f <sub>cK</sub> /t <sub>cK</sub> | 数据传输模式下的时钟频率                  | CL≪30pF |     | 48  | MHz |  |  |
| tw(ckL)                          | 时钟低电平时间                       | CL≪30pF | 6   |     |     |  |  |
| tw(ckH)                          | 时钟高电平时间                       | CL≪30pF | 6   |     | no  |  |  |
| t <sub>r (CK)</sub>              | 上升时间                          | CL≪30pF |     | 4   | ns  |  |  |
| t <sub>f(CK)</sub>               | 下降时间                          | CL≪30pF |     | 4   |     |  |  |
| CMD/DAT 输入                       | (参考 CK)                       |         |     |     |     |  |  |
| t <sub>isu</sub>                 | 输入建立时间                        | CL≪30pF | 7   |     |     |  |  |
| t <sub>ін</sub>                  | 输入保持时间                        | CL≪30pF | 2   |     | ns  |  |  |
| 在 MMC 和 SD A                     | 高速模式下,CMD/DAT 输出(参            | 考 CK)   |     |     |     |  |  |
| tov                              | 输出有效时间                        | CL≪30pF |     | 5   |     |  |  |
| t <sub>oH</sub>                  | 输出保持时间                        | CL≪30pF | 20  |     | ns  |  |  |
| 在 SD 默认模式                        | 在 SD 默认模式下, CMD/DAT 输出(参考 CK) |         |     |     |     |  |  |
| t <sub>ovd</sub>                 | 输出有效默认时间                      | CL≪30pF |     | 8   |     |  |  |
| t <sub>OHD</sub>                 | 输出保持默认时间                      | CL≤30pF | 20  |     | ns  |  |  |

### 4. 3. 18 FSMC 特性

图 4-16 异步总线复用 PSRAM/NOR 读操作波形



表 4-30 异步总线复用的 PSRAM/NOR 读操作时序

| 符号                        | 参数                              | 最小值                | 最大值 | 单位 |
|---------------------------|---------------------------------|--------------------|-----|----|
| t <sub>W (NE)</sub>       | FSMC_NE 低电平时间                   | 7t <sub>HCLK</sub> |     |    |
| t <sub>V (NOE_NE)</sub>   | FSMC_NE 低至 FSMC_NOE 低           | 0                  |     |    |
| t <sub>W(NOE)</sub>       | FSMC_NOE 低时间                    | 7t <sub>HCLK</sub> |     |    |
| t <sub>h (NE_NOE)</sub>   | FSMC_NOE 高至 FSMC_NE 高保持时间       | 0                  |     |    |
| t <sub>V(A_NE)</sub>      | FSMC_NE 低至 FSMC_A 有效            | 0                  | 5   |    |
| t <sub>v (NADV_NE)</sub>  | FSMC_NE 低至 FSMC_NADV 低          | 0                  | 5   |    |
| t <sub>W(NADV)</sub>      | FSMC_NADV 低时间                   | t <sub>HCLK</sub>  |     |    |
| t <sub>h (AD_NADV)</sub>  | FSMC_NADV 高之后 FSMC_AD(地址)有效保持时间 | 2t <sub>HCLK</sub> |     | ns |
| t <sub>h (A_NOE)</sub>    | FSMC_NOE 高之后的地址保持时间             | 0                  |     |    |
| t <sub>h (BL_NOE)</sub>   | FSMC_NOE 高之后的 FSMC_BL 保持时间      | 0                  |     |    |
| t <sub>v (BL_NE)</sub>    | FSMC_NE 低至 FSMC_BL 有效           | 0                  | 5   |    |
| t <sub>SU(DATA_NE)</sub>  | 数据至 FSMC_NE 高的建立时间              | 3t <sub>HCLK</sub> |     |    |
| t <sub>SU(DATA_NOE)</sub> | 数据至 FSMC_NOE 高的建立时间             | 3t <sub>HCLK</sub> |     |    |
| t <sub>h(DATA_NE)</sub>   | FSMC_NE 高之后的数据保持时间              | 0                  |     |    |
| t <sub>h (DATA_NOE)</sub> | FSMC_NOE 高之后的数据保持时间             | 0                  |     |    |

图 4-17 异步总线复用 PARAM/NOR 写操作波形



表 4-31 异步总线复用 PARAM/NOR 写操作时序

| 符号                        | 参数                              | 最小值                | 最大值 | 单位 |
|---------------------------|---------------------------------|--------------------|-----|----|
| t <sub>W (NE)</sub>       | FSMC_NE 低电平时间                   | 5t <sub>HCLK</sub> |     |    |
| t <sub>v(NEW_NE)</sub>    | FSMC_NE 低至 FSMC_NWE 低           | 3t <sub>HCLK</sub> |     |    |
| tw(NWE)                   | FSMC_NWE 低时间                    | 2t <sub>HCLK</sub> |     |    |
| t <sub>h (NE_NWE)</sub>   | FSMC_NWE 高至 FSMC_NE 高保持时间       | t <sub>HCLK</sub>  |     |    |
| t <sub>V(A_NE)</sub>      | FSMC_NE 低至 FSMC_A 有效            | 0                  | 5   |    |
| t <sub>v (NADV_NE)</sub>  | FSMC_NE 低至 FSMC_NADV 低          | 0                  | 5   |    |
| tw(NADV)                  | FSMC_NADV 低时间                   | t <sub>HCLK</sub>  |     | ns |
| t <sub>h (AD_NADV)</sub>  | FSMC_NADV 高之后 FSMC_AD(地址)有效保持时间 | 2t <sub>HCLK</sub> |     |    |
| t <sub>h (A_NWE)</sub>    | FSMC_NWE 高之后的地址保持时间             | t <sub>HCLK</sub>  |     |    |
| t <sub>v(BL_NE)</sub>     | FSMC_NE 低至 FSMC_BL 有效           | 0                  | 5   |    |
| $t_{h(BL_{\_NWE})}$       | FSMC_NWE 高之后的 FSMC_BL 保持时间      | t <sub>HCLK</sub>  |     |    |
| t <sub>v(DATA_NADV)</sub> | FSMC_NADV 高至数据保持时间              | 2t <sub>HCLK</sub> |     |    |
| t <sub>h (DATA_NWE)</sub> | FSMC_NWE 高之后的数据保持时间             | t <sub>HCLK</sub>  |     |    |

#### 图 4-18 同步总线复用 NOR/PARAM 读波形



表 4-32 同步总线复用 NOR/PSRAM 读时序

| 符号                              | 参数                             | 最小值                  | 最大值                  | 单位 |
|---------------------------------|--------------------------------|----------------------|----------------------|----|
| t <sub>w(cLK)</sub>             | FSMC_CLK 周期                    | 2t <sub>HCLK</sub>   |                      |    |
| t <sub>d (CLKL_NEL)</sub>       | FSMC_CLK低至FSMC_NE低             | 0                    | 5                    |    |
| t <sub>d (CLKH_NEH)</sub>       | FSMC_CLK高至FSMC_NE高             | 0.5t <sub>HCLK</sub> | 0.5t <sub>HCLK</sub> |    |
| t <sub>d (CLKL_NADVL)</sub>     | FSMC_CLK低至FSMC_NADV低           | 0                    | 5                    |    |
| t <sub>d (CLKL_NADVH)</sub>     | FSMC_CLK低至FSMC_NADV高           | 0                    | 5                    |    |
| t <sub>d (CLKL_AV)</sub>        | FSMC_CLK低至FSMC_Ax有效(x = 16…23) | 0                    | 5                    |    |
| t <sub>d (CLKH_AIV)</sub>       | FSMC_CLK高至FSMC_Ax无效(x = 16…23) | 0                    | 5                    |    |
| t <sub>d (CLKL_NOEL)</sub>      | FSMC_CLK低至FSMC_NOE低            | 2t <sub>HCLK</sub>   |                      | ns |
| t <sub>d (CLKH_NOEH)</sub>      | FSMC_CLK高至FSMC_NOE高            | t <sub>HCLK</sub>    |                      |    |
| t <sub>d (CLKL_ADV)</sub>       | FSMC_CLK低至FSMC_AD[15:0]有效      | 0                    | 5                    |    |
| t <sub>d(CLKL_ADIV)</sub>       | FSMC_CLK低至FSMC_AD[15:0] 无效     | 0                    | 5                    |    |
| t <sub>SU (ADV_CLKH)</sub>      | FSMC_CLK高之前FSMC_AD[15:0]有效数据   | 8                    |                      |    |
| t <sub>h (CLKH_ADV)</sub>       | FSMC_CLK高之后FSMC_AD[15:0]有效数据   | 8                    |                      |    |
| t <sub>su (NWA I TV_CLKH)</sub> | FSMC_CLK高之前FSMC_NWAIT有效        | 6                    |                      |    |
| t <sub>h (CLKH_NWAITV)</sub>    | FSMC_CLK高之后FSMC_NWAIT有效        | 2                    |                      |    |

图 4-19 同步总线复用 PSRAM 写波形



表 4-33 同步总线复用 PSRAM 写时序

| 符号                              | 参数                             | 最小值                  | 最大值                  | 单位      |
|---------------------------------|--------------------------------|----------------------|----------------------|---------|
| tw(clk)                         | FSMC_CLK 周期                    | 2t <sub>HCLK</sub>   | - 単八臣                | <b></b> |
| t <sub>d (CLKL_NEL)</sub>       | FSMC_CLK低至FSMC_NE低             | 0                    | 5                    |         |
| t <sub>d (CLKH_NEH)</sub>       | FSMC_CLK高至FSMC_NE高             | 0.5t <sub>HCLK</sub> | 0.5t <sub>HCLK</sub> |         |
| t <sub>d (CLKL_NADVL)</sub>     | FSMC_CLK低至FSMC_NADV低           | 0                    | 5                    |         |
| t <sub>d (CLKL_NADVH)</sub>     | FSMC_CLK低至FSMC_NADV高           | 0                    | 5                    |         |
| t <sub>d (CLKL_AV)</sub>        | FSMC_CLK低至FSMC_Ax有效(x = 16…23) | 0                    | 5                    |         |
| t <sub>d (CLKH_AIV)</sub>       | FSMC_CLK高至FSMC_Ax无效(x = 16…23) | 0                    | 5                    |         |
| t <sub>d (CLKL_NWEL)</sub>      | FSMC_CLK低至FSMC_NWE低            | 0                    |                      | ns      |
| t <sub>d (CLKH_NWEH)</sub>      | FSMC_CLK高至FSMC_NWE高            | 0                    |                      |         |
| t <sub>d (CLKL_ADV)</sub>       | FSMC_CLK低至FSMC_AD[15:0]有效      | 0                    | 5                    |         |
| t <sub>d (CLKL_ADIV)</sub>      | FSMC_CLK低至FSMC_AD[15:0]无效      | 0                    | 5                    |         |
| t <sub>d (CLKL_DATA)</sub>      | FSMC_CLK低之后FSMC_AD[15:0]有效     | 2                    |                      |         |
| t <sub>su (NWA   TV_CLKH)</sub> | FSMC_CLK高之前FSMC_NWAIT有效        | 6                    |                      |         |
| t <sub>h(CLKH_NWAITV)</sub>     | FSMC_CLK高之后FSMC_NWAIT有效        | 2                    |                      |         |
| t <sub>d (CLKL_NBLH)</sub>      | FSMC_CLK低至FSMC_NBL高            | 2                    |                      | ļ       |

#### NAND 控制器波形和时序

测试条件: NAND 操作区域,选择 16 位数据宽度,使能 ECC 计算电路,512 字节页面大小,其他时序配置为设置寄存器 FSMC\_PCR2=0x0002005E, FSMC\_PMEM2=0x01020301, FSMC\_PATT2=0x01020301。

#### 图 4-20 NAND 控制器读操作波形



图 4-21 NAND 控制器写操作波形



图 4-22 NAND 控制器在通用存储空间的读操作波形



### 图 4-23 NAND 控制器在通用存储空间的写操作波形



#### 表 4-34 NAND 闪存读写周期的时序特性

| 符号                       | 参数                             | 最小值                | 最大值 | 单位 |
|--------------------------|--------------------------------|--------------------|-----|----|
| t <sub>d (D-NWE)</sub>   | FSMC_NWE 高之前至 FSMC_D[15:0]数据有效 | 4t <sub>HCLK</sub> |     |    |
| t <sub>w (NOE)</sub>     | FSMC_NOE低时间                    | 4t <sub>HCLK</sub> |     |    |
| t <sub>su(D-NOE)</sub>   | FSMC_NOE高之前至FSMC_D[15:0]数据有效   | 20                 |     |    |
| t <sub>h (NOE-D)</sub>   | FSMC_NOE高之后至FSMC_D[15:0]数据有效   | 15                 |     |    |
| t <sub>w (NWE)</sub>     | FSMC_NWE低时间                    | 4t <sub>HCLK</sub> |     |    |
| t <sub>v (NWE-D)</sub>   | FSMC_NWE低至FSMC_D[15:0]数据有效     | 0                  |     | ns |
| t <sub>h (NWE-D)</sub>   | FSMC_NWE高至FSMC_D[15:0]数据无效     | 2t <sub>HCLK</sub> |     |    |
| t <sub>d (ALE-NWE)</sub> | FSMC_NWE低之前至FSMC_ALE有效         | 2t <sub>HCLK</sub> |     |    |
| th(NWE-ALE)              | FSMC_NWE高至FSMC_ALE无效           | 2t <sub>HCLK</sub> |     |    |
| t <sub>d (ALE-NOE)</sub> | FSMC_NOE低之前至FSMC_ALE有效         | 2t <sub>HCLK</sub> |     |    |
| th(NOE-ALE)              | FSMC_NOE高至FSMC_ALE无效           | 4t <sub>HCLK</sub> |     |    |

#### 4. 3. 19 DVP 接口特性

图 4-24 DVP 时序波形



### 表 4-35 DVP 接口特性

| 符号                                    | 参数及描述    | 最小值 | 最大值 | 单位  |
|---------------------------------------|----------|-----|-----|-----|
| $f_{\text{PixCLK}}/t_{\text{PixCLK}}$ | 像素时钟输入频率 |     | 144 | MHz |

| DuCy (PixCLK)                                             | 像素时钟的占空比            | 15 | %  |
|-----------------------------------------------------------|---------------------|----|----|
| t <sub>su(DATA)</sub>                                     | 数据建立时间              | 2  |    |
| t <sub>h (DATA)</sub>                                     | 数据保持时间              | 1  |    |
| $t_{\text{su}(\text{HSYNC})}/t_{\text{su}(\text{VSYNC})}$ | HSYNC/VSYNC信号输入建立时间 | 2  | ns |
| $t_{h(HSYNC)}/t_{h(VSYNC)}$                               | HSYNC/VSYNC信号输入保持时间 | 1  |    |

#### 4.3.20 千兆以太网接口特性

图 4-25 ETH-SMI 时序波形



表 4-36 以太网 MAC 的 SMI 信号特性

| 符号                                 | 参数及描述        | 最小值 | 典型值 | 最大值  | 单位  |
|------------------------------------|--------------|-----|-----|------|-----|
| f <sub>MDC</sub> /t <sub>MDC</sub> | MDC 时钟频率     |     |     | 2. 5 | MHz |
| t <sub>d (MDIO)</sub>              | MDI0写数据的有效时间 | 0   |     | 300  |     |
| t <sub>su(MDIO)</sub>              | 读数据建立时间      | 10  |     |      | ns  |
| t <sub>h (MDIO)</sub>              | 读数据保持时间      | 10  |     |      |     |

图 4-26 ETH-RMII 信号时序波形



表 4-37 以太网 MAC 信号 RMII 信号特性

| 符号                    | 参数及描述     | 最小值 | 典型值 | 最大值 | 单位 |
|-----------------------|-----------|-----|-----|-----|----|
| t <sub>su (RXD)</sub> | 接收数据的建立时间 | 4   |     |     | ns |

| t <sub>ih(RXD)</sub>    | 接收数据的保持时间  | 2 |    |  |
|-------------------------|------------|---|----|--|
| t <sub>su(CRS_DV)</sub> | 载波侦测信号建立时间 | 4 |    |  |
| t <sub>ih(CRS_DV)</sub> | 载波侦测信号保持时间 | 2 |    |  |
| t <sub>d (TXEN)</sub>   | 传输使能有效延迟时间 |   | 16 |  |
| $t_{d(TXD)}$            | 数据传输有效延迟时间 |   | 16 |  |

图 4-27 ETH-MII 信号时序波形



表 4-38 以太网 MAC 信号 MII 信号特性

| 符号                    | 参数及描述      | 最小值 | 典型值 | 最大值 | 单位 |
|-----------------------|------------|-----|-----|-----|----|
| t <sub>su(RXD)</sub>  | 接收数据的建立时间  | 10  |     |     |    |
| t <sub>ih(RXD)</sub>  | 接收数据的保持时间  | 10  |     |     |    |
| t <sub>su(DV)</sub>   | 数据有效信号建立时间 | 10  |     |     |    |
| t <sub>ih(DV)</sub>   | 数据有效信号保持时间 | 10  |     |     |    |
| t <sub>su(ER)</sub>   | 错误信号建立时间   | 10  |     |     | ns |
| t <sub>ih(ER)</sub>   | 错误信号保持时间   | 10  |     |     |    |
| t <sub>d (TXEN)</sub> | 传输使能有效延迟时间 |     |     | 16  |    |
| t <sub>d (TXD)</sub>  | 数据传输有效延迟时间 |     |     | 16  |    |

### 图 4-28 ETH-RGMII 信号时序波形



表 4-39 以太网 MAC 信号 RGMII 信号特性

| 符号                     | 参数及描述        | 最小值  | 典型值  | 最大值  | 单位 |
|------------------------|--------------|------|------|------|----|
| $f_{TXC}/t_{TXC}$      | TXC/RXC 时钟频率 | 7. 2 | 8    | 8.8  |    |
| t <sub>R</sub>         | TXC/RXC上升时间  |      |      | 2. 0 |    |
| t <sub>F</sub>         | TXC/RXC下降时间  |      |      | 2. 0 |    |
| t <sub>su(TDATA)</sub> | 发送数据建立时间     | 1. 2 | 2. 0 |      | ns |
| t <sub>h (TDATA)</sub> | 发送数据保持时间     | 1. 2 | 2. 0 |      |    |
| t <sub>su(RDATA)</sub> | 输入数据建立时间     | 1. 2 | 2. 0 |      |    |
| t <sub>h (RDATA)</sub> | 输入数据保持时间     | 1. 2 | 2. 0 |      |    |

# 4. 3. 21 12 位 ADC 特性

表 4-40 ADC 特性

| 符号                | 参数        | 条件                                      | 最小值   | 典型值 | 最大值              | 单位                 |
|-------------------|-----------|-----------------------------------------|-------|-----|------------------|--------------------|
| $V_{	extsf{DDA}}$ | 供电电压      |                                         | 2. 4  |     | 3. 6             | ٧                  |
| V <sub>REF+</sub> | 正参考电压     | V <sub>REF+</sub> 不能高于 V <sub>DDA</sub> | 2. 4  |     | $V_{\text{DDA}}$ | ٧                  |
| I <sub>VREF</sub> | 参考电流      |                                         |       | 160 | 220              | uA                 |
| I <sub>DDA</sub>  | 供电电流      |                                         |       | 480 | 530              | uA                 |
| f <sub>ADC</sub>  | ADC 时钟频率  |                                         |       |     | 14               | MHz                |
| $f_s$             | 采样速率      |                                         | 0. 05 |     | 1                | MHz                |
| $f_{TRIG}$        | 外部触发频率    |                                         |       |     | 16               | $1/f_{\text{ADC}}$ |
| $V_{AIN}$         | 转换电压范围    |                                         | 0     |     | $V_{REF^+}$      | ٧                  |
| RAIN              | 外部输入阻抗    |                                         |       |     | 50               | kΩ                 |
| R <sub>ADC</sub>  | 采样开关电阻    |                                         |       | 0.6 | 1                | kΩ                 |
| $C_{ADC}$         | 内部采样和保持电容 |                                         |       | 8   |                  | pF                 |
| +                 | 校准时间      | 应用于 V203 芯片                             |       | 100 |                  | 1 /£               |
| t <sub>cal</sub>  | (大/庄中川口)  | 其他                                      |       | 40  |                  | 1/f <sub>ADC</sub> |
| t <sub>lat</sub>  | 注入触发转换时延  |                                         |       |     | 2                | 1/f <sub>ADC</sub> |

| t <sub>latr</sub> | 常规触发转换时延       |     | 2      | 1/f <sub>ADC</sub> |
|-------------------|----------------|-----|--------|--------------------|
| t <sub>s</sub>    | 采样时间           | 1.5 | 239. 5 | $1/f_{ADC}$        |
| t <sub>STAB</sub> | 上电时间           |     | 1      | us                 |
| t <sub>CONV</sub> | 总的转换时间(包括采样时间) | 14  | 252    | 1/f <sub>ADC</sub> |

注: 以上均为设计参数保证。

公式:最大 RAIN

$$R_{AIN} < \frac{Ts}{f_{ADC} \times C_{ADC} \times \ln 2^{N+2}} - R_{ADC}$$

上述公式用于决定最大的外部阻抗,使得误差可以小于 1/4 LSB。其中 № 12(表示 12 位分辨率)。

表 4-41 f<sub>ADC</sub> = 14MHz 时的最大 R<sub>AIN</sub>

| T <sub>s</sub> (周期) | ts (us) | 最大 R <sub>AIN</sub> (kΩ) |
|---------------------|---------|--------------------------|
| 1.5                 | 0. 11   | 0. 4                     |
| 7. 5                | 0. 54   | 5. 9                     |
| 13. 5               | 0. 96   | 11. 4                    |
| 28. 5               | 2. 04   | 25. 2                    |
| 41. 5               | 2. 96   | 37. 2                    |
| 55. 5               | 3. 96   | 50                       |
| 71. 5               | 5. 11   | 无效                       |
| 239. 5              | 17. 1   | 无效                       |

表 4-42 ADC 误差

| 符号 | 参数      | 条件                                      | 最小值 | 典型值  | 最大值 | 单位  |
|----|---------|-----------------------------------------|-----|------|-----|-----|
| E0 | 偏移误差    | $f_{PCLK2} = 56 \text{ MHz}, f_{ADC} =$ |     | ±2   |     |     |
| ED | 微分非线性误差 | $14~MHz,R_{AIN}<10$                     |     | ±0.5 | ±3  | LSB |
| EL | 积分非线性误差 | $k \Omega$ , $V_{DDA} = 3.3V$           |     | ±1   | ±4  |     |

 $C_p$ 表示 PCB 与焊盘上的寄生电容(大约 5pF),可能与焊盘和 PCB 布局质量有关。较大的  $C_p$ 数值将降低转换精度,解决办法是降低  $f_{ADC}$ 值。

图 4-29 ADC 典型连接图



图 4-30 模拟电源及退耦电路参考



# 4. 3. 22 温度传感器特性

# 表 4-43 温度传感器特性

| 符号               | 参数              | 条件                | 最小值   | 典型值   | 最大值   | 单位    |
|------------------|-----------------|-------------------|-------|-------|-------|-------|
| R <sub>TS</sub>  | 温度传感器测量范围       |                   | -40   |       | 85    | °C    |
| A <sub>TSC</sub> | 温度传感器的测量误差      |                   |       | ±12   |       | °C    |
| Avg_Slope        | 平均斜率(负温度系数)     |                   | 3. 8  | 4. 3  | 4. 7  | mV/°C |
| $V_{25}$         | 在 25°C时的电压      |                   | 1. 34 | 1. 40 | 1. 46 | ٧     |
| $T_{S\_{temp}}$  | 当读取温度时,ADC 采样时间 | $f_{ADC} = 14MHz$ |       |       | 17. 1 | us    |

# 4. 3. 23 DAC 特性

# 表 4-44 DAC 特性

| 符号                                   | 参数                                    | 条件                         | 最小值  | 典型值  | 最大值                      | 单位   |
|--------------------------------------|---------------------------------------|----------------------------|------|------|--------------------------|------|
| $V_{DDA}$                            | 供电电压                                  |                            | 2. 4 | 3. 3 | 3. 6                     | ٧    |
| $V_{REF}$ +                          | 正参考电压                                 | VREF+不能高于 VDDA             | 2. 4 | 3. 3 | 3. 6                     | ٧    |
| $R_L^{(1)}$                          | 缓冲器打开时的负载电阻                           |                            | 5    |      |                          | kΩ   |
| <b>C</b> <sub>L</sub> <sup>(1)</sup> | 缓冲器打开时负载电容                            |                            |      |      | 50                       | pF   |
| V <sub>OUT_MIN</sub> <sup>(1)</sup>  | <br>  缓冲器打开, 12 位 DAC 转换              |                            | 3    |      |                          | mV   |
| $V_{OUT\_MAX}^{(1)}$                 | 「垓冲命打开,12 ™ DAC 转换                    |                            |      |      | V <sub>REF+</sub> -0. 01 | ٧    |
| $V_{OUT\_MIN}^{(1)}$                 | 经冲露头包 12 位 DAC 结场                     |                            |      | 0. 1 |                          | mV   |
| V <sub>OUT_MAX</sub> <sup>(1)</sup>  | / 缓冲器关闭,12 位 DAC 转换                   |                            |      |      | V <sub>REF+</sub> -1LSB  | ٧    |
|                                      | 无负载,输入值 0x800                         |                            |      | 58   |                          |      |
| I <sub>VREF+</sub>                   | 无负载, V <sub>REF+</sub> =3. 6V 时, 输入值  | 直 0xF1C                    |      | 194  |                          | uA   |
|                                      | 无负载, V <sub>REF+</sub> =3. 6V 时, 输入值  | 直 0x555(最差)                |      | 331  |                          |      |
|                                      | 缓冲器打开无负载,输入值0                         | x800                       |      | 170  |                          |      |
|                                      | 缓冲器打开无负载, V <sub>REF+</sub> =3.6\     | /,输入值 0xF1C                |      | 150  |                          |      |
| l <sub>DDA</sub>                     | 缓冲器打开无负载, VREF+=3.6\                  | /,输入值 0x555(最              |      | 470  |                          | uA   |
|                                      | 差)                                    |                            |      | 170  |                          |      |
| DNL                                  | 微分非线性误差                               |                            |      | ±2   |                          | LSB  |
| LAU                                  | · · · · · · · · · · · · · · · · · · · | 经过失调误差和增                   |      | ±4   |                          | LCD  |
| INL                                  | 积分非线性误差<br>                           | 益误差校正后                     |      | 4    |                          | LSB  |
| <b>什</b> 2团                          | <b>位</b> 均2000年                       |                            |      |      | ±8                       | mV   |
| 失调                                   | 偏移误差<br>                              | V <sub>REF+</sub> =3. 6V   |      |      | ±10                      | LSB  |
| 增益误差                                 |                                       | DAC配置为12位                  |      | ±0.4 |                          | %    |
| 放大器增益(1)                             | 开环时放大器的增益                             | 5kΩ的负载(最大)                 | 80   | 85   |                          | dB   |
|                                      | 设置时间(全范围: 输入代码                        |                            |      |      |                          |      |
| +                                    | 从最小值转变为最大值,                           | C <sub>LOAD</sub> ≤50pF    |      | 3    | 4                        |      |
| t <sub>SETTLING</sub>                | DAC_OUT 达到其终值的±1                      | R <sub>LOAD</sub> ≥5k Ω    |      | 3    | 4                        | us   |
|                                      | LSB)                                  |                            |      |      |                          |      |
|                                      | 当输入代码为较小变化时(从                         | C <sub>LOAD</sub> ≪50pF    |      |      |                          |      |
| 更新速率                                 | 数值i变到i+1LSB),得到正确                     | CLOAD ≥5k Ω                |      |      | 1                        | MS/s |
|                                      | DAC_OUT的最大频率                          | INLUAD - ON SZ             |      |      |                          |      |
| twakeup                              | 从关闭状态唤醒的时间                            | C <sub>LOAD</sub> ≤50pF,   |      | 6. 5 | 10                       | ue   |
| CWAKEUP                              | (PDV18 从 1 变到 0)                      | R <sub>LOAD</sub> ≥5kΩ,输入代 |      | 0. 3 | 10                       | us   |

|           |                                     | 码介于最小和最大<br>可能数值之间                            |      |     |    |
|-----------|-------------------------------------|-----------------------------------------------|------|-----|----|
| PSRR+ (1) | 供电抑制比(相对于V <sub>DDA</sub> )(静态直流测量) | 没有R <sub>LOAD</sub> , C <sub>LOAD</sub> ≪50pF | -100 | -75 | dB |

注: 1. 来源设计或仿真非实测。

# 4. 3. 24 OPA 特性

# 表 4-45 OPA 特性

| 符号                                    | 参数              | 条件                                                                    | 最小值                  | 典型值  | 最大值                    | 单位                            |
|---------------------------------------|-----------------|-----------------------------------------------------------------------|----------------------|------|------------------------|-------------------------------|
| $V_{DDA}$                             | 供电电压            |                                                                       | 2. 4                 | 3. 3 | 3. 6                   | ٧                             |
| C <sub>MIR</sub>                      | 共模输入电压          |                                                                       | 0                    |      | V <sub>DDA</sub> -0. 9 | ٧                             |
| V <sub>IOFFSET</sub>                  | 输入失调电压          |                                                                       |                      | 1.5  | 6                      | mV                            |
| LOAD                                  | 驱动电流            |                                                                       |                      |      | 600                    | uA                            |
| I DDOPAMP                             | 消耗电流            | 无负载,静态模式                                                              |                      | 195  |                        | uA                            |
| C <sub>MRR</sub> <sup>(1)</sup>       | 共模抑制比           | @1kHz                                                                 |                      | 96   |                        | dB                            |
| P <sub>SRR</sub> <sup>(1)</sup>       | 电源抑制比           | @1kHz                                                                 |                      | 86   |                        | dB                            |
| <b>A</b> v <sup>(1)</sup>             | 开环增益            | C <sub>LOAD</sub> =5pF                                                |                      | 136  |                        | dB                            |
| <b>G</b> <sub>BW</sub> <sup>(1)</sup> | 单位增益带宽          | C <sub>LOAD</sub> =5pF                                                |                      | 19   |                        | MHz                           |
| $P_{M}^{(1)}$                         | 相位裕度            | C <sub>LOAD</sub> =5pF                                                |                      | 93   |                        |                               |
| $S_R^{(1)}$                           | 压摆率             | C <sub>LOAD</sub> =5pF                                                |                      | 8    |                        | V/us                          |
| twaku P                               | 关闭到唤醒建立时间, 0.1% | 输入V <sub>DDA</sub> /2, C <sub>LOAD</sub> =5pF, R <sub>LOAD</sub> =4kΩ |                      |      | 368                    | ns                            |
| $R_{\text{LOAD}}$                     | 电阻性负载           |                                                                       | 4                    |      |                        | kΩ                            |
| $C_{LOAD}$                            | 电容性负载           |                                                                       |                      |      | 50                     | рF                            |
| V <sub>OHSAT</sub> (2)                | 高饱和输出电压         | R <sub>LOAD</sub> =4kΩ,输入V <sub>DDA</sub>                             | V <sub>DDA</sub> -45 |      |                        | m\/                           |
| <b>V</b> OHSAT                        | 同比州制山电压<br>     | R <sub>LOAD</sub> =20kΩ,输入V <sub>DDA</sub>                            | V <sub>DDA</sub> -10 |      |                        | mV                            |
| V <sub>OLSAT</sub> (2)                | 低饱和输出电压         | R <sub>LOAD</sub> =4k Ω, 输入 0                                         |                      |      | 0. 5                   | mV                            |
| <b>V</b> OLSAT                        | 1以2741制山电压      | R <sub>LOAD</sub> =20k Ω , 输入 0                                       |                      |      | 0. 5                   | IIIV                          |
|                                       |                 | $R_{LOAD}$ =4k $\Omega$ , @1kHz                                       |                      | 83   |                        | nv                            |
| EN <sup>(1)</sup>                     | 等效输入电压噪声        | R <sub>LOAD</sub> =4k Ω , @10kHz                                      |                      | 42   |                        | $\frac{\text{nv}}{\sqrt{Hz}}$ |

注: 1. 来源仿真非实测

<sup>2.</sup> 负载电流会限制饱和输出电压。

# 第5章 封装及订货信息

# 芯片封装

| 订货型号         | 封装形式    | 塑体宽度        | 引脚间距    | 封装说明             | 出货料盘 |
|--------------|---------|-------------|---------|------------------|------|
| CH32V203F6P6 | TSS0P20 | 4. 4*6. 5mm | 0. 65mm | 薄小型的 20 脚贴片      | 塑管   |
| CH32V203G6U6 | QFN28X4 | 4*4mm       | 0. 4mm  | 方形无引线 28 脚       | 托盘   |
| CH32V203K6T6 | LQFP32  | 7*7mm       | 0.8mm   | LQFP32(7*7)贴片    | 托盘   |
| CH32V203K8T6 | LQFP32  | 7*7mm       | 0.8mm   | LQFP32(7*7)贴片    | 托盘   |
| CH32V203C6T6 | LQFP48  | 7*7mm       | 0. 5mm  | LQFP48(7*7)贴片    | 托盘   |
| CH32V203C8T6 | LQFP48  | 7*7mm       | 0. 5mm  | LQFP48(7*7)贴片    | 托盘   |
| CH32V203C8U6 | QFN48X7 | 7*7mm       | 0. 5mm  | 方形无引线 48 脚       | 托盘   |
| CH32V203RBT6 | LQFP64M | 10*10mm     | 0. 5mm  | LQFP64M(10*10)贴片 | 托盘   |
| CH32V303CBT6 | LQFP48  | 7*7mm       | 0. 5mm  | LQFP48(7*7)贴片    | 托盘   |
| CH32V303RBT6 | LQFP64M | 10*10mm     | 0. 5mm  | LQFP64M(10*10)贴片 | 托盘   |
| CH32V303RCT6 | LQFP64M | 10*10mm     | 0. 5mm  | LQFP64M(10*10)贴片 | 托盘   |
| CH32V303VCT6 | LQFP100 | 14*14mm     | 0. 5mm  | LQFP100(14*14)贴片 | 托盘   |
| CH32V305FBP6 | TSS0P20 | 4. 4*6. 5mm | 0. 65mm | 薄小型的 20 脚贴片      | 塑管   |
| CH32V305RBT6 | LQFP64M | 10*10mm     | 0. 5mm  | LQFP64M(10*10)贴片 | 托盘   |
| CH32V307RCT6 | LQFP64M | 10*10mm     | 0. 5mm  | LQFP64M(10*10)贴片 | 托盘   |
| CH32V307WCU6 | QFN68X8 | 8*8mm       | 0. 4mm  | 方形无引线 68 脚       | 托盘   |
| CH32V307VCT6 | LQFP100 | 14*14mm     | 0. 5mm  | LQFP100(14*14)贴片 | 托盘   |
| CH32V208GBU6 | QFN28X4 | 4*4mm       | 0. 4mm  | 方形无引线 28 脚       | 托盘   |
| CH32V208CBU6 | QFN48X5 | 5*5mm       | 0. 35mm | 方形无引线 48 脚       | 托盘   |
| CH32V208RBT6 | LQFP64M | 10*10mm     | 0. 5mm  | LQFP64M(10*10)贴片 | 托盘   |
| CH32V208WBU6 | QFN68X8 | 8*8mm       | 0. 4mm  | 方形无引线 68 脚       | 托盘   |

说明: 1. QFP/QFN 一般默认为托盘,具体型号可与封装厂确认。

<sup>2.</sup> 托盘尺寸:托盘大小一般为统一尺寸,322.6\*135.9\*7.62,不同封装类型限位孔尺寸有区别,塑管不同封装厂有区别,具体与厂家确认。

说明:尺寸标注的单位是 mm(毫米),引脚中心间距总是标称值,没有误差,除此之外的尺寸误差不大于±0.2mm或者±10%两者中的较大值。



图 5-2 QFN28X4 封装



图 5-3 QFN48X5 封装



图 5-4 QFN48X7 封装



图 5-5 QFN68X8 封装



图 5-6 LQFP32 封装



图 5-7 LQFP48 封装



图 5-8 LQFP64M 封装







# 系列产品命名规则

举例: CH32 ٧ 03 产品系列 F = 基于 ARM 内核 V = 基于 RISC-V 内核 产品类型 0 = V2 内核 1 = M3/V3A 内核, 主频@72M 2 = M3/V4B\_C 内核, 主频@144M 3 = V4F 浮点内核, 主频@144M 产品子系列 03 = 通用型 05 = 连接型(USB 高速、SDIO、双 CAN) 07 = 互联型(USB 高速、双 CAN、以太网、DVP、SDIO、FSMC) 08 = 无线型(蓝牙 BLE5.3、CAN、USB、以太网) 引脚数目 G = 28 脚 K = 32 脚 F = 20 脚 C = 48 脚 T = 36 脚 R = 64 脚 W = 68 脚 Z = 144 脚 V = 100 脚 闪存存储容量 6 = 32K 闪存存储器 8 = 64K 闪存存储器 B = 128K 闪存存储器 C = 256K 闪存存储器 封装 T = LQFPU = QFNP = TSSOP

6 = -40°C~85°C (工业级)

温度范围

7 = -40℃~105℃ (汽车2级)

3 = -40℃~125℃ (汽车1级)

D = -40°C~150°C (汽车0级)