# Relatório 2 VHDL - Turma 05 Yan Tavares de Oliveira 202014323



## Introdução

Este experimento consiste em duas etapas. Na primeira (questão 1), iremos descrever em VHDL e simular no software ModelSim uma entidade que descreva o comportamento de um multiplexador 8 para 1.

Na segunda etapa (questão 2), iremos descrever em VHDL e simular no software ModelSim uma entidade que descreva o comportamento de um decodificador 4 para 16 bits.

## **Teoria**

Na questão 1, devemos implementar um multiplexador 8 x 1, descrito pela imagem 1. O multiplexador em questão permite selecionar um bit específico de um vetor lógico D (de 8 bits) utilizando seletores de 3 bits.



Imagem 1. Representação visual de um multiplexador 8 x 1.

| Entradas (S) | Saída (Y) |
|--------------|-----------|
| 000          | D0        |
| 001          | D1        |
| 010          | D2        |
| 011          | D3        |
| 100          | D4        |
| 101          | D5        |
| 110          | D6        |
| 111          | D7        |

Imagem 2. Tabela verdade do multiplexador 8 x 1.

Na questão 2, devemos implementar um decodificador 4 para 16, descrito pela imagem 2. O decodificador em questão produz saídas de 16 bits para as combinações das entradas de 4 bits.



Imagem 3. Representação visual de um decodificador 4 x 16.

| Entradas (A) | Saída (Y)           |
|--------------|---------------------|
| 0000         | 0000 0000 0000 0001 |
| 0001         | 0000 0000 0000 0010 |
| 0010         | 0000 0000 0000 0100 |
| 0011         | 0000 0000 0000 1000 |
| 0100         | 0000 0000 0001 0000 |
| 0101         | 0000 0000 0010 0000 |
| 0110         | 0000 0000 0100 0000 |
| 0111         | 0000 0000 1000 0000 |
| 1000         | 0000 0001 0000 0000 |
| 1001         | 0000 0010 0000 0000 |
| 1010         | 0000 0100 0000 0000 |
| 1011         | 0000 1000 0000 0000 |
| 1100         | 0001 0000 0000 0000 |
| 1101         | 0010 0000 0000 0000 |
| 1110         | 0100 0000 0000 0000 |
| 1111         | 1000 0000 0000 0000 |
|              |                     |

Imagem 4. Tabela verdade do decodificador 4 x 16

## **Códigos**

Na questão 1, para implementar o multiplexador descrito na introdução, foi criada uma simulação no software ModelSim com um seletor de 3 bits (S) em forma de vetor lógico, que define qual dos bits presentes no vetor lógico D (8 bits) será apresentado na saída. Para determinar qual bit de D seria representado, foram utilizadas atribuições condicionais when-else.

```
D:/multi8x1.vhd - Default =
 Ln#
 1
        library IEEE;
       use IEEE.STD_LOGIC_1164.ALL;
  4
     F entity multi8xl is
  5
          port (
               d : in std_logic_vector(7 downto 0);
  6
               s : in std_logic_vector(2 downto 0);
  8
                y : out std logic
  9
            );
 10
       end multi8x1;
 11
 12
        architecture multi8xl_arc of multi8xl is
      🗏 begin
 13
 14
            y \le d(0) when (s = "000") else
            d(1) when (s = "001") else
 15
            d(2) when (s = "010") else
 16
            d(3) when (s = "011") else
 17
 18
            d(4) when (s = "100") else
            d(5) when (s = "101") else
 19
            d(6) when (s = "110") else
 20
 21
            d(7);
 22
 23
        end multi8x1 arc;
 24
```

Imagem 5. Código principal da questão 1

Foi também criado um código auxiliar de testbench para gerarmos os estímulos necessários para abranger todas as combinações possíveis de entradas, utilizando clocks para esse fim.

```
🄰 D:/multi8x1_tb.vhd - Default * 💳
 Ln#
         library IEEE:
         use IEEE.STD_LOGIC_1164.ALL;
         entity multi8xl_tb is end;
       Farchitecture multi8xl_arc of multi8xl_tb is
             component multi8x1
                 port(
  10
                     d : in std_logic_vector(7 downto 0);
  11
                     s : in std_logic_vector(2 downto 0);
  12
                     y : out std_logic
  13
                 );
  14
             end component;
  15
             signal clkd : std_logic_vector(7 downto 0) := "000000000";
  16
             signal clks : std_logic_vector(2 downto 0) := "000";
  17
  18
  19
  20
             multi8xl_tb : multi8xl port map (d => clkd, s => clks, y => open);
  21
             clkd(0) <= not clkd(0) after 1 ns;</pre>
             clkd(1) <= not clkd(1) after 2 ns;</pre>
  22
  23
             clkd(2) <= not clkd(2) after 4 ns;</pre>
  24
             clkd(3) <= not clkd(3) after 8 ns;</pre>
             clkd(4) <= not clkd(4) after 16 ns;</pre>
  26
             clkd(5) <= not clkd(5) after 32 ns;</pre>
             clkd(6) <= not clkd(6) after 64 ns;</pre>
  28
             clkd(7) <= not clkd(7) after 128 ns;</pre>
  29
  30
             clks(0) <= not clks(0) after 256 ns;
  31
             clks(1) <= not clks(1) after 512 ns;</pre>
  32
             clks(2) <= not clks(2) after 1024 ns;
  33
  34
  35
         end multi8x1 arc:
  36
```

Imagem 6. Código auxiliar da questão 1

Na questão 2, para implementar o decodificador descrito na introdução, foi criada uma simulação no software ModelSim com 1 vetor lógico de entrada (A com 4 bits) e um vetor lógico de saída (Y com 16 bits). Para determinar a saída gerada por A,, foram utilizadas atribuições seletivas with-select.

```
🔰 D:/decodificador_4X16.vhd - Default * 💳
         use IEEE.STD_LOGIC_1164.ALL;
       p entity decodificador_4X16 is
             Port ( a : in STD_LOGIC_VECTOR (3 downto 0);
                     y : out STD_LOGIC_VECTOR (15 downto 0));
         end decodificador_4X16;
  10
  11
       architecture decodificador_4X16_arc of decodificador_4X16 is begin
  13
  14
             with a select
  15
                      "00000000000000001" when "0000",
  16
             у <=
  18
                      "000000000000000010" when "0001",
  19
                      "000000000000000000 when "0010",
  20
  21
                      "00000000000001000" when "0011",
  23
  24
                      "00000000000010000" when "0100",
 25
26
                      "000000000001000000" when "0101",
  27
                      "00000000010000000" when "0110",
  29
                      "00000000100000000" when "0111".
  30
  31
                      "00000001000000000" when "1000",
  33
                      "00000010000000000" when "1001",
  35
                      "00000100000000000" when "1010",
  36
  37
                      "0000100000000000" when "1011",
  38
  40
                      "0001000000000000" when "1100",
  41
                      "0010000000000000" when "1101",
  42
  43
                      "01000000000000000" when "1110",
  45
  46
                      "10000000000000000" when "1111",
  47
                      "00000000000000000" when others;
  48
         end decodificador_4X16_arc;
```

Imagem 7. Código principal da questão 2

Foi também criado um código auxiliar de testbench para gerarmos os estímulos necessários para abranger todas as combinações possíveis de entradas.

Imagem 8. Código auxiliar da questão 2

## Compilação

Abaixo estão as mensagens de compilação de ambos os projetos, com nenhum erro sendo apresentado em nenhum dos casos

Imagem 9. Mensagem de compilação da questão 1

## Simulação



Figura 10. Simulação em forma de onda binária da questão 1.



Figura 11. Simulação em forma de onda binária da questão 2.

## Análise

Para determinar a ordem dos bits utilizados na simulação e para abranger todas as combinações possíveis, foram utilizados clocks. No projeto 1, foi decidido um tempo de espera de 5 segundos entre cada iteração, enquanto no código 2, foi decidido um tempo de espera de 10 segundos. Pelas simulações geradas, é possível notar que obtemos resultados esperados em ambos os casos, seguindo as tabelas verdades presentes na teoria.

## Conclusão

Neste experimento conseguimos descrever com sucesso o comportamento de duas entidades muito utilizadas no mundo da tecnologia - Um multiplexador 8 x 1 e um decodificador 4 x 16. Não foram encontrados erros ou divergências na obtenção dos resultados ou em qualquer etapa dos experimentos, sendo todos os resultados conforme os esperados.