







## 引入快表后, 地址的变换过程

这路一个是长人对路1

- ① CPU给出逻辑地址,由某个硬件算得质号、质内偏移量,将页号与快表中的所有页号进行比较。 65/6t/
- ②如果找到匹配的页号,说明要访问的页表项在快表中有副本,则直接从中取出该页对应的内存块号,再将内存块号与页内偏移量拼接形成物理地址,最后,访问该物理地址对应的内存单元。因此,若快表命中,则访问某个逻辑地址仅需一次访在即可。
- ③如果没有找到匹配的页号,则需要<mark>访问内存中的页表</mark>,找到对应页表项,得到页面存放的内存块号,再将内存块号与页内偏移量拼接形成物理地址,最后,访问该物理地址对应的内存单元。因此,若快表未命中,则访问某个逻辑地址需要两次访存(注意:在找到页表项后,应同时将其存入快表,以便后面可能的再次访问。但若快表已满,则必须按照一定的算法对旧的页表项进行替换)

由于查询快表的速度比查询页表的速度快很多,因此只要快表命中,就可以节省很多时间。因为局部性原理,一般来说快表的命中率可以达到 **90%** 以上。

有的系统支持快表和慢表同时查找,如果是这样,平均耗时应该是 (1+100)\*0.9 + (100+100)\*0.1 = 110.9 us

若未采用快表机制,则访问一个逻辑地址需要 100+100 = 200us 显然,引入快表机制后,访问一个逻辑地址的速度快多了。

王道考研/CSKAOYAN.COM

## 引入快表后,地址的变换过程

例:某系统使用基本分页存储管理,并采用了具有快表的地址变换机构。访问一次快表耗时 1us,访问一次内存耗时 100us。若快表的命中率为 90%,那么访问一个逻辑地址的平均耗时是多少?  $(1+100)*0.9+(\frac{1}{1}+100+100)*0.1=\frac{111}{1}$  us

有的系统支持<del>快表和慢表同时查找</del>,如果是这样,平均耗时应该是 (1+100) \* 0.9 + (100+100) \* 0.1 = 110.9 us

若未采用快表机制,则访问一个逻辑地址需要 100+100 = 200us 显然,引入快表机制后,访问一个逻辑地址的速度快多了。







## 知识回顾与重要考点

|                     | 地址变换过程                                                                                                                                | 访问一个逻辑地<br>址的访存次数                   |
|---------------------|---------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------|
| 基本地址变换机构            | ①算页号、页内偏移量<br>②检查页号合法性<br>③查页表,找到页面存放的内存块号<br>④根据内存块号与页内偏移量得到物理地址<br>⑤访问目标内存单元                                                        | 两次访存                                |
| 具有快表的<br>地址变换机<br>构 | ①算页号、页内偏移量<br>②检查页号合法性<br>③查快表。若命中,即可知道页面存放的内存块号,可直接进行⑤;若未命中则进行④<br>④查页表,找到页面存放的内存块号,并且将页表项复制到快表中<br>⑤根据内存块号与页内偏移量得到物理地址<br>⑥访问目标内存单元 | 快表命中,只需<br>一次访存<br>快表未命中,需<br>要两次访存 |

TLB 和 普通 Cache 的区别——TLB 中只有页表项的副本,而普通 Cache 中可能会有其他各种数据的副本

王道考研/CSKAOYAN.COM