# پروژه امتیازی DSD (سوال 7)

نام و نام خانوادگی : یاشار پیمایی

شماره دانشجويي : 401100325

در این سوال باید به طراحی یک Vector Processor های 512 بیتی به کمک verilog های به کمک register بپردازیم.

پردازنده از 3 بخش زیر تشکیل شده است:

- ALU با قابلیت ضرب و جمع دو ALU بیتی .
  - طعمق 512 و عرض 32 بیت .
  - Register file حاوی 4 رجیستر 512 بیتی .

حالاً طراحی و کد Verilog هر module را بررسی میکنیم.

## : Register file

این بخش شامل ورودی های :

- clk
- write
- write address:

دو بیت اول برای آدرس دهی رجیستر در حالت write = 1 و بیت سوم برای حالتی است که عملیات محاسباتی انجام شده و نتیجه در A4,A3 نوشته می شود .

• write\_data:

اگر عملیات محاسباتی انجام نشده باشد دیتا در 512 بیت کم ارزش write data قرار دارد.

و خروجي هاي :

• A1\_out, A2\_out, A3\_out, A4\_out

مبياشد .

# : Register file 🗠

```
module RegisterFile(
    input clk , write ,
    input [2:0] write_address ,
    input [1023:0] write_data ,
    output [511:0] A1_out , A2_out , A3_out , A4_out
);
    reg [511 : 0] registers[3:0] ;

    always @(posedge clk) begin
        if (write_address[2])
        {registers[3] , registers[2]} <= write_data ;
        else if (write)
            registers[write_address] <= write_data[511:0] ;
    end

    assign A1_out = registers[0] ;
    assign A2_out = registers[1] ;
    assign A3_out = registers[2] ;
    assign A4_out = registers[3] ;
    endmodule</pre>
```

#### : ALU

این بخش شامل ورودی های :

mul\_add:

0 به معنای ضرب و 1 به معنای جمع .

• in1, in2

و خروجی 1024 بیتی out که 512 بیت کم ارزش آن L و 512 بیت پر ارزش آن H است . که هر کدام از H و L را نیز به شکل 16 تکه 32 بیتی میتوان نگاه کرد که به این صورت مقدار دهی شده اند :

 $\{H[i],L[i]\}=op(in1[i],in2[i])$ 

که منظور از op ضرب یا جمع است .

#### : Alu ک

## : Memory

این بخش شامل ورودی های:

- clk
- write
- read
- in\_data

و خروجي out data ميباشد.

: Memory 🗠

```
module memory(
    input clk , write , read ,
    input [8:0] address ,
    input [511:0] in_data ,
    output [511:0] out data
);
    reg [31:0] MEM[511:0];
    assign out data = read ? {
        MEM[address] ,MEM[address+1] , MEM[address+2] ,MEM[address+3] ,
        MEM[address+4] ,MEM[address+5] , MEM[address+6] ,MEM[address+7] ,
        MEM[address+8] ,MEM[address+9] , MEM[address+10] ,MEM[address+11] ,
        MEM[address+12] ,MEM[address+13] , MEM[address+14] ,MEM[address+15]
    } : 512'bz ;
    always @(posedge clk) begin
        if (write) begin
            {MEM[address], MEM[address+1], MEM[address+2], MEM[address+3],
            MEM[address+4] ,MEM[address+5] , MEM[address+6] ,MEM[address+7] ,
           MEM[address+8] ,MEM[address+9] , MEM[address+10] ,MEM[address+11] ,
            MEM[address+12] ,MEM[address+13] , MEM[address+14] ,MEM[address+15] }
<= in_data ;
        end
    end
endmodule
```

### : Cpu

این بخش شامل ورودی های:

clk

• instruction:

1. 000: load

2. 001: store

3. 010: add

4. 011 : multiply

5. 100: register initialize

100 Opcode برای این است که در هنگام تست بتوانیم رجیستر ها را از خارج از محیط memory و Alu مقدار دهی کنیم.

• reg\_addr:

حاوی آدرس رجیستری که عملیات load, store, initialize بر روی آن قرار است انجام شود.

• mem\_address:

حاوی آدرس مموری که عملیات load, store بر روی آن قرار است انجام بگیرد.

• Initialize\_value:

برای دستور initialize .

و خروجی های آن A1\_out, A2\_out, A3\_out, A4\_out اند که برای بررسی در A1\_out, A2\_out فرار داده شده اند .

حالا ارتباطات اجزا را توضيح ميدهيم.

write در registerFile را به rf\_write متصل میکنیم که اگر دستور load باشد rf\_write = 1 است .

write\_address در registerFile را برابر {instruction[1], reg\_addr} قرار میدهیم زیرا فقط در دو opcode مربوط به دستورات add و mul این اندیس instruction میباشد .

rf\_write\_data در registerFile را اینگونه مقدار دهی میکنیم که اگر دستور add یا mul بود atd بود alu\_dod یا alu\_out اساین بشود و اگر load یا alu\_out به آن اساین بشود و اگر load یا store بود store بود

که این تقسیم بندی را به این شکل انجام میدهیم:

```
Alu alu (
    .mul_add(alu_mull_add) ,
    .in1(A1_out) ,
    .in2(A2_out) ,
    .out(alu_out)
);
```

alu mull add را بر اگر دستور add بود 1 میکنیم و گرنه 0.

```
memory mem (
    .clk(clk) ,
    .write(mem_write) ,
    .read(mem_read) ,
    .address(mem_address) ,
    .in_data(mem_in_data) ,
    .out_data(mem_out_data)
);
```

mem\_write و mem\_read را برحسب load و یا store بودن مقدار دهی میکنیم .

mem\_in\_data یکی از اعضای registerFile است که بر اساس reg\_addr آن را به این شکل مقدار دهی میکنیم :

```
module Cpu(
    input clk,
    input [2:0] instruction , //add(10) , mul(11) , load(00) , store(01) ,
initialize registers(100)
    input [1:0] reg_addr ,
    input [8:0] mem_address ,
    input [511:0] initialize_value ,
    output [511:0] A1_out , A2_out , A3_out , A4_out
);
   wire [2:0] write_address;
    wire [1023:0] rf_write_data;
   wire rf_write ;
    assign write_address = {instruction[1] , reg_addr} ;
    assign rf_write = (instruction[1:0] == 2'b00);
    RegisterFile regFile (
        .clk(clk),
        .write(rf_write) ,
        .write_address(write_address) ,
        .write_data(rf_write_data) ,
        .A1_out(A1_out) ,
        .A2_out(A2_out) ,
        .A3_out(A3_out),
        .A4_out(A4_out)
    );
    wire alu mull add ;
    wire [1023:0] alu_out;
    assign alu_mull_add = (instruction == 3'b010);
    Alu alu (
        .mul_add(alu_mull_add) ,
        .in1(A1_out) ,
        .in2(A2_out) ,
        .out(alu_out)
    );
    wire mem_write , mem_read ;
    wire [511:0] mem_in_data , mem_out_data ;
    assign mem_write = (instruction == 3'b001); //store
    assign mem_read = (instruction == 3'b000); //load
```

حالا باید test\_bench طراحی کنیم .

به دلیل طولانی بودن کد test\_bench کامل در اینجا آورده نشده است و در فایل test\_bench.v قرار دارد .

روند کلی test\_bench به این صورت است که هر سری ورودی های کنترلی Cpu را تغییر داده و سپس نتیجه را به این شکل چاپ میکنیم :

دستورات انجام شده در test bench به این صورت است:

- 1. initialize A1
- 2. initialize A2
- 3. mem[10] = A1
- 4. A2 = mem[10]
- 5. multiply
- 6. *add*
- 7. mem[26] = A3
- 8. A1 = mem[26]
- 9. A3 = mem[18]
- 10.initialize A2 with negative numbers
- 11.multiply
- **12**.*add*

```
module TB();
    reg clk;
    reg [2:0] opcode;
    reg [1:0] reg_addr ;
   reg [8:0] mem_address;
   reg [511:0] initialize_value ;
   wire [511:0] A1 , A2 , A3 , A4 ;
   Cpu cpu(
        .clk(clk),
        .instruction(opcode),
        .reg_addr(reg_addr),
        .mem_address(mem_address),
        .initialize_value(initialize_value),
        .A1_out(A1),
        .A2_out(A2),
        .A3_out(A3),
        .A4_out(A4)
    );
    always
       #5 clk = \sim clk;
    integer i;
    initial begin
       clk = 0;
        //initializing A1 with initialize value
        initialize_value = {32'd1048576 , 32'd15 ,32'd14 , 32'd12 ,32'd12 ,
32'd11 ,32'd10 , 32'd9 ,
                            32'd8 , 32'd7 ,32'd6 , 32'd5 ,32'd4 , 32'd3 ,32'd2 ,
32'd1 };
        opcode = 3'b100 ; // initialize register
        reg_addr = 2'b00;
        mem_address = 9'd10 ;
        #10
        $display("initializing A1 with initialize_value");
        for (i = 0; i < 16; i = i + 1)begin
```

```
display("A1[%d] = %d,",i, A1[32*(i+1)-1-:32]);
       for (i = 0; i < 16; i = i + 1)begin
           display(A2[%d] = %d, A2[32*(i+1)-1-:32]);
       for (i = 0; i < 16; i = i + 1)begin
           $display("A4A3[%d] = %d ," ,i , $signed({A4[32*(i+1)-1-:32] ,
A3[32*(i+1)-1-:32]));
       //adding (A4A3 = A1 + A2)
       opcode = 3'b010;
       #10
       display("adding (A4A3 = A1 + A2)");
       for (i = 0; i < 16; i = i + 1)begin
           display(A1[%d] = %d, ", i, $signed(A1[32*(i+1)-1-:32]));
       for (i = 0; i < 16; i = i + 1)begin
           display(A2[%d] = %d, ", i, $signed(A2[32*(i+1)-1-:32]));
       for (i = 0; i < 16; i = i + 1)begin
           display("A4A3[%d] = %d,",i, display("A4A3[%d] = %d,",i, display(A4[32*(i+1)-1-:32],
A3[32*(i+1)-1-:32]));
       $finish;
endmodule
```

و نتیجه اجرای آن در فایل testBenchResult.txt قرار دارد که به دلیل طولانی نشدن document در این جا قرار داده نشده است .