实验题目: 序列检测器设计

班级: 无42

学号: 2014011058

姓名: 陈誉博

日期: 2016年4月23日

# 一、 实验目的

- 1. 掌握有限状态机的实现原理和方法;
- 2. 掌握序列检测的方法。

## 二、 实验原理及设计思路

有限状态机是逻辑电路设计中经常要遇到的,在数字电路中,经常需要通过建立有限状态机的方式来进行时序数字逻辑的设计。在复杂数字系统设计中,有限状态机主要通过硬件描述语言视线,硬件描述语言能够清晰地描述状态转移过程和输入输出变量关系,使得时序逻辑设计大大简化,进而极大降低系统设计复杂度,提高系统模块化程度。

有限状态机从本质上来讲是由寄存器和组合逻辑构成的时序电路,各个状态之间的状态转移总是在时钟的触发下进行的。可以通过建立原始状态表和状态化简来设计电路。

本次实验要求用有限状态机和移位寄存器设计实现序列检测器。 设计思路:

1) 有限状态机:

状态转移图:



编码方式采用顺序编码:

| 状态编号           | 状态编码 |
|----------------|------|
| $S_0$          | 000  |
| $S_1$          | 001  |
| $S_2$          | 010  |
| $S_3$          | 011  |
| $S_4$          | 100  |
| S <sub>5</sub> | 101  |

经卡诺图化简之后可以得出:

$$\begin{aligned} Q_2^+ &= Q_2 Q_0' x + Q_2 Q_0 x' + Q_1 Q_0 x' \\ Q_1^+ &= Q_1 Q_0' x + Q_2' Q_1' Q_0 x \\ Q_0^+ &= x \\ z &= Q_2 Q_0 x \end{aligned}$$

2) 移位寄存器: 电路图:



每当时钟上升沿来临,触发器的状态发生改变,移位寄存器的六个输出代表此时待检测序列的状态,由于时钟上升沿来临时只有一个数据输入,其他数据相应右移一位,符合实验要求中序列可以重复利用的条件。

### 三、 关键代码及源文件清单

- 1. 公共代码
- 1) 按键除抖代码 debounce.v:

```
module debounce(clk,key_i,key_o);
           input clk;
 3
           input key_i;
 4
           output key o;
 5
 6
           parameter NUMBER = 24'd10 000 000;
           parameter NBITS = 24;
8
9
           reg [NBITS-1:0] count;
10
           reg key_o_temp;
11
12
           reg key m;
13
                reg key_i_t1,key_i_t2;
14
15
           assign key_o = key_o_temp;
16
17
                always @ (posedge clk) begin
18
                        key_i_t1 <= key_i;</pre>
19
                        key_i_t2 <= key_i_t1;
20
                end
21
22
           always @ (posedge clk) begin
23
                if (key_m!=key_i_t2) begin
24
                    key_m <= key_i_t2;</pre>
25
                    count <= 0;
26
                end
27
                else if (count == NUMBER) begin
28
                    key_o_temp <= key_m;</pre>
29
30
                else count <= count+1;
31
           end
       endmodule
32
```

### 2. 差异性代码

1) 有限状态机设计实现: zhuangtaiji.v

```
module zhuangtaiji(x,z,clk,anjian,reset,q);
 2
           input x,clk,reset,anjian;
 3
           output z;
 4
           output [2:0]q;
 5
           reg [2:0]q;
 6
           reg z;
           wire chudou;
 8
           debounce db(.clk(clk),.key_i(anjian),.key_o(chudou));
 9
           always @(posedge reset or posedge chudou)
10
        □ begin
11
                         if (reset) begin
12
                         z<=0;
13
                         q<=0;
14
                         end
15
                         else begin
16
                         q[2] \leftarrow (q[2] \epsilon \epsilon \sim q[0] \epsilon \epsilon x) \mid \mid (q[2] \epsilon \epsilon q[0] \epsilon \epsilon \sim x) \mid \mid (q[1] \epsilon \epsilon q[0] \epsilon \epsilon \sim x);
17
                         q[1] \leftarrow (q[1] \epsilon \epsilon \sim q[0] \epsilon \epsilon x) \mid | (\sim q[2] \epsilon \epsilon \sim q[1] \epsilon \epsilon q[0] \epsilon \epsilon \sim x);
18
                         q[0] \le x;
19
                         z \le q[2] \epsilon \epsilon q[0] \epsilon \epsilon x;
20
                         end
21
         - end
22
           endmodule
23
```

注:此处的代码实现用的是摩尔机,但是在设计电路的时候状态转移图画的是米利机。有限状态机端口约束:constrains.xdc

```
1 set_property PACKAGE_PIN U16 [get_ports {z}]
2 set_property PACKAGE_PIN U15 [get_ports {q[0]}]
3 set_property PACKAGE_PIN U14 [get_ports {q[1]}]
 4 set_property PACKAGE_PIN V14 [get_ports {q[2]}]
5 set_property PACKAGE_PIN T18 [get_ports {reset}]
 6 set_property PACKAGE_PIN U17 [get_ports {anjian}]
 7 set_property PACKAGE_PIN V16 [get_ports {x}]
9 set_property PACKAGE_PIN W5 [get_ports clk]
10 create_clock -period 10.000 -name CLK -waveform {0.000 5.000} [get_ports clk]
11 #set_property CLOCK_DEDICATED_ROUTE FALSE [get_nets clk]
12
13 set_property IOSTANDARD LVCMOS33 [get_ports clk]
14 set_property IOSTANDARD LVCMOS33 [get_ports {z}]
15 set_property IOSTANDARD LVCMOS33 [get_ports {q[2]}]
16 set_property IOSTANDARD LVCMOS33 [get_ports {q[1]}]
17 set_property IOSTANDARD LVCMOS33 [get_ports {q[0]}]
18 set_property IOSTANDARD LVCMOS33 [get_ports {reset}]
19 set_property IOSTANDARD LVCMOS33 [get_ports {anjian}]
20 set_property IOSTANDARD LVCMOS33 [get_ports {x}]
```

2) 移位寄存器设计实现:yiweijicungi.v

移位寄存器端口约束: constrains.xdc

end

endmodule

last=x;

34

35 36

37

38

```
1 set_property PACKAGE_PIN U16 [get_ports {z}]
2 set_property PACKAGE_PIN E19 [get_ports {last}]
3 set_property PACKAGE_PIN U19 [get_ports {q[0]}]
4 set_property PACKAGE_PIN V19 [get_ports {q[1]}]
5 set_property PACKAGE_PIN W18 [get_ports {q[2]}]
6 set_property PACKAGE_PIN U15 [get_ports {q[3]}]
7 set_property PACKAGE_PIN U14 [get_ports {q[4]}]
8 set_property PACKAGE_PIN V14 [get_ports {q[5]}]
9 set_property PACKAGE_PIN T18 [get_ports {reset}]
10 set_property PACKAGE_PIN U17 [get_ports {anjian}]
11 set_property PACKAGE_PIN V16 [get_ports {x}]
12
13 set_property PACKAGE_PIN W5 [get_ports clk]
14 create_clock -period 10.000 -name CLK -waveform {0.000 5.000} [get_ports clk]
15 #set_property CLOCK_DEDICATED_ROUTE FALSE [get_nets clk]
17 set_property IOSTANDARD LVCMOS33 [get_ports clk]
18 set_property IOSTANDARD LVCMOS33 [get_ports {z}]
19 set_property IOSTANDARD LVCMOS33 [get_ports {last}]
20 set_property IOSTANDARD LVCMOS33 [get_ports {q[5]}]
21 set property IOSTANDARD LVCMOS33 [get_ports {q[4]}]
22 set_property IOSTANDARD LVCMOS33 [get_ports {q[3]}]
23 set_property IOSTANDARD LVCMOS33 [get_ports {q[2]}]
24 set_property IOSTANDARD LVCMOS33 [get_ports {q[1]}]
25 set_property IOSTANDARD LVCMOS33 [get_ports {q[0]}]
26 set_property IOSTANDARD LVCMOS33 [get_ports {reset}]
27 set_property IOSTANDARD LVCMOS33 [get_ports {anjian}]
28 set property IOSTANDARD LVCMOS33 [get ports {x}]
```

# 四、 仿真结果与分析

### 1. 有限状态机



最后四行为状态机当前状态的编码。

### 2. 移位寄存器



q向量代表移位寄存器的数据。

#### 五、 综合报告

1. 有限状态机 面积报告:

| Resource        | Utilization | Available | Utilizat |
|-----------------|-------------|-----------|----------|
| Slice LUTs      | 34          | 20800     | 0.16     |
| Slice Registers | 32          | 41600     | 0.08     |
| 10              | 8           | 120       | 6.67     |
| Clocking        | 1           | 32        | 3.12     |



时序报告:

| Name     | Waveform      | Period (ns) | Frequency | (MHz)   |
|----------|---------------|-------------|-----------|---------|
| ·····CLK | {0.000 5.000} | 10.00       | 0         | 100.000 |

### 2. 移位寄存器 面积报告:

| Resource        | Utilization | Available | Utilizat |
|-----------------|-------------|-----------|----------|
| Slice LUTs      | 34          | 20800     | 0.16     |
| Slice Registers | 36          | 41600     | 0.09     |
| 10              | 12          | 120       | 10.00    |
| Clocking        | 1           | 32        | 3.12     |



时序报告:



## 六、 硬件调试情况

#### 1. 有限状态机

平台上 BTND 为时钟,BTNU 为 RESET,SW1 为输入,LD0 为输出显示,U15,U14 和 V14 为有限状态机当前状态的编码显示。输入 101011,每次输入时 U15,U14 和 V14 的状态变化为 000-001-010-011-100-101,当输入最后一个 1 时 U16 亮,显示序列检测正确。在任意时刻接下 RESET,所有灯全部变暗,序列归零,重新检测。

### 2. 移位寄存器

# 七、 实验总结与体会

此次实验的主要目的是为了熟悉有限状态机的硬件描述语言的实现方法。在编写代码之前我使用了在数字逻辑与处理器基础课程中学到的有限状态机的电路设计方法,所以最后的代码并没有体现出有限状态机的状态转移过程。助教告诉我最好采用直接的状态转移的方式编写,否则代码的重用性很差,如果被检测序列更改的话整个电路都需要重新设计,十分麻烦。还有本次实验中最大的收获就是更深刻的理解了米利机和摩尔机的区别。米利机的输出为组合逻辑电路,输出与输入直接相关,只要输入发生变化,不管时钟上升沿是否来临输出都会随之改变。摩尔机的输出为时序逻辑电路,只有在时钟上升沿来临的时刻输出才有可能发生变化。正是由于之前没有弄清楚这一点,在编写代码的时候把用米利机设计的电路实现成了摩尔机。多谢老师和助教的讲解让我及时明白这一点,帮助我更加深刻的理解了米利机和摩尔机的区别。