



سمینار درس:DSP نام استاد:جناب آقای دکتر مهدی اسلامی نام دانشجو:مریم میرزایی فرد بهار ۱۴۰۴

### عنوان مقاله:

# An FPGA-Based Open-Source Hardware-Software Framework for Side-Channel Security Research

Davide Zoni, Andrea Galimberti, Davide Galli

Abstract—Attacks based on side-channel analysis (SCA) pose a severe security threat to modern computing platforms, further exacerbated on IoT devices by their pervasiveness and handling of private and critical data. Designing SCA-resistant computing platforms requires a significant additional effort in the early stages of the IoT devices' life cycle, which is severely constrained by strict time-to-market deadlines and tight budgets. This manuscript of the IoT dealest the cycle and tight budgets. This manuscript of the IoT dealest the cycle and tight budgets and tight profess. This manuscript of the IoT dealest the cycle and tight profess. This manuscript of the IoT dealest the cycle and tight profess.

device's normal operation, many passive side-channel attacks, such as differential power analysis (DPA), remain undetectable by the system under attack.

While SCA attacks increasingly become serious security threats to IoT devices, and in particular to those that oberate in bublic spaces and are accessible by anyone, the computing in public spaces and are accessible by anyone, the computing the properties of the computing in public spaces and are accessible by anyone, the computing in public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing in public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces and are accessible by anyone, the computing the public spaces are accessible by anyone, and the public spaces are accessible by anyone, and the pu

نام نویسندگان:

Davide Zoni, Andrea Galimberti, Davide Galli

سال انتشار:2025

رتبه علمی(Quartile/Q): Q1



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی



### معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

ارزیابی دقیق عملکرد امنیتی

اين مقاله

یک کار نوآورانه در حوزهی امنیت سختافزار است.

(یک چارچوب سختافزاری-نرمافزاری متنباز مبتنی بر FPGA برای پژوهش در امنیت کانال جانبی)

تمرکز آن بر مقابله با یکی از پیچیده ترین تهدیدات امنیتی در دنیای امروزی است:

. (Side-Channel Attacks – SCA)حملات کانال جانبی

# حملات SCA چیست؟

حملات کانال جانبی (Side-Channel Attacks - SCA)

حملاتی هستند که نه به الگوریتم رمزنگاری بلکه به نحوه اجرای
آن در سختافزار حمله میکنند.

🔷 از اطلاعات جانبی نشتشده هنگام اجرای واقعی استفاده میکنند.

در رمزنگاری سنتی،حملهکننده سعی میکنه ساختار الگوریتم رمزنگاری را از نظر ریاضی بشکند یا رمز را با امتحان کردن همه حالتها پیدا کنه.

√ اینجور حملات به منطق یا ریاضی پشت الگوریتم حمله میکنند.



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

ارزیابی دقیق عملکرد امنیتی



CONSUMPTION

در مقدمه، موارد زیر مطرح می شود:

۱-افزایش نقش دستگاههای IoT در جمعآوری و پردازش دادههای حساس

۲-ناتوانی روشهای رمزنگاری سنتی (مثل RSA) و RSA) در مقابله با حملات کانال جانبی (SCA)

۳-بی توجهی پلتفرمهای رایج IoT به امنیت در برابر SCA به دلیل هزینه و پیچیدگی

**۴-نیاز به یک چارچوب جامع سختافزار -نرمافزار** که هم اجرای حملات را آسان کند و هم طراحی مقابله گرها را ممکن سازد

۵-مزایای RISC-V و کمبود پلتفرمهای امنیت محور بر پایه آن

**9-تأکید بر امکان شناسایی دقیق منابع نشتی** در سطح سیگنال سختافزار



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

# راه حل مقاله چیست؟



- اجرای واقعی برنامههای رمزنگاری روی FPGA
  - انجام حملات SCA روى آنها
  - ارزیابی روشهای دفاعی مختلف.



### معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

این تصویر، نمای کلی از جریان کاری چارچوب JARVISرا نشان میدهد؛ سیستمی که برای طراحی، اجرا و تحلیل امنیت سختافزار در برابر حملات کانال جانبی ساخته شده است.



این جریان کاری از سه مرحلهی اصلی تشکیل شده:

Configure-1(پیکربندی)

(اندازهگیری)Measure-2

(تحلیل)Analyze-3



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

### مهم ترین کارهای انجامشده در این پروژه به شرح زیر است:

- ا طراحی و ساخت یک SoC (سیستم روی تراشه) 2 طراحی زیرساخت اشکالزدایی (Debug Infrastructure)
  - <u>3</u> توسعه ابزارهای نرمافزاری پشتیبان
    - 4 پیادهسازی حملات کانال جانبی
  - 5 آزمایش روشهای دفاعی (Countermeasures)
    - 6 ارزیابی دقیق عملکرد امنیتی



### معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

این معماری، کل فرآیند اجرای برنامه، جمع آوری داده توان، و تحلیل امنیتی را بهصورت یکپارچه مدیریت می کند.





معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

1 طراحی و ساخت یک SoC (سیستم روی تراشه)

در این مقاله، پژوهشگران یک SoC طراحی کردهاند که هستهی اصلی چارچوب JARVIS را تشکیل میدهد.

این SoC شامل یک پردازندهی ساده، سبک و قابل برنامهنویسی با معماری 3C-۷ RISC-۷ بیتی است که به گونهای طراحی شده تا هم برای اجرای الگوریتمهای رمزنگاری مناسب باشد و هم بتوان رفتار آن را بهدقت بررسی کرد.



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

از جمله این اجزای قابل پیکربندی:

TRNG-1

DFS actuator -2

3- تايمر داخلي



معرفي مقاله

طراحی و ساخت یک SoC

طراحي زيرساخت اشكالزدايي

توسعه ابزارهای نرمافزاري يشتيبان

پیادهسازی حملات کانال جانبي

آزمایش روشهای دفاعی

ارزيابي دقيق عملكرد

بهمنظور افزایش کارایی و انعطاف پذیری سیستم، مجموعهای از اجزای جانبی بهصورت ماژولار و قابل پیکربندی در طراحی گنجانده شدهاند.



- مولد سختافزاری اعداد تصادفی که وظیفه تولید دادههای کاملاً تصادفی است.
  - نقش کلیدی در اجرای مقابلههایی مانند chaffing و تصادفی سازی رفتار سیستم ایفا می کند.

اجرای چند عملیات رمزنگاری جعلی و غیرواقعی در کنار عملیات واقعی، برای گمراه کردن حملات کانال جانبی (مثل تحلیل توان یا زمان اجرا)



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

## ( Dynamic Frequency Scaling) DFS actuator -2

- واحد کنترل فرکانس که فرکانس کلاک پردازنده را به صورت پویا و تصادفی در زمان اجرا تغییر دهد.
- این ویژگی کمک میکند تا حملاتی مانند تحلیل توان یا تحلیل زمانبندی دشوار تر و کماثر شوند.





معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی



با فراهم کردن قابلیت زمانبندی، امکان پشتیبانی از سیستمعاملهای سبکوزن مانند FreeRTOS را فراهم میسازد و شرایط بررسی امنیت در محیطهای چندوظیفگی را مهیا میکند.



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

# 2 طراحی زیرساخت اشکالزدایی (Debug Infrastructure)

به پژوهشگران امکان میدهد اجرای برنامهها را بهصورت کامل تحت کنترل داشته باشند و همزمان بتوانند فعالیتهای سختافزاری را بررسی کنند.

در معماری سیستم، ماژولهای اشکالزدایی محلی و سراسری طراحی شدهاند که هر کدام وظایف خاصی را بر عهده دارند.

این زیرساخت باعث می شود محقق بتواند با دقت بالا بفهمد چه زمانی و در کدام قسمت از اجرای برنامه، نشت اطلاعات رخ می دهد.



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادہسازی حملات کانال جانبی

آزمایش روشهای دفاعی

ارزیابی دقیق عملکرد امنیتی

چیزی که برای مطالعهی حملات کانال جانبی کاملاً حیاتی است.



A. تعیین نقاط توقف اجرای برنامه (breakpoint) تا بتوان رفتار سیستم را بررسی کرد

B.فعالسازی نقاط اندازه گیری توان (triggerpoints) دقیقاً همزمان با اجرای بخش خاصی از کد انجام می شود.

C.هماهنگسازی دقیق بین اجرای نرمافزار و ثبت مصرف توان



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی



این تصویر معماری داخلی زیرساخت اشکالزدایی (Debug Infrastructure) در چارچوب JARVIS را نشان می دهد که داخل SoC پیاده سازی شده است.



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

# 3 توسعه ابزارهای نرمافزاری پشتیبان

### ابزارهایی برای:

- •پیکربندیSoC
  - •اجرای برنامهها
- ثبت ردپای توان
- •تحلیل نتایج حملات
- •همچنین، پشتیبانی از اجرای سیستمعامل FreeRTOS روی SoCبرای تستهای چندوظیفگی



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

4 پیادهسازی حملات کانال جانبی

اجرای حملات مختلف برای ارزیابی امنیت سیستم:

- CPA (تحلیل همبستگی توان)
- Template Attack حملهی پروفایل دار)
  - CNN (حمله یادگیری عمیق)



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

# آزمایش روشهای دفاعی (Countermeasures)



- Morphing: تغییر شکل کد
- Chaffing: اجرای رمزنگاریهای جعلی
  - DFS: تغییر تصادفی فرکانس کلاک

کارایی هر روش بررسی شد و نتایج تجربی بهدست آمد.



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

6 ارزیابی دقیق عملکرد امنیتی



معرفي مقاله

طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

- آزمایش روی الگوریتمهای رمزنگاری مختلف مثل AES، Clefia ،Seed ،Camellia
- بررسی اینکه کدام حمله موفق است و کدام روش دفاعی مؤثر تر عمل میکند.

| Clefia                         | SEED                       | Camellia                | AES                     | ويژگىھا       |
|--------------------------------|----------------------------|-------------------------|-------------------------|---------------|
| (ژاپن) Sony                    | (کرہ جنوبی) KISA           | NTT & Mitsubishi (ژاپن) | (آمریکا) NIST           | طراح AU       |
| بلوکی                          | بلوكي                      | بلوکی                   | بلوکی (Block Cipher)    | نوع رمزنگاری  |
| بيت 128, 192, 256              | بيت 128                    | بيت 256, 192, 256       | بيت 256, 192, 128       | اندازه کلید   |
| بيت 128                        | بيت 128                    | بيت 128                 | بيت 128                 | اندازه بلوک   |
| سیستمهای سبکوزن و IoT          | دولت و بانکداری کره        | سيستمها                 | جهانی – استاندارد صنعتی | کاربرد اصلی   |
| كمقدرت                         | متوسط                      | مشابه AES               | بسیار سریع              | سرعت و عملكرد |
| بالا (بهینهشده برای حملات SCA) | بالا (محلي)                | بالا (تأييد ISO/IEC)    | جهانی)                  | سطح امنیت     |
| محدود (در IoT و سیستمهای خاص)  | محدود (بیشتر در کره جنوبی) | متوسط تا زیاد           | بسيار زياد              | جهانی         |

نتایج حاصل از مقاله بهطور مشخص از آزمایشهای تجربی روی چارچوب JARVIS بهدست آمده و به دو دسته کلی تقسیم میشوند:

1- نتایج مربوط به حملات کانال جانبی (SCA) 2-نتایج مربوط به مقابلهها (Countermeasures)



طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

ارزیابی دقیق عملکرد امنیتی

نتيجه

# 1- نتایج مربوط به حملات کانال جانبی(SCA)

هر سه حملهی CPA (تحلیل همبستگی توان)، CPA (ممله مبتنی بر یادگیری عمیق) Attack (حملهی پروفایل دار) و CNN (حمله مبتنی بر یادگیری عمیق) توانستند در نبود مقابله های امنیتی، الگوریتم AES را به راحتی بشکنند. حملهی CNN قدرت چشم گیری داشت و با ۸ ردپای توان (power traces)، کلید رمزنگاری AES را به درستی شناسایی کند.

این الگو برای سایر الگوریتمهای رمزنگاری مورد آزمایش (شامل Clefia ، Camellia و SEED) نیز تکرار شد؛ نشان دهندهی آسیب پذیری مشابه در آنها در حالت بدون محافظت.



طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

ارزیابی دقیق عملکرد امنیتی

نتيجه

# 2-نتایج مربوط به مقابلهها (Countermeasures)



توسعه ابزارهای نرمافزارى پشتيبان

دانشگاهآزاد اسلامی واحد علوم و تحقیقات

طراحی و ساخت یک

SoC

طراحي زيرساخت

اشكالزدايي

پیادهسازی حملات کانال جانبي

آزمایش روشهای دفاعی

ارزيابي دقيق عملكرد

نتيجه

(اجراى Chaffing ، DFS (Dynamic Frequency Scaling) رمزنگاریهای جعلی)، Morphing (تغییر ساختار کدها)

نتایج تجربی نشان داد:

DFS و Chaffing عملكرد بسيار خوبي داشتند و جلوی موفقیت حملههای پیشرفته مثل CNN را

در مقابل، روش Morphing نسبت به دو روش دیگر کماثرتر بود، بهویژه در برابر یادگیری عمیق. الگوریتمهای رمزنگاری رایج، بدون محافظت، در برابر حملات کانال جانبی بسیار آسیب پذیرند.

اما استفاده از مقابلههای مبتنی بر تصادفی سازی اجرا مثل DFS و Chaffing می تواند به طور مؤثر از نشت اطلاعات جلوگیری کند چارچوب JARVI بستری دقیق برای ارزیابی این تهدیدها و دفاعها فراهم کرده است.

#### نتيجه:

مقاله توانسته یک بستر عملیاتی، قابل پیادهسازی و آزمایش را برای پژوهش در حوزه ی امنیت کانال جانبی فراهم کند که کاملاً متنباز، مستند و توسعه پذیر است



طراحی و ساخت یک SoC

طراحی زیرساخت اشکالزدایی

توسعه ابزارهای نرمافزاری پشتیبان

پیادهسازی حملات کانال جانبی

آزمایش روشهای دفاعی

ارزیابی دقیق عملکرد امنیتی

نتيجه



### Reference:

- A Deep Learning-Assisted Template Attack Against Dynamic Frequency Scaling Countermeasures
- A Deep-Learning Technique to Locate Cryptographic Operations in Side-Channel Traces
- Security Verification of the OpenTitan Hardware Root of Trust
- GVSoC: A Highly Configurable, Fast and Accurate Full-Platform Simulator for RISC-V based IoT Processors
- A Prototype-Based Framework to Design Scalable Heterogeneous SoCs with Fine-Grained DFS
- Hound: Locating Cryptographic Primitives in Desynchronized Side-Channel Traces Using Deep-Learning
- The Impact of Run-Time Variability on Side-Channel Attacks Targeting FPGAs
- Cost-effective fixed-point hardware support for RISC-V embedded systems
- Status Report on the Third Round of the NIST Post-Quantum Cryptography Standardization Process
- De-RISC: the First RISC-V Space-Grade Platform for Safety-Critical Systems
- HEROv2: Full-Stack Open-Source Research Platform for Heterogeneous Computing
- An FPU design template to optimize the accuracy-efficiency-area trade-off
- Agile SoC Development with Open ESP
- On the Effectiveness of True Random Number Generators Implemented on FPGAs
- Low-Power and High-Speed Dynamic CMOS Logic Circuit Design Techniques: A Comparative Study