# 目录

| 1 | 编程模 | 莫型    |            | 1  |
|---|-----|-------|------------|----|
|   | 1.1 | 数据格   | 各式         | 1  |
|   | 1.2 | 寄存器   | д<br>Н     | 2  |
|   | 1.3 | 大小月   | <b>≧端</b>  | 2  |
|   |     |       | 方问类型       |    |
| 2 | 操作模 | 莫式    | 7,77,4     | 2  |
| 3 | 指令定 | ≣义    |            | 2  |
|   |     |       | <b></b>    |    |
|   |     |       | 力能分类       |    |
|   | 3.3 |       | 5算指令       |    |
|   |     |       | ADD        |    |
|   |     | 3.3.2 | ADDI       | 6  |
|   |     |       | ADDU       |    |
|   |     |       | ADDIU      |    |
|   |     |       | SUB        |    |
|   |     |       | SUBU       |    |
|   |     |       | SLT        |    |
|   |     |       | SLTI       |    |
|   |     |       | SLTU       |    |
|   |     |       | SLTIU      |    |
|   |     |       | DIV        |    |
|   |     |       | DIVU       |    |
|   |     |       | MULT       |    |
|   |     |       | MULTU      |    |
|   | 3.4 |       | 运算指令       |    |
|   |     |       | AND        |    |
|   |     |       | ANDI       |    |
|   |     |       | LUI        |    |
|   |     |       | NOR        |    |
|   |     |       | OR         |    |
|   |     |       | ORI        |    |
|   |     | r     | XOR        |    |
|   |     | /     | XORI       |    |
|   |     |       | <b>á</b> 令 |    |
|   |     |       | SLLV       |    |
|   |     |       | SLL        |    |
|   |     |       | SRAV       |    |
|   |     |       | SRA        |    |
|   |     |       | SRLV       |    |
|   |     |       | SRL        |    |
|   | 3.6 |       | k转指令       |    |
|   |     |       | BEQ        |    |
|   |     |       | BNE        |    |
|   |     | 3.6.3 | BGEZ       | 15 |

|     |      | 3.6.4  | BGTZ            | 15 |
|-----|------|--------|-----------------|----|
|     |      | 3.6.5  | BLEZ            | 15 |
|     |      | 3.6.6  | BLTZ            | 16 |
|     |      | 3.6.7  | BGEZAL          | 16 |
|     |      | 3.6.8  | BLTZAL          | 17 |
|     |      | 3.6.9  | J               | 17 |
|     |      | 3.6.10 | JAL             | 17 |
|     |      | 3.6.11 | JR              | 18 |
|     |      | 3.6.12 | JALR            | 18 |
|     | 3.7  | 数据科    | 8动指令            | 18 |
|     |      | 3.7.1  | MFHI            | 18 |
|     |      | 3.7.2  | MFLO            | 19 |
|     |      | 3.7.3  | MTHI            | 19 |
|     |      | 3.7.4  | MTLO            | 19 |
|     | 3.8  | 自陷措    | <b>旨令</b>       | 19 |
|     |      |        | BREAK           | _  |
|     |      | 3.8.2  | SYSCALL         | 20 |
|     | 3.9  | 访存指    | <b>旨令</b>       | 20 |
|     |      | 3.9.1  | LB              | 20 |
|     |      | 3.9.2  | LBU             | -  |
|     |      | 3.9.3  | LH              | 21 |
|     |      | 3.9.4  | LHU             | 21 |
|     |      | 3.9.5  | LW              | 22 |
|     |      | 3.9.6  | SB              | 22 |
|     |      | 3.9.7  | SH              | 22 |
|     |      | 3.9.8  | SW              | 23 |
|     | 3.10 | 特权指    | <b>6</b> 令      | 23 |
|     |      | 3.10.1 | ERET            | 23 |
|     |      | 3.10.2 | MFC0            | 23 |
|     |      | 3.10.3 | MTC0            | 24 |
|     |      |        |                 |    |
| 5 申 | 断与   | i例外    |                 | 25 |
|     | 5.1  | 处理器    | 暑例外             | 25 |
|     |      | 5.1.1  | 例外优先级           | 25 |
|     |      | 5.1.2  | 例外入口向量位置        | 25 |
|     | K    | 5.1.3  | 处理器硬件响应例外的一般性过程 | 25 |
|     | 41   | 5.1.4  | 中断例外            | 26 |
|     | 4    | 5.1.5  | 地址错例外           | 26 |
|     | 4    | 5.1.6  | 整型溢出例外          | 26 |
|     |      | 5.1.7  | 系统调用例外          | 26 |
|     |      | 5.1.8  | 断点例外            | 27 |
|     |      | 5.1.9  | 保留指令例外          | 27 |
|     | 5.2  | 中断     |                 | 27 |
|     |      | 5.2.1  | 中断响应的必要条件       | 27 |
|     |      | 5.2.2  | 中断模式            | 27 |
| 6 系 | 系统控  | 制寄存    | 7器              | 28 |
|     | 6.1  | 系统技    | 空制寄存器概览         | 28 |

| 6.2 | BadVAddr 寄存器 (CPO Register 8, Select 0) | . 28 |
|-----|-----------------------------------------|------|
|     | Count 寄存器 (CPO Register 9, Select 0)    |      |
|     | Status 寄存器 (CPO Register 12, Select 0)  |      |
|     | Cause 寄存器 (CPO Register 13, Select 0)   |      |
| 6.6 | EPC 寄存器 (CPO Register 14, Select 0)     | . 30 |



# 图目录

| 图 3-1 指令格式           | 2  |
|----------------------|----|
| 图 4-1 虚实地址映射关系图      |    |
| 图 6-1 BadVAddr 寄存器格式 |    |
| 图 6-2 Count 寄存器格式    | 28 |
| 图 6-3 Status 寄存器格式   | 29 |
| 图 6-4 Cause 寄存器格式    | 29 |
| 图 6-5 EPC 寄存器格式      | 30 |

# 表目录

| 表 3-1 算术运算指令                              | <br>3  |
|-------------------------------------------|--------|
| 表 3-1 算术运算指令<br>表 3-2 逻辑运算指令              | <br>3  |
| 表 3-3 移位指令                                | <br>4  |
| 表 3-4 分支跳转指令                              | <br>4  |
| 表 3-5 数据移动指令                              | <br>4  |
| 表 3-6 自陷指令表 3-7 访存指令                      | <br>5  |
| 表 3-7 访存指令                                | <br>5  |
| 表 3-8 自陷指令                                | <br>5  |
| 表 5-1 例外优先级                               | <br>25 |
| 表 5-2 各中断请求生成条件                           | <br>27 |
| 表 6-1 BadVAddr 寄存器域描述                     | <br>28 |
| 表 6-2 Count 寄存器域描述                        | 28     |
| 表 6-3 Status 寄存器域描述<br>表 6-4 Cause 寄存器域描述 | <br>29 |
| 表 6-4 Cause 寄存器域描述                        | <br>29 |
| 表 6-5 ExcCode 编码及其对应例外类型                  | <br>30 |
| 表 6-6 EPC 寄存器域描述                          | <br>30 |

# "系统能力培养大赛"MIPS 指令系统规范

"系统能力培养大赛"MIPS 指令系统是在 MIPS32 指令系统的基础之上进行一定程度地裁剪,在控制系统设计规模的前提下,保证简单系统的可实现性。概要来说,这套指令系统包含所有非浮点 MIPS I 指令和 MIPS32 中的 ERET 指令,少量的 CPO 寄存器以支持中断和系统调用,不实现 TLB MMU 和特权等级。

本文档对竞赛所用指令系统进行具体规定。如果觉得本文档中有定义不精确之处,可以查阅参考文献[1-3]中的相关章节,如两者存在冲突,以参考文献[1-3]中的内容为准。

本文档包含如下章节:

- 第1章,"编程模型",对支持的数据类型、软件可见寄存器、大小尾端进行定义。
- 第2章,"操作模式",对处理器需要支持的操作模式进行定义。
- 第3章,"指令定义",对需实现指令逐条定义。
- 第4章,"存储管理",定义一套线性虚实地址映射机制。
- 第5章,"中断与例外",介绍需实现的中断和例外的相关定义。
- 第6章, "系统控制寄存器", 对需实现的系统控制寄存器(俗称 CP0 寄存器)逐个进行定义。

本文档供大家在本学期实验开展过程中按需索引。

每个章节对阅读者有不同的要求:

- (1) 阅读第1章前,需要读者了解基本的 MIPS 汇编和一些计算机系统的知识。
- (2) 阅读第2章前,需要读者理解用户态、核心态。
- (3) 阅读第3章前,需要读者明白机器指令和汇编指令的区别,了解基本 MIPS 汇编。
- (4) 阅读第4章前,需要读者理解虚实地址翻译的缘由和实现,了解软硬件协同。
- (5) 阅读第5章前,需要读者了解中断和例外的区别及用途。
- (6) 阅读第 6 章前,需要读者了解 CPU 操作模式的控制和切换,以及系统控制器寄存器的作用。

通过本章节的学习, 你将获得:

- (1) 认识一个简单但比较全面的 MIPS 系统。
- (2) 明确 MIPS 基础指令集的定义。
- (3) 了解 MIPS 基本存储管理——固定地址映射。
- (4) 理解 MIPS 系统部分中断和例外的定义和处理。
- (5) 了解 MIPS 基本的系统控制寄存器。

# 1 编程模型

### 1.1 数据格式

处理器可处理的数据格式定义如下:

- ◆ 比特 (bit, b)
- ◆ 字节 (Byte, 8bits, B)
- ◆ 半字 (Halfword, 16bits, H)
- ◆ 字 (Word, 32bits, W)

### 1.2 寄存器

处理器包含的软件可见的寄存器种类如下:

- ◆ 32 个 32 位通用寄存器, r0~r31。其中有两个被赋予了特殊含义: r0, 0 号通用寄存器, 值永远为 0; r31, 31 号通用寄存器,被 JAL, BLTZAL 和 BGEZAL 指令隐式的用作目标寄存器,存放返回地址。
- ◆ HI/LO 寄存器。HI 寄存器存放乘法指令结果的高半部分或是除法指令结果的余数,LO 寄存器存放乘法指 令结果的低半部分或是除法指令结果的商。
- ◆ 程序计数器 (PC)。这个寄存器软件无法直接访问。
- 控制寄存器(CP0)。一组用于中断、例外控制的寄存器。

### 1.3 大小尾端

处理器中的字节顺序和比特顺序均采用小尾端模式,即第 0 字节永远是最低有效字节,第 0 比特永远是最低 有效比特。

### 1.4 存储访问类型

处理器至少支持不可缓存(uncached)这种存储访问类型。属于此类型的访问将直接读、写物理内存(或物理 内存地址映射的寄存器),但不会访问或修改各级缓存中的内容。

#### 操作模式 2

处理器永远处于核心态模式(Kernel Mode)。该操作模式下处理器可以执行所有指令,访问32位全地址空间。

# 指令定义

### 3.1 指令格式

所有指令长度均为32比特。

除个别指令外,所有指令的格式均为立即数型(I-Type)、跳转型(J-Type)和寄存器型(R-Type)三种类型 中的一种。三类指令格式如图 3-1 所示。



图 3-1 指令格式

### 3.2 指令功能分类

处理器需要实现的指令包括除 4 条非对齐指令外的所有 MIPS I 指令以及 MIPS32 中的 ERET 指令,有 14 条算术运算指令、8 条逻辑运算指令,6 条移位指令、8 条分支跳转指令、4 条数据移动指令、2 条自陷指令、12 条访存指令、3 条特权指令,共计 57 条。下面分类给出各部分指令的简要功能介绍。

表 3-1 算术运算指令

| 指令名称格式                  | 指令功能简述          |
|-------------------------|-----------------|
| ADD rd, rs, rt          | 加 (可产生溢出例外)     |
| ADDI rt, rs, immediate  | 加立即数 (可产生溢出例外)  |
| ADDU rd, rs, rt         | 加 (不产生溢出例外)     |
| ADDIU rt, rs, immeidate | 加立即数 (不产生溢出例外)  |
| SUB rd. rs, rt          | 减(可产生溢出例外)      |
| SUBU rd, rs, rt         | 减 (不产生溢出例外)     |
| SLT rd, rs, rt          | 有符号小于置 1        |
| SLTI rt, rs, immediate  | 有符号小于立即数设置 1    |
| SLTU rd, rs, rt         | 无符号小于设置 1       |
| SLTIU rt, rs, immediate | 无符号小于立即数[1]设置 1 |
| DIV rs, rt              | 有符号字除           |
| DIVU rs,rt              | 无符号字除           |
| MULT rs, rt             | 有符号字乘           |
| MULTU rs, rt            | 无符号字乘           |

表 3-2 逻辑运算指令

| 指令名称格式                 | 指令功能简述      |
|------------------------|-------------|
| AND rd, rs, rt         | 位与          |
| ANDI rt, rs, immediate | 立即数位与       |
| LUI rt,immediate       | 寄存器高半部分置立即数 |
| NOR rd, rs, rt         | 位或非         |
| OR rd, rs, rt          | 位或          |
| ORI rt, rs, immediate  | 立即数位或       |

<sup>[1]</sup> 请注意虽然是无符号比较,但是立即数仍是进行有符号扩展。

| 指令名称格式                 | 指令功能简述 |
|------------------------|--------|
| XOR rd, rs, rt         | 位异或    |
| XORI rt, rs, immediate | 立即数位异或 |

### 表 3-3 移位指令

| 指令名称格式          | 指令功能简述  |
|-----------------|---------|
| SLL rd, rt, sa  | 立即数逻辑左移 |
| SLLV rd, rt, rs | 变量逻辑左移  |
| SRA rd, rt, sa  | 立即数算术右移 |
| SRAV rd, rt, rs | 变量算术右移  |
| SRL rd, rt, sa  | 立即数逻辑右移 |
| SRLV rd, rt, rs | 变量逻辑右移  |

# 表 3-4 分支跳转指令

| 指令名称格式             | 指令功能简述               |
|--------------------|----------------------|
| BEQ rs, rt, offset | 相等转移                 |
| BNE rs, rt, offset | 不等转移                 |
| BGEZ rs, offset    | 大于等于 0 转移            |
| BGTZ rs, offset    | 大于 0 转移              |
| BLEZ rs, offset    | 小于等于 0 转移            |
| BLTZ rs, offset    | 小于 0 转移              |
| BLTZAL rs, offset  | 小于 0 调用子程序并保存返回地址    |
| BGEZAL rs, offset  | 大于等于 0 调用子程序并保存返回地址  |
| J target           | 无条件直接跳转              |
| JAL target         | 无条件直接跳转至子程序并保存返回地址   |
| JR rs              | 无条件寄存器跳转             |
| JALR rd, rs        | 无条件寄存器跳转至子程序并保存返回地址下 |

### 表 3-5 数据移动指令

| 指令名称格式  | 指令功能简述        |
|---------|---------------|
| MFHI rd | HI 寄存器至通用寄存器  |
| MFLO rd | LO 寄存器至通用寄存器  |
| MTHI rs | 通用寄存器至 HI 寄存器 |
| MTLO rs | 通用寄存器至 LO 寄存器 |

### 表 3-6 自陷指令

| 指令名称格式  | 指令功能简述 |  |  |  |  |
|---------|--------|--|--|--|--|
| BREAK   | 断点     |  |  |  |  |
| SYSCALL | 系统调用   |  |  |  |  |

### 表 3-7 访存指令

| 指令名称格式               | 指令功能简述   |
|----------------------|----------|
| LB rt, offset(base)  | 取字节有符号扩展 |
| LBU rt, offset(base) | 取字节无符号扩展 |
| LH rt, offset(base)  | 取半字有符号扩展 |
| LHU rt, offset(base) | 取半字无符号扩展 |
| LW rt, offset(base)  | 取字       |
| SB rt, offset(base)  | 存字节      |
| SH rt, offset(base)  | 存半字      |
| SW rt, offset(base)  | 存字       |

### 表 3-8 自陷指令

| 指令名称格式 | 指令功能简述           |
|--------|------------------|
| ERET   | 例外处理返回           |
| MFC0   | 读 CPO 寄存器值至通用寄存器 |
| MTC0   | 通用寄存器值写入 CPO 寄存器 |

### 3.3 算术运算指令

### 3.3.1 ADD

| 31 | 26     | 25 21 | 20 16 | 15 11 | 10 6  | 5 0    |
|----|--------|-------|-------|-------|-------|--------|
| (  | 000000 | rs    | rt    | rd    | 00000 | 100000 |
|    | 6      | 5     | 5     | 5     | 5     | 6      |

汇编格式: ADD rd, rs, rt

功能描述:将寄存器 rs 的值与寄存器 rt 的值相加,结果写入寄存器 rd 中。如果产生溢出,则触发整型溢出例

外 (IntegerOverflow)。

操作定义:  $tmp \leftarrow (GPR[rs]_{31} || GPR[rs]_{31..0}) + (GPR[rt]_{31} || GPR[rt]_{31..0})$ 

if  $tmp_{32} \neq tmp_{31}$  then

SignalException(IntegerOverflow)

else

 $GPR[rd] \leftarrow tmp_{31..0}$ 

endif

例 外: 如果有溢出,则触发整型溢出例外。

### 3.3.2 ADDI



汇编格式: ADDI rt, rs, imm

功能描述: 将寄存器 rs 的值与有符号扩展至 32 位的立即数 imm 相加,结果写入 rt 寄存器中。如果产生溢出,

则触发整型溢出例外(IntegerOverflow)。

操作定义:  $tmp \leftarrow (GPR[rs]_{31}||GPR[rs]_{31..0}) + sign\_extend(imm)$ 

if  $tmp_{32} \neq tmp_{31}$  then

SignalException(IntegerOverflow)

else

 $GPR[rt] \leftarrow tmp_{31..0}$ 

endif

例 外: 如果有溢出,则触发整型溢出例外。

### 3.3.3 ADDU

| 31 | 26     | 25 21 | 20 16 | 15 1° | 1 10 6 | 5      | 0 |
|----|--------|-------|-------|-------|--------|--------|---|
|    | 000000 | rs    | rt    | rd    | 00000  | 100001 |   |

6 5 5 5 6

汇编格式: ADDU rd, rs, rt

功能描述: 将寄存器 rs 的值与寄存器 rt 的值相加,结果写入 rd 寄存器中。

操作定义: GPR[rd] ← GPR[rs] + GPR[rt]

例 外: 无

#### 3.3.4 ADDIU

| 3 | 31 26  | 25 21 | 20 16 | 15  | 0   |
|---|--------|-------|-------|-----|-----|
|   | 001001 | rs    | rt    | imm | 1/2 |
|   | 6      | 5     | 5     | 16  | 7 / |

汇编格式: ADDIU rt, rs, imm

功能描述: 将寄存器 rs 的值与有符号扩展至 32 位的立即数 imm 相加,结果写入 rt 寄存器中。

操作定义: GPR[rt] ← GPR[rs] + sign\_extend(imm)

例 外: 无

### 3.3.5 SUB



汇编格式: SUB rd, rs, rt

**功能描述:** 将寄存器 rs 的值与寄存器 rt 的值相减,结果写入 rd 寄存器中。如果产生溢出,则触发整型溢出例外(IntegerOverflow)。

操作定义: tmp ← (GPR[rs]<sub>31</sub>||GPR[rs]<sub>31..0</sub>) - (GPR[rt]<sub>31</sub>||GPR[rt]<sub>31..0</sub>)

if  $tmp_{32} \neq tmp_{31}$  then

SignalException(IntegerOverflow)

else

 $GPR[rd] \leftarrow tmp_{31..0}$ 

endif

例 外: 如果有溢出,则触发整型溢出例外。

### 3.3.6 SUBU



汇编格式: SUBU rd, rs, rt

功能描述:将寄存器 rs 的值与寄存器 rt 的值相减,结果写入 rd 寄存器中。

操作定义: GPR[rd] ← GPR[rs] – GPR[rt]

例 外: 无

### 3.3.7 SLT

| 31    | 26 | 3 25 | 21 2 | 20 16 | 3 15 | 11 | 10 6  | 5     | 0  |
|-------|----|------|------|-------|------|----|-------|-------|----|
| 00000 | 0  | rs   |      | rt    | rd   |    | 00000 | 10101 | .0 |
| 6     |    | 5    |      | 5     | 5    |    | 5     | 6     |    |

汇编格式: SLT rd, rt, rs

**功能描述:** 将寄存器 rs 的值与寄存器 rt 中的值进行有符号数比较,如果寄存器 rs 中的值小,则寄存器 rd 置 1; 否则寄存器 rd 置 0。

操作定义: if GPR[rs] < GPR[rt] then

 $GPR[rd] \leftarrow 1$ 

else

 $GPR[rd] \leftarrow 0$ 

endif

例 外: 无

### 3.3.8 SLTI



汇编格式: SLTI rt, rs, imm

**功能描述:** 将寄存器 rs 的值与有符号扩展至 32 位的立即数 imm 进行有符号数比较,如果寄存器 rs 中的值小,则寄存器 rt 置 1;否则寄存器 rt 置 0。

操作定义: if GPR[rs] < Sign\_extend(imm) then

$$GPR[rt] \leftarrow 1$$

else

 $GPR[rt] \leftarrow 0$ 

endif

例 外: 无

#### 3.3.9 SLTU

| 31 26  | 25 21 | 20 16 | 15 11 | 10 6  | 5      | 0 |
|--------|-------|-------|-------|-------|--------|---|
| 000000 | rs    | rt    | rd    | 00000 | 101011 |   |
| 6      | 5     | 5     | 5     | 5     | 6      |   |

汇编格式: SLTU rd, rs, rt

**功能描述:** 将寄存器 rs 的值与寄存器 rt 中的值进行无符号数比较,如果寄存器 rs 中的值小,则寄存器 rd 置 1; 否则寄存器 rd 置 0。

操作定义: if (0||GPR[rs]<sub>31..0</sub>) < (0||GPR[rt]<sub>31..0</sub>) then

$$GPR[rd] \leftarrow 1$$
else
 $GPR[rd] \leftarrow 0$ 
endif

例 外: 无

### 3.3.10 SLTIU



汇编格式: SLTIU rt, rs, imm

**功能描述:** 将寄存器 rs 的值与**有符号扩展**至 32 位的立即数 imm 进行无符号数比较,如果寄存器 rs 中的值小,则寄存器 rt 置 1; 否则寄存器 rt 置 0。

操作定义: if (0||GPR[rs]<sub>31..0</sub>) < Sign\_extend(imm) then

$$GPR[rt] \leftarrow 1$$

else

 $GPR[rt] \leftarrow 0$ 

endif

例 外: 无

### 3.3.11 DIV

| 3 | 31 26  | 25 21 | 20 | 16 15 | 6          | 5 0    |
|---|--------|-------|----|-------|------------|--------|
|   | 000000 | rs    | rt |       | 0000000000 | 011010 |
|   | 6      | 5     | 5  |       | 10         | 6      |

汇编格式: DIV rs, rt

功能描述: 有符号除法,寄存器 rs 的值除以寄存器 rt 的值,商写入 LO 寄存器中,余数写入 HI 寄存器中。

操作定义: q ← GPR[rs]<sub>31..0</sub> div GPR[rt]<sub>31..0</sub>

 $LO \leftarrow q$ 

 $r \leftarrow GPR[rs]_{31..0} \mod GPR[rt]_{31..0}$ 

HI ← 1

例 外: 无

### 3.3.12 DIVU

|   | 31     | 26 | 25 21 | 20 | 16 1 | 15 6      | 5      | 0 |
|---|--------|----|-------|----|------|-----------|--------|---|
| / | 000000 |    | rs    | rt |      | 000000000 | 011011 | 1 |
|   | 6      |    | 5     | 5  |      | 10        | 6      |   |

汇编格式: DIVU rs, rt

功能描述:无符号除法,寄存器 rs 的值除以寄存器 rt 的值,商写入 LO 寄存器中,余数写入 HI 寄存器中。

操作定义:  $q \leftarrow (0 || GPR[rs]_{31..0}) \text{ div } (0 || GPR[rt]_{31..0})$ 

 $LO \leftarrow q$ 

 $r \leftarrow (0 \| GPR[rs]_{31..0}) \bmod (0 \| GPR[rt]_{31..0})$ 

 $HI \leftarrow r$ 

例 外: 无

#### 3.3.13 MULT

| 31     | 26 | 25 | 21 20 | 16 | 15 6         | 5 | 0      |
|--------|----|----|-------|----|--------------|---|--------|
| 000000 | )  | rs |       | rt | 00 0000 0000 |   | 011000 |
| 6      |    | 5  |       | 5  | 10           |   | 6      |

汇编格式: MULT rs, rt

功能描述: 有符号乘法,寄存器 rs 的值乘以寄存器 rt 的值,乘积的低半部分和高半部分分别写入 LO 寄存器

和HI寄存器。

操作定义: prod ← GPR[rs]<sub>31..0</sub> × GPR[rt]<sub>31..0</sub>

 $LO \leftarrow prod_{31..0}$  $HI \leftarrow prod_{63..32}$ 

例 外: 无

### 3.3.14 MULTU

| 3 | 31 26  | 25 21 | 20 16 | 15           | 6 5 | 0     |
|---|--------|-------|-------|--------------|-----|-------|
|   | 000000 | rs    | rt    | 00 0000 0000 | 01  | 11001 |
|   | 6      | 5     | 5     | 10           |     | 6     |

汇编格式: MULTU rs, rt

功能描述:无符号乘法,寄存器 rs 的值乘以寄存器 rt 的值,乘积的低半部分和高半部分分别写入 LO 寄存器

和HI寄存器。

操作定义: prod ← (0||GPR[rs]<sub>31..0</sub>) × (0||GPR[rt]<sub>31..0</sub>)

 $LO \leftarrow prod_{31..0}$ 

 $HI \leftarrow prod_{63..32}$ 

例 外: 无

### 3.4 逻辑运算指令

### 3.4.1 AND



汇编格式: AND rd, rs, rt

功能描述: 寄存器 rs 中的值与寄存器 rt 中的值按位逻辑与,结果写入寄存器 rd 中。

操作定义: GPR[rd] ← GPR[rs] & GPR[rt]

例 外: 无

### 3.4.2 ANDI



汇编格式: ANDI rt, rs, imm

功能描述: 寄存器 rs 中的值与 0 扩展至 32 位的立即数 imm 按位逻辑与,结果写入寄存器 rt 中。

操作定义: GPR[rt] ← GPR[rs] and Zero\_extend(imm)

例 外: 无

### 3.4.3 LUI

| ; | 31     | 26 | 25 21 | 20 16 | 0 0 |
|---|--------|----|-------|-------|-----|
|   | 001111 |    | 00000 | rt    | imm |
| _ | 6      |    | 5     | 5     | 16  |

汇编格式: LUI rt, imm

功能描述: 将 16 位立即数 imm 写入寄存器 rt 的高 16 位, 寄存器 rt 的低 16 位置 0。

操作定义: GPR[rt] ← (imm || 0<sup>16</sup>)

例 外: 无

### 3.4.4 NOR

| ; | 31 26  | 25 21 | 20 | 16 15 | 11 10 | 5 5 0  |
|---|--------|-------|----|-------|-------|--------|
|   | 000000 | rs    | rt | rd    | 00000 | 100111 |
| _ | 6      | 5     | 5  | 5     | 5     | 6      |

汇编格式: NOR rd, rs, rt

功能描述: 寄存器 rs 中的值与寄存器 rt 中的值按位逻辑或非,结果写入寄存器 rd 中。

操作定义: GPR[rd] ← GPR[rs] nor GPR[rt]

例 外: 无

### 3.4.5 OR

| 31 26  | 25 21 | 20 16 | 15 11 | 10 6  | 5 0    |
|--------|-------|-------|-------|-------|--------|
| 000000 | rs    | rt    | rd    | 00000 | 100101 |
| 6      | 5     | 5     | 5     | 5     | 6      |

汇编格式: OR rd, rs, rt

功能描述: 寄存器 rs 中的值与寄存器 rt 中的值按位逻辑或,结果写入寄存器 rd 中。

操作定义: GPR[rd] ← GPR[rs] or GPR[rt]

例 外: 无

### 3.4.6 ORI



汇编格式: ORI rt, rs, imm

功能描述: 寄存器 rs 中的值与 0 扩展至 32 位的立即数 imm 按位逻辑或,结果写入寄存器 rt 中。

操作定义: GPR[rt] ← GPR[rs] or Zero\_extend(imm)

例 外: 无

### 3.4.7 XOR

| 3 | 31 26  | 25 21 | 20 16 | 15 11 | 10 6  | 5 0    |
|---|--------|-------|-------|-------|-------|--------|
|   | 000000 | rs    | rt    | rd    | 00000 | 100110 |
| - | 6      | 5     | 5     | 5     | 5     | 6      |

汇编格式: XOR rd, rs, rt

功能描述: 寄存器 rs 中的值与寄存器 rt 中的值按位逻辑异或,结果写入寄存器 rd 中。

操作定义: GPR[rd] ← GPR[rs] xor GPR[rt]

例 外: 无

### 3.4.8 XORI

| 3 | 31 26  | 25 21 | 20 | 16 15 | 0 |
|---|--------|-------|----|-------|---|
|   | 001110 | rs    | rt | imm   |   |
|   | 6      | 5     | 5  | 16    | _ |

汇编格式: XORI rt, rs, imm

功能描述: 寄存器 rs 中的值与 0 扩展至 32 位的立即数 imm 按位逻辑异或,结果写入寄存器 rt 中。

操作定义: GPR[rt] ← GPR[rs] xor Zero\_extend(imm)

例 外: 无

# 3.5 移位指令

### 3.5.1 SLLV

|   | 31 2   | 26 25 21 | 20 16 | 15 11 | 10 6  | 5      | 0 |
|---|--------|----------|-------|-------|-------|--------|---|
| / | 000000 | rs       | rt    | rd    | 00000 | 000100 |   |
|   | 6      | 5        | 5     | 5     | 5     | 6      |   |

汇编格式: SLLV rd, rt, rs

功能描述: 由寄存器 rs 中的值指定移位量,对寄存器 rt 的值进行逻辑左移,结果写入寄存器 rd 中。

操作定义: s ← GPR[rs]<sub>4..0</sub>

 $GPR[rd] \leftarrow GPR[rt]_{(31-s)..0}||0^s$ 

### 例 外: 无

### 3.5.2 SLL

| _ | 31 | 26     | 25 21 | 20 16 | 15 11 | 10 6 | 5 0    |
|---|----|--------|-------|-------|-------|------|--------|
|   |    | 000000 | 00000 | rt    | rd    | sa   | 000000 |
|   |    | 6      | 5     | 5     | 5     | 5    | 6      |

汇编格式: SLL rd, rt, sa

功能描述:由立即数 sa 指定移位量,对寄存器 rt 的值进行逻辑左移,结果写入寄存器 rd 中

操作定义: s ← sa

 $GPR[rd] \leftarrow GPR[rt]_{(31-s)..0}||0^s$ 

例 外: 无

### 3.5.3 SRAV

| _ | 31     | 26 | 25 | 21 20 | 10 | 3 15 | 11 | 10    | 6 | 5   |      | 0 |
|---|--------|----|----|-------|----|------|----|-------|---|-----|------|---|
|   | 000000 |    | rs |       | rt | rd   |    | 00000 |   | 000 | 0111 |   |
| - | 6      |    | 5  |       | 5  | 5    |    | 5     |   |     | 6    |   |

汇编格式: SRAV rd, rt, rs

功能描述:由寄存器 rs 中的值指定移位量,对寄存器 rt 的值进行算术右移,结果写入寄存器 rd 中。

操作定义: s ← GPR[rs]<sub>4..0</sub>

 $GPR[rd] \leftarrow (GPR[rt]_{31})^s || GPR[rt]_{31..s}$ 

例 外: 无

### 3.5.4 SRA

| 31 | 26     | 25 21 | 20 | 16 | 15 11 | 10 6 | 5 0    |
|----|--------|-------|----|----|-------|------|--------|
|    | 000000 | 00000 | rt |    | rd    | sa   | 000011 |
|    | 6      | 5     | 5  |    | 5     | 5    | 6      |

汇编格式: SRA rd, rt, sa

功能描述: 由立即数 sa 指定移位量,对寄存器 rt 的值进行算术右移,结果写入寄存器 rd 中。

操作定义: s ← sa

 $GPR[rd] \leftarrow (GPR[rt]_{31})^s || GPR[rt]_{31..s}$ 

例 外:无

### 3.5.5 SRLV

| 31     | 26 | 25 | 21 20 | 16 | 15 | 11 | 10 6  | 5    | 0  |
|--------|----|----|-------|----|----|----|-------|------|----|
| 000000 |    | rs |       | rt | rd |    | 00000 | 0001 | 10 |
| 6      |    | 5  |       | 5  | 5  |    | 5     | 6    |    |

汇编格式: SRLV rd, rt, rs

功能描述:由寄存器 rs 中的值指定移位量,对寄存器 rt 的值进行逻辑右移,结果写入寄存器 rd 中。

操作定义: s ← GPR[rs]<sub>4..0</sub>

 $GPR[rd] \leftarrow 0^s \parallel GPR[rt]_{31..s}$ 

例 外: 无

### 3.5.6 SRL

| 31 | 26    | 3 25  | 21 20 | 16 | 15 | 11 10 | 6  | 5      | 0 |
|----|-------|-------|-------|----|----|-------|----|--------|---|
| 00 | 00000 | 00000 |       | rt | rd |       | sa | 000010 |   |
|    | 6     | 5     |       | 5  | 5  |       | 5  | 6      |   |

汇编格式: SRL rd, rt, sa

功能描述:由立即数 sa 指定移位量,对寄存器 rt 的值进行逻辑右移,结果写入寄存器 rd 中。

操作定义: s ← sa

 $GPR[rd] \leftarrow 0^s \parallel GPR[rt]_{31..s}$ 

例 外: 无

### 3.6 分支跳转指令

### 3.6.1 BEQ

| 31     | 26 | 25 | 21 20    | 16 | 5 15   | 0 |
|--------|----|----|----------|----|--------|---|
| 000100 |    | rs | <b>*</b> | rt | offset |   |
| 6      |    | 5  |          | 5  | 16     |   |

汇编格式: BEQ rs, rt, offset

功能描述: 如果寄存器 rs 的值等于寄存器 rt 的值则转移,否则顺序执行。转移目标由立即数 offset 左移 2 位 并进行有符号扩展的值加上该分支指令对应的延迟槽指令的 PC 计算得到。

操作定义: I: condition ← GPR[rs] = GPR[rt]

target offset  $\leftarrow$  Sign\_extend(offset||0^2)

I+1: if condition then

 $PC \leftarrow PC + target offset$ 

endif

例 外: 无

### 3.6.2 BNE



汇编格式: BNE rs, offset

**功能描述:** 如果寄存器 rs 的值不等于寄存器 rt 的值则转移,否则顺序执行。转移目标由立即数 offset 左移 2 位并进行有符号扩展的值加上该分支指令对应的延迟槽指令的 PC 计算得到。

操作定义: I: condition ← GPR[rs] ≠ GPR[rt]

target offset  $\leftarrow$  Sign extend(offset||0^2)

I+1: if condition then

 $PC \leftarrow PC + target offset$ 

endif

例 外: 无

### 3.6.3 BGEZ

| 3 | 31 26  | 25 21 | 20 16 | 0      |
|---|--------|-------|-------|--------|
|   | 000001 | rs    | 00001 | offset |
|   | 6      | 5     | 5     | 16     |

汇编格式: BGEZ rs, offset

**功能描述:** 如果寄存器 rs 的值大于等于 0 则转移,否则顺序执行。转移目标由立即数 offset 左移 2 位并进行有符号扩展的值加上该分支指令对应的延迟槽指令的 PC 计算得到。

操作定义: I:  $condition \leftarrow GPR[rs] \ge 0$ 

 $target\_offset \leftarrow Sign\_extend(offset||0^2)$ 

I+1: if condition then

 $PC \leftarrow PC + target\_offset$ 

endif

例 外: 无

### 3.6.4 BGTZ



汇编格式: BGTZ rs, offset

**功能描述:** 如果寄存器 rs 的值大于 0 则转移,否则顺序执行。转移目标由立即数 offset 左移 2 位并进行有符号 扩展的值加上该分支指令对应的延迟槽指令的 PC 计算得到。

操作定义: I: condition ← GPR[rs] > 0

 $target\_offset \leftarrow Sign\_extend(offset||0^2)$ 

I+1: if condition then

 $PC \leftarrow PC + target\_offset$ 

endif

例 外: 无

# 3.6.5 BLEZ

31 26 25 21 20 16 15 0

| 000110 | rs | 00000 | offset |
|--------|----|-------|--------|
| 6      | 5  | 5     | 16     |

汇编格式: BLEZ rs, offset

功能描述:如果寄存器 rs 的值小于等于 0 则转移,否则顺序执行。转移目标由立即数 offset 左移 2 位并进行有

符号扩展的值加上该分支指令对应的延迟槽指令的PC计算得到。

操作定义: I: condition  $\leftarrow$  GPR[rs]  $\leq$  0

target offset  $\leftarrow$  Sign extend(offset||0^2)

I+1: if condition then

endif

例 外: 无

#### 3.6.6 BLTZ



汇编格式: BLTZ rs, offset

**功能描述:** 如果寄存器 rs 的值小于 0 则转移,否则顺序执行。转移目标由立即数 offset 左移 2 位并进行有符号 扩展的值加上该分支指令对应的延迟槽指令的 PC 计算得到。

操作定义: I: condition ← GPR[rs] < 0

 $target\_offset \leftarrow Sign\_extend(offset||0^2)$ 

I+1: if condition then

 $PC \leftarrow PC + target\_offset$ 

endif

例 外: 无

### **3.6.7 BGEZAL**



汇编格式: BGEZAL rs, offset

**功能描述:** 如果寄存器 rs 的值大于等于 0 则转移,否则顺序执行。转移目标由立即数 offset 左移 2 位并进行有符号扩展的值加上该分支指令对应的延迟槽指令的 PC 计算得到。无论转移与否,将该分支对应延迟槽指令之后的指令的 PC 值保存至第 31 号通用寄存器中。

操作定义: I: condition ← GPR[rs] ≥ 0

 $target\_offset \leftarrow Sign\_extend(offset||0^2)$ 

 $GPR[31] \leftarrow PC + 8$ 

I+1: if condition then

$$PC \leftarrow PC + target offset$$

endif

例 外: 无

### **3.6.8 BLTZAL**



汇编格式: BLTZAL rs, offset

**功能描述:** 如果寄存器 rs 的值小于 0 则转移,否则顺序执行。转移目标由立即数 offset 左移 2 位并进行有符号 扩展的值加上该分支指令对应的延迟槽指令的 PC 计算得到。无论转移与否,将该分支对应延迟槽 指令之后的指令的 PC 值保存至第 31 号通用寄存器中。

操作定义: I: condition ← GPR[rs] < 0

 $target\_offset \leftarrow Sign\_extend(offset||0^2)$ 

 $GPR[31] \leftarrow PC + 8$ 

I+1: if condition then

 $PC \leftarrow PC + target\_offset$ 

endif

例 外: 无

#### 3.6.9 J



汇编格式: J target

功能描述: 无条件跳转。跳转目标由该分支指令对应的延迟槽指令的 PC 的最高 4 位与立即数 instr\_index 左移 2 位后的值拼接得到。

操作定义: I:

I+1:  $PC \leftarrow PC_{31..28} \parallel instr\_index \parallel 0^2$ 

例 外: 无

### 3.6.10 JAL



汇编格式: JAL target

**功能描述:** 无条件跳转。跳转目标由该分支指令对应的延迟槽指令的 PC 的最高 4 位与立即数 instr\_index 左移 2 位后的值拼接得到。同时将该分支对应延迟槽指令之后的指令的 PC 值保存至第 31 号通用寄存器中。

操作定义: I: GPR[31] ← PC + 8

I+1:  $PC \leftarrow PC_{31..28} \parallel instr\_index \parallel 0^2$ 

例 外: 无

### 3.6.11 JR

| 31     | 26 25 | 21 | 20 11        | 10 6  | 5 | 0      |
|--------|-------|----|--------------|-------|---|--------|
| 000000 |       | rs | 00 0000 0000 | 00000 |   | 001000 |
| 6      |       | 5  | 10           | 5     |   | 6      |

汇编格式: JR rs

功能描述: 无条件跳转。跳转目标为寄存器 rs 中的值。

操作定义: I: temp ← GPR[rs]

I+1: PC ← temp

例 外: 无

### 3.6.12 JALR

| 31    | 26 | 25 | 21 20 | 16    | 15 | 11 | 10    | 6 | 5      | 0 |
|-------|----|----|-------|-------|----|----|-------|---|--------|---|
| 00000 | 00 | rs |       | 00000 | rd |    | 00000 |   | 001001 |   |
| 6     |    | 5  |       | 5     | 5  |    | 5     |   | 6      |   |

汇编格式: JALR rd, rs

JALR rs (rd=31 implied)

**功能描述:** 无条件跳转。跳转目标为寄存器 rs 中的值。同时将该分支对应延迟槽指令之后的指令的 PC 值保存至寄存器 rd 中。

操作定义: I: temp← GPR[rs]

 $GPR[rd] \leftarrow PC + 8$ 

I+1:  $PC \leftarrow temp$ 

例 外, 无

### 3.7 数据移动指令

### 3.7.1 MFHI

| 31 | 26     | 25 21 20    | 16 15 | 11 | 10 6  | 5      | 0 |
|----|--------|-------------|-------|----|-------|--------|---|
|    | 000000 | 00 0000 000 | 0     | rd | 00000 | 010000 |   |
|    | 6      | 10          |       | 5  | 5     | 6      |   |

汇编格式: MFHI rd

功能描述:将 HI 寄存器的值写入到寄存器 rd 中。

操作定义: GPR[rd] ← HI

例 外: 无

### 3.7.2 MFLO

|   | 31 | 26     | 25 21 20  | 16 15 | 5 11 | 10 6  | 5 0    |
|---|----|--------|-----------|-------|------|-------|--------|
|   |    | 000000 | 00 0000 0 | 0000  | rd   | 00000 | 010010 |
| • |    | 6      | 10        | •     | 5    | 5     | 6      |

汇编格式: MFLO rd

功能描述:将LO寄存器的值写入到寄存器rd中。

操作定义: GPR[rd] ← LO

**例 外:** 无

### 3.7.3 MTHI

| 31 26  | 6 25 21 | 20 16 15   | 6         | 5 0    |
|--------|---------|------------|-----------|--------|
| 000000 | rs      | 000 0000 0 | 0000 0000 | 010001 |
| 6      | 5       | 15         |           | 6      |

汇编格式: MTHI rs

功能描述: 将寄存器 rs 的值写入到 HI 寄存器中。

操作定义: HI ← GPR[rs]

例 外: 无

### 3.7.4 MTLO

| 31 | 26     | 25 21 | 20 16 15           | 6 | 5 | 0      |
|----|--------|-------|--------------------|---|---|--------|
|    | 000000 | rs    | 000 0000 0000 0000 |   |   | 010011 |
|    | 6      | 5     | 15                 |   |   | 6      |

汇编格式: MTLO rs

功能描述: 将寄存器 rs 的值写入到 LO 寄存器中。

操作定义: LO ← GPR[rs]

例 外:无

### 3.8 自陷指令

### 3.8.1 BREAK

| _ | 31 26  | 25 6 | 5      | 0 |
|---|--------|------|--------|---|
|   | 000000 | code | 001101 |   |
| - | 6      | 20   | 6      |   |

汇编格式: BREAK

功能描述: 触发断点例外。

操作定义: SignalException(Breakpoint)

例 外: 断点例外

### 3.8.2 SYSCALL

|   | 31 26  | 25 6 | 5 | 0      |
|---|--------|------|---|--------|
|   | 000000 | code |   | 001100 |
| • | 6      | 20   |   | 6      |

汇编格式: SYSCALL

功能描述: 触发系统调用例外。

操作定义: SignalException(SystemCall)

例 外:系统调用例外

### 3.9 访存指令

### 3.9.1 LB



汇编格式: LB rt, offset(base)

**功能描述:** 将 base 寄存器的值加上符号扩展后的立即数 offset 得到访存的虚地址,据此虚地址从存储器中读取1个字节的值并进行符号扩展,写入到rt寄存器中。

操作定义: vAddr ← GPR[base] + sign\_extend(offset)

 $(pAddr, CCA) \leftarrow AddressTranslation(vAddr, DATA, LOAD)$ 

membyte ← LoadMemory(CCA, BYTE, pAddr, vAddr, DATA)

 $GPR[rt] \leftarrow sign\_extend(membyte_{7..0})$ 

例 外:无

### 3.9.2 LBU



汇编格式: LBU rt, offset(base)

**功能描述:** 将 base 寄存器的值加上符号扩展后的立即数 offset 得到访存的虚地址,据此虚地址从存储器中读取1个字节的值并进行0扩展,写入到rt寄存器中。

例 外: 无

### 3.9.3 LH

| ; | 31 26  | 25 21 | 20 16 | 15     | 0    |
|---|--------|-------|-------|--------|------|
|   | 100001 | base  | rt    | offset | (X)  |
|   | 6      | 5     | 5     | 16     | - // |

汇编格式: LH rt, offset(base)

功能描述: 将 base 寄存器的值加上符号扩展后的立即数 offset 得到访存的虚地址,如果地址不是 2 的整数倍则触发地址错例外,否则据此虚地址从存储器中读取连续 2 个字节的值并进行符号扩展,写入到 rt 寄存器中。

操作定义: vAddr ← GPR[base] + sign\_extend(offset)

if  $vAddr_0 \neq 0$  then

SignalException(AddressError)

endif

(pAddr, CCA) ← AddressTranslation(vAddr, DATA, LOAD)

memhalf ← LoadMemory(CCA, HALFWORD, pAddr, vAddr, DATA)

 $GPR[rt] \leftarrow sign\_extend(memhalf_{15..0})$ 

例 外: 地址最低 1 位不为 0, 触发地址错例外

#### 3.9.4 LHU



汇编格式: LHU rt, offset(base)

**功能描述:** 将 base 寄存器的值加上符号扩展后的立即数 offset 得到访存的虚地址,如果地址不是 2 的整数倍则触发地址错例外,否则据此虚地址从存储器中读取连续 2 个字节的值并进行 0 扩展,写入到 rt 寄存器中。

操作定义: vAddr ← GPR[base] + sign\_extend(offset)

if  $vAddr_0 \neq 0$  then

SignalException(AddressError)

endif

(pAddr, CCA) ← AddressTranslation(vAddr, DATA, LOAD)

memhalf ← LoadMemory(CCA, HALFWORD, pAddr, vAddr, DATA)

 $GPR[rt] \leftarrow zero\_extend(memhalf_{15..0})$ 

例 外: 地址最低 1 位不为 0, 触发地址错例外

#### 3.9.5 LW

|   | 31 26  | 6 25 21 | 20 16 | 15 0   |
|---|--------|---------|-------|--------|
|   | 100011 | base    | rt    | offset |
| _ | 6      | 5       | 5     | 16     |

汇编格式: LW rt, offset(base)

**功能描述:** 将 base 寄存器的值加上符号扩展后的立即数 offset 得到访存的虚地址,如果地址不是 4 的整数倍则触发地址错例外,否则据此虚地址从存储器中读取连续 4 个字节的值,写入到 rt 寄存器中。

操作定义: vAddr ← GPR[base] + sign\_extend(offset)

if  $vAddr_{1..0} \neq 0$  then

SignalException(AddressError)

endif

(pAddr, CCA) ← AddressTranslation(vAddr, DATA, LOAD)

memword ← LoadMemory(CCA, WORD, pAddr, vAddr, DATA)

 $GPR[rt] \leftarrow sign\_extend(memword_{31..0})$ 

例 外: 地址最低 2 位不为 0, 触发地址错例外

#### 3.9.6 SB

| ; | 31 2   | 6 25 21 | 20 16 | 15 |        | 0 |
|---|--------|---------|-------|----|--------|---|
|   | 101000 | base    | rt    |    | offset |   |
|   | 6      | 5       | 5     | 7  | 16     |   |

汇编格式: SB rt, offset(base)

功能描述: 将 base 寄存器的值加上符号扩展后的立即数 offset 得到访存的虚地址,据此虚地址将 rt 寄存器的最低字节存入存储器中。

操作定义: vAddr ← GPR[base] + sign\_extend(offset)

(pAddr, CCA) ← AddressTranslation(vAddr, DATA, STORE)

databyte  $\leftarrow$  GPR[rt]<sub>7..0</sub>

StoreMemory(CCA, BYTE, databyte, pAddr, vAddr, DATA)

例 外:无

### 3.9.7 SH



汇编格式: SH rt, offset(base)

**功能描述:** 将 base 寄存器的值加上符号扩展后的立即数 offset 得到访存的虚地址,如果地址不是 2 的整数倍则触发地址错例外,否则据此虚地址将 rt 寄存器的低半字存入存储器中。

操作定义: vAddr ← GPR[base] + sign\_extend(offset)

if  $vAddr_0 \neq 0$  then

SignalException(AddressError)

endif

(pAddr, CCA) ← AddressTranslation(vAddr, DATA, STORE)

datahalf  $\leftarrow$  GPR[rt]<sub>15..0</sub>

StoreMemory(CCA, HALFWORD, datahalf, pAddr, vAddr, DATA)

例 外: 地址最低 1 位不为 0, 触发地址错例外

### 3.9.8 SW

| 3 | 31 26  | 25 21 | 20 16 | 15     | 0 |
|---|--------|-------|-------|--------|---|
|   | 101011 | base  | rt    | offset |   |
| _ | 6      | 5     | 5     | 16     |   |

汇编格式: SW rt, offset(base)

功能描述:将 base 寄存器的值加上符号扩展后的立即数 offset 得到访存的虚地址,如果地址不是 4 的整数倍

则触发地址错例外,否则据此虚地址将 rt 寄存器存入存储器中。

操作定义: vAddr ← GPR[base] + sign\_extend(offset)

if  $vAddr_{1..0} \neq 0$  then

SignalException(AddressError)

endif

(pAddr, CCA) ← AddressTranslation(vAddr, DATA, STORE)

dataword  $\leftarrow$  GPR[rt]<sub>31..0</sub>

StoreMemory(CCA, WORD, dataword, pAddr, vAddr, DATA)

例 外: 地址最低 2 位不为 0, 触发地址错例外

### 3.10特权指令

### 3.10.1 ERET



汇编格式: ERET

功能描述:从中断、例外处理返回。

操作定义: PC ← EPC, Status.EXL ← 0, 刷新流水线。

例 外: 无

#### 3.10.2 MFC0



汇编格式: MFC0 rt, rd, sel

功能描述: 从协处理器 0 的寄存器取值

操作定义: GPR[rt] ← CP0[rd, sel]

例 外: 无

### 3.10.3 MTC0



汇编格式: MTC0 rt, rd, sel

功能描述: 向协处理器 0 的寄存器存值

操作定义: CP0[rd, sel] ← GPR[rt]

例 外: 无

# 4 存储管理

本指令系统对操作模式和存储访问类型进行了严格的限定, 所以存储管理部分仅对虚实地址映射方式进行定义。

处理器可访问 32 位虚地址空间。整个 4GB 大小的虚地址空间被划分成 5 个段。处理器采用固定地址映射 (FMT) 机制,在进行虚实地址映射时,不同段的虚地址以线性方式固定地映射到一段连续的物理地址上。具体映射方式如图 4-1 所示。



图 4-1 虚实地址映射关系图

# 5 中断与例外

### 5.1 处理器例外

### 5.1.1 例外优先级

当一条指令同时满足多个例外触发条件时,处理器核将按照表 5-1 所示例外优先级,优先触发优先级高的例外。

 例外
 类型

 中断
 异步

 地址错例外—取指
 同步

 保留指令例外
 同步

 整型溢出例外、陷阱例外、系统调用例外
 同步

 地址错例外—数据访问
 同步

表 5-1 例外优先级

### 5.1.2 例外入口向量位置

所有例外(含中断)的例外入口地址统一为 0xBFC0.0380

### 5.1.3 处理器硬件响应例外的一般性过程

当开始响应例外时,处理器硬件会作以下事情

- (1) 当 CPO.Status.EXL 为 0 时,更新 CPO.EPC: 将例外处理返回后重新开始执行的指令 PC 填入到 CPO.EPC 寄存器令存器中。如果发生例外的指令不在分支延迟槽中,则重新开始执行的指令 PC 就等于发生例外的指令的 PC: 否则重新开始执行的指令 PC 等于发生例外的指令的 PC-4 (即该延迟槽对应的分支指令的 PC),
- (2) 当 EXL 为 0 时,更新 CPO.Cause 寄存器的 BD 位:如果发生例外的指令在分支延迟槽中,则将 CPO.Cause.BD 置为 1。
- (3) 更新 CPO.Status.EXL 位: 将其置为 1。
- (4) 进入约定的例外入口重新取指,软件开始执行例外处理程序。

当软件完成例外处理程序的执行后,通常会使用 ERET 指令从例外处理程序返回, ERET 指令的作用是:

(1) 将 CPO.Status.EXL 清零。

从 CPO.EPC 寄存器取出重新执行的 PC 值,然后从该 PC 值处继续取指执行。

### 5.1.4 中断例外

当未屏蔽的中断到来时,触发中断例外。关于中断的详细描述,请参考。

### 控制寄存器 Cause 的 ExcCode 域:

0x00 (Int)

响应例外时的额外硬件状态更新:

寄存器

状态更新描述

Cause

IP 域记录待处理的中断。

#### 5.1.5 地址错例外

当发生下列条件时触发地址错例外:

- ◆ 字 load/store 指令, 其访问地址不对齐于字边界。
- ◆ 半字 load/store 指令,其访问地址不对齐与半字边界。
- ◆ 取指 PC 不对齐于字边界。

#### 控制寄存器 Cause 的 ExcCode 域:

0x04 (AdEL): 取指或读数据

0x05 (AdES): 写数据

### 响应例外时的额外硬件状态更新:

寄存器

状态更新描述

BadVAddr

记录触发例外的虚地址。

### 5.1.6 整型溢出例外

当一条 ADD、ADDI或 SUB 指令执行结果溢出时,触发整型溢出例外。

### 控制寄存器 Cause 的 ExcCode 域:

0x0c (Ov)

响应例外时的额外硬件状态更新:

无

### 5.1.7 系统调用例外

当执行 SYSCALL 指令时,触发系统调用例外。

#### 控制寄存器 Cause 的 ExcCode 域:

0x08 (Sys)

响应例外时的额外硬件状态更新:

无

### 5.1.8 断点例外

当执行一条 BREAK 指令时,触发断点例外。

#### 控制寄存器 Cause 的 ExcCode 域:

0x09 (Bp)

响应例外时的额外硬件状态更新:

无

### 5.1.9 保留指令例外

当执行一条未实现的指令时, 触发保留指令例外。

#### 控制寄存器 Cause 的 ExcCode 域:

0x0a (RI)

响应例外时的额外硬件状态更新:

无

### 5.2 中断

本节描述的中断所涉及的范围包括硬件中断、软件中断和计时器中断。

### 5.2.1 中断响应的必要条件

处理器响应中断的必要条件是:

- ◆ Status.IE=1,表示全局中断使能开启。
- ◆ Status.EXL=0,表示没有例外正在处理。
- ◆ 某个中断源产生中断且该中断源未被屏蔽外,

#### 5.2.2 中断模式

处理器支持 2 个软件中断 (SW0~SW1)、6 个硬件中断 (HW0~HW5)和 1 个计时器中断。其中计时器中断复用 HW5 硬件中断。

软件中断的中断源即为 Cause.IP[1:0]两位,仅可以通过软件对 Cause.IP[1:0]位写 1 进行触发,软件写 0 进行清除。

计时器中断的中断源记录在 Cause.TI 位中,在 Count[31:0]等于 Compare[31:0]的情况下由硬件置 1,软件可通过写 Compare 寄存器间接清除 Cause.TI 位记录的中断。

硬件中断的中断源来自于处理器外部,由硬件逐拍采样处理器接口上的 6 个中断输入引脚,软件需要反向遍 历系统的中断路由路径,清除终端设备或路由路径上的中断状态,以此来清除处理器的硬件中断。

除全局中断使能外,每个中断源各自含有一个中断屏蔽位。各中断请求生成关系如表 5-2 所示。

| 中断类型           | 中断源 | 中断请求生成                 |
|----------------|-----|------------------------|
| 硬件中断 5 号、计时器中断 | HW5 | Cause.IP7 & Status.IM7 |
|                | HW4 | Cause.IP6 & Status.IM6 |
|                | HW3 | Cause.IP5 & Status.IM5 |
| 硬件中断 4~0 号     | HW2 | Cause.IP4 & Status.IM4 |
|                | HW1 | Cause.IP3 & Status.IM3 |
|                | HW0 | Cause.IP2 & Status.IM2 |
| 软件中断           | SW1 | Cause.IP1 & Status.IM1 |
| +八丁 〒 四        | SW0 | Cause.IP0 & Status.IM0 |

表 5-2 各中断请求生成条件

所有中断采用相同的例外入口地址,中断例外处理程序需查询 Cause.IP 以及 Status.IM 以确定具体中断源。对于同时出现多个有效中断源的情况,软件可通过对查询次序调控来实现中断处理的优先级。

### 6 系统控制寄存器

### 6.1 系统控制寄存器概览

### 系统控制寄存器一览表

| Reg | Sel. | 寄存器名称    | 功能定义            | /%/   |
|-----|------|----------|-----------------|-------|
| 8   | 0    | BadVAddr | 记录最新地址相关例外的出错地址 | 1//   |
| 9   | 0    | Count    | 处理器内部计数器        | _ / / |
| 12  | 0    | Status   | 处理器状态与控制寄存器     |       |
| 13  | 0    | Cause    | 存放上一次例外原因       |       |
| 14  | 0    | EPC      | 存放上一次发生例外指令的 PC |       |

# 6.2 BadVAddr 寄存器 (CP0 Register 8, Select 0)

BadVAddr 寄存器是一个只读寄存器,用于记录最近一次导致发生地址错例外的虚地址: 图 6-1 说明了 BadVAddr 寄存器的格式; 表 6-1 对 BadVAddr 寄存器各域进行了描述。

#### 图 6-1 BadVAddr 寄存器格式



#### 表 6-1 BadVAddr 寄存器域描述

| 域名称      | 位   | 功能描述    | 读/写 | 复位值 |
|----------|-----|---------|-----|-----|
| BadVAddr | 310 | 出错的虚地址。 | R   | 无   |

# 6.3 Count 寄存器 (CP0 Register 9, Select 0)

Count 寄存器与 Compare 寄存器配合在一起,用于实现一个处理器内部的高精度定时器及定时中断。该计时器 自增 1 的频率是处理器核流水线时钟的频率的 1/2。在执行过程中,处理器核流水线时钟频率可能被动态调整,因此 Count 的自增频率也随之变化。

为完成某些功能或诊断目的,软件可以配置 Count 寄存器,例如计时器的复位、同步等操作。

图 6-2 说明了 Count 寄存器的格式;表 6-2 对 Count 寄存器各域进行了描述。

#### 图 6-2 Count 寄存器格式



#### 表 6-2 Count 寄存器域描述

| 域名称 | 位 | 功能描述 | 读/写 | 复位值 |
|-----|---|------|-----|-----|
|-----|---|------|-----|-----|

| 域名称   | 位   | 功能描述                                        | 读/写 | 复位值 |
|-------|-----|---------------------------------------------|-----|-----|
| Count | 310 | 内部计数器。每隔一个 CPU Clock(也就是每两个 CPU Clock)累加 1。 | R/W | 无   |

### 6.4 Status 寄存器 (CP0 Register 12, Select 0)

Status 寄存器是一个可读写寄存器,包含有处理器操作模式、中断使能以及处理器状态诊断信息。 图 6-3 说明了 Status 寄存器的格式;表 6-3 对 Status 寄存器各域进行了描述。

### 图 6-3 Status 寄存器格式

| 31 |   | 22  | 16 | 15 | 14 | 13 | 12  | 11  | 10 | 9 | 8 | 7 |     | 2 | 1   | 0  |
|----|---|-----|----|----|----|----|-----|-----|----|---|---|---|-----|---|-----|----|
|    | 0 | bev |    |    |    | I  | M7. | .IM | )  |   | A |   | 0 / | / | EXL | ΙE |

### 表 6-3 Status 寄存器域描述

| 域名称                 | 位    | 功能描述                                                                                                                           | 读/写 | 复位值 |
|---------------------|------|--------------------------------------------------------------------------------------------------------------------------------|-----|-----|
| 0                   | 3123 | 只读恒为 0。                                                                                                                        | 0   | 0   |
| Bev                 | 22   | 针对大赛,恒设为1                                                                                                                      | R   | 1   |
| 0                   | 2116 | 只读恒为 0。                                                                                                                        | 0   | 0   |
| 1 IM/ IM() 1 15 8 1 |      | 中断屏蔽位。每一位分别控制一个外部中断、内部中断或软件中断的使能。 1: 使能; 0: 屏蔽。                                                                                | R/W | 无   |
| 0                   | 72   | 只读恒为 0。                                                                                                                        | 0   | 0   |
| EXL                 | 1    | 例外级。当发生例外时该位被置 1。0:正常级; 1: 例外级。<br>当 EXL 位置为 1 时:<br>◆ 处理器自动处于核心态<br>◆ 所有硬件与软件中断被屏蔽<br>◆ EPC、Cause <sub>BD</sub> 在发生新的例外时不做更新。 | R/W | 0x0 |
| IE                  | 0    | 全局中断使能位。<br>0: 屏蔽所有硬件和软件中断;<br>1: 使能所有硬件和软件中断。                                                                                 | R/W | 0x0 |

# 6.5 Cause 寄存器 (CP0 Register 13, Select 0)

Cause 寄存器主要用于描述最近一次例外的原因。除此之外还对软件中断进行了控制。除了 IP1..IP0 域外, Cause 寄存器的其它域对于软件均只读。

图 6-4 说明了 Cause 寄存器的格式; 表 6-4 对 Cause 寄存器各域进行了描述。

### 图 6-4 Cause 寄存器格式

| 31 30 |   | 16 | 15  | 14  | 13  | 12  | 11  | 10  | 9   | 8   | 7 | 6 |         | 2 | 1 | 0 |
|-------|---|----|-----|-----|-----|-----|-----|-----|-----|-----|---|---|---------|---|---|---|
| BD TI | 0 |    | IP7 | HP6 | IP5 | IP4 | IP3 | IP2 | IP1 | IP0 | 0 |   | ExcCode |   | 0 | ) |

#### 表 6-4 Cause 寄存器域描述

|     |      | *** *** **** ****                     |     |     |
|-----|------|---------------------------------------|-----|-----|
| 域名称 | 位    | 功能描述                                  | 读/写 | 复位值 |
| BD  | 31   | 标识最近发生例外的指令是否处于分支延迟槽。1:在延迟槽中;0:不在延迟槽中 | R   | 0x0 |
| TI  | 30   | 计时器中断指示。1: 有待处理的计时器中断; 0: 没有计时器中断。    | R   | 0x0 |
| 0   | 3016 | 只读恒为 0。                               | 0   | 0   |

| 域名称     | 位    | 功能描述                                   | 读/写 | 复位值 |
|---------|------|----------------------------------------|-----|-----|
|         |      | 待处理硬件中断标识。每一位对应一个中断线,IP7~IP2 依次对应硬件中断  |     |     |
| IP7IP2  | 1510 | 5~0.                                   | R   | 0x0 |
|         |      | 1: 该中断线上有待处理的中断; 0: 该中断线上无中断。          |     |     |
|         |      | 待处理软件中断标识。每一位对应一个软件中断,IP1~IP0 依次对应软件中断 |     |     |
| IP1IP0  | 98   | 1~0。                                   | R/W | 0x0 |
|         |      | 软件中断标识位可由软件设置和清除。                      |     |     |
| 0       | 7    | 只读恒为 0。                                | 0   | 0   |
| ExcCode | 62   | 例外编码。详细描述请见表 6-5。                      |     |     |
| 0       | 10   | 只读恒为 0。                                | 0   | 0   |

### 表 6-5 ExcCode 编码及其对应例外类型

| ExcCode | 助记符  |                | 描述  |         |
|---------|------|----------------|-----|---------|
| 0x00    | Int  | 中断             |     | _ / / / |
| 0x04    | AdEL | 地址错例外(读数据或取指令) |     | 7 11    |
| 0x05    | AdES | 地址错例外 (写数据)    |     |         |
| 0x08    | Sys  | 系统调用例外。        |     |         |
| 0x09    | Вр   | 断点例外。          |     |         |
| 0x0a    | RI   | 保留指令例外。        |     |         |
| 0x0c    | Ov   | 算出溢出例外。        | Vrr |         |

# 6.6 EPC 寄存器 (CP0 Register 14, Select 0)

EPC 寄存器是一个 32 位可读写寄存器,其包含例外处理完成后继续开始执行的指令的 PC。

在响应同步(精确)例外时,处理器向 EPC 寄存器中写入:

直接触发例外的指令的 PC。

当直接触发例外的指令位于分支延迟槽时,记录该指令前一条分支或跳转指令的 PC,同时 Cause.BD 置为 1。 在响应异步(非精确)例外时,处理器向 EPC 寄存器中写入例外处理完成后继续执行的指令的 PC。

当 Status 寄存器的 EXL 位为 1 时,发生例外时不更新 EPC 寄存器。

图 6-5 说明了 EPC 寄存器的格式;表 6-6 对 EPC 寄存器各域进行了描述。

### 图 6-5 EPC 寄存器格式

| 31 |      | 0 |
|----|------|---|
|    | EDC  |   |
|    | FPC' |   |
|    | Ei C |   |
|    |      |   |

### 表 6-6 EPC 寄存器域描述

| 域名称 | 位   | 功能描述     | 读/写 | 复位值 |
|-----|-----|----------|-----|-----|
| EPC | 310 | 例外程序计数器。 | R/W | 无   |

### 参考文献

- [1] MIPS Architecture For Programmers Volume I-A: Introduction to the MIPS32 Architecture. Revision 3.02.
- [2] MIPS Architecture For Programmers Volume II-A: The MIPS32 Instruction Set. Revision 3.02.
- [3] MIPS Architecture For Programmers Vol. III: MIPS32/microMIPS32 Privileged Resource Architecture. Revision 3.02.
- [4] See MIPS Run Linux, 2nd Edition, 2006, Morgan Kaufmann, Dominic Sweetman