



# 计算机体系结构

Topic III: Pipelining



## 流水线的基本概念

### • 一个任务可以分解为 k 个子任务

- K 个子任务在 K 个不同阶段(使用不同的资源)运行
- 每个子任务执行需要1个单位时间
- 整个任务的执行时间为 K 倍单位时间

### • 流水线执行模式是重叠执行模式

- K 个流水段并行执行 K 个不同任务
- 每个单位时间进入/离开流水线一个任务





Serial Execution

One completion every *k* time units

Pipelined Execution

One completion every 1 time unit

07/01/2021



### 同步流水线

- 流水段之间采用时钟控制的寄存器文件 (clocked registers)
- 时钟上升沿到达时…
  - 所有寄存器同时保存前一流水段的结果
- 流水段是组合逻辑电路
- 流水线设计中希望各段相对平衡



chapter03.3



### 流水线的性能

- 设  $\tau_i$  = time delay in stage Si
- 时钟周期  $\tau$  = max(  $\tau$ ; 为最长的流水段延迟
- 时钟频率  $f = 1/\tau = 1/\max(\tau)$
- · 流水线可以在 k+n-1 个时钟周期内完成 n 个任务
  - 完成第一个任务需要 k 个时钟周期
  - 其他 n-1 个任务需要 n-1 个时钟周期完成
- K- 段流水线的理想加速比(相对于串行执行)

$$S_k = \frac{\text{Serial execution in cycles}}{\text{Pipelined execution in cycles}} = \frac{nk}{k+n-1} \qquad S_k \to k \text{ for large } n$$



### 典型的 RISC 5 段流水线

- · 5个流水段,每段的延迟为1个cycle
- IF: 取值阶段
  - 选择地址: 下一条指令地址、转移地址
- ID: 译码阶段
  - 确定控制信号 并从寄存器文件中读取寄存器值
- EX: 执行
  - Load 、 Store: 计算有效地址
  - Branch: 计算转移地址并确定转移方向
- MEM: 存储器访问(仅 Load 和 Store)
- WB: 结果写回



## 典型的 RISC 5 段流水线



This version designed for regfiles/memories with synchronous reads and writes.



## 流水线的可视化表示

#### • 多条指令执行多个时钟周期

- 指令按程序序从上到下排列
- 图中展示了每一时钟周期资源的使用情况
- 不同指令相邻阶段之间没有干扰



chapter03.7



## Recap: 流水线技术要点

#### • 流水线技术要点

- 多个任务重叠(并发/并行)执行,但使用不同的资源
- 流水线技术提高整个系统的吞吐率,不能缩短单个任务的执行时间
- 其潜在的加速比=流水线的级数
- 影响流水线性能的因素
  - 流水线中的瓶颈——最慢的那一段
  - 流水段所需时间不均衡将降低加速比
  - 流水线存在装入时间和排空时间,使得加速比降低
- 由于存在相关 (hazards) 问题,会导致流水线停顿
  - Hazards 问题:流水线的执行可能会导致对资源的访问冲突,或破坏对资源的访问顺序

#### • 流水线正常工作的基本条件

- 增加寄存器文件保存当前段传送到下一段的数据和控制信息
- 需要更高的存储器带宽

07/01/2021 chapter3.8



### 指令流时序

- ・ 时序图展示:
  - 每个时钟周期指令所使用的流水段情况
- 指令流在采用 5 段流水线执行模式的执行情况





## 单周期、多周期、流水线控制性能比较



chapter03.10



## 流水线的相关(Hazards)

- · 结构相关:流水线中一条指令可能需要另一条指令使用的资源
- 数据和控制相关:一条指令可能依赖于先前的指令生成的内容
  - 数据相关:依赖先前指令产生的结果(数据)值
  - 控制相关: 依赖关系是如何确定下一条指令地址 (branches, exceptions)
- · 处理相关的一般方法是插入 bubble ,导致 CPI>1 (单发射理想 CPI)



## Pipeline CPI Examples





### 消减结构相关

- 当两条指令同时需要相同的硬件资源时,就会发生结构相关(冲突)
  - 方法 1: 通过将新指令延迟到前一条指令执行完(释放资源后)执行
  - 方法 2: 增加新的资源
    - E.g., 如果两条指令同时需要操作存储器,可以通过增加到两个存储器操作端口来避免结构冲突
- 经典的 RISC 5- 段整型数流水线通过设计可以没有结构相关
  - 很多 RISC 实现在多周期操作时存在结构相关
    - 例如多周期操作的 multipliers, dividers, floating-point units 等,由于没有多个寄存器文件写端口 导致 结构冲突



### 三种基本的数据相关

写后读相关(Read After Write (RAW))

I: add x1,x2,x3 J: sub x4,x1,x3- 由于实际的数据交换需求而引起的

• 读后写相关(Write After Read (WAR)

I: sub x4, x1, x3 J: add x1, x2, x3

– 编译器编写者称之为"anti-dependence"(反相关),是由于重复使用寄存 器名 \*x1"引起的.

写后写相关(Write After Write (WAW))

- 编译器编写者称之为"output dependence",也是由于重复使用寄存器名 "**x1**"引起的.
- 在后面的复杂的流水线中我们将会看到 WAR 和 WAW 相关

chapter3.14



### 消减数据相关的三种策略

- 连锁机制(Interlock)
  - 在 issue 阶段保持当前相关指令,等待相关解除
- 设置旁路定向路径(Bypass or Forwarding)
  - 只要结果可用,通过旁路尽快传递数据
- 投机(Speculate)
  - 猜测一个值继续,如果猜测错了再更正



## Interlocking Versus Bypassing

add x1, x3, x5 sub x2, x1, x4





## Example Bypass Path





## Fully Bypassed Data Path





### 针对数据相关的值猜测执行

• 不等待产生结果的指令产生值,直接猜测一个值 继续

- 这种技术,仅在某些情况下可以使用:
  - 分支预测
  - 堆栈指针更新
  - 存储器地址消除歧义(Memory address disambiguation)



### 采用软件方法避免数据相关

#### Try producing fast code for

```
a = b + c;
d = e - f;
```

#### assuming a, b, c, d, e, and f in memory.

```
Slow code:
                            Fast code:
     LW Rb,b
                                  LW Rb,b
     LW Rc,c
                                  LW Rc,c
             Ra,Rb,Rc
     ADD
                                 ≁LW Re,e
     SW
             a,Ra
                                  ADD
                                         Ra,Rb,Rc
     LW Re,e
                                  LW Rf,f
     LW Rf,f
                                  SW
                                         a,Ra
             Rd,Re,Rf
     SUB
                                  SUB Rd,Re,Rf
     SW d,Rd
                                  SW d,Rd
```

07/01/2021 chapter3.20



## 流水线的可视化表示

#### • 多条指令执行多个时钟周期

- 指令按程序序从上到下排列
- 图中展示了每一时钟周期资源的使用情况
- 不同指令相邻阶段之间没有干扰



07/01/2021 chapter03.21



## 流水线的相关(Hazards)

- · 结构相关:流水线中一条指令可能需要另一条指令使用的资源
- 数据和控制相关:一条指令可能依赖于先前的指令生成的内容
  - 数据相关:依赖先前指令产生的结果(数据)值
  - 控制相关: 依赖关系是如何确定下一条指令地址 (branches, exceptions)
- · 处理相关的一般方法是插入 bubble ,导致 CPI>1 (单发射理想 CPI)



### **Control Hazards**

#### 如何计算下一条指令地址 (next PC)

- 无条件直接转移
  - Opcode, PC, and offset
- 基于基址寄存器的无条件转移
  - Opcode, Register value, and offset
- 条件转移
  - Opcode, Register (for condition), PC and offset
- 其他指令
  - Opcode and PC ( and have to know it's not one of above )



## Control flow information in pipeline





### RISC-V Unconditional PC-Relative Jumps





### Pipelining for Unconditional PC-Relative Jumps





## **Branch Delay Slots**

- 早期的 RISC 机器的延迟槽技术一改变 ISA 语义,在分支 / 跳转后的 延迟槽中指令总是在控制流发生变化之前执行:
  - 0x100 j target
  - 0x104 add x1, x2, x3 // Executed before target
  - **—** ...
  - -0x205 target: xori x1, x1, 7
- 软件必须用有用的工作填充延迟槽(delay slots),或者用显式的 NOP 指令填充延迟槽





#### Post-1990 RISC ISAs 取消了延迟槽

- 性能问题
  - 当延迟槽中填充了 NOPs 指令后,增加了 I-cache 的失效率
  - 即使延迟槽中只有一个 NOP , I-cache 失效导致机器等待
- 使先进的微体系架构复杂化
  - 例如 4 发射 30 段流水线
- 好的分支预测技术减少了采用延迟槽技术的动力



### RISC-V Conditional Branches





## Pipelining for Conditional Branches





## Pipelining for Jump Register

Target address obtained in execute stage





#### 为什么在经典的五段流水线中 指令不能在每个周期都被分发 (CPI>1)

#### • 采用全定向路径可能代价太高而无法实现

- 通常提供经常使用的定向路径
- 一些不经常使用的定向路径可能会增加时钟周期的长度,从而抵消降低 CPI 的好处

#### • Load 操作有两个时钟周期的延迟

- Load 指令后的指令不能马上使用 Load 的结果
- MIPS-I ISA 定义了延迟槽,软件可见的流水线冲突(由编译器调度无关的指令或插入 NOP 指令避免冲突),MIPS-II 中取消了延迟槽语义(硬件上增加流水线 interlocks 机制)
  - MIPS: "Microprocessor without Interlocked Pipeline Stages"

# • Jumps/Conditional branches 可能会导致流水线断流 (bubbles)

- 如果没有延迟槽,则 stall 后续的指令

带有软件可见的延迟槽有可能需要执行大量的由编译器插入的 NOP 指令

NOP 指令降低了 CPI ,但是增加了程序中执行的指令条数



### 陷阱和中断

#### 术语说明

- **异常(Exception):**由程序执行过程中引起的 异常内部事件
  - E.g., page fault, arithmetic underflow
- **陷阱(Trap):**因异常情况而被迫将控制权移交 给监控程序
  - Not all exceptions cause traps (c.f. IEEE 754 floating-point standard)
- **中断(Interrupt):**运行程序之外的外部事件, 导致控制权转移到监控程序
- 陷阱和中断通常由同样的流水线机制处理



### 异常处理的发展历史

- 第一个带有陷阱(traps)的系统是 Univac-I (1951年)
  - 算术运算溢出有两种选择
    - 1. 在地址 0 处触发一个两条指令的修复例程的执行 或者
    - 2. 根据程序员的选择,使计算机停止
  - 在后来的 Univac 1103, 1955, 增加了外部中断机制
    - 用于实时采集风洞数据
- 第一个带有 I/O 中断的系统是 DYSEAC (1954)
  - 带有两个程序计数器,并且 I/O 信号引起这两个 PC 间的切换
  - 它也是第一个带有 DMA (direct memory access by I/O device) 的系统
  - 同时,也是第一台移动计算机(两台半挂牵引车, 12 tons + 8 tons)



## DYSEAC, first mobile computer!



- Carried in two tractor trailers, 12 tons + 8 tons
- Built for US Army Signal Corps



### 异步中断

- · I/O 设备通过发出中断请求信号来请求处理
- 当处理器决定响应该中断时
  - 停止当前指令(li)的执行 , 执行完当前指令前面的指令(执行完 li-1) (精确中断)
  - 将 li 指令的 PC 值保存到专门寄存器 (EPC) 中
  - 一关中断并将控制转移到以监控模式运行的指定的中断处理程序



## Interrupts:

改变正常的控制流



需要由另一个(系统)程序处理的外部或内部事件。从程序的角度来看,事件通常是意外的或罕见的。



## Interrupt Handler

- 允许嵌套中断时,在开中断之前需要保存 EPC ⇒
  - 需要执行指令将 EPC 存入 GPRs
  - 至少在保存 EPC 之前,需要一种方法来暂时屏蔽进一步的中断
- 需要读取记录中断原因的状态寄存器
- ・使用专门的间接跳转指令 ERET (return-from-environment) 返回
  - 开中断
  - 将处理器恢复到用户模式
  - 恢复硬件状态和控制状态



## Synchronous Trap

• 同步陷阱是由特定指令执行的异常引起的

- 通常,该指令无法完成,需要在处理异常之后 重新启动
  - 需要撤消一个或多个部分执行的指令的效果

- 在系统调用(陷阱)的情况下,该指令被认为 已经完成
  - 一种特殊的跳转指令,涉及到切换到特权模式的操作



# Exception Handling 5-Stage Pipeline



- 如何处理不同流水段的多个并发异常?
- 如何以及在哪里处理外部异步中断?



## Exception Handling 5-Stage Pipeline





## Exception Handling 5-Stage Pipeline

- 在流水线中将异常标志保留到提交阶段
- 针对某一给定的指令,早期流水阶段中的异常覆盖 该指令的后续异常
- 在提交阶段并入异步中断请求(覆盖其他中断)
- 如果提交时检测到异常:
  - 更新异常原因及 EPC 寄存器
  - 终止所有流水段,
  - 将异常处理程序的地址送入 PC 寄存器,以跳转到处理程序中执行



## 异常的推测

#### • 预测机制

- 异常总是比较少的,所以简单地预测为没有异常通常是大概率事件

#### • 检查预测机制

- 在指令执行的最后阶段进行异常检测
- 采用专门的硬件用于检测各种类型的异常

#### • 恢复执行机制

- 仅在提交阶段改变机器状态,因此可以在发生异常后丢弃 部分执行的指令
- 刷新流水线后启动异常处理程序
- 定向路径机制允许后续的指令使用没有提交的指令结果



## 流水线的性能分析

- 基本度量参数: 吞吐率,加速比,效率
- 吞吐率:在单位时间内流水线所完成的任务数量或输出结果的数量。

$$TP = \frac{n}{T_K}$$

n:任务数

 $T_{\nu}$ : 处理完成 n 个任务所用的时间



## 流水线技术提高系统的任务吞吐率

## 1. 各段时间均相等的流水线

- 各段时间均相等的流水线<u>时空图</u>



07/01/2021 chapter03.45



## 吞吐率

- 流水线完成 n 个连续任务所需要的总时间(假设一条 k 段线性流水线)

$$Tk = k\Delta t + (n-1)\Delta t = (k + n-1)\Delta t$$

- 流水线的实际吞吐率

$$TP = \frac{n}{(k+n-1)\Delta t}$$

- 最大吞吐率:流水线在连续流动达到稳定状态后所得到的吞吐率。 率。

$$TP_{\max} = \lim_{n \to \infty} \frac{n}{(k+n-1)\Delta t} = \frac{1}{\Delta t}$$

| <b>S4</b>  |   |   |   | 1 | 2 | 3  | 4  | 5  | ••      | ••      | ••      | n-<br>1 | n |
|------------|---|---|---|---|---|----|----|----|---------|---------|---------|---------|---|
| <b>S</b> 3 |   |   | 1 | 2 | 3 | 4  | 5  | •• | ••      | ••      | n-<br>1 | n       |   |
| S2         |   | 1 | 2 | 3 | 4 | 5  | •• | •• | ••      | n-<br>1 | n       |         |   |
| S1         | 1 | 2 | 3 | 4 | 5 | •• | •• | •• | n-<br>1 | n       |         |         |   |

$$TP = \frac{n}{k + n - 1} TP_{\text{max}}$$



## TP与Tpmax的关系

- 最大吞吐率与实际吞吐率的关系

$$TP = \frac{n}{k + n - 1} TP_{\text{max}}$$

- 流水线的实际吞吐率小于最大吞吐率,它除了与每个段的时间有关外,还与流水线的段数 k 以及输入 到流水线中的任务数 n 有关。
- 只有当 n>>k 时,才有 TP≈TPmax。



## 流水线中的瓶颈——最慢的段

#### 2. 各段时间不完全相等的流水线



#### - 各段时间不等的流水线及其时空图

- 一条 4 段的流水线
- S1, S3, S4各段的时间: Δt
- S2 的时间: 3Δt (瓶颈段)
- 流水线中这种时间最长的段称为流水线的瓶颈段



### - 各段时间不等的流水线的实际吞吐率: ( Δti 为第 i 段的时间,共有 k 个段 )

$$TP = \frac{n}{\sum_{i=1}^{k} \Delta t_i + (n-1) \max(\Delta t_1, \Delta t_2, \dots, \Delta t_k)}$$

- 流水线的是十天叶率为

$$TP_{\max} = \frac{1}{\max(\Delta t_1, \Delta t_2, \dots \Delta t_k)}$$

07/01/2021 49



例如: 一条 4 段的流水线
 中, S1 , S2 , S4 各段的时间都是 Δt , 唯 有 S3 的时间是 3Δt



最大吞吐率为

$$TP_{\text{max}} = \frac{1}{3\Delta t}$$



#### 3. 解决流水线瓶颈问题的常用方法

- 细分瓶颈段

例如:对前面的 4 段流水线

把瓶颈段  $S_3$  细分为 3 个子流水线段:  $S_{3a}$  ,  $S_{3b}$  ,  $S_{3c}$ 



#### 改进后的流水线的吞吐率:

$$TP_{\text{max}} = \frac{1}{\Delta t}$$



#### - 重复设置瓶颈段

• 缺点: 控制逻辑比较复杂,所需的硬件增加了。

• 例如:对前面的 4 段流水线

重复设置瓶颈段 S3: S3a , S3b , S3c



07/01/2021 chapter03.52





重复设置瓶颈段后的时空图

07/01/2021 chapter03.53



## 加速比

- 加速比:完成同样一批任务,不使用流水 线所用的时间与使用流水线所用的时间之 比
  - 假设:不使用流水线(即顺序执行)所用的间为 Ts,使用流水线后所用的时间为 Tk,则该流水线的加速比为

$$S = \frac{T_s}{T_k}$$



#### 1. 流水线各段时间相等(都是 $\Delta t$ )

- k 段流水线完成 n 个连续任务所需要的时间为

$$Tk = (k + n-1)\Delta t$$

- 顺序执行 n 个任务所需要的时间

Ts= 
$$nk\Delta t$$

- 流水线的实际加速比为

$$S = \frac{nk}{k+n-1}$$

$$S_{\max} = \lim_{n \to \infty} \frac{nk}{k + n - 1} = k$$

- 最大加速比
- 当 *n*>>*k* 时, *S* ≈ *k*

思考: 流水线的段数愈多愈好?



#### 2. 流水线的各段时间不完全相等时

- 一条 k 段流水线完成 n 个连续任务的实际加速比为

$$S = \frac{n\sum_{i=1}^{k} \Delta t_i}{\sum_{i=1}^{k} \Delta t_i + (n-1) \max(\Delta t_1, \Delta t_2, \dots, \Delta t_k)}$$

07/01/2021 chapter03.56



## 效率

- ·效率:流水线中的设备实际使用时间与整个运行时间的比值,即流水线设备的利用率 utilization。
  - 由于流水线有通过时间和排空时间,所以在连续完成 n 个任务的时间内,各段并不是满负荷地工作。
- 各段时间相等
  - 各段的效率 ei 相同

$$e_1 = e_2 = \dots = e_k = \frac{n\Delta t}{T_k} = \frac{n}{k+n-1}$$



#### - 整条流水线的效率为

$$E = \frac{e_1 + e_2 + \dots + e_k}{k} = \frac{ke_1}{k} = \frac{kn\Delta t}{kT_k}$$

可以写成

$$E = \frac{n}{k + n - 1}$$

最高效率为

$$E_{\max} = \lim_{n \to \infty} \frac{n}{k + n - 1} = 1$$

当 *n>>k* 时, *E*≈1。



当流水线各段时间相等时,流水线的效率与吞 吐率成正比。

$$E = \frac{n}{k + n - 1}$$

E=TP
$$\triangle$$
t  $E = \frac{n}{k+n-1}$   $TP = \frac{n}{(k+n-1)\Delta t}$ 

流水线的效率是流水线的实际加速比S与 它的最大加速比k的比值。

$$S = \frac{nk}{k+n-1} \qquad E = \frac{S}{k}$$

$$E = \frac{S}{k}$$

当 E=1 时, S=k ,实际加速比达到最大。

07/01/2021 chapter03.59



# 从时空图上看,效率就是 n 个任务占用的时空面积和 k 个段总的时空面积之比。

当各段时间不相等时

$$E = \frac{n \wedge \text{任务实际占用的时空区}}{k \wedge \text{段总的时空区}}$$





## Summary

- 实际吞吐率:假设 k 段,完成 n 个任务, 单位时间所实际完成的任务数。
- · 加速比: k 段流水线的速度与等功能的非流水线的速度之比。
- 效率: 流水线的设备利用率。



## -Review: Pipelining

- · 指令流水线通过指令重叠减小 CPI
- 充分利用数据通路
  - 当前指令执行时,启动下一条指令
  - 其性能受限于花费时间最长的段
  - 检测和消除相关
- 如何有利于流水线技术的应用
  - 所有的指令都等长
  - 只有很少的指令格式
  - 只用 Load/Store 来进行存储器访问



## 流水线的加速比计算

$$CPI_{pipelined} = Ideal CPI + Average Stall cycles per Inst$$

$$Speedup = \frac{Ideal CPI \times Pipeline depth}{Ideal CPI + Pipeline stall CPI} \times \frac{Cycle Time_{unpipeline d}}{Cycle Time_{pipelined}}$$

For simple RISC pipeline, CPI = 1:

Speedup 
$$=\frac{\textit{Pipeline}}{\textit{1 + Pipeline}} \frac{\textit{depth}}{\textit{stall CPI}} \times \frac{\textit{Cycle Time}}{\textit{Cycle Time}} = \frac{\textit{unpipeline d}}{\textit{pipelined}}$$

07/01/2021 chapter3.63



## 结构相关对性能的影响

- 例如:如果每条指令平均访存 1.3 次,而 每个时钟周期只能访存一次,那么
  - 在其他资源 100 %利用的前提下,平均 CPI ≥1.3



## 例如: Dual-port vs. Single-port

- 机器 A: Dual ported memory ("Harvard Architecture")
- ・机器 B: Single ported memory
- 存在结构相关的机器 B 的时钟频率是机器 A 的时钟频率的 1.05 倍
- Ideal CPI = 1
- · 在机器 B 中 load 指令会引起结构相关,所执行的指令中 Loads 指令占 40%

Average instruction time = CPI \* Clock cycle time 无结构相关的机器 A:

Average Instruction time = Clock cycle time

#### 存在结构相关的机器 B:

Average Instruction time = (1+0.4\*1) \* clock cycle time /1.05 = 1.3 \* clock cycle time



## 解决控制相关的方法

- #1: Stall 直到分支方向确定
- #2: 预测分支失败
  - 直接执行后继指令
  - 如果分支实际情况为分支成功,则撤销流水线中的 指令对流水线状态的更新
  - 要保证:分支结果出来之前不会改变处理机的状态, 以便一旦猜错时,处理机能够回退到原先的状态。
- #3: 预测分支成功
  - 前提: 先知道分支目标地址,后知道分支是否成功
- #4: 延迟转移技术



## 评估减少分支策略的效果

```
Pipeline speedup = \frac{\text{Pipeline depth}}{1 + \text{Branch frequency} \times \text{Branch penalty}}
```

```
Scheduling Branch CPI speedup v. speedup v. scheme penalty unpipelinedstall

Stall pipeline 3 3.5 : 1.42

Predict taken 1 4.4 : 1.14

Predict not taken 1 : 1.09 : 29

Delayed branch 0.5 : 1.07 : 31

1.14 = 1 + 1*14\%*100\%
1.09 = 1+1*14\%*65\%
1.07 = 1+0.5*14\%
```

Conditional & Unconditional = 14%, 65% change PC



## 多周期操作的处理

# 对整型 pipeline 增加浮点数处理 RISC-V

07/01/2021 chapter3.68



## 多周期操作的处理

### • 问题

- 浮点操作在 1 ~ 2 个 cycles 完成是不现实的, 一般要花费较长时间
- -在 MIPS 中如何处理
- 现假设 FP 指令与整数指令采用相同的流水 线,那么
  - EX 段需要循环多次来完成 FP 操作,循环次数 取决于操作类型
  - 有多个 FP 功能部件,如果发射出的指令导致 结构或数据相关,需暂停



#### 对MIPS的扩充

#### 四个功能部件

- Integer 部件处理: Loads, Store, Integer ALU 操作和 Branch
- FP/Integer 乘法部件: 处理浮点数和整数乘法
- · FP 加法器:处理 FP 加,减和类型转换
- FP/Integer 除法部件: 处理浮点数和整数除法



#### 假设这些部件没有流水线化



整数流水线和浮点流水线分开



## Latency & Repeat Interval

- 延时 (Latency)
  - If latency=x, then (x+1)th instruction can use the result
- 循环间隔(Repeat/Initiation interval)
  - 发射相同类型的操作所需的间隔周期数
- 对于 EX 部件流水化的新的 MIPS

| Function Unit                                                | Latency | Repeat<br>Interval |  |  |  |
|--------------------------------------------------------------|---------|--------------------|--|--|--|
| Integer ALU                                                  | 0       | 1                  |  |  |  |
| Data Memory (Integer and FP loads(1 less for store latency)) | 1       | 1                  |  |  |  |
| FP Add                                                       | 3       | 1                  |  |  |  |
| FP multiply                                                  | 6       | 1                  |  |  |  |
| FP Divide (also integer divide and FP sqrt)                  | 24      | 25 chapter         |  |  |  |

07

.72



#### 将部分执行部件流水化后的MIPS流水线





### 新的相关和定向问题

- 结构冲突增多
  - 非流水的 Divide 部件,使得 EX 段增长 24 个 cycles
  - 在一个周期内可能有多个寄存器写操作
- 可能指令乱序完成(乱序到达 WB 段)有可能存在 WAW
- · 由于在 ID 段读,还不会有 WAR 相关
- 乱序完成导致异常处理复杂
- · 由于指令的延迟加大导致 RAW 相关的 stall 数增多
- 需要付出更多的代价来增加定向路径



#### 新的结构相关

| Instruction      | 1  | 2  | 3  | 4  | 5   | 6   | 7  | 8   | 9   | 10  | 11 |
|------------------|----|----|----|----|-----|-----|----|-----|-----|-----|----|
| MULTD F0, F4, F6 | IF | ID | M1 | M2 | M3  | M4  | M5 | M6  | M7  | MEM | WB |
|                  |    | IF | ID | EX | MEM | WB  |    |     |     |     |    |
| ***              |    |    | IF | ID | EX  | MEM | WB |     |     |     |    |
| ADDD F2, F4, F6  |    |    |    | IF | ID  | A1  | A2 | A3  | A4  | MEM | WB |
| ***              |    |    |    |    | IF  | ID  | EX | MEM | WB  |     |    |
|                  |    |    |    |    |     | IF  | ID | EX  | MEM | WB  |    |
| LD F8, 0(R2)     |    |    |    |    |     |     | IF | ID  | EX  | MEM | WB |
|                  |    |    |    |    |     |     |    |     |     |     |    |

#### • 纵向检查指令所使用的资源

- 第 10 个 cycle ,三条指令同时进入 MEM ,但由于 MULTD 和 ADDD 在 MEM 段没有实际动作,这种情况没有关系
- 第 11 个 cycle ,三条指令同时进入 WB 段,存在结构相关

07/01/2021



#### 解决方法

#### Option 1

- 在 ID 段跟踪写端口的使用情况,以便能<mark>暂停</mark>该 指令的发射
- 一旦发现冲突,暂停当前指令的发射

#### Option 2

- 在进入 MEM 或 WB 段时,暂停冲突的指令, 让有较长延时的指令先做.这里假设较长延时 的指令,可能会更容易引起其他 RAW 相关, 从而导致更多的 stalls

07/01/2021



# 关于数据相关

|        |          | Clock cycle number |    |    |       |    |       |       |       |       |       |       |     |    |       |       |       |     |
|--------|----------|--------------------|----|----|-------|----|-------|-------|-------|-------|-------|-------|-----|----|-------|-------|-------|-----|
| Instru | ction    | 1                  | 2  | 3  | 4     | 5  | 6     | 7     | 8     | 9     | 10    | 11    | 12  | 13 | 14    | 15    | 16    | 17  |
| L.D    | F4,0(R2) | IF                 | ID | EX | MEM   | WB |       |       |       |       |       |       |     |    |       |       |       |     |
| MUL.D  | F0,F4,F6 |                    | IF | ID | stall | M1 | M2    | M3    | M4    | M5    | M6    | M7    | MEM | WB |       |       |       |     |
| ADD.D  | F2,F0,F8 |                    |    | IF | stall | ID | stall | stall | stall | stall | stall | stall | A1  | A2 | A3    | A4    | MEM   | WB  |
| S.D    | F2,0(R2) |                    |    |    |       | IF | stall | stall | stall | stall | stall | stall | ID  | EX | stall | stall | stall | MEM |
| -      |          |                    | -  |    |       |    | -     | -     |       | -     |       | i.    |     | -  |       |       | 1     |     |

S.D 多延迟一个 cycle,以消解与 ADD.D 的冲突



### 新的冲突源

- · GPR 与 FPR 间的数据传送造成的数据相关
  - MOVI2FP and MOVFP2I instructions
- · 如果在 ID 段进行相关检测,指令发射前须做如下检测:
  - 结构相关
    - 循环间隔检测
    - 确定寄存器写端口是否可用
  - RAW 相关
    - 列表所有待写的目的寄存器
    - 不发射以待写寄存器做为源寄存器的指令,插入 latency 个 stall
  - WAW 相关
    - 仍然使用上述待写寄存器列表
    - 不发射那些目的寄存器与待写寄存器列表中的指令有 WAW 冲突的指令,延迟 1 个 cycle 发射。



### 精确中断与长流水线

- 例如
  - DIVF F0,F2,F4
  - ADDF F10,F10,F8
  - SUBF F12,F12,F14
- ADDF 和 SUBF 都在 DIVF 前完成
- · 如果 DIVF 导致异常,会如何?
  - 非精确中断
- Ideas???



### 精确中断与非精确中断

#### • 精确中断

- 如果流水线可以控制使得引起异常的指令前序指令都执行完,故障后的指令可以重新执行,则称该流水线支持精确中断
- 按照指令的逻辑序处理异常
- 理想情况,引起故障的指令没有改变机器的状态
- 要正确的处理这类异常请求,必须保证故障指令不产生副作用

#### · 在有些机器上,浮点数异常

- 流水线段数多,在发现故障前,故障点后的指令就已经写了结果,在这种情况下,必须有办法处理。
- 很多高性能计算机,Alpha 21164 ,MIPS R10000 等支持精确中断,但精确模式要慢10+倍,一般用在代码调试时,很多系统要求精确中断模式,如IEEE FP标准处理程序,虚拟存储器等。

#### • 精确中断对整数流水线而言,不是太难实现

- 指令执行的中途改变机器的状态
- 例如IA-32 的自动增量寻址模式



### MIPS 中的异常

#### IF

page fault, misaligned address, memory protection violation

#### · ID

undefined or illegal opcode

#### • **EX**

- arithmetic exception

#### MEM

page fault, misaligned address, memory protection violation

#### • WB

none



### 处理中断 4 种可能的办法

- 方法 1: 忽略这种问题,当非精确处理
  - 原来的 supercomputer 的方法
  - 但现代计算机对 IEEE 浮点标准的异常处理,虚拟存储的 异常处理要求必须是精确中断。
- · 方法 2:缓存操作结果,直到早期发射的指令执行 完。
  - 当指令运行时间较长时, Buffer 区较大
  - Future file (Power PC620 MIPS R10000)
    - 缓存执行结果,按指令序确认
  - history file (CYBER 180/990)
    - 尽快确认
    - 缓存区存放原来的操作数,如果异常发生,回卷到合适的状态

07/01/2021



### 第3&4种方法

- 方法 3: 以非精确方式处理,用软件来修正
  - 为软件修正保存足够的状态
  - 让软件仿真尚未执行完的指令的执行
  - 例如
    - Instruction 1 A 执行时间较长,引起中断的指令
    - Instruction 2, instruction 3, ....instruction n-1 未执行完的指令
    - Instruction n 已执行完的指令
    - 由于第 n 条指令已执行完,希望中断返回后从第 n+1 条指令开始执行,如果我们保存所有的流水线的 PC 值,那么软件可以仿真 Instruction 1 到 Instruction n-1 的执行
- 方法 4: 暂停发射,直到确定先前的指令都可无异常的完成,再发射下面的指令。
  - 在 EX 段的前期确认(MIPS 流水线在前三个周期中)
  - MIPS R2K to R4K 以及 Pentium 使用这种方法



### MIPS 流水线的性能



Stalls per FP operation for each major type of FP operation for the SPEC89 FP benchmarks



# 平均每条指令的 stall 数



The stalls occurring for the MIPS FP pipeline for five for the SPEC89 FP benchmarks.



#### MIPS R4000 (1991)

- 实际的 64-bit 机器
  - 主频 100MHz ~200MHz
  - 一较深的流水线(级数较多)(有时也称为 superpipelining)



07/01/2021



### MIPS R4000 的 8 级整数流水线

- IF-取指阶段前半部分;选择 PC 值,初始化指令 cache 的访问
- IS-取指阶段后半部分,主要完成访问指令 cache 的操作
- RF-指令译码,寄存器读取,相关检测以及指令 cache 命中检测
- EX- 执行,包括: 计算有效地址,进行 ALU 操作,计算 分支目标地址和检测分支条件
- DF- 取数据,访问数据 cache 的前半部分
- DS-访问数据 cache 的后半部分
- TC-tag 检测,确定数据 cache 是否命中
- WB-Load 操作和 R-R 操作的结果写回

07/01/2021



#### 需注意的问题

- · 在使用定向技术的情况下,Load 延迟为2个cycles
  - Load 和与其相关的指令间必须有 2 条指令或两个 bubbles
  - 原因: load 的结果在 DS 结束时可用
- 分支延迟3个cycles
  - 分支与目标指令间需要3条指令或3个bubbles
  - 原因:目标地址在 EX 段后才能知道
- R4000 的流水线中,到 ALU 输入端有四个定向源
  - EX/DF, DF/DS, DS/ TC, TC/WB





# 图示

| TWO Cycle<br>Load Latency                                                                                  | IF       | IS<br>IF | RF<br>IS<br>IF | EX<br>RF<br>IS<br>IF | DF<br>EX<br>RF<br>IS<br>IF | DS<br>DF<br>EX<br>RF<br>IS<br>IF | TC<br>DS<br>DF<br>EX<br>RF<br>IS<br>IF | WB<br>TC<br>DS<br>DF<br>EX<br>RF<br>IS |
|------------------------------------------------------------------------------------------------------------|----------|----------|----------------|----------------------|----------------------------|----------------------------------|----------------------------------------|----------------------------------------|
| THREE Cycle Branch Latency (conditions evaluate during EX phase) Delay slot plus two Branch likely candons | o stall: |          | RF<br>IS<br>IF | RF\IS IF             | DF<br>EX<br>RF<br>IS       | DS<br>DF<br>EX<br>RF<br>IS<br>IF | TC<br>DS<br>DF<br>EX<br>RF<br>IS       | WB<br>TC<br>DS<br>DF<br>EX<br>RF<br>IS |



### ALU 输入端的定向源

#### R4000的流水线中ALU输入有四个定向源





#### MIPS R4000 浮点数操作

- ・3 个功能部件组成: FP Adder, FP Multiplier, FP Divider
- · 在乘/除操作的最后一步要使用 FP Adder
- FP操作需要 2 (negate) -112 个 (square root) cycles

#### ・8 种类型的 FP units:

- Stage Functional unit cription
- A FP adder Mantissa ADD stage
- D FP divider Divide pipeline stage
- E FP multiplierException test stage
- M FP multiplierFirst stage of multiplier
- N FP multiplierSecond stage of multiplier
- R FP adder Rounding stage
- S FP adder Operand shift stage

Each StagadkasPoneraibers copy



| 流水段 | 功能部件  | 描述        |
|-----|-------|-----------|
| A   | 浮点加法器 | 尾数加流水段    |
| D   | 浮点除法器 | 除法流水段     |
| 胚   | 浮点乘法器 | 例外测试段     |
| M   | 浮点乘法器 | 乘法器第一个流水段 |
| N   | 浮点乘法器 | 乘法器第二个流水段 |
| R   | 浮点加法器 | 舍入段       |
| S   | 浮点加法器 | 操作数移位段    |
| U   |       | 展开浮点数     |



# 双精度浮点数操作延迟及初始化间隔

| 浮点指令 | 初始化间隔 | 延迟  | 使用的流水段                                     |
|------|-------|-----|--------------------------------------------|
| 加、减  | 4     | 3   | U,S+A,A+R,R+S                              |
| 乘    | 8     | 4   | U,E+M,M,M,N,N+A,R                          |
| 除    | 36    | 35  | U,A,R,D <sup>28</sup> ,D+A,D+R,D+A,D+R,A,R |
| 求平方根 | 112   | 111 | U,E,(A+R) <sup>108</sup> ,A,R              |
| 取反   | 2     | 1   | U,S                                        |
| 求绝对值 | 2     | 1   | U,S                                        |
| 浮点比较 | 3     | 2   | U,A,R                                      |



## MIPS FP 流水段

```
FP Instr
Add, Subtract
              U S+A A+R R+S
Multiply U E+M M M
                             М
                                 N + A R
Divide U A
              R
                   D<sup>28</sup> ...
                                       D+A, D+R, D+R, D+A, D+R, A, R
                 (A+R)^{108}
Square root U E
                                           AR
Negate U S
Absolute value U S
FP compare U A
                  R
Stages:
             First stage of multiplier
        Μ
                                                      Mantissa ADD stage
              Second stage of multiplier
        Ν
             Rounding stage
        R
                                                      Divide pipeline stage
        5
             Operand shift stage
                                                      Exception test stage
        U
              Unpack FP numbers
```



|           |             | Clock cycle |     |     |     |     |     |     |     |     |     |     |    |    |
|-----------|-------------|-------------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|----|----|
| Operation | Issue/stall | 0           | 1   | 2   | 3   | 4   | 5   | 6   | 7   | 8   | 9   | 10  | 11 | 12 |
| Multiply  | Issue       | UI          | E+M | M   | M   | M   | N   | N+A | R   |     |     |     |    |    |
| Add       | Issue       |             | U   | S+A | A+R | R+S |     |     |     |     |     |     |    |    |
|           | Issue       |             |     | U   | S+A | A+R | R+S |     |     |     |     |     |    |    |
|           | Issue       |             |     |     | U   | S+A | A+R | R+S |     |     |     |     |    |    |
|           | Stall       |             |     |     |     | U   | S+A | A+R | R+S |     |     |     |    |    |
|           | Stall       |             |     |     |     |     | U   | S+A | A+R | R+S |     |     |    |    |
|           | Issue       |             |     |     |     |     |     | U   | S+A | A+R | R+S |     |    |    |
|           | Issue       |             |     |     |     |     |     |     | U   | S+A | A+R | R+S |    |    |



|           |             |   | Clock cycle |          |     |   |   |   |     |     |   |    |    |    |
|-----------|-------------|---|-------------|----------|-----|---|---|---|-----|-----|---|----|----|----|
| Operation | Issue/stall | 0 | 1           | 2        | 3   | 4 | 5 | 6 | 7   | 8   | 9 | 10 | 11 | 12 |
| Add       | Issue       | U | S+A         | A+R      | R+S |   |   |   |     |     |   |    |    |    |
| Multiply  | Issue       |   | U           | М        | M   | M | M | N | N+A | R   |   |    |    |    |
|           | Issue       |   |             | E+M<br>U | M   | M | M | M | N   | N+A | R |    |    |    |



|           |                      | Clock cycle |    |     |     |     |     |     |     |     |     |     |     |
|-----------|----------------------|-------------|----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| Operation | Issue/stall          | 25          | 26 | 27  | 28  | 29  | 30  | 31  | 32  | 33  | 34  | 35  | 36  |
| Divide    | issued in<br>cycle 0 | D           | D  | D   | D   | D   | D+A | D+R | D+A | D+R | A   | R   |     |
| Add       | Issue                |             | U  | S+A | A+R | R+S |     |     |     |     |     |     |     |
|           | Issue                |             |    | U   | S+A | A+R | R+S |     |     |     |     |     |     |
|           | Stall                |             |    |     | U   | S+A | A+R | R+S |     |     |     |     |     |
|           | Stall                |             |    |     |     | U   | S+A | A+R | R+S |     |     |     |     |
|           | Stall                |             |    |     |     |     | U   | S+A | A+R | R+S |     |     |     |
|           | Stall                |             |    |     |     |     |     | U   | S+A | A+R | R+S |     |     |
|           | Stall                |             |    |     |     |     |     |     | U   | S+A | A+R | R+S |     |
|           | Stall                |             |    |     |     |     |     |     |     | U   | S+A | A+R | R+S |
|           | Issue                |             |    |     |     |     |     |     |     |     | U   | S+A | A+R |
|           | Issue                |             |    |     |     |     |     |     |     |     |     | U   | S+A |
|           | Issue                |             |    |     |     |     |     |     |     |     |     |     | U   |



|           |             | Clock cycle |     |     |     |   |   |   |   |   |   |    |    |    |
|-----------|-------------|-------------|-----|-----|-----|---|---|---|---|---|---|----|----|----|
| Operation | Issue/stall | 0           | 1   | 2   | 3   | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 |
| Add       | Issue       | U           | S+A | A+R | R+S |   |   |   |   |   |   |    |    |    |
| Divide    | Stall       |             | U   | A   | R   | D | D | D | D | D | D | D  | D  | D  |
|           | Issue       |             |     | U   | A   | R | D | D | D | D | D | D  | D  | D  |
|           | Issue       |             |     |     | U   | A | R | D | D | D | D | D  | D  | D  |



### R4000 性能(1)



Figure A.48 The pipeline CPI for 10 of the SPEC92 benchmarks, assuming a perfect cache. The pipeline CPI varies from 1.2 to 2.8. The leftmost five programs are integer programs, and branch delays are the major CPI contributor for these. The rightmost five programs are FP, and FP result stalls are the major contributor for these. Figure A.49 shows the numbers used to construct this plot.



# R4000 性能 (2)

| Benchmark       | Pipe<br>CPI | Load<br>Stalls | Branch<br>Stalls | FP Res.<br>Stalls | FP Struc.<br>Stalls |
|-----------------|-------------|----------------|------------------|-------------------|---------------------|
| compress        | 1.20        | 0.14           | 0.06             | 0.00              | 0.00                |
| eqntott         | 1.88        | 0.27           | 0.61             | 0.00              | 0.00                |
| espresso        | 1.42        | 0.07           | 0.35             | 0.00              | 0.00                |
| gcc             | 1.56        | 0.13           | 0.43             | 0.00              | 0.00                |
| li              | 1.64        | 0.18           | 0.46             | 0.00              | 0.00                |
| INTEGER AVERAGE | 1.54        | 0.16           | 0.39             | 0.00              | 0.00                |
| doduc           | 2.84        | 0.01           | 0.22             | 1.39              | 0.22                |
| mkljdp2         | 2.66        | 0.01           | 0.31             | 1.20              | 0.15                |
| ear             | 2.17        | 0.00           | 0.46             | 0.59              | 0.12                |
| hydro2d         | 2.53        | 0.00           | 0.62             | 0.75              | 0.17                |
| su2cor          | 2.18        | 0.02           | 0.07             | 0.84              | 0.26                |
| FP AVERAGE      | 2.48        | 0.01           | 0.33             | 0.95              | 0.18                |
| OVERALL AVERAGE | 2.00        | 0.10           | 0.36             | 0.46              | 0.09                |



#### 基本流水线小结

- 流水线提高的是指令带宽(吞吐率),而不是单条指令的执行速度
- 相关限制了流水线性能的发挥
  - 结构相关: 需要更多的硬件资源
  - 数据相关:需要定向,编译器调度
  - 控制相关: 尽早检测条件, 计算目标地址, 延迟转移, 预测
- 增加流水线的级数会增加相关产生的可能性
- 异常,浮点运算使得流水线控制更加复杂
- 编译器可降低数据相关和控制相关的开销
  - Load 延迟槽
  - -Branch 延迟槽
  - Branch 预测



#### Review

- 流水线技术并不能提高单个任务的执行效率, 它可以提高整个系统的吞吐率
  - 多个任务同时执行,但使用不同的资源
- 流水线性能分析: 吞吐率、加速比、效率
  - 流水线中的瓶颈——最慢的那一段
  - 其潜在的加速比=流水线的级数
  - 流水段所需时间不均衡将降低加速比
  - 流水线存在装入时间和排空时间,使得加速比降低
- 由于存在相关问题,会导致流水线停顿
  - 结构相关、数据相关和控制相关

chapter3.102



# Acknowledgements

- These slides contain material developed and copyright by:
  - John Kubiatowicz (UCB)
  - Krste Asanovic (UCB)
  - David Patterson (UCB)
  - Chenxi Zhang (Tongji)
- UCB material derived from course CS152、CS252、CS61C
- KFUPM material derived from course COE501 COE502