# 數位系統導論實驗

Lab8 Vivado & Nexys4 FPGA

### Outline

- 課程目標
- 操作範例
- 作業說明及評分方式
- 附錄

### 課程目標

- 熟悉 Vivado 開發套件 & Nexys4 DDR FPGA 開發板
- 以FPGA實現加法器與Lab之生日顯示器

### Nexys 4 FPGA Board

- FPGA (Field-Programmable Gate Array) 為可重複程式設計的晶片,可幫助使用者建立自己所需要的系統;其架構包括正反器、查找表、乘法器和等。
- Nexys 4 是基於 Xilinx Artix-7 FPGA 的嵌入式系統開發平台,擁有外部記憶體、USB 插槽與乙太網路等其他 I/O 接口。



| Callout | Component Description                    | Callout | Component Description                |
|---------|------------------------------------------|---------|--------------------------------------|
| 1       | Power select jumper and battery header   | 13      | FPGA configuration reset button      |
| 2       | Shared UART/ JTAG USB port               | 14      | CPU reset button (for soft cores)    |
| 3       | External configuration jumper (SD / USB) | 15      | Analog signal Pmod port (XADC)       |
| 4       | Pmod port(s)                             | 16      | Programming mode jumper              |
| 5       | Microphone                               | 17      | Audio connector                      |
| 6       | Power supply test point(s)               | 18      | VGA connector                        |
| 7       | LEDs (16)                                | 19      | FPGA programming done LED            |
| 8       | Slide switches                           | 20      | Ethernet connector                   |
| 9       | Eight digit 7-seg display                | 21      | USB host connector                   |
| 10      | JTAG port for (optional) external cable  | 22      | PIC24 programming port (factory use) |
| 11      | Five pushbuttons                         | 23      | Power switch                         |
| 12      | Temperature sensor                       | 24      | Power jack                           |

# 操作範例



# Step1 - Nexys 4 開機

- 使用 USB 線接上 UART 再連接到電腦
- 開啟電源開闢 (Power switch)



### Step2 – 安裝 Vivado

■ 使用 google 搜尋 Vivado 進入官網,根據課程檔案中的安裝教學依序執行。

# Step3-建立專案 (1/2)



# Step3-建立專案 (2/2)



### Step4-加入原始碼 (1/2)

- 點擊+號新增檔案
- 選擇檔案類型
  - constraints 可以新增.xdc 檔
  - design sources 可以新增.v 檔
- .xdc 用來描述.v與實體線路的連接Properties 關係
- .v 用來描述硬體行為



### Step4-加入原始碼 (2/2)



### Step5 – Generate Bitstream





## Step6 – Program FPGA







6. 燒錄程式

### 作業說明及評分方式

- 作業Part1: Demo 時按造步驟正確呈現範例練習的結果
- 作業Part2:
  - 使用Lab6 的生日產生器在Nexys 4 七段顯示器顯示你的生日
  - xdc 檔使用課程提供的Nexys4.xdc
- 課堂抽問:Demo時助教隨機抽問問題
- 請同學 Demo 時帶著 Part1 及 Part2 的專案檔



### 作業說明及評分方式

- Demo時間:測驗時間共分四梯次,分別為19:20、19:40、20:00與20:20
- Demo梯次:與Lab1相同
- Demo地點:資工館 501A
- 評分方式: part1 30%, part2 40%, 課堂抽問 30%

### 附錄

- 不能同時讓八個七段顯示器顯示出不同的數字
- 利用視覺暫留,讓七段顯示器顯示數值
- 接線部分可以參考.xdc檔



