# **HLS Lab B – FIR Optimization**

R10943119 蔡岳峰

## **FIR-11**

## 1. Baseline



不同版本的 IDE,他們底下就會自動做了很多優化。因此這邊拿了新版優化過後的版本作為接下來的優化方向的參考。

可以看到 2020.1 版本的就是很陽春的做法。我將 shift register loop 以及 MAC forward loop 分開來寫,可以看到一個乘加運算需要 4 個 cycle,總共需要做 11 次因此需要 44 個 cycle。而 shift register 則是總共需要 shift 10 次。再考慮到讀取以及寫入,也需要 2 個 cycle。因此最後的 latency 為 66。

而在 2022.1 優化過後的版本,可以發現他已經把 loop 全部拆掉了,轉變成兩個不同的 instance。這兩個 instance 都有做相對應的再次優化,因此最後 latency 分別為 12 及 16。還考慮到需要進出兩個 instance 以及本身的讀寫,因此最後 latency 為 33。也因為有做了一些優化,造成需要更多的硬體資源才能達到這樣的結果,因此在 FF 以及 LUT 的使用上都大約為 2020.1 版本的兩倍。



這張圖可以說明大致上的喔個 for loop 內做的事情。必須先讀取係數以及暫存器內的變數並且做乘加運算。總共會需要 4 個 cycle。

| Read | Write |      |       |
|------|-------|------|-------|
|      |       | Read | Write |

而 shift register 若是尚未優化過,IDE 會講讀取與寫入給分開寫。因此每次都需要 2 個 cycle 才能做完一個暫存器內的值的更新。

## **FIR128**

#### 1. Baseline



我這邊換成了只用一個 for loop 的寫法,這樣在後面的討論會比較統一,在比較上也會比較公平。

這邊可以看到與 FIR-11 一樣的內容,比較不一樣的是他已經將 shift register 需要做的事情藏在 MAX 底下了,因此並不會再多消耗額外的時間來完成。一個 loop 裡面做 MAC 還是需要 4 個 cycle,並且需要 loop 127 次。因此總共為 508 個 cycle。最後在迴圈外面需要再做一次讀取與寫入,因此最後 latency 為 509。在 2022.1 版本中也是將 for loop 給拔掉換成 instance。並且也是使用硬體資源換取 latency 的下降。

以下的時序圖可以大致說明每個迴圈需要做的事情,其中包含 reg 的 load 及 c array 的 load。最後再接上乘加運算的時間。



#### 2. Variable Bit widths

Question 1 - Variable Bitwidths: It is possible to specify a very precise data type for each
variable in your design. The number of different data types is extensive: floating point, integer,
fixed point, all with varying bitwidths and options. The data type provides a tradeoff between
accuracy, resource usage, and performance.

Change the bitwidth of the variables inside the function body (do not change the bitwidth of the parameters). How does the bitwidth affect the performance? How does it affect the resource usage? What is the minimum data size that you can use without losing accuracy (i.e., your results still match the golden output)?

這邊使用 ap\_fixed.h header file 來提供 arbitrary precision 的運算,此 header file 與 ap\_int.h 在這邊都可以正常的運作。

```
#include "fir.h"
#include "ap_fixed.h"
typedef ap_int<5> mytype;
void fir (
  data_t *y,
  data_t x
{
    mytype c[N] = {10, 11, 11, 8, 3, -3, -8,
    // Write your cSode here
  static acc_t reg[N] = {0};
    static char reg[N] = {0};
    shift_reg: for(int i = N-1; i > 0; i--){
        reg[i] = reg[i-1];
    reg[0] = (char)x;
    *y = 0;
    forward: for(int i = 0; i < N; i++){
        *y += c[i] * reg[i];
```

最後實驗的結果,是 C array 需要 5 個 bit、register 需要 8 bit 才能保持運算結果的正確性。這邊我叫他 AP best。我將不同的 precision 以及 data type 互相比較。



這邊的 critical path 是由一個乘法及一個加法的產生的。因此 data type 以及他的 寬度都會造成速度上的差異。

在相同都是 integer 表示式的 int (32 bit)、long long (64 bit)、AP best (8 bit)裡面。 Int 與 long long 之間是沒有差異的,主要應該是因為後面的 bit 都已經變成 redundant bit 了,因此 design compiler 已經自動將 64 優化成與 32 bit 相同的電路了,因此在 latency 以及 utility 上都沒有差別。

而因為 AP best 已經是最小可求出正確解的大小了,因此運算不需要使用到 32 bit,只需要 8 bit 就可以了。使用的電路就可以進一步優化。可以看到 8 bit 的 MAC 運算只需要 3 個 cycle 就能完成,導致 latency 也可以進步很多。且因為 register 只需要用到 8 bit 去存每個值,因此所需的 FF 以及 LUT 都變小了。同時要考量到一些 design compiler 做的電路優化,FF 的數量並沒有直接除以 4 那麽 簡單。

再來是 float 以及 int 之間的比較,可以發現 float 的運算 iteration latency 都上升很多,可以說明 float 的運算確實是比起 integer 還要複雜的。且 FF 以及 LUT 的用量都會上升很多。

Float 與 double 之間的差異只差在一個是 32 bit 一個是 64 bit。可以想見 double 的運算資源會比 float 還要再更多,且 iteration latency 也會比較大。

#### 3. Pipelining

• Question 2 - Pipelining: Pipelining increases the throughput typically at the cost of additional resources. The initiation interval (II) is an important design parameter that changes the performance and resource usage.

Explicitly set the loop initiation interval (II) starting at 1 and increasing in increments of 1 cycle. How does increasing the II affect the loop latency? What are the trends? At some point setting the II to a larger value does not make sense. What is that value in this example? How would you calculate that value for a general for loop?

## #pragma HLS PIPELINE II = N

只要下這個 directive 指令,HLS tool 就會自動幫我們做相對應的 pipeline 優化。



這是做完 pipeline 且設定 II=1 的結果。可以看到確實可以做到 II=1。latency 則是因為 II=1,trip count 為 127,再加上 Iteration latency。最後可以達到 130 latency 的結果。



這是 pipeline 後 II=1 的時序圖。一個 loop 做的事情是差不多的。 考量到現在 MAC 只需要 3 個 cycle 就能做完整個運算,且 II=1,每個 iteration 時序圖可以表達成以下。



這樣可以達到很高的 throughput。

若是改變不同的 II value, latency 也會有不同。



從表格比較表來看,從 unpipelined、II=1、II=2、II=3 的結果都蠻合理的。 Latency 都是 II\* trip count + 2。其中硬體的使用率其實沒有差太多。比較可以注意的是在 II=4 的時候,會發現 initiation interval 的 target=4,但 achieved=3。這是因為現在一個 loop 只需要 3 個 cycle 就可以計算完全,不需要等到第 4 個 cycle。若是故意讓他 II=4,則會有一個 cycle 完全 idle。因此只要做簡單的 cutset retiming 分析就可以將一整層的 pipeline register 拿掉。



## 4. Removing Conditional Statements

Question 3 - Removing Conditional Statements: If/else statements and other conditionals can limit the possible parallelism and often require additional resources. If the code can be rewritten to remove them, it can make the resulting design more efficient. This is known as code hoisting.
 Rewrite the code to remove any conditional statements. Compare the designs with and without if/else condition. Is there a difference in performance and/or resource utilization? Does the presence of the conditional branch have any effect when the design is pipelined? If so, how and why?



為了加上 conditional statement,我將我的 code 改寫 for loop 的條件。加上了 if/else 之後,在每一次進入迴圈,都需要做一次 if 判斷式的比較,造成有可能會需要 branch。而就是因為有 branch 的可能,II 就無法壓在 1。且因為每次迴圈都要判斷 if statement,因此 iteration latency 就會比起原本的 3 上升為5。多出來的 2 一個會是 if 判斷、一個會是 read/write 運算。造成整體的 latency 變成 260。若是將 code 寫成不需要 if 判斷式的形式,還可以將 FF 以及 LUT 的使用率下降一些。

## 5. Loop Partitioning

• Question 4 - Loop Partitioning: Dividing the loop into two or more separate loops may allow for each of those loops to be executed in parallel (via unrolling), enable loop level pipelining, or provide other benefits. This may increase the performance and the resource usage.

Is there an opportunity for loop partitioning in FIR filters? Compare your hardware designs before and after loop partitioning. What is the difference in performance? How do the number of resources change? Why?

為了要做到 loop partition (loop unmerge),我將原本的 code 改寫成兩個迴圈的形式。兩個 for loop 分別負責 shift register 運算以及 FIR forward。



若是 loop unmerge 後沒有做任何的優化,HLS tool 會將兩個 loop 分開來做。因此就算兩個 loop 的 II 皆為 1,但整體 latency 還是會有 260。

因此將 unmerge 加上 unroll 的優化之後,會發現 HLS tool 已經將 loop 以及 instance 全部拆掉,變成一大堆的 FF 以及 LUT。如此一來確實能將 latency 降為 126。我再次嘗試將 merged loop 做 unroll 的優化之後,tool 自動將 loop 及 instance 拆掉,一樣是可以達到 latency 126。整體來說,有做 loop unmerge 或 是 loop merge 看起來差異不大。

我另外嘗試了 loop merged + unroll factor = 2,也就是硬體會複製 2 份。可以發現到 II 只能變為 2,但因為 trip count 降低為 64 了因此整體 latency 並沒有太大差別。若是沒有將 data partition 成我們想要的方式的話,就算複製再多的硬體都沒辦法幫助我們繼續降低 latency。



可以看到確實將硬體複製兩份了,但是卻無法成功平行運算。

#### 6. Memory Partition

Question 5 - Memory Partitioning: The storage of the arrays in memory plays an important role
in area and performance. On one hand, you could put an array entirely in one memory (e.g.,
BRAM). But this limits the number of read and write accesses per cycle. Or you can divide the
array into two or more memories to increase the number of ports. Or you could instantiate each
of the variables as its own register, which allows simultaneous access to all of the variables at
every clock cycle.

Compare the memory partitioning parameters: block, cyclic, and complete. What is the difference in performance and resource usage (particularly with respect to BRAMs and FFs)? Which one gives the best performance? Why?

經過實驗之後,只有設 directive 成 Cyclic ARRAY\_RESHAPE factor = 64,才能將 II 達到 1。並且讓 latency 降低大約一半。



如此的資料排列,HLS才能夠順利的將資料讀取進來。達成 II=1。



Latency 可以達到 68,換來的代價就是 FF 及 LUT 的用量又變得更大了。 但同時看到 estimated clock 會需要 39.629ns,這邊有機會造成 timing violation。 從時序圖可以看到 HLS tool 已經將電路拆分得很細了,已經很難看懂內部是怎 麼做的了。但是還是可以盡量去看到說大致上還是將電路複製成兩份(如圖中兩個乘法器位子)。並且可以同時運算。



#### 7. Best Design

Question 6 - Best Design: Combine any number of optimizations to get your best architecture.
 A design with high throughput will likely take a lot of resources. A design that has small resource usage likely will have lower performance, but that could still be the best depending the application goals.

In what way is it the best? What optimizations did you use to obtain this result? It is possible to create a design that outputs a result every cycle, i.e., get one sample per cycle, so a throughput of 100 MHz (assuming a 10 ns clock).

目前最佳解應該就是上面的優化方式總合起來。將 pipeline II 設為 1、做 loop unroll、以及 array reshape factor=2。 Directive 設定如下。

```
// Write your cSode here
// static acc_t reg[N] = {0};
    static regbit reg[N] = {0};
#pragma HLS ARRAY_RESHAPE variable=reg cyclic factor=2
#pragma HLS ARRAY_RESHAPE variable=c cyclic factor=2
    *y = 0;
    int sum = 0;
    FIR: for(int i = N-1; i > 0; i--){
#pragma HLS UNROLL
#pragma HLS PIPELINE II=1
9//
       if(i==0)
//
           reg[i] = (regbit)x;
//
       else
       reg[i] = reg[i-1];
       sum += c[i] * reg[i];
    }
    reg[0] = (regbit)x;
    sum += (c[0] * reg[0]);
    *y = sum;
```

## Performance Estimates

## □ Timing

## ■ Summary

| Clock  | Target   | Estimated | Uncertainty |
|--------|----------|-----------|-------------|
| ap_clk | 10.00 ns | 9.871 ns  | 1.25 ns     |

## ■ Latency

## Throughput (MHz): 50

## □ Summary

| Latency (cycles) |     | Latency (absolute) |           | Interval (cycles) |     |      |
|------------------|-----|--------------------|-----------|-------------------|-----|------|
| min              | max | min                | max       | min               | max | Туре |
| 2                | 2   | 20.000 ns          | 20.000 ns | 2                 | 2   | none |

## **Utilization Estimates**

#### □ Summary

| Name            | BRAM_18K | DSP48E | FF     | LUT   | URAM |
|-----------------|----------|--------|--------|-------|------|
| DSP             | -        | 24     | -      | -     | -    |
| Expression      | -        | -      | 0      | 3496  | -    |
| FIFO            | -        | -      | -      | -     | -    |
| Instance        | -        | -      | -      | -     | -    |
| Memory          | -        | -      | -      | -     | -    |
| Multiplexer     | -        | -      | -      | 21    | -    |
| Register        | -        | -      | 1443   | -     | -    |
| Total           | 0        | 24     | 1443   | 3517  | 0    |
| Available       | 280      | 220    | 106400 | 53200 | 0    |
| Utilization (%) | 0        | 10     | 1      | 6     | 0    |

用這樣的優化設定,可以讓整體 latency 只需要 2。這邊已經將所有的 loop、instance 全部拆解。且 FF 與 LUT 用量算是在合理範圍。我認為這樣子的設定應該是最接近我們一般在電路上設計的 FIR 架構。



如此的架構應該是每個 cycle 都能夠輸出一個結果,考量到也許需要 data read/write 的 overhead,latency 大約為 2。這才是真正達到最佳平行的設計。在這個架構下,確實可以讓 shift register 全部平行運算(平移);全部的乘加器同時運算。每次輸入都能輸出一個結果。因此這麼小的 latency 是有機會可以達成的。

#### FIR Area Results for Seven Architectures



# **FIR Throughput for Seven Architectures**



就前面 4 種方式來說,使用的硬體資源其實都差不多,但 throughput 也不高。前面 4 個來說最好的還是單純 pipeline 是最好的。而就 loop partition 以及 memory partition 來說,loop partition 雖然 throughput 略輸,但是硬體使用卻是比較合理的。而且 loop partition 比起單純 pipeline 還要再好一點。當然其中最好的是 best design,將所有硬體展開;將 memory 切分成理想形式,能夠有最高的 throughput。同時展開方式沒有造成過多的浪費,達成最接近 designer 想像中的 FIR filter。可以有最佳的 throughput 以及合理的硬體使用率。

GitHub link: https://github.com/yuehfeng1114/2022HLS-LAB-B-FIR-design.git