



# 第2章 组合逻辑

- 2.1 组合逻辑分析
- 2.2 组合逻辑设计
- 2.3 组合逻辑电路的等价变换
- 2.4 数据选择器与分配器
- 2.5 译码器和编码器
- 2.6 数据比较器和加法器
- 2.7 奇偶校验器



### 2.1 组合逻辑分析

所谓组合逻辑分析,就是根据已知逻辑电路图,找出组合逻辑电路的输入与输出关系,确定在什么样的输入取值组合下对应的输出为1。

### 组合逻辑电路分析的一般过程:



- 1. 对于较简单的逻辑电路 ----> "逐级电平推导"法
- 2. 对于较复杂的逻辑电路 ----> "列写布尔表达式"法或"数字波形图法"等
- 3. 迫不得已的情况下 ----> "列写真值表"法

# 2.1 组合逻辑分析

- **2.1.1** 逐级电平推导法
- 2.1.2 列写布尔表达式法
- 2.1.3 数字波形图分析法
- 2.1.4 列写逻辑电路真值表法
- 2.1.5 组合逻辑中的竞争冒险

### 2.1.1 逐级电平推导法 🖪

先假设输出为逻辑1或0,然后逐级向前推导,直到确定输入的逻辑值。

### 【例1】分析图中所示的逻辑电路



#### 采用逐级电平推导法:

由F=1,知X<sub>1</sub>=0或X<sub>2</sub>=0 由X<sub>1</sub>=0,知A=1,B=1

由X<sub>2</sub>=0, 知Ā=1, Ē=1

由此可知: 当输入量A、 B 都为1或0时,输出F=1。







# 2.1.2 列写布尔表达式法 🖪

#### 例2 指出图示电路的逻辑功能



$$\mathbf{F} = (\overline{\mathbf{A}} \overline{\mathbf{B}} \overline{\mathbf{C}})\mathbf{C} + \overline{\mathbf{A}} \overline{\mathbf{B}} \overline{\mathbf{C}} + \mathbf{D}$$

$$F = (\overline{A} + \overline{B} + \overline{C})C + \overline{A} + \overline{B} + \overline{C} + D$$

$$= AC + BC + CC + A + B + C + D$$

$$= AC + BC + C + A + B + C + D$$

$$= C(A + B + 1) + A + B + D$$

$$= A + B + C + D$$



#### 2.1.3 数字波形图分析法 🔼

这种方法是对逻辑门的所有输入变量施以输入波形,逐级画出各个门电路的输出波形,乃至画出最后的输出波形。



# 2.1.4 列写逻辑电路真值表法₫

【例4】分析图中所示电路的逻辑功能



# [解]

该电路比较复杂,一次写出它的输出函数表达式 比较困难。故从输入端开始,逐级写出,然后写出 总的输出表达式:

$$F = \overline{(A \oplus B) \cdot (B \oplus C)} \cdot (\overline{\overline{A} + \overline{B}} + \overline{A + C})$$

但从这一表达式无法推知该电路的逻辑功能。为此利用布尔代数,对表达式展开并进行化简:

$$F = (A \oplus B)(B \oplus C) + (\overline{A} + \overline{B})(A + C)$$

$$= (A\overline{B} + \overline{A}B)(B\overline{C} + \overline{B}C) + (\overline{A}C + A\overline{B} + \overline{B}C)$$

$$= A\overline{B}C + \overline{A}B\overline{C} + \overline{A}C + A\overline{B} + \overline{B}C$$

$$= A\overline{B} + \overline{A}(B\overline{C} + C) + \overline{B}C$$

$$= A\overline{B} + \overline{A}(B + C) + \overline{B}C$$

$$= A\overline{B} + \overline{A}B + \overline{A}C + \overline{B}C$$

$$= A \oplus B + \overline{A}C + \overline{B}C$$

由此看出,原始逻辑电路不是最简的,读者可以根据简化后的表达式自行画出逻辑图进行比较。现根据简化表达式列出逻辑真值表如下:由真值表看出:当ABC组合为001、010、011、100、101时,输出F为1。

| A | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 0 |

### 2.1.5 组合逻辑中的竞争冒险☎

前面讨论组合逻辑电路时,都是假定输入和输出信号已处于稳定 状态下来分析的。下面讨论信号在状态转换过程中,有些电路出现 的一种现象———竞争冒险:

在组合电路中,当逻辑门有两个互补输入信号同时向相反状态变化时,输出端可能产生过渡干扰脉冲的现象称为竞争冒险。





# 通常采用以下两种方法:

# 1. 加选通脉冲



当A=C=1,  $F=\overline{B}+B$ , 存在<u>竞争冒险</u>。

解决:在接收了输入信号并且电路达到了新的稳态之后,才加入选通脉冲。

### 2. 修改逻辑设计

上例中,我们可以把表达式变换一下,根据常用布尔公式可知:

$$F=A\overline{B}+BC=A\overline{B}+BC+AC$$

上式增加了AC项以后,函数关系不变,但当A=C=1时,输出F恒为1,不再产生干扰脉冲。所以,把电路按上式修改,即可消除竞争冒。



# 2.2 组合逻辑设计

- 2.2.1 组合逻辑设计步骤
- 2.2.2 逻辑问题的描述
- 2.2.3 利用任意项的逻辑设计

### 2.2.1 组合逻辑设计步骤 🖪

### . 什么是组合逻辑设计?

组合逻辑设计是组合逻辑分析的逆过程,即最终画出满足功能要求的组合逻辑电路图。

### 组合逻辑设计的步骤?



# 2. 2. 2 逻辑问题的描述 🖪

所谓逻辑问题的描述, 就是将文字描述的设计要求抽象为一个逻辑表达式。

通常的方法是: 先建立输入输出逻辑变量的真值表, 再由真值表写出逻辑表达式。有些情况下, 可由设计要求直接建立逻辑表达式。

【例5】设计一个多数表决电路,以判断A、B、C三人中是否多数赞同。



 $F = \Sigma(3,5,6,7) = AB\overline{C} + ABC + \overline{A}BC + A\overline{B}C$ 





# 【例6】 $X=x_1x_2$ , $Y=y_1y_2$ 是两个正整数,写出X>Y的逻辑表达式



$$F = x_1 x_2 y_1 \overline{y}_2 + x_1 \overline{y}_1 + \overline{x}_1 x_2 \overline{y}_1 \overline{y}_2$$





- 【例7】 某民航客机的安全起飞装置在同时满足下列条件时,发出允许滑跑信号:
  - ①发动机开关接通;
  - ②飞行员入座,且座位保险带已扣上;
  - ③乘客入座,且座位保险带已扣上,或座位上无乘客。

试写出允许发出滑跑信号的逻辑表达式。



$$F=f(S,A,B,M_i,N_i)=S \cdot A \cdot B(M_1N_1+\overline{M}_1) \cdot (M_2N_2+\overline{M}_2) \cdot \cdots (M_nN_n+\overline{M}_n)$$

$$=SAB(N_1+\overline{M}_1) \cdot (N_2+\overline{M}_2) \cdot \cdots (N_n+\overline{M}_n)$$

### 2.2.3 利用任意项的逻辑设计 🔼

在逻辑表达式中加入任意项(无关项),可使表达式变得更简单。

【例9】用与非门设计一个判别电路,判别8421码的十进制的值≥5

设输入变量为A、B、C、D,输出变量为F, 当 ABCD>=0101时, F=1; 当ABCD<0101时, F=0。A、B、C、D的取值不可能出现 1010 ~1111,故约束方程为:

 $\Sigma \Phi$  (10, 11, 12, 13, 14, 15)=0

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| 00 |    |    |    |    |
| 01 |    | 5  | 7  | 6  |
| 11 | Φ  | Φ  | Φ  | Φ  |
| 10 | 8  | 9  | Φ  | Φ  |

| 真值表                        |         |   |                  |                  |  |  |  |  |
|----------------------------|---------|---|------------------|------------------|--|--|--|--|
| A                          | A B C D |   |                  |                  |  |  |  |  |
| О                          | 0       | 0 | 0                | 0                |  |  |  |  |
| O                          | 0       | 0 | 0<br>1<br>0      | 0                |  |  |  |  |
| O                          | O       | 1 | 0                | О                |  |  |  |  |
| O                          | 0       | 1 |                  | 0<br>0           |  |  |  |  |
| O                          | 1       | 0 | 1<br>0           | 0                |  |  |  |  |
| O                          | 1       | 0 | 1                | 1                |  |  |  |  |
| 0<br>0<br>0<br>0<br>0<br>0 | 1       | 1 | O                | 1                |  |  |  |  |
| O                          | 1       | 1 |                  | 1                |  |  |  |  |
| 1                          | O       | 0 | 1<br>0<br>1<br>0 | 1                |  |  |  |  |
| 1                          | O       | 0 | 1                | 1                |  |  |  |  |
| 1                          | 0       | 1 | O                | Φ                |  |  |  |  |
| 1                          | 0       | 1 | 1                | Φ                |  |  |  |  |
| 1                          | 1       | 0 | 1<br>0           | Φ                |  |  |  |  |
| 1                          | 1       | 0 | 1                | Ф<br>Ф<br>Ф<br>Ф |  |  |  |  |
| 1                          | 1       | 1 | 0                | Φ                |  |  |  |  |
| 1                          | 1       | 1 | 1                | Φ                |  |  |  |  |

由真值表列出的F的逻辑表达式:

$$F=\Sigma$$
 (5, 6, 7, 8, 9) +  $\Sigma\Phi$  (10, 11, 12, 13, 14, 15)

式中 $\Sigma$  $\Phi$ 部分是任意项,可根据化简的需要引入其中的若干项,使逻辑表达式为最简。利用卡诺图化简,可得化简结果如下:

表达式要求用与非门实现, 电路图如下:



# 2.3 组合逻辑电路的等价变换

- 2.3.1 狄摩根定理的应用
- 2.3.2 与非门、或非门作为通用元件
- 2.3.3 利用与非门 / 非或门进行等价变换
- 2.3.4 逻辑函数的"与或非"门实现





# 2.3.1 狄摩根定理的应用

与非门、非或门<mark>等价性</mark>验证 非与门、或非门等价性验证



### 2.3.2 与非门、或非门作为通用元件



$$\frac{A}{B} \longrightarrow \frac{\overline{AB}}{B} = AB \longrightarrow \frac{A}{B} \longrightarrow AB$$











### [思考]

思考题: 你能利用与非门/非或门实现  $F=\overline{A}+B$  ?

#### ₹ 上页

#### 2.3.3 利用与非门/非或门进行等价变换 4



# 2.3.4 逻辑函数的"与或非"门实现 🛭

将最简"与或"表达式变换为"与或非"表达式的方法有两种:

一是对F两次求反; 二是对F一次求反。

如何让信号传输经过门的级数最少?

# 例12 用与或非门实现函数 F=A $\overline{B}$ + B $\overline{C}+$ C $\overline{A}$

(1) F两次求反,可得

$$F=\overline{A} \overline{B} + B \overline{C} + C \overline{A}$$







比较可知,第二种方法所得之结果速度快,信号传输只经过两级门。





# 2.4 数据选择器与分配器

- 2.4.1 数据选择器
- 2.4.2 数据分配器





### 2.4.1 数据选择器 🛭

### ●什么是数据选择器MUX

数据选择器又称: 多路转换器 多路开关

定义: 多路输入、单路输出的组合逻辑构件。

用途: TDM时分复用



### 4-1线数据选择器功能表

| 选技    | ¥输入   |                  | 数据    | 输出    |       |                  |
|-------|-------|------------------|-------|-------|-------|------------------|
| $S_1$ | $S_0$ | $D_0$            | $D_1$ | $D_2$ | $D_3$ | Y                |
| Χ     | Χ     | Х                | Χ     | Χ     | Χ     | 0                |
| 0     | 0     | $\mathbf{D}_{0}$ | Χ     | Χ     | Χ     | $\mathbf{D}_{0}$ |
| 0     | 1     | Х                | $D_1$ | Χ     | Χ     | $\mathbf{D}_1$   |
| 1     | 0     | Х                | Χ     | $D_2$ | Χ     | $\mathbf{D}_2$   |
| _1    | 1     | Χ                | Χ     | Χ     | $D_3$ | $D_3$            |

# ●四选一MUX的逻辑表达式:

$$F = \overline{D_0 \overline{S_1} \overline{S_2}} + \overline{D_1 \overline{S_1}} S_2 + \overline{D_2} S_1 \overline{S_2} + \overline{D_3} S_1 S_2$$
$$= \sum_{i=0}^{3} \overline{D_i} M_i$$

其中Di(i=0,1,2,3)是四路数据输入。Mi是两个地址输入( $S_1,S_0$ )的4个最小项。

推广之,八选一MUX的逻辑表达式:

$$F = \sum_{i=0}^{7} D_i M_i$$

其中Di (i=0,1...7) 是八路数据输入。Mi是3个地址输入 ( $S_2$ ,  $S_1$ ,  $S_0$ ) 的8个最小项

### 2.4.2 数据分配器 🖸

数据分配器DMUX, 与MUX相反:

定义:单路输入、多路输出的组合逻辑构件。

用途: 数据交换



1线—4线数据分配器

【例2】 利用DMUX和MUX设计一个实现8路数据传输的逻辑电路。

### [解]

使用一个8选1的MUX ,再用一个1:8线的DMUX,并将它们的地址输入端 $S_2S_1S_0$ 连在一起,使 $S_2S_1S_0$ 上的控制信号依次由000--001--010--011--100--101--110--111定时变化,则可以分时实现8路数据传输。





# 2.5 译码器和编码器

- 2.5.1 译码器
- 2.5.2 编码器

### 2.5.1 译码器 🖪

实现译码功能的组合逻辑电路称为译码器.

输入是一组二进制代码 输出是一组高低电平信号,对于每输入一组不同的代码:只有一个输出呈现有效状态

应用:如地址译码器

### 1. 3 线:8 线译码器和2线: 4线译码器泵

2线: 4线译码器:



# 1. 3 线:8 线译码器和2线: 4线译码器4

3线:8线译码器可对8线中的某一线进行译码.



| 74L         | <b>S1</b> | 38           | Th  | 船   | 表   |
|-------------|-----------|--------------|-----|-----|-----|
| <i>/</i> TL |           | $\mathbf{U}$ | -// | Hr. | AX. |

| 使能 | 输入 | 选择输入  |       |    | 输出 |           |    |           |           |           |           |           |
|----|----|-------|-------|----|----|-----------|----|-----------|-----------|-----------|-----------|-----------|
| G1 | G2 | $D_2$ | $D_1$ | Do | ΥO | <u>Y1</u> | Y2 | <u>Y3</u> | <u>Y4</u> | <u>Y5</u> | <u>76</u> | <u>Y7</u> |
| Х  | 1  | х     | Х     | Χ  | 1  | 1         | 1  | 1         | 1         | 1         | 1         | 1         |
| 0  | Χ  | х     | Χ     | Χ  | 1  | 1         | 1  | 1         | 1         | 1         | 1         | 1         |
| 1  | 0  | 0     | 0     | 0  | 0  | 1         | 1  | 1         | 1         | 1         | 1         | 1         |
| 1  | 0  | 0     | 0     | 1  | 1  | 0         | 1  | 1         | 1         | 1         | 1         | 1         |
| 1  | 0  | 0     | 1     | 0  | 1  | 1         | 0  | 1         | 1         | 1         | 1         | 1         |
| 1  | 0  | 0     | 1     | 1  | 1  | 1         | 1  | 0         | 1         | 1         | 1         | 1         |
| 1  | 0  | 1     | 0     | 0  | 1  | 1         | 1  | 1         | 0         | 1         | 1         | 1         |
| 1  | 0  | 1     | 0     | 1  | 1  | 1         | 1  | 1         | 1         | 0         | 1         | 1         |
| 1  | 0  | 1     | 1     | 0  | 1  | 1         | 1  | 1         | 1         | 1         | 0         | 1         |
| _1 | 0  | 1     | 1     | 1  | 1  | 1         | 1  | 1         | 1         | 1         | 1         | 0         |

# 1. 3 线:8 线译码器和2线: 4线译码器◢

3线:8线译码器可对8线中的某一线进行译码.



#### 2. 七段数字译码显示系统 🕶

在数字系统中,人们常常采用简易数字显示电路将测量或运算结果用数码直接显示出来,以便于监视系统工作情况。

七段荧光数码管的显示系统由译码/驱动器 74LS48和共阴极荧光数码管BS201A组成



|    | 74LS48逻辑功能表 |    |    |     |    |    |    |    |    |    |    |
|----|-------------|----|----|-----|----|----|----|----|----|----|----|
|    | 输           | λ  |    | 输 出 |    |    |    |    |    |    | 显示 |
| А3 | A2          | A1 | A0 | Ya  | Yb | Yc | Yd | Ye | Yf | Yg | 字符 |
| 0  | 0           | 0  | 0  | 1   | 1  | 1  | 1  | 1  | 1  | 0  | 0  |
| 0  | 0           | 0  | 1  | 0   | 1  | 1  | 0  | 0  | 0  | 0  | 1  |
| 0  | 0           | 1  | 0  | 1   | 1  | 0  | 1  | 1  | 0  | 1  | 2  |
| 0  | 0           | 1  | 1  | 1   | 1  | 1  | 1  | 0  | 0  | 1  | 3  |
| 0  | 1           | 0  | 0  | 0   | 1  | 1  | 0  | 0  | 1  | 1  | 4  |
| 0  | 1           | 0  | 1  | 1   | 0  | 1  | 1  | 0  | 1  | 1  | 5  |
| 0  | 1           | 1  | 0  | 0   | 0  | 1  | 1  | 1  | 1  | 1  | 6  |
| 0  | 1           | 1  | 1  | 1   | 1  | 1  | 0  | 0  | 0  | 0  | 7  |
| 1  | 0           | 0  | 0  | 1   | 1  | 1  | 1  | 1  | 1  | 1  | 8  |
| 1  | 0           | 0  | 1  | 1   | 1  | 1  | 0  | 0  | 1  | 1  | 9  |

七段荧光数码管是分段式半导体显示器件,7个发光二极管组成七个发光段。 发光二极管显示电路有两种连接方式:

一种是七个发光二极管共用一个阳极,称为共阳极电路。

另一种是7个发光二极管共用一个阴极,称为共阴极电路。



#### 2.5.2 编码器 🖪

对所处理的信息或数据赋予"一组"二进制代码, 称为编码。 与译码器相反

#### 1. 普通编码器◢

在任意一时刻所有输入线中<mark>只允许一个输入线</mark>上有信号。 为某个输入引脚产生一个码,如为每个按键生成一个BCD码。



# 表2.9 普通编码器真值表

| 输入             |                | 输出 BCD 码 |                |                |  |  |  |  |
|----------------|----------------|----------|----------------|----------------|--|--|--|--|
| 十进制数字信号        | D <sub>3</sub> | $D_2$    | D <sub>1</sub> | D <sub>0</sub> |  |  |  |  |
| I <sub>0</sub> | 0              | 0        | 0              | 0              |  |  |  |  |
| I <sub>1</sub> | 0              | 0        | 0              | 1              |  |  |  |  |
| I <sub>2</sub> | 0              | 0        | 1              | 0              |  |  |  |  |
| I <sub>3</sub> | 0              | 0        | 1              | 1              |  |  |  |  |
| I <sub>4</sub> | 0              | 1        | 0              | 0              |  |  |  |  |
| I <sub>5</sub> | 0              | 1        | 0              | 1              |  |  |  |  |
| I <sub>6</sub> | 0              | 1        | 1              | 0              |  |  |  |  |
| I <sub>7</sub> | 0              | 1        | 1              | 1              |  |  |  |  |
| I <sub>8</sub> | 1              | 0        | 0              | 0              |  |  |  |  |
| I <sub>9</sub> | 1              | 0        | 0              | 1              |  |  |  |  |

$$\begin{aligned} & \mathbf{D_3} = \mathbf{I_8} + \mathbf{I_9} \\ & \mathbf{D_2} = \mathbf{I_4} + \mathbf{I_5} + \mathbf{I_6} + \mathbf{I_7} \\ & \mathbf{D_1} = \mathbf{I_2} + \mathbf{I_3} + \mathbf{I_6} + \mathbf{I_7} \\ & \mathbf{D_0} = \mathbf{I_1} + \mathbf{I_3} + \mathbf{I_5} + \mathbf{I_7} + \mathbf{I_9} \end{aligned}$$



## 2. 优先编码器 🖪

不同于普通编码器: 它允许多个输入线上同时有信号。

如何解决混乱?

| EI | Īo | Ī1 | Ī2 | Ī3 | $\overline{I}_4$ | $\overline{I_5}$ | $\overline{I6}$ | Ī7 | $\overline{\mathbf{D}}_{2}$ | $\overline{\mathbf{D}}_{1}$ | $\overline{\mathbf{D}_0}$ | GS | EO |
|----|----|----|----|----|------------------|------------------|-----------------|----|-----------------------------|-----------------------------|---------------------------|----|----|
| 1  | ×  | ×  | ×  | ×  | ×                | ×                | ×               | ×  | 1                           | 1                           | 1                         | 1  | 1  |
| 0  | 1  | 1  | 1  | 1  | 1                | 1                | 1               | 1  | 1                           | 1                           | 1                         | 1  | 0  |
| 0  | ×  | ×  | ×  | ×  | $\times$         | $\times$         | ×               | 0  | 0                           | 0                           | 0                         | 0  | 1  |
| 0  | ×  | ×  | ×  | ×  | ×                | ×                | 0               | 1  | 0                           | 0                           | 1                         | 0  | 1  |
| 0  | ×  | ×  | ×  | ×  | ×                | 0                | 1               | 1  | 0                           | 1                           | 0                         | 0  | 1  |
| 0  | ×  | ×  | ×  | ×  | 0                | 1                | 1               | 1  | 0                           | 1                           | 1                         | 0  | 1  |
| 0  | ×  | ×  | ×  | 0  | 1                | 1                | 1               | 1  | 1                           | 0                           | 0                         | 0  | 1  |
| 0  | ×  | ×  | 0  | 1  | 1                | 1                | 1               | 1  | 1                           | 0                           | 1                         | 0  | 1  |
| 0  | ×  | 0  | 1  | 1  | 1                | 1                | 1               | 1  | 1                           | 1                           | 0                         | 0  | 1  |
| 0  | 0  | 1  | 1  | 1  | 1                | 1                | 1               | 1  | 1                           | 1                           | 1                         | 0  | 1  |



## 【例15】设计十进制数字键盘的 优先编码逻辑。

## (课堂练习)





# 2.6 数据比较器和加法器

- 2.6.1 数据比较器
- 2.6.2 加法器

#### 2.6.1 数据比较器 🛭

#### 1. 定义里

用来完成两组二进制数码大小比较的逻辑电路,称为数据比较器。









## 表格 2.11 4位比较器74HC85功能表

|                                 | 比包                                                                                                               | 交输入                             |                               |     | 级联输力                                                                              | λ   | 输出  |                               |     |
|---------------------------------|------------------------------------------------------------------------------------------------------------------|---------------------------------|-------------------------------|-----|-----------------------------------------------------------------------------------|-----|-----|-------------------------------|-----|
| a <sub>3</sub> b <sub>3</sub>   | a <sub>2</sub> b <sub>2</sub>                                                                                    | a <sub>1</sub> b <sub>1</sub>   | a <sub>0</sub> b <sub>0</sub> | a>b | a <b< td=""><td>a=b</td><td>A&gt;B</td><td>A<b< td=""><td>A=B</td></b<></td></b<> | a=b | A>B | A <b< td=""><td>A=B</td></b<> | A=B |
| a <sub>3</sub> >b <sub>3</sub>  | X                                                                                                                | X                               | X                             | X   | X                                                                                 | X   | 1   | 0                             | 0   |
| a <sub>3</sub> <b<sub>3</b<sub> | X                                                                                                                | X                               | X                             | X   | X                                                                                 | X   | 0   | 1                             | 0   |
| a <sub>3</sub> =b <sub>3</sub>  | a <sub>2</sub> >b2                                                                                               | X                               | X                             | X   | X                                                                                 | X   | 1   | 0                             | 0   |
| a <sub>3</sub> =b <sub>3</sub>  | a <sub>2</sub> <b2< td=""><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>0</td><td>1</td><td>0</td></b2<> | X                               | X                             | X   | X                                                                                 | X   | 0   | 1                             | 0   |
| a <sub>3</sub> =b <sub>3</sub>  | a <sub>2</sub> =b2                                                                                               | a <sub>1</sub> >b <sub>1</sub>  | X                             | X   | X                                                                                 | X   | 1   | 0                             | 0   |
| a <sub>3</sub> =b <sub>3</sub>  | a <sub>2</sub> =b2                                                                                               | a <sub>1</sub> <b<sub>1</b<sub> | X                             | X   | X                                                                                 | X   | 0   | 1                             | 0   |
| a <sub>3</sub> =b <sub>3</sub>  | a <sub>2</sub> =b2                                                                                               | a <sub>1</sub> =b <sub>1</sub>  | $a_0 > b_0$                   | X   | X                                                                                 | X   | 1   | 0                             | 0   |
| a <sub>3</sub> =b <sub>3</sub>  | a <sub>2</sub> =b2                                                                                               | a <sub>1</sub> =b <sub>1</sub>  | $a_0 < b_0$                   | X   | X                                                                                 | X   | 0   | 1                             | 0   |
| a <sub>3</sub> =b <sub>3</sub>  | a <sub>2</sub> =b2                                                                                               | a <sub>1</sub> =b <sub>1</sub>  | $a_0 = b_0$                   | 1   | 0                                                                                 | 0   | 1   | 0                             | 0   |
| a <sub>3</sub> =b <sub>3</sub>  | a <sub>2</sub> =b2                                                                                               | a <sub>1</sub> =b <sub>1</sub>  | $a_0 = b_0$                   | 0   | 1                                                                                 | 0   | 0   | 1                             | 0   |
| a <sub>3</sub> =b <sub>3</sub>  | a <sub>2</sub> =b2                                                                                               | a <sub>1</sub> =b <sub>1</sub>  | $a_0 = b_0$                   | 0   | 0                                                                                 | 1   | 0   | 0                             | 1   |

## 【例16】使用74HC85比较器组成8位比较器。



#### 2.6.2 加法器 🖪

## 1. 串行加法器 4

由多个全加器(FA)串行连接而成。 串行进位方式,进位信号逐位向上传递,延迟大



## 2.6.2 加法器 🖪

## 1. 串行加法器 4

|                | 输入    |           | 输       | H       |
|----------------|-------|-----------|---------|---------|
| A <sub>i</sub> | $B_i$ | $C_{i-1}$ | $S_{i}$ | $C_{i}$ |
| 0              | 0     | 0         | 0       | 0       |
| 0              | 0     | 1         | 1       | 0       |
| 0              | 1     | 0         | 1       | 0       |
| 0              | 1     | 1         | 0       | 1       |
| 1              | 0     | 0         | 1       | 0       |
| 1              | 0     | 1         | 0       | 1       |
| 1              | 1     | 0         | 0       | 1       |
| 1              | 1     | 1         | 1       | 1       |

全加器真值表

#### Si和Ci的逻辑表达式:

$$S_i = A_i \oplus B_i \oplus C_{i-1}$$
  
 $C_i = A_i B_i + (A_i \oplus B_i) C_{i-1}$ 



4 上页



### 2. 并行加法器◢

## 4 位超前进位并行加法器74LS283

设 
$$A=A_4A_3A_2A_1$$
  $B=B_4B_3B_2B_1$   $S_1=A_1\oplus B_1\oplus C_0$   $C_1=A_1B_1+(A_1\oplus B_1)C_0$   $S_2=A_2\oplus B_2\oplus C_1$   $C_2=A_2B_2+(A_2\oplus B_2)C_1$   $S_3=A_3\oplus B_3\oplus C_2$   $C_3=A_3B_3+(A_3\oplus B_3)C_2$   $S_4=A_4\oplus B_4\oplus C_3$   $C_4=A_4B_4+(A_4\oplus B_4)C_3$   $C_i=G_i+P_iC_{i-1}$ 

采用递推方法,得:

$$\begin{split} & \textbf{C}_{1} = \textbf{G}_{1} + \textbf{P}_{1} \textbf{C}_{0} \\ & \textbf{C}_{2} = \textbf{G}_{2} + \textbf{P}_{2} \textbf{C}_{1} = \textbf{G}_{2} + \textbf{P}_{2} \textbf{G}_{1} + \textbf{P}_{2} \textbf{P}_{1} \textbf{C}_{0} \\ & \textbf{C}_{3} = \textbf{G}_{3} + \textbf{P}_{3} \textbf{C}_{2} = \textbf{G}_{3} + \textbf{P}_{3} \textbf{G}_{2} + \textbf{P}_{3} \textbf{P}_{2} \textbf{P}_{1} \textbf{G}_{1} + \textbf{P}_{3} \textbf{P}_{2} \textbf{P}_{1} \textbf{C}_{0} \\ & \textbf{C}_{4} = \textbf{G}_{4} + \textbf{P}_{4} \textbf{C}_{3} = \textbf{G}_{4} + \textbf{P}_{4} \textbf{G}_{3} + \textbf{P}_{4} \textbf{P}_{3} \textbf{G}_{2} + \textbf{P}_{4} \textbf{P}_{3} \textbf{P}_{2} \textbf{G}_{1} + \textbf{P}_{4} \textbf{P}_{3} \textbf{P}_{2} \textbf{P}_{1} \textbf{C}_{0} \\ & \textbf{C}_{4} = \textbf{G}_{4} + \textbf{P}_{4} \textbf{C}_{3} = \textbf{G}_{4} + \textbf{P}_{4} \textbf{G}_{3} + \textbf{P}_{4} \textbf{P}_{3} \textbf{G}_{2} + \textbf{P}_{4} \textbf{P}_{3} \textbf{P}_{2} \textbf{G}_{1} + \textbf{P}_{4} \textbf{P}_{3} \textbf{P}_{2} \textbf{P}_{1} \textbf{C}_{0} \end{split}$$

 $C_4$ 的表达式说明,最低位的进位符号 $C_0$ 可以<mark>超前</mark>传送到最高位 $C_4$ 上, 从而使加法器的运算速度大大加快了。

# 2. 并行加法器

# 4 位超前进位并行加法器74LS283



# 2.7 奇偶校验器

- 2.7.1 奇偶校验的基本原理
- 2.7.2 具有奇偶校验的数据传输

## 2.7.1 奇偶校验的基本原理 🖸

#### 什么是奇偶校验器?

利用奇(偶)校验方法进行检错的组合逻辑电路 称为奇偶校验器。

偶数个1,它的和总是0;奇数个1,它的和总是1。







## 2.7.2 具有奇偶校验的数据传输 🖸



### 2.7.2 具有奇偶校验的数据传输 🕰

图2.35中所示为一个具有奇校验器的数据传输系统,采用2片74LS280,74LS280逻辑框图如下:



### 2.7.2 具有奇偶校验的数据传输 🖪

在发送端:使用一个74LS280产生监督位 $F_{od}$ 信号, $I_8=1$ , $F_{od}$ 则指示8位数据1的个数为偶数:

$$F_{od} = (I_0 \oplus I_1 \oplus I_2 \oplus I_3 \oplus I_4 \oplus I_5 \oplus I_6 \oplus I_7) \oplus I_8$$

因此 $F_{od}$ 取值使 9 位码组(8位数据加 $I_8$ )中<u>奇数个1</u>

在接收端: 9位码组作为第二个74LS280输入,取F<sub>ev</sub>指示**正确** 性(9位码组保持<u>奇数个1</u>)

$$\mathbf{F}_{\text{ev}} = \overline{\mathbf{F}_{\text{od}}} = \overline{(\mathbf{I}_0 \oplus \mathbf{I}_1 \oplus \mathbf{I}_2 \oplus \mathbf{I}_3 \oplus \mathbf{I}_4 \oplus \mathbf{I}_5 \oplus \mathbf{I}_6 \oplus \mathbf{I}_7) \oplus \mathbf{I}_8}$$

若F<sub>ev</sub> =0,则传输正确