# 综合设计验收安排

### 一、验收时间

2023年12月24日上午8:30-11:30,下午14:30-17:30

每个同学带电脑和纸质版设计报告参加验收,验收时间为10分钟。每小时验收6人,每次是一组6位同学来参加验收。

每组所有同学比规定时间提前10分钟到达教室做验收的准备工作。

如第一组所有同学8:20到达指定教室,第二组所有同学9:20到达指定教室,其它组依此类推。

全班分为六到七组,各组验收时间大致为:

第一组: 1号——6号时间: 8:30-9:30

第二组:7号——12号时间:9:30-10:30

第三组: 13号——18号时间: 10:30-11:30

第四组: 19号——24号时间: 14:30-15:30

第五组: 25号——30号时间: 15:30-16:30

第六组: 31号——36号时间: 16:30-17:30

第七组: 37号及以后时间: 17:30-

重修同学请与对应班的学委或课代表联系,确定自己的验收时间。 请各班学委或课代表安排落实每组的6位成员,验收当天(也即12 月24日),与助教的联系保持畅通,协助助教完成验收工作。

#### 二、验收地点

计科1、2、3、4、5、6班: 院楼103

软件1、2、3、4、5班、信安1、2班: 院楼105

拔尖班、智能1、2、3、4班: 院楼106

#### 二、验收内容

1、演示:要求采用 Verilog 语言实现,验收现场对工程进行编译、仿真,检查 warning (警告条数)、成本开销、时钟周期、停机以及仿真结果。如果模型机能实现 12 条指令,那么要求用自己设计的测试程序或老师提供的测试程序进行验收。"测试程序\_仿真"代码应该在第 28 个周期 OUT 指令输出 EDh(11101101),正确停机应该是 PC 计数到 24h,IR 寄存器最后存取的指令为 F0h(11110000)。



- 2、模型机结构。一是检查连接的正确性,如果采用命名法连接,可在 Tool 下 netlist viewer 中查看 RTL viewer 了解模型机结果。要求能条理清晰地解释 顶层结构,各个模块的实现过程,基于顶层结构清楚地解释指定指令的执行过程。
- 3、成本开销: 在 Cyclone Ⅱ 系列 EP2C5T144C8 芯片下对比成本开销

```
Flow Status
                                    Successful - Tue Dec 12 13:44:35 2023
Quartus II Version
                                    9.0 Build 184 04/29/2009 SP 1 SJ Web Edition
Revision Name
                                    ту_срц
Top-level Entity Name
                                    ту_срц
Family
                                    Cyclone II
Device
                                    EP2C5T144C8
Timing Models
                                    Final
Met timing requirements
                                    Ves
Total logic elements
                                    167 / 4,608 ( 4 % )
    Total combinational functions
                                    156 / 4,608 ( 3 % )
    Dedicated logic registers
                                    50 / 4,608 ( 1 % )
                                    50
Total registers
Total pins
                                    17 / 89 ( 19 % )
Total virtual pins
                                    0
Total memory bits
                                    2,048 / 119,808 ( 2 % )
Embedded Multiplier 9-bit elements
                                   0 / 26 (0%)
Total PLLs
                                    0/2(0%)
```

4、时钟周期:工程编译后通过两种方式查看时钟周期:一是 Processing 下的 "Classic Timing Analyzer Tool",二是"Timing Analyzer"下的"Summary"。如果没有实现 12 条指令,此时时钟周期只作参考,如果有红色提示,这时时钟周期不是真正的时钟周期!



5、停机指令:要求在 HALT 指令后面放几条指令, HALT 执行完后, 后面的

- 指令是否执行,从而验证 HALT 是否实现了真正的停机。
- 6、回答问题和修改程序: 这项有修改程序、较难的问题和容易问题三种选择, 同学们任选其一,如果第一次选择的问题回答不出来,可再选一次(但会 同比多扣 5 分(此 5 分是满分 100 分多扣 5 分,不是 25 分扣 5 分))。同 组同学不重复抽相同的题。
- 7、下板的话, 能跑通测试程序且较难问题的回答正确, 验收成绩可计 100 分。
- 8、不允许用其他同学的综合设计来进行验收,一旦发现,计0分。

综合设计评价标准

|                    | 1                                    | 1                                                                    |                                                                     |                                                                 |                                                                     | 1                                                                                                                                                                                                      |
|--------------------|--------------------------------------|----------------------------------------------------------------------|---------------------------------------------------------------------|-----------------------------------------------------------------|---------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 考核内容               | 具体要求                                 | 优秀(90-100)                                                           | 良好 (75-89)                                                          | 合格(60-75)                                                       | 不及格 (0-59)                                                          | 备注                                                                                                                                                                                                     |
| 模型机<br>验收<br>(CT3) | 系统演示 (24 分)                          | 系统编译通过,仿真<br>验证自己写的程序(<br>含12条指令,指令<br>间有相关性),结果<br>正确,警告信息20<br>条以内 | 系统编译通过,<br>仿真验证老师给<br>的测试程序,结<br>果正确,警告信<br>息 20-30 条               | 系统编译通过,<br>能仿真验证简<br>单指令,警告信<br>息超过30条                          | 系统编译有错误                                                             | 能在 FPGA<br>板上执行所<br>有指。<br>不<br>有<br>上执令且结<br>果<br>医<br>较<br>难<br>,问<br>题<br>正<br>确<br>,<br>问<br>题<br>收<br>,<br>,<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、<br>、 |
|                    | 程序框架 结构 (20分)                        | 能条理清晰地解释顶层结构,介绍各个模块的实现过程,基于顶层结构条理清楚地解释指定指令的执行过程                      | 能较清楚地解释<br>顶层结构,介绍<br>各个模块的实现<br>过程,基于顶层<br>结构大致清楚指<br>定指令的执行过<br>程 | 能大致解释顶<br>层结构,介绍<br>各个模块的实<br>现过程,基于<br>顶层结构解释<br>自选指令的执<br>行过程 | 不清晰顶层结构<br>,不清楚指定模<br>块的实现过程,<br>基于顶层结构不<br>能清楚地解释自<br>选指令的执行过<br>程 |                                                                                                                                                                                                        |
|                    | 执行的指<br>令条数<br>(15分)<br>成本开销<br>(5分) | 执行全部 12 条指令<br>成本开销 5%以内                                             | 执行 9-11 条指令<br>成本开销 5%-8%                                           | 执行 6-8 条指令<br>开销超过 8%                                           | 6条以下 成本开销极大                                                         |                                                                                                                                                                                                        |
|                    | 时钟周期 (5分)                            | 无红色警告,执行12<br>条指令的时钟周期在<br>24ns 内                                    | 无红色警告,执<br>行12条指令的时<br>钟周期在 24ns-<br>45ns                           | 有红色警告,能<br>执行 12 条指令<br>, 时钟周期在<br>45ns 以上                      | 有红色警告,不<br>能执行12条指令                                                 |                                                                                                                                                                                                        |

|          | 停机处理   | 能正确停机       | 短暂停机,后续 | 短暂停机,后续 | 不能停机       |  |
|----------|--------|-------------|---------|---------|------------|--|
|          | (6分)   |             | 系统又执行指令 | 系统执行混乱  |            |  |
|          | 回答问题/  | 能按要求修改程序,   | 能正确回答较难 | 能正确回答容  | 不能正确地回答    |  |
|          | 修改程序   | 实现要求的功能     | 问题      | 易问题     | 提问         |  |
|          | (25 分) |             |         |         |            |  |
| 报告 (CT2) |        | 报告结构完整,表述   | 报告结构完整, | 报告结构完整, | 报告结构较完整    |  |
|          |        | 清楚, 层次分明, 条 | 叙述清楚,图表 | 叙述清楚,图表 | , 叙述较清楚, 图 |  |
|          |        | 理清晰,图表规范。   | 规范,有一定的 | 较规范     | 表不太规范      |  |
|          |        | 能提出独到见解,详   | 见解。     |         |            |  |
|          |        | 细记录实验过程中的   |         |         |            |  |
|          |        | 困难和解决办法     |         |         |            |  |

# 四、验收的相关资料上传

验收结束后,各位同学将实验报告(pdf)和工程文件(压缩包)上传至学习通平台,此项作业已发布,实验报告和工程文件命名按作业要求,提交截止时间为12月26日零点。