# WH

# CH32F103 数据手册

V1. 2

# 概述

CH32F1 系列是基于 32 位 ARM<sup>®</sup>Cortex<sup>™</sup>-M3 内核设计的通用微控制器。片上集成了时钟安全机制、 多级电源管理、通用 DMA 控制器等。

特别地,此系列具有 2 个 USB2. 0 控制器,其中 1 个支持 USB 主机设备一体(低全速)、多通道触摸按键电容检测(TKey)功能及 1 个 12 位 DAC 转换模块,同时还内嵌了多通道 12 位 ADC 转换模块、多组定时器、CAN 通讯控制器、I2C/USART/SPI 接口等丰富的外设资源。满足了工业、医疗、消费类等市场上的各种应用需求。

# 产品特性

### ● 内核 Core:

- 32 位 ARM Cortex-M3 内核
- 最高 72MHz 系统主频
- 单周期乘法和硬件除法
- 中断技术、Fault 处理机制

### ● 存储器:

- 20KB 易失数据存储区 SRAM
- 64KB 用户应用程序存储区 CodeFlash
- 3.75KB 系统引导程序存储区 BootLoader
- 128B 系统非易失配置信息存储区
- 128B 用户自定义信息存储区

### ● 电源管理和低功耗:

- 供电范围: 2.7V~5.5V, GPIO 同步供电电压
- 多种低功耗模式: 睡眠/停止/待机
- VBAT 电源独立为 RTC 和后备寄存器供电

# ● 系统时钟、复位

- 内嵌出厂调校的 8MHz 的 RC 振荡器
- 内嵌 40KHz 的 RC 振荡器
- 内嵌 PLL, 可选 CPU 时钟达 72MHz
- 外部支持 4MHz~16MHz 高速振荡器
- 外部支持 32. 768KHz 低速振荡器
- 上电/断电复位(POR/PDR)、可编程电压监测器(PVD)

### ● 实时时钟 RTC: 32 位独立定时器

### ● 通用 DMA 控制器

- 7 通道,支持环形缓冲区管理
- 支持外设: Timer/ADC/DAC/USART/I2C/SPI

### ● 12 位数模转换 DAC

- 2路模拟信号输出通道

### ● 12 位模数转换 ADC, 1us 转换时间

- 转换范围: 0~VDDA
- 16 路外部信号通道+2 路内部信号通道
- 片上温度传感器

### ● 16 路 TouchKey 通道检测

### ● 7个定时器

- 3 个 16 位通用定时器,提供多达 4 个用于输入捕获/输出比较/PWM/脉冲计数的通道和增量编码器输入
- 1 个 16 位高级定时器,包含通用定时器功能, 并自带死区控制和紧急刹车,提供用于电机控 制的 PWM
- 2 个看门狗定时器(独立的和窗口型的)
- 系统时间定时器: 24 位自减型计数器

### ● 10 个标准通讯接口:

- USB2.0 FS设备接口(全速和低速)
- USB2.0 FS 主机/设备接口(全速和低速)
- 1 个 CAN 接口(2.0B 主动)
- 2个 I2C 接口(支持 SMBus/PMBus)
- 3 个 USART 接口(支持 ISO7816 接口、LIN、 IrDA 接口和调制解调控制)
- 2个 SPI 接口(支持 Master 和 Slave 模式)

### ● 快速 GPIO 端口

- 51 个 I/0 口, 所有 I0 口都可以映像到 16 个 外部中断
- 安全特性: CRC 计算单元, 96 位芯片唯一 ID
- 调试模式: 串行单线调试(SWD)接口

### ● 封装形式

- LQFP64M/LQFP48/QFN48X7

# 第1章 规格信息

CH32F1 系列 MCU 产品使用高性能的 ARM<sup>®</sup> Cortex<sup>™</sup>-M3 32 位的 RISC 内核,最高工作频率 72MHz,内置高速存储器,并采用预取方式提高指令访问速度,系统结构中多条总线同步工作,提供了丰富的外设功能和增强型 I/0 端口。本系列产品内置 1 个 12 位 ADC 模块、1 个 12 位 DAC 模块、4 组 16 位通用定时器、多通道触摸按键电容检测(TKey)等功能,还包含标准的通讯接口: 2 个 I2C 接口、2 个 SPI 接口、3 个 USART 接口、1 个 CAN 接口、2 个 USB2. 0 全速接口(全/低速通讯)。

本系列产品供电电压为 2.7V~5.5V,工作温度范围为-40°C~85°C工业级。支持多种省电工作模式来满足产品低功耗应用要求。本系列中各产品在资源分配、外设数量、外设功能等方面有所差异,按需选择。提供了 LQFP64M/LQFP48/QFN48X7 几种封装形式。可以广泛应用于: 电机驱动和应用控制、医疗和手持设备、PC 游戏外设和 GPS 平台、可编程控制器、变频器、打印机、扫描仪、警报系统、视频对讲、暖气通风空调系统等场合。

### 1.1 型号对比

表 1-1 CH32F103x 产品资源分配

|                     | 产品型号         | CH32F103 | CH32F103 | CH32F103   | CH32F103        |
|---------------------|--------------|----------|----------|------------|-----------------|
| 资》                  | 原差异          | C6T6     | C8T6     | C8U6       | R8T6            |
|                     | ++11 710+0** |          |          |            |                 |
|                     | 芯片引脚数        | 48       | 48       | 48         | 64              |
| j                   | 闪存(字节)       | 32K      | 64K      | 64K        | 64K             |
|                     | SRAM(字节)     | 10K      | 20K      | 20K        | 20K             |
|                     | GPI0 端口数     | 37       | 37       | 37         | 51              |
| 定                   | 通用           | 2        | 3        | 3          | 3               |
| <del>佐</del><br>  时 | 高级           | 1        | 1        | 1          | 1               |
| 器                   | 看门狗          | 2        | 2        | 2          | 2               |
| ΉĤ                  | 系统时间         | 1        | 1        | 1          | 1               |
| ADC                 | /TKey(通道数)   | 10       | 10       | 10         | 16              |
|                     | DAC 通道数      | 2        | 2        | 2          | 2               |
|                     | SPI          | 1        | 2        | 2          | 2               |
| 通                   | 12C          | 1        | 2        | 2          | 2               |
| 信                   | USART        | 2        | 3        | 3          | 3               |
| 接                   | CAN          | 1        | 1        | 1          | 1               |
|                     | USBD 2.0FS   | 1        | 1        | 1          | 1               |
|                     | USBHD 2.0FS  | 1        | 1        | 1          | 1               |
|                     | CPU 主频       |          | Max      | : 72MHz    |                 |
|                     | 工作电压         |          | 2. 7\    | √~5. 5V    |                 |
|                     | 工作温度         |          | 工业级:     | −40°C∼85°C |                 |
|                     | 封装形式         | LQFF     | P48      | QFN48X7    | LQFP64M (10*10) |

### 1.2 系统架构

CH32F1 系列产品是基于 ARM®Cortex™-M3 内核设计的微控制器, 其架构中的内核、仲裁单元、DMA

模块、SRAM 存储等部分通过多组总线实现交互。CH32F1 系列设置了 Flash 访问预取机制以加快代码执行速度,集成通用 DMA 控制器以减轻 CPU 负担、提高效率,使用了多级时钟管理机制降低了外设的运行功耗,同时兼有数据保护机制,时钟切换保护机制等措施来增加系统稳定性。

下图是系列产品内部架构框图。



图 1-1 系统框图

### 1.3 存储器映射表



图 1-2 存储器地址映射

### 1.4 时钟树

系统中有 4 组时钟源: 内部高频 RC 振荡器(HSI)、内部低频 RC 振荡器(LSI)、外接高频振荡器(HSE)、外接低频振荡器(LSE)。其中,以高频时钟源或者将其经过 PLL 倍频后产生的更高时钟作为系统总线时钟(SYSCLK),进而通过预分频器配置 AHB 域、APB1 域、APB2 域、定时器、ADC 采样时钟。

低频时钟源为 RTC 和独立看门狗提供了时钟基准。

PLL 倍频时钟通过分频器提供 USBD 和 USBHD 模块的工作时钟基准。

CH32F103x 用户手册 4 http://wch.cn



图 1-3 时钟树框图

### 注:

当使用 USB 功能时,必须同时使用 HSE 和 PLL,CPU 的频率必须是 48MHz 或 72MHz。 当需要 ADC 采样时间为 1us 时,APB2 必须设置在 14MHz、28MHz 或 56MHz。 当系统从睡眠状态唤醒时,系统会自动切换为 HSI 做主频。 对 Flash 进行擦写、编程时,必须保证 HSI 打开。

### 1.5 功能概述

# 1.5.1 ARM<sup>®</sup>Cortex<sup>™</sup>-M3 内核

ARM 的 Cortex<sup>™</sup>-M3 是 32 位嵌入式处理器,为实现 MCU 的需要提供了低成本的平台、缩减的引脚数目、降低的系统功耗,以及卓越的计算性能和先进的中断系统响应。其额外的代码效率在通常 8 和 16 位系统的存储空间上发挥了 ARM 内核的高性能。

- 哈佛结构,增加分支预测功能,提高了流水线处理器性能发挥
- Tail-Chaining 尾链中断技术,基于硬件完成,效率提高
- 内核低功耗 3 种模式, 功耗控制更为有效
- 先进的 Fault 处理机制、调试方案等

CH32F1 系列控制器内置 ARM 核心, 因此与大部分的 ARM 工具和软件兼容。图 1-1 是该系列产品的功

能框图。

### 1.5.2 片上存储器及自举模式

内置 20K 字节 SRAM 区, 用于存放数据。

内置 64K 字节程序闪存存储区(CodeFlash), 用于用户的应用程序存储。

内置 3.75K 字节系统存储区(BootLoader),用于系统引导程序存储(厂家固化自举加载程序)。额外,128 字节用于厂商配置字存储,128 字节用于用户选择字存储。

在启动时,通过自举引脚(B00T0和B00T1)可以选择三种自举模式中的一种:

- 从程序闪存存储器自举
- 从系统存储器自举
- 从内部 SRAM 自举

自举加载程序存放于系统存储区,可以通过 USART1 和 USB 接口对程序闪存存储区内容重新编程。

### 1.5.3 供电方案

- V₀ = 2.7~5.5V: VDD 引脚为 1/0 引脚、RC 振荡器、复位模块和内部调压器供电。
- V<sub>DDA</sub> = 2.7~5.5V: 为 ADC、温度传感器和 PLL 的模拟部分提供供电。V<sub>DDA</sub> 和 V<sub>SSA</sub> 必须分别连接到 V<sub>DD</sub> 和 V<sub>SS</sub>。
- V<sub>BAT</sub> = 1.8~5.5V: 当关闭 VDD 时, (通过内部电源切换器)单独为 RTC、外部 32KHz 振荡器和 后备寄存器供电。(注意 V<sub>BAT</sub>供电)

### 1.5.4 供电监控器

本产品内部集成了上电复位 (POR) / 掉电复位 (PDR) 电路,该电路始终处于工作状态,保证系统在供电超过 2.7V 时工作,当 V<sub>00</sub> 低于设定的阀值 (V<sub>POR/PDR</sub>) 时,置器件于复位状态,而不必使用外部复位电路。

另外设有一个可编程的电压监测器(PVD),需要通过软件开启,用于比较  $V_{DD}/V_{DDA}$  供电与设定的阀值  $V_{PVD}$  的电压大小。打开 PVD 相应边沿中断,可在  $V_{DD}$  下降到 PVD 阈值或上升到 PVD 阈值时,收到中断通知。 关于  $V_{PDR/PDR}$  和  $V_{PVD}$  的值参考表 3-4。

### 1.5.5 电压调节器

复位后, 调节器自动开启, 根据应用方式有三个操作模式

- 开启模式:正常的运行操作,提供稳定的内核电源
- 低功耗模式: 当 CPU 进入停止模式后, 可选择调节器低功耗运行
- 关断模式:当 CPU 进入待机模式后自动切换调节器到此模式,调压器输出为高阻状态,内核电路的供电切断,调压器处于零消耗状态

该调压器在复位后始终处于开启模式,在待机模式下被关闭处于关断模式,此时是高阻输出。

### 1.5.6 低功耗模式

系列产品支持三种低功耗模式,可以在要求低功耗、短启动时间和多种唤醒事件等条件下选择达到 最佳的平衡。

● 睡眠模式

执行 WFI/WFE 指令进入。在睡眠模式下,只有 CPU 时钟停止,但所有外设时钟供电正常,外设处于工作状态。此模式是最浅低功耗模式,但可以达到最快唤醒。

退出条件:任意中断或唤醒事件。

### ● 停止模式

清除 PDDS 位、置位 SLEEPDEEP 位、选择清除/置位 LPDS 位,执行 WFI/WFE 指令进入。在停止模式下,FLASH 进入低功耗模式,由 LPDS 位决定是否关闭内核部分的供电,PLL、HSI 的 RC 振荡器和 HSE 晶体振荡器被关闭。在保持 SRAM 和寄存器内容不丢失的情况下,停止模式可以达到最低的电能消耗。

退出条件:任意外部中断/事件(EXTI信号)、NRST上的外部复位信号、IWDG复位、WKUP引脚上的一个上升边沿,其中EXTI信号包括 16 个外部 I/O 口之一、PVD 的输出、RTC 闹钟或 USB 的唤醒信号。

### ● 待机模式

置位 PDDS、SLEEPDEEP 位,执行 WF I / WFE 指令进入。内核部分的供电被关闭; PLL、HS I 的 RC 振荡器和 HSE 晶体振荡器也被关闭; 此模式下可以达到最低的电能消耗, 但唤醒后系统复位。

退出条件:任意外部中断/事件(EXTI信号)、NRST上的外部复位信号、IWDG复位、WKUP引脚上的一个上升边沿,其中EXTI信号包括 16 个外部 I/O 口之一、PVD 的输出、RTC 闹钟或 USB 的唤醒信号。

### 1.5.7 CRC(循环冗余校验)计算单元

CRC(循环冗余校验)计算单元使用一个固定的多项式发生器,从一个 32 位的数据字产生一个 CRC 码。在众多的应用中,基于 CRC 的技术被用于验证数据传输或存储的一致性。在 EN/IEC 60335-1 标准的范围内,提供了一种检测闪存存储器错误的手段,CRC 计算单元可以用于实时地计算软件的签名,并与在链接和生成该软件时产生的签名对比。

### 1.5.8 嵌套的向量式中断控制器(NVIC)

系统产品内置嵌套向量中断控制器 (NVIC), 管理了 44 个可屏蔽中断通道和 16 个内核中断通道。 并且可配置 16 个优先级。

- 紧耦合的 NVIC 能够达到低延迟的中断响应处理
- 向量化的中断设计实现向量入口地址直接进入内核
- 16级嵌套,动态修改
- 允许中断的早期处理
- 支持晚到的较高优先级中断响应
- 支持中断尾部链接功能
- 提供不可屏蔽中断第一时间响应
- 中断进入和退出时自动压栈和恢复,无需额外指令开销

该模块以最小的中断延迟提供了灵活的中断管理功能。

### 1.5.9 外部中断/事件控制器(EXTI)

外部中断/事件控制器包含 20 个边沿检测器,用于产生中断/事件请求。每个中断线都可以独立地配置其触发事件(上升沿或下降沿或双边沿),并能够单独地被屏蔽;挂起寄存器维持所有中断请求状态。EXTI可以检测到脉冲宽度小于内部 APB2 的时钟周期。多达 51 个通用 I/0 口都可选择连接到 16 个外部中断线。

### 1.5.10 通用 DMA 控制器

灵活的通用 DMA 可以管理存储器到存储器、外设到存储器和存储器到外设间的高速数据传输,提供 7 个通道,支持环形缓冲区管理。每个通道都有专门的硬件 DMA 请求逻辑,支持一个或多个外设对存储器的访问请求,可配置访问优先权、传输长度、传输的源地址和目标地址等。

DMA 用于主要的外设包括:通用/高级控制定时器 Timer、ADC、DAC、USART、12C、SPI。

### 1.5.11 时钟和启动

系统时钟源 HSI 默认开启,在没有配置时钟或者复位后,内部 8MHz 的 RC 振荡器作为默认的 CPU 时钟,随后可以另外选择外部 4~16MHz 时钟或 PLL 时钟。当打开时钟安全模式后,如果 HSE 用作系统时钟(直接或间接),此时检测到外部时钟失效,系统时钟将自动切换到内部 RC 振荡器,同时 HSE 和 PLL自动关闭;对于关闭时钟的低功耗模式,唤醒后系统也将自动地切换到内部的 RC 振荡器。如果使能了时钟中断,软件可以接收到相应的中断。

多个预分频器用于配置 AHB 的频率、高速 APB (APB2) 和低速 APB (APB1) 区域。参考图 1-2 的时钟树框图。

### 1.5.12 RTC(实时时钟)和后备寄存器

RTC 和后备寄存器在产品内部处于后备供电区域,在 Voo 有效时由 Voo 供电,否则内部自动切换到由Voor 引脚供电。

RTC 实时时钟是一组 32 位可编程计数器,时基支持 20 位预分频,用于较长时间段的测量。时钟基准来源高速的外部时钟 128 分频(HSE/128)、外部晶体的 32. 768KHz 的振荡器 (LSE) 或内部低功耗 RC 振荡器 (LSI)。其中 LSE 也存在后备供电区域,所以,当选择 LSE 做 RTC 时基下,系统复位或从待机模式唤醒后,RTC 的设置和时间能够保持不变。

后备寄存器包含 10 个 16 位寄存器,可以用来存储 20 字节的用户应用数据。此数据在待机唤醒后,或系统复位或电源复位时,都能维持不会被复位。在侵入检测功能开启下,一旦侵入检测信号有效,可清除后备寄存器中所有内容。

### 1.5.13 ADC(模拟/数字转换器)和触摸按键电容检测(TKey)

产品内嵌 1 个 12 位的模拟/数字转换器 (ADC),提供多达 16 个外部通道和 2 个内部通道采样,可编程的通道采样时间,可以实现单次、连续、扫描或间断模式转换。提供模拟看门狗功能允许非常精准地监视一路或多路选中的通道,用于监视通道信号电压。支持外部事件触发转换,触发源包括片上定时器的内部信号和外部引脚(EXTI 线 11)。支持使用 DMA 操作。

ADC 内部通道采样包括一路内置温度传感器采样和一路内部参考电源采样。温度传感器产生一个随温度线性变化的电压,需供电范围在  $3.0V < V_{DDA} < 5.5V$  之间。温度传感器在内部被连接到 ADC1\_IN16 的输入通道上,用于将传感器的输出转换到数字数值。

触摸按键电容检测单元,提供了多达 16 个检测通道,复用 ADC 模块的外部通道。检测结果通过 ADC 模块转换输出结果,通过用户软件识别触摸按键状态。

### 1.5.14 DAC(数字/模拟转换器)

产品内嵌 1 个 12 位电压输出数字/模拟转换器 (DAC), 提供转换 2 路数字信号为 2 路模拟电压信号

并输出,支持外部事件触发转换,触发源包括片上定时器的内部信号和外部引脚(EXTI线 9)。可实现 三角波、噪声生成。支持使用 DMA 操作。

### 1.5.15 定时器

定时器包含 1 个高级 16 位定时器、3 个通用 16 位定时器,以及 2 个看门狗定时器和 1 个系统时基定时器。

### 1.5.15.1 高级控制定时器(TIM1)

高级控制定时器(TIM1)是一个 16 位的自动装载计数器,具有可编程的预分频器。除了完整的通用定时器功能外,可以被看成是分配到 6 个通道的三相 PWM 发生器,具有带死区插入的互补 PWM 输出功能,允许在指定数目的计数器周期之后更新定时器进行重复计数周期,刹车功能等。高级控制定时器的很多功能都与通用定时器相同,内部结构也相同,因此高级控制定时器可以通过定时器链接功能与 TIM 定时器协同操作,提供同步或事件链接功能。

### 1.5.15.2 通用定时器(TIM2/3/4)

系统内置了多达 3 个可同步运行的标准定时器 (TIM2、TIM3 和 TIM4)。每个定时器都有一个 16 位的自动装载递加/递减计数器、一个可编程的 16 位预分频器和 4 个独立的通道,每个通道都可用于输入捕获、输出比较、PWM 生成和单脉冲模式输出。

还能通过定时器链接功能与高级控制定时器共同工作,提供同步或事件链接功能。在调试模式下, 计数器可以被冻结,同时 PWM 输出被禁止,从而切断由这些输出所控制的开关。任意通用定时器都能用 于产生 PWM 输出。每个定时器都有独立的 DMA 请求机制。

这些定时器还能够处理增量编码器的信号,也能处理1至3个霍尔传感器的数字输出。

# 1.5.15.3 独立看门狗(IWDG)

独立看门狗是一个自由运行的 12 位递减计数器,有一个 8 位的预分频器。由一个内部独立的 40KHz 的 RC 振荡器提供时钟;因为这个 RC 振荡器独立于主时钟,所以可运行于停止和待机模式。IWDG 在主程序之外,可以完全独立工作,因此,用于在发生问题时复位整个系统,或作为一个自由定时器为应用程序提供超时管理。通过选项字节可以配置成是软件或硬件启动看门狗。在调试模式下,计数器可以被冻结。

#### 1.5.15.4 窗口看门狗(WWDG)

窗口看门狗是一个 7 位的递减计数器,并可以设置成自由运行。可以被用于在发生问题时复位整个系统。其由主时钟驱动,具有早期预警中断功能;在调试模式下,计数器可以被冻结。

### 1.5.15.5 系统时基定时器(SysTick)

这是 ARM 内核控制器自带的一个定时器,用于产生 SYSTICK 异常(异常号: 15),可专用于实时操作系统,为系统提供"心跳"节律,也可当成一个标准的 24 位递减计数器。具有自动重加载功能及可编程的时钟源。当计数器为 0 时能产生一个可屏蔽系统中断。

### 1.5.16 标准通讯接口

### 1.5.16.1 通用同步/异步收发器(USART)

3 组通用异步收发器 USART,支持全双工异步通信、同步单向通信以及半双工单线通信,也支持 LIN(局部互连网),兼容 ISO7816 的智能卡协议和 IrDA SIR ENDEC 传输编解码规范,以及调制解调器 (CTS/RTS 硬件流控)操作。还允许多处理器通信。其采用分数波特率发生器系统,USART1 接口最高达 4.5Mbits/s,USART2/3 可达 2.25Mbits/s。支持 DMA 操作连续通讯。

### 1.5.16.2 串行外设接口(SPI)

2 组串行外设 SPI 接口,提供主或从操作,动态切换。支持多主模式,全双工或半双工同步传输,支持基本的 SD 卡和 MMC 模式。时钟频率最高可达 36MHz,可编程的时钟极性和相位,数据位宽提供 8 或 16 位选择,可靠通信的硬件 CRC 产生/校验,支持 DMA 操作连续通讯。

### 1.5.16.3 I2C 总线

多达 2 个 I2C 总线接口,能够工作于多主机模式或从模式,完成所有 I2C 总线特定的时序、协议、仲裁等。支持标准和快速两种通讯速度,同时与 SMBus 2. 0 兼容。

I2C 接口提供 7 位或 10 位寻址,并且在 7 位从模式时支持双从地址寻址。内置了硬件 CRC 发生器/校验器。可以使用 DMA 操作并支持 SMBus 总线 2.0 版/PMBus 总线。

### 1.5.16.4 控制器区域网络(CAN)

CAN 接口兼容规范 2.0A 和 2.0B(主动),波特率高达 1Mbits/s,支持时间触发通信功能。可以接收和发送 11 位标识符的标准帧,也可以接收和发送 29 位标识符的扩展帧。具有 3 个发送邮箱和 2 个 3 级深度接收 FIFO,14 个可设置的过滤器。

注: USBD 和 CAN 共用一个专用的 512 字节 SRAM 存储器用于数据的发送和接收,当 USBD 和 CAN 同时使用时,为了防止访问 SRAM 冲突,USBD 只能使用低 384 字节空间。

### 1.5.16.5 通用串行总线(USB)

产品内嵌 2 个 USB2. 0 全速控制器,包括 1 个全速/低速的 USB 设备控制器(USBD),以及 1 个全速/低速的 USB 主机/设备控制器(USBHD),遵循 USB2. 0 Fullspeed 标准。USBD 提供 16 个可配置的 USB 设备端点,USBHD 提供 5 个可配置的 USB 设备端点及一组主机端点。支持控制/批量/同步/中断传输,双缓冲区机制,USB 挂起/恢复操作,具有待机/唤醒功能。USB 专用的 48MHz 时钟由内部主 PLL 分频直接产生(时钟源必须是 HSE 晶体振荡器)。

#### 1.5.17 通用输入输出接口(GPIO)

系统提供了 4 组 GP10 端口, 共 51 个 GP10 引脚。每个引脚都可以由软件配置成输出(推挽或开漏)、输入(带或不带上拉或下拉)或复用的外设功能端口。多数 GP10 引脚都与数字或模拟的复用外设共用。除了具有模拟输入功能的端口, 所有的 GP10 引脚都有大电流通过能力。提供锁定机制冻结 10 配置,以避免意外的写入 1/0 寄存器。

### 1.5.18 串行单线调试接口(SWD)

内嵌 ARM 的 SW-DP 接口,这是一个串行单线调试的接口。包括 SWD10 和 SWCLK 引脚。

# 第2章 引脚信息

### 2.1 引脚排列



图 2-1 CH32F103Cx (LQFP48/QFN48X7) 引脚分布



图 2-2 CH32F103Rx(LQFP64M)引脚分布

# 2.2 引脚描述

表 2-1 CH32F103x8x6 引脚定义

| 引脚编号   |         |         | KBXO 引脚正义           |          |                    |                                                      |           |
|--------|---------|---------|---------------------|----------|--------------------|------------------------------------------------------|-----------|
| LQFP48 | QFN48X7 | LQFP64M | 引脚<br>名称            | 引脚<br>类型 | 主功能<br>(复位<br>后)   | 默认复用功能                                               | 重映射功能     |
| 1      | 1       | 1       | $V_{BAT}$           | Р        | $V_{BAT}$          |                                                      |           |
| 2      | 2       | 2       | PC13-<br>TAMPER-RTC | 1/0      | PC13               | TAMPER-RTC                                           |           |
| 3      | 3       | 3       | PC14-<br>0SC32_IN   | 1/0/A    | PC14               | 0SC32_IN                                             |           |
| 4      | 4       | 4       | PC15-<br>0SC32_0UT  | 1/0/A    | PC15               | 0SC32_0UT                                            |           |
| 5      | 5       | 5       | OSC_IN              | I/A      | OSC_IN             |                                                      | PD0       |
| 6      | 6       | 6       | OSC_OUT             | 0/A      | OSC_OUT            |                                                      | PD1       |
| 7      | 7       | 7       | NRST                | 1/0      | NRST               |                                                      |           |
| _      | _       | 8       | PC0                 | 1/0/A    | PC0                | ADC_IN10                                             |           |
| _      | -       | 9       | PC1                 | 1/0/A    | PC1                | ADC_IN11                                             |           |
| _      | -       | 10      | PC2                 | 1/0/A    | PC2                | ADC_IN12                                             |           |
| _      | -       | 11      | PC3                 | 1/0/A    | PC3                | ADC_IN13                                             |           |
| 8      | 8       | 12      | V <sub>SSA</sub>    | Р        | V <sub>SSA</sub>   |                                                      |           |
| 9      | 9       | 13      | $V_{DDA}$           | Р        | $V_{DDA}$          |                                                      |           |
| 10     | 10      | 14      | PAO-WKUP            | I/0/A    | PA0                | WKUP/USART2_CTS/ADC_INO /TIM2_CH1/TIM2_ETR /DAC_OUT1 |           |
| 11     | 11      | 15      | PA1                 | 1/0/A    | PA1                | USART2_RTS/ADC_IN1<br>/TIM2_CH2/DAC_OUT2             |           |
| 12     | 12      | 16      | PA2                 | 1/0/A    | PA2                | USART2_TX/ADC_IN2<br>/TIM2_CH3                       |           |
| 13     | 13      | 17      | PA3                 | 1/0/A    | PA3                | USART2_RX/ADC_IN3<br>/TIM2_CH4                       |           |
| _      | -       | 18      | $V_{\rm SS\_4}$     | Р        | $V_{\text{SS}\_4}$ |                                                      |           |
| _      | _       | 19      | $V_{\text{DD}\_4}$  | Р        | $V_{\text{DD}\_4}$ |                                                      |           |
| 14     | 14      | 20      | PA4                 | 1/0/A    | PA4                | SPI1_NSS/USART2_CK<br>/ADC_IN4                       |           |
| 15     | 15      | 21      | PA5                 | 1/0/A    | PA5                | SPI1_SCK/ADC_IN5                                     |           |
| 16     | 16      | 22      | PA6                 | 1/0/A    | PA6                | SPI1_MISO/ADC_IN6<br>/TIM3_CH1                       | TIM1_BKIN |
| 17     | 17      | 23      | PA7                 | 1/0/A    | PA7                | SPI1_MOSI/ADC_IN7<br>/TIM3_CH2                       | TIM1_CH1N |
| _      | _       | 24      | PC4                 | 1/0/A    | PC4                | ADC_IN14                                             |           |
| _      | _       | 25      | PC5                 | 1/0/A    | PC5                | ADC_IN15                                             |           |
| 18     | 18      | 26      | PB0                 | 1/0/A    | PB0                | ADC_IN8/TIM3_CH3                                     | TIM1_CH2N |

| 19 | 19    | 27 | PB1                | 1/0/A    | PB1                | ADC IN9/TIM3 CH4                  | TIM1_CH3N          |
|----|-------|----|--------------------|----------|--------------------|-----------------------------------|--------------------|
| 17 | - ' ' | 21 | 101                | 17 07 11 | PB2                | 7,00_1177 11m3_014                | TTMT_OHON          |
| 20 | 20    | 28 | PB2                | 1/0      | /B00T1             |                                   |                    |
| 21 | 21    | 29 | PB10               | 1/0      | PB10               | 12C2_SCL/USART3_TX                | T1M2_CH3           |
| 22 | 22    | 30 | PB11               | 1/0      | PB11               | 12C2_SDA/USART3_RX                | TIM2_CH4           |
| 23 | 23    | 31 | $V_{\text{SS}\_1}$ | Р        | $V_{\rm SS\_1}$    |                                   |                    |
| 24 | 24    | 32 | $V_{\text{DD}\_1}$ | Р        | $V_{\text{DD\_1}}$ |                                   |                    |
| 25 | 25    | 33 | PB12               | 1/0      | PB12               | SP12_NSS/12C2_SMBA1               |                    |
|    |       |    |                    |          |                    | /USART3_CK/TIM1_BKIN              |                    |
| 26 | 26    | 34 | PB13               | 1/0      | PB13               | SP12_SCK/USART3_CTS<br>/TIM1_CH1N |                    |
| 27 | 27    | 35 | PB14               | 1/0      | PB14               | SP12_MISO/USART3_RTS              |                    |
|    |       |    |                    | 1, 0     |                    | /TIM1_CH2N                        |                    |
| 28 | 28    | 36 | PB15               | 1/0      | PB15               | SPI2_MOSI/TIM1_CH3N               |                    |
| _  | _     | 37 | PC6                | 1/0      | PC6                |                                   | TIM3_CH1           |
| _  | -     | 38 | PC7                | 1/0      | PC7                |                                   | TIM3_CH2           |
| _  | _     | 39 | PC8                | 1/0      | PC8                |                                   | TIM3_CH3           |
| -  | -     | 40 | PC9                | 1/0      | PC9                |                                   | TIM3_CH4           |
| 29 | 29    | 41 | PA8                | 1/0      | PA8                | USART1_CK/TIM1_CH1/MCO            |                    |
| 30 | 30    | 42 | PA9                | 1/0      | PA9                | USART1_TX/TIM1_CH2                |                    |
| 31 | 31    | 43 | PA10               | 1/0      | PA10               | USART1_RX/TIM1_CH3                |                    |
| 32 | 32    | 44 | PA11               | 1/0/A    | PA11               | USART1_CTS/USBDM                  |                    |
| 32 | 32    | 44 | PATT               | 1/U/A    | PALL               | /CAN_RX/TIM1_CH4                  |                    |
| 33 | 33    | 45 | PA12               | 1/0/A    | PA12               | USART1_RTS/USBDP                  |                    |
| 33 | 33    | 40 | TATZ               | 1/0/1    | TAIZ               | /CAN_TX/TIM1_ETR                  |                    |
| 34 | 34    | 46 | PA13               | 1/0      | SWDIO              |                                   | PA13               |
| 35 | 35    | 47 | $V_{\text{SS}\_2}$ | Р        | $V_{\text{SS}\_2}$ |                                   |                    |
| 36 | 36    | 48 | $V_{\text{DD}\_2}$ | Р        | $V_{\text{DD}\_2}$ |                                   |                    |
| 37 | 37    | 49 | PA14               | 1/0      | SWCLK              |                                   | PA14               |
| 38 | 38    | 50 | PA15               | 1/0      | PA15               |                                   | TIM2_CH1/TIM2_ETR  |
| 50 | 50    | 50 | FAID               | 1/0      | 1713               |                                   | /SPI1_NSS          |
| _  | _     | 51 | PC10               | 1/0      | PC10               |                                   | UASRT3_TX          |
| _  | _     | 52 | PC11               | 1/0      | PC11               |                                   | USART3_RX          |
| _  | _     | 53 | PC12               | 1/0      | PC12               |                                   | USART3_CK          |
| _  | -     | 54 | PD2                | 1/0      | PD2                | TIM3_ETR                          |                    |
| 39 | 39    | 55 | PB3                | 1/0      | PB3                |                                   | TRACESWO/TIM2_CH2  |
| 37 | 37    | 55 | rds                | 1/0      | rds                |                                   | /SPI1_SCK          |
| 40 | 40    | 56 | PB4                | 1/0      | PB4                |                                   | TIM3_CH1/SPI1_MISO |
| 41 | 41    | 57 | PB5                | 1/0      | PB5                | I 2C1_SMBAI                       | TIM3_CH2/SPI1_MOSI |
| 42 | 42    | 58 | PB6                | 1/0/A    | PB6                | I2C1_SCL/TIM4_CH1/USBHDM          | USART1_TX          |
| 43 | 43    | 59 | PB7                | 1/0/A    | PB7                | I2C1_SDA/TIM4_CH2/USBHDP          | USART1_RX          |
| 44 | 44    | 60 | B00T0              | I        | B00T0              |                                   |                    |
| 45 | 45    | 61 | PB8                | 1/0/A    | PB8                | TIM4_CH3                          | I2C1_SCL/CAN_RX    |

| 46 | 46 | 62 | PB9               | 1/0/A | PB9         | TIM4_CH4 | 12C1_SDA/CAN_TX |
|----|----|----|-------------------|-------|-------------|----------|-----------------|
| 47 | 47 | 63 | V <sub>SS_3</sub> | Р     | $V_{SS\_3}$ |          |                 |
| 48 | 48 | 64 | $V_{DD_3}$        | Р     | $V_{DD_3}$  |          |                 |

表 2-2 CH32F103x6x6 引脚定义

|              |           | H32F103x6x6 引      | 脚走又   |                    |                                                     |           |
|--------------|-----------|--------------------|-------|--------------------|-----------------------------------------------------|-----------|
| 引脚<br>8Pd407 | 编号 WF964M | 引脚<br>名称           | 引脚类型  | 主功能(复位后)           | 默认复用功能                                              | 重映射功能     |
| 1            | 1         | V <sub>BAT</sub>   | P     | V <sub>BAT</sub>   |                                                     |           |
|              | •         | PC13-              |       | ▼ DA1              |                                                     |           |
| 2            | 2         | TAMPER-RTC         | 1/0   | PC13               | TAMPER-RTC                                          |           |
| 3            | 3         | PC14-<br>0SC32_IN  | 1/0/A | PC14               | 0SC32_IN                                            |           |
| 4            | 4         | PC15-<br>0SC32_0UT | I/0/A | PC15               | 0SC32_0UT                                           |           |
| 5            | 5         | OSC8M_IN           | I/A   | OSC8M_IN           |                                                     | PD0       |
| 6            | 6         | OSC8M_OUT          | 0/A   | OSC8M_OUT          |                                                     | PD1       |
| 7            | 7         | NRST               | 1/0   | NRST               |                                                     |           |
| _            | 8         | PC0                | 1/0/A | PC0                | ADC_IN10                                            |           |
| _            | 9         | PC1                | 1/0/A | PC1                | ADC_IN11                                            |           |
| -            | 10        | PC2                | 1/0/A | PC2                | ADC_IN12                                            |           |
| _            | 11        | PC3                | 1/0/A | PC3                | ADC_IN13                                            |           |
| 8            | 12        | $V_{SSA}$          | Р     | V <sub>SSA</sub>   |                                                     |           |
| 9            | 13        | $V_{\text{DDA}}$   | Р     | $V_{\text{DDA}}$   |                                                     |           |
| 10           | 14        | PAO-WKUP           | I/0/A | PA0                | WKUP/USART2_CTS/ADC_IN0 /TIM2_CH1/TIM2_ETR/DAC_OUT1 |           |
| 11           | 15        | PA1                | I/0/A | PA1                | USART2_RTS/ADC_IN1<br>/TIM2_CH2/DAC_OUT2            |           |
| 12           | 16        | PA2                | 1/0/A | PA2                | USART2_TX/ADC_IN2/TIM2_CH3                          |           |
| 13           | 17        | PA3                | 1/0/A | PA3                | USART2_RX/ADC_IN3/TIM2_CH4                          |           |
| _            | 18        | $V_{SS\_4}$        | Р     | $V_{SS\_4}$        |                                                     |           |
| _            | 19        | $V_{\text{DD}\_4}$ | Р     | $V_{\text{DD}\_4}$ |                                                     |           |
| 14           | 20        | PA4                | 1/0/A | PA4                | SPI1_NSS/USART2_CK/ADC_IN4                          |           |
| 15           | 21        | PA5                | 1/0/A | PA5                | SPI1_SCK/ADC_IN5                                    |           |
| 16           | 22        | PA6                | 1/0/A | PA6                | SPI1_MISO/ADC_IN6/TIM3_CH1                          | TIM1_BKIN |
| 17           | 23        | PA7                | 1/0/A | PA7                | SPI1_MOSI/ADC_IN7/TIM3_CH2                          | TIM1_CH1N |
| _            | 24        | PC4                | 1/0/A | PC4                | ADC_IN14                                            |           |
| _            | 25        | PC5                | 1/0/A | PC5                | ADC_IN15                                            |           |
| 18           | 26        | PB0                | 1/0/A | PB0                | ADC_IN8/TIM3_CH3                                    | TIM1_CH2N |
| 19           | 27        | PB1                | 1/0/A | PB1                | ADC_IN9/TIM3_CH4                                    | TIM1_CH3N |
| 20           | 28        | PB2                | 1/0   | PB2/B00T1          |                                                     |           |
| 21           | 29        | PB10               | 1/0   | PB10               |                                                     | TIM2_CH3  |

|    |    |                      |         |                      | _                       | _                          |
|----|----|----------------------|---------|----------------------|-------------------------|----------------------------|
| 22 | 30 | PB11                 | 1/0     | PB11                 |                         | TIM2_CH4                   |
| 23 | 31 | $V_{SS\_1}$          | Р       | $V_{\rm SS\_1}$      |                         |                            |
| 24 | 32 | $V_{DD\_1}$          | Р       | $V_{DD\_1}$          |                         |                            |
| 25 | 33 | PB12                 | 1/0     | PB12                 | TIM1_BKIN               |                            |
| 26 | 34 | PB13                 | 1/0     | PB13                 | TIM1_CH1N               |                            |
| 27 | 35 | PB14                 | 1/0     | PB14                 | TIM1_CH2N               |                            |
| 28 | 36 | PB15                 | 1/0     | PB15                 | TIM1_CH3N               |                            |
| _  | 37 | PC6                  | 1/0     | PC6                  |                         | TIM3_CH1                   |
| _  | 38 | PC7                  | 1/0     | PC7                  |                         | TIM3_CH2                   |
| _  | 39 | PC8                  | 1/0     | PC8                  |                         | TIM3_CH3                   |
| -  | 40 | PC9                  | 1/0     | PC9                  |                         | TIM3_CH4                   |
| 29 | 41 | PA8                  | 1/0     | PA8                  | USART1_CK/TIM1_CH1/MCO  |                            |
| 30 | 42 | PA9                  | 1/0     | PA9                  | USART1_TX/TIM1_CH2      |                            |
| 31 | 43 | PA10                 | 1/0     | PA10                 | USART1_RX/TIM1_CH3      |                            |
| 32 | 44 | PA11                 | 1/0/A   | PA11                 | USART1_CTS/USBDM/CAN_RX |                            |
| 32 | 44 | PATT                 | 1/U/A   | PATT                 | /TIM1_CH4               |                            |
| 33 | 45 | PA12                 | 1/0/A   | PA12                 | USART1_RTS/USBDP/CAN_TX |                            |
| 33 | 45 | FAIZ                 | 17 07 A | FAIZ                 | /TIM1_ETR               |                            |
| 34 | 46 | PA13                 | 1/0     | SWDIO                |                         | PA13                       |
| 35 | 47 | $V_{\rm SS\_2}$      | Р       | $V_{\text{SS}\_2}$   |                         |                            |
| 36 | 48 | $V_{\mathtt{DD}\_2}$ | Р       | $V_{\mathtt{DD}\_2}$ |                         |                            |
| 37 | 49 | PA14                 | 1/0     | SWCLK                |                         | PA14                       |
| 38 | 50 | PA15                 | 1/0     | PA15                 |                         | TIM2_CH1/TIM2_ETR/SPI1_NSS |
| _  | 51 | PC10                 | 1/0     | PC10                 |                         |                            |
| -  | 52 | PC11                 | 1/0     | PC11                 |                         |                            |
| -  | 53 | PC12                 | 1/0     | PC12                 |                         |                            |
| _  | 54 | PD2                  | 1/0     | PD2                  | TIM3_ETR                |                            |
| 39 | 55 | PB3                  | 1/0     | PB3                  |                         | TRACESWO/TIM2_CH2/SPI1_SCK |
| 40 | 56 | PB4                  | 1/0     | PB4                  |                         | TIM3_CH1/SPI1_MISO         |
| 41 | 57 | PB5                  | 1/0     | PB5                  | I 2C1_SMBA I            | TIM3_CH2/SPI1_MOSI         |
| 42 | 58 | PB6                  | 1/0/A   | PB6                  | I2C1_SCL/USBHDM         | USART1_TX                  |
| 43 | 59 | PB7                  | 1/0/A   | PB7                  | I 2C1_SDA/USBHDP        | USART1_RX                  |
| 44 | 60 | B00T0                | I       | B00T0                |                         |                            |
| 45 | 61 | PB8                  | 1/0/A   | PB8                  |                         | I2C1_SCL/CAN_RX            |
| 46 | 62 | PB9                  | 1/0/A   | PB9                  |                         | 12C1_SDA/CAN_TX            |
| 47 | 63 | <b>V</b> ss_3        | Р       | V <sub>SS_3</sub>    |                         |                            |
| 48 | 64 | $V_{DD_3}$           | Р       | V <sub>DD_3</sub>    |                         |                            |
|    |    | - 50_0               | -       | - 55_0               | l                       |                            |

# 注:引脚类型:

/ = TTL/CMOS 电平斯密特输入;

0 = CMOS 电平三态输出;

A = 模拟信号输入或输出;

P = 电源;

# 第3章 电气特性

# 3.1 测试条件

除非特殊说明和标注,所有电压都以 Vss 为基准。

所有最小值和最大值将在最坏的环境温度、供电电压和时钟频率条件下得到保证。典型数值是基于常温和 V<sub>00</sub> = 3.3 环境下,可用于设计指导。

对于通过综合评估、设计模拟或工艺特性得到的数据,不会在生产线进行测试。在综合评估的基础上,最小和最大值是通过样本测试后统计得到。

常温环境: 25℃

供电方案:



图 3-1 常规供电典型电路

# 3.2 绝对最大值

临界或者超过绝对最大值将可能导致芯片工作不正常甚至损坏。

表 3-1 绝对最大值参数表

| 符号                                  | 描述                        | 最小值                   | 最大值  | 单位 |
|-------------------------------------|---------------------------|-----------------------|------|----|
| T <sub>A</sub> <sup>1</sup>         | 工作时的环境温度                  | -40                   | 85   | °C |
| Ts                                  | 存储时的环境温度                  | -40                   | 105  | °C |
| $V_{DD}-V_{SS}^{1}$                 | 外部主供电电压(包含 Voox和 Voo)     | -0. 3                 | 5. 5 | ٧  |
| V <sub>IN</sub> <sup>1</sup>        | 引脚上的输入电压                  | V <sub>ss</sub> -0. 3 | 5. 5 | ٧  |
| $ \triangle V_{DDx} ^1$             | 不同供电引脚之间的电压差              |                       | 50   | mV |
| $V_{SSx}-V_{SS}$                    | 不同接地引脚之间的电压差              |                       | 50   | mV |
| V <sub>ESD (HBM)</sub> <sup>1</sup> | ESD 静电放电电压(人体模型,非接触式)     | 2000                  |      | ٧  |
| l <sub>VDD</sub> <sup>2</sup>       | 经过 Vop/Vopa 电源线的总电流(供应电流) |                       | 50   | mA |

| l <sub>Vss</sub> <sup>2</sup> | 经过 Vss 地线的总电流(流出电流) | 50  |  |
|-------------------------------|---------------------|-----|--|
| 1 1                           | 任意 1/0 和控制引脚上的输出灌电流 | 25  |  |
| <b>I</b> 10                   | 任意 1/0 和控制引脚上的输出电流  | -25 |  |

# 注: 1. 设计参数。

2. 正常工作能达到最大电流值。

# 3.3 电气参数

# 3.3.1 工作条件

表 3-2 通用工作条件

| 符号                            | 参数                | 条件         | 最小值  | 最大值  | 单位  |
|-------------------------------|-------------------|------------|------|------|-----|
| F <sub>HCLK</sub>             | 内部 AHB 时钟频率       |            |      | 72   | MHz |
| F <sub>PCLK1</sub>            | 内部 APB1 时钟频率      |            |      | 36   | MHz |
| F <sub>PCLK2</sub>            | 内部 APB2 时钟频率      |            |      | 72   | MHz |
| $V_{	exttt{DD}}$              | 标准工作电压            |            | 2. 7 | 5. 5 | ٧   |
| V                             | 模拟部分工作电压(未使用 ADC) | 상경투자 HE    | 2. 7 | 5. 5 | ٧   |
| $V_{\text{DDA}}$              | 模拟部分工作电压(使用 ADC)  | · 必须与 V∞相同 | 3. 0 |      |     |
| V <sub>BAT</sub> <sup>2</sup> | 备份单元工作电压          | 不能大于 V₀₀   | 1. 8 | 5. 5 | ٧   |
| T <sub>A</sub> <sup>1</sup>   | 环境温度              |            | -40  | 85   | °C  |

注: 1. 设计参数。

2. 电池到 VBAT 连线要尽可能的短。

表 3-3 上电和掉电条件

| 符号               | 参数      | 条件 | 最小值 | 最大值 | 单位   |
|------------------|---------|----|-----|-----|------|
| _                | V∞上升速率  |    | 0   | ∞   | us/V |
| t <sub>VDD</sub> | Voo下降速率 |    | 50  | ∞   | us/V |

注: 电池到 VBAT 连线要尽可能的短。

# 3.3.2 内嵌复位和电源控制模块特性

表 3-4 复位及电压监测器

| 符号            | 参数         | 条件                  | 最小值 | 典型值   | 最大值 | 单位 |
|---------------|------------|---------------------|-----|-------|-----|----|
|               |            | PLS[2:0] = 000(上升沿) |     | 2. 65 |     | ٧  |
|               |            | PLS[2:0] = 000(下降沿) |     | 2. 5  |     | ٧  |
|               |            | PLS[2:0] = 001(上升沿) |     | 2. 87 |     | ٧  |
|               |            | PLS[2:0] = 001(下降沿) |     | 2. 7  |     | ٧  |
|               |            | PLS[2:0] = 010(上升沿) |     | 3. 07 |     | ٧  |
| $V_{PVD}^{2}$ | 可编程电压检测器的电 | PLS[2:0] = 010(下降沿) |     | 2. 89 |     | ٧  |
| <b>V</b> PVD  | 平选择        | PLS[2:0] = 011(上升沿) |     | 3. 27 |     | ٧  |
|               |            | PLS[2:0] = 011(下降沿) |     | 3. 08 |     | ٧  |
|               |            | PLS[2:0] = 100(上升沿) |     | 3. 46 |     | ٧  |
|               |            | PLS[2:0] = 100(下降沿) |     | 3. 27 |     | ٧  |
|               |            | PLS[2:0] = 101(上升沿) |     | 3. 76 |     | ٧  |
|               |            | PLS[2:0] = 101(下降沿) |     | 3. 55 |     | ٧  |

|                                   |           | PLS[2:0] = 110(上升沿) |    | 4. 07 |     | ٧  |
|-----------------------------------|-----------|---------------------|----|-------|-----|----|
|                                   |           | PLS[2:0] = 110(下降沿) |    | 3. 84 |     | ٧  |
|                                   |           | PLS[2:0] = 111(上升沿) |    | 4. 43 |     | ٧  |
|                                   |           | PLS[2:0] = 111(下降沿) |    | 4. 18 |     | ٧  |
| V <sub>PVDhyst</sub> <sup>1</sup> | PVD 迟滞    |                     |    | 0. 2  |     | ٧  |
| V <sub>POR/PDR</sub> <sup>1</sup> | 上电/掉电复位阈值 | 上升沿                 |    | 2. 5  |     | ٧  |
| <b>V</b> POR∕PDR                  |           | 下降沿                 |    | 2. 42 |     | ٧  |
| $V_{PDRhyst}^{}1}$                | PDR 迟滞    |                     | 40 |       | 110 | mV |
| t <sub>RSTTEMPO</sub> 1           | 复位持续时间    |                     | 16 |       | 44  | mS |

注: 1. 设计参数

2. 常温测试值。

### 3.3.3 内置的参考电压

### 表 3-5 内置参考电压

| 符号               | 参数                      | 条件                                    | 最小值    | 最大值   | 单位 |
|------------------|-------------------------|---------------------------------------|--------|-------|----|
| $V_{REFINT}$     | 内置参考电压                  | $T_A = -40^{\circ}C \sim 85^{\circ}C$ | 1. 12  | 1. 28 | ٧  |
| $T_{S\_vrefint}$ | 当读出内部参考电压时,ADC的<br>采样时间 |                                       | 0. 107 | 17. 1 | us |

### 3.3.4 供电电流特性

电流消耗是多种参数和因素的综合指标,这些参数和因素包括工作电压、环境温度、I/0 引脚的负载、产品的软件配置、工作频率、I/0 脚的翻转速率、程序在存储器中的位置以及执行的代码等。电流消耗测量方法如下图:



图 3-2 电流消耗测量

### 微控制器处于下列条件:

常温情况下, $V_{10}$  = 3. 3V,所有 10 端口配置上拉输入,使能或关闭所有外设时钟的功耗,没有初始化外设功能。

表 3-6 运行模式下典型的电流消耗,数据处理代码从内部闪存中运行

| ĺ | 符号    | 参数     | 夕 //           |                           | 典型     | 型值     | 单位 |
|---|-------|--------|----------------|---------------------------|--------|--------|----|
| l | 17.75 | 多数     | 余什             | 条件<br>                    |        | 关闭所有外设 | 半江 |
| Ī | ı     | 运行模式下的 | 外部时钟           | F <sub>HCLK</sub> = 72MHz | 16. 24 | 12. 75 | Л  |
|   | I DD  | 供应电流   | ንነ፡ ከነ የዛባ ነገር | $F_{HCLK} = 48MHz$        | 11. 57 | 9. 26  | mA |

|               | $F_{HCLK} = 36MHz$         | 9. 63  | 7. 98  |  |
|---------------|----------------------------|--------|--------|--|
|               | $F_{HCLK} = 24MHz$         | 7. 58  | 5. 94  |  |
|               | $F_{HCLK} = 16MHz$         | 5. 53  | 4. 64  |  |
|               | $F_{HCLK} = 8MHz$          | 3. 50  | 2. 97  |  |
|               | $F_{HCLK} = 4MHz$          | 2. 64  | 2. 40  |  |
|               | F <sub>HCLK</sub> = 500KHz | 2. 04  | 2. 01  |  |
|               | $F_{HCLK} = 64MHz$         | 14. 17 | 11. 08 |  |
|               | $F_{HCLK} = 48MHz$         | 11. 16 | 8. 72  |  |
| 运行于高速内部       | F <sub>HCLK</sub> = 36MHz  | 8. 77  | 6. 98  |  |
| RC 振荡器 (HSI), | $F_{HCLK} = 24MHz$         | 6. 45  | 5. 26  |  |
| 使用 AHB 预分频    | F <sub>HCLK</sub> = 16MHz  | 4. 93  | 4. 13  |  |
| 以减低频率         | $F_{HCLK} = 8MHz$          | 2. 95  | 2. 57  |  |
|               | F <sub>HCLK</sub> = 4MHz   | 2. 19  | 2. 00  |  |
|               | F <sub>HCLK</sub> = 500KHz | 1. 52  | 1. 50  |  |

注: 以上为实测参数

表 3-7 睡眠模式下典型的电流消耗,数据处理代码从内部闪存或 SRAM 中运行

|                 |                 | 耗,                                     |                     |        | [ [ 전值 | * 1× |
|-----------------|-----------------|----------------------------------------|---------------------|--------|--------|------|
| 符号              | 参数              | 条件                                     |                     | 使能所有外设 | 关闭所有外设 | 单位   |
|                 |                 |                                        | $F_{HCLK} = 72MHz$  | 9. 96  | 5. 74  |      |
|                 |                 |                                        | $F_{HCLK} = 48MHz$  | 7. 32  | 4. 55  |      |
|                 |                 |                                        | $F_{HCLK} = 36MHz$  | 6. 34  | 4. 29  |      |
|                 |                 | <br>  外部时钟                             | $F_{HCLK} = 24MHz$  | 5. 16  | 3. 49  |      |
|                 |                 | \\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\ | $F_{HCLK} = 16MHz$  | 4. 14  | 3. 16  |      |
|                 |                 |                                        | $F_{HCLK} = 8MHz$   | 2. 68  | 2. 21  |      |
|                 | 睡眠模式下           |                                        | $F_{HCLK} = 4MHz$   | 2. 34  | 2. 04  |      |
|                 | 的供应电流<br>(此时外设供 |                                        | $F_{HCLK} = 500KHz$ | 1. 93  | 1. 89  | Л    |
| l <sub>DD</sub> | 电和时钟保           |                                        | $F_{HCLK} = 64MHz$  | 8. 80  | 4. 95  | mA   |
|                 | 持)              |                                        | $F_{HCLK} = 48MHz$  | 7. 06  | 4. 16  |      |
|                 | াব /            | 运行于高速内部                                | $F_{HCLK} = 36MHz$  | 5. 73  | 3. 56  |      |
|                 |                 | RC 振荡器 (HSI),                          | $F_{HCLK} = 24MHz$  | 4. 42  | 2. 96  |      |
|                 |                 | 使用 AHB 预分频                             | $F_{HCLK} = 16MHz$  | 3. 60  | 2. 63  |      |
|                 |                 | 以减低频率                                  | $F_{HCLK} = 8MHz$   | 2. 30  | 1. 82  |      |
|                 |                 | F <sub>HCLK</sub> = 4MHz               | 1. 90               | 1. 66  |        |      |
|                 |                 |                                        | $F_{HCLK} = 500KHz$ | 1. 54  | 1. 52  |      |

注: 以上为实测参数

表 3-8 停止和待机模式下典型的电流消耗

| 符号              | 参数         | 条件                                                     | 典型值 | 单位 |
|-----------------|------------|--------------------------------------------------------|-----|----|
| I <sub>DD</sub> | 停止模式下的供应电流 | 调压器处于运行模式,低速和高速<br>内部 RC 振荡器及外部振荡器都处<br>于关闭状态(没有独立看门狗) | 455 | uA |

|                      |                                                                                   | 调压器处于低功耗模式,低速和高速内部 RC 振荡器及外部振荡器都处于关闭状态(没有独立看门狗)  | 2. 3 |  |
|----------------------|-----------------------------------------------------------------------------------|--------------------------------------------------|------|--|
|                      |                                                                                   | 低速内部 RC 振荡器和独立看门狗<br>处于开启状态                      | 3. 3 |  |
|                      | 待机模式下的供应电流                                                                        | 低速内部 RC 振荡器处于开启状态,独立看门狗处于关闭状态                    | 3. 1 |  |
|                      |                                                                                   | 低速内部 RC 振荡器和独立看门狗<br>处于关闭状态,低速外部振荡器和<br>RTC 关闭状态 | 2. 3 |  |
| I <sub>DD_VBAT</sub> | 备份区域的供应电流<br>(移除 V <sub>DD</sub> 和 V <sub>DDA</sub> , 只使用 V <sub>BAT</sub><br>供电) | 低速外部振荡器和 RTC 处于开启状态                              | 2. 5 |  |

注: 以上为实测参数

# 3.3.5 外部时钟源特性

### 表 3-9 来自外部高速时钟

| 符号                             | 参数               | 条件 | 最小值                 | 典型值 | 最大值                 | 单位  |
|--------------------------------|------------------|----|---------------------|-----|---------------------|-----|
| $F_{HSE\_ext}$                 | 外部时钟频率           |    |                     | 8   | 25                  | MHz |
| V <sub>HSEH</sub> <sup>1</sup> | OSC_IN 输入引脚高电平电压 |    | 0. 8V <sub>DD</sub> |     | $V_{\text{DD}}$     | ٧   |
| V <sub>HSEL</sub> <sup>1</sup> | OSC_IN 输入引脚低电平电压 |    | 0                   |     | 0. 2V <sub>DD</sub> | ٧   |
| C <sub>in (HSE)</sub>          | OSC_IN 输入电容      |    |                     | 5   |                     | pF  |
| DuCy (HSE)                     | 占空比              |    |                     | 50  |                     | %   |

注: 1. 不满足此条件可能会引起电平识别错误。



图 3-3 外部提供高频时钟源电路

# 表 3-10 来自外部低速时钟

| 符号                    | 参数                 | 条件 | 最小值                 | 典型值     | 最大值                 | 单位  |
|-----------------------|--------------------|----|---------------------|---------|---------------------|-----|
| $F_{LSE\_ext}$        | 用户外部时钟频率           |    |                     | 32. 768 | 1000                | KHz |
| $V_{LSEH}$            | 0SC32_IN 输入引脚高电平电压 |    | 0. 8V <sub>DD</sub> |         | $V_{\text{DD}}$     | ٧   |
| V <sub>LSEL</sub>     | 0SC32_IN 输入引脚低电平电压 |    | 0                   |         | 0. 2V <sub>DD</sub> | ٧   |
| $C_{in(LSE)}$         | 0SC32_IN 输入电容      |    |                     | 5       |                     | pF  |
| DuCy <sub>(LSE)</sub> | 占空比                |    |                     | 50      |                     | %   |



图 3-4 外部提供低频时钟源电路

表 3-11 使用一个晶体/陶瓷谐振器产生的高速外部时钟

| 符号                          | 参数       | 条件                             | 最小值 | 典型值  | 最大值 | 单位   |
|-----------------------------|----------|--------------------------------|-----|------|-----|------|
| F <sub>osc_in</sub>         | 谐振器频率    |                                | 4   | 8    | 16  | MHz  |
| 1 <sub>2</sub> <sup>1</sup> | HSE 驱动电流 | V <sub>DD</sub> = 3.3V, 20p 负载 |     | 0. 2 |     | mA   |
| $g_m^{-1}$                  | 振荡器的跨导   | 启动                             |     | 4. 6 |     | mA/V |
| t <sub>SU (HSE)</sub>       | 启动时间     | V∞是稳定的                         |     | 1    |     | ms   |

注: 1. 设计参数

### 电路参考设计及要求:

晶体的负载电容一般选用 20pF (CL1=CL2, 建议 5~25pF), 实际请参考所使用晶体的厂家数据手册。



图 3-5 外接 8M 晶体典型电路

表 3-12 使用一个晶体/陶瓷谐振器产生的低速外部时钟(f (LSE)=32.768KHz)

| 符号                          | 参数       | 条件              | 最小值 | 典型值   | 最大值 | 单位   |
|-----------------------------|----------|-----------------|-----|-------|-----|------|
| i <sub>2</sub> <sup>1</sup> | LSE 驱动电流 | $V_{DD} = 3.3V$ |     | 0. 5  |     | uA   |
| $g_m^{-1}$                  | 振荡器的跨导   | 启动              |     | 13. 5 |     | uA/V |
| t <sub>SU (LSE)</sub>       | 启动时间     | V∞是稳定的          |     | 200   |     | mS   |

注: 1. 设计参数。

# 电路参考设计及要求:

晶体的负载电容一般选用不超过 15pF( $C_{L_1}$ = $C_{L_2}$ ,建议 5 $\sim$ 15pF),实际请参考所使用晶体的厂家数据手册。



图 3-6 外接 32. 768K 晶体典型电路

注:负载电容  $C_L$  由下式计算: $C_L = C_{L1} \times C_{L2} / (C_{L1} + C_{L2}) + C_{stray}$ ,其中  $C_{stray}$ 是引脚的电容和 PCB 板或 PCB 相关的电容,它的典型值是介于 2pF 至 7pF 之间。

### 3.3.6 内部时钟源特性

### 表 3-13 内部高速(HSI)RC 振荡器特性

| 符号                   | 参数                                           | 条件                                    | 最小值  | 典型值 | 最大值  | 单位         |
|----------------------|----------------------------------------------|---------------------------------------|------|-----|------|------------|
| F <sub>HS1</sub>     | 频率                                           |                                       |      | 8   |      | MHz        |
| DuCy <sub>HS1</sub>  | 占空比                                          |                                       | 45   | 50  | 55   | %          |
| ACC <sub>HS1</sub>   | HSI 振荡器的精度                                   | $T_A = 0^{\circ}C \sim 70^{\circ}C$   | -1.8 |     | 1.8  | %          |
| AUUHSI               | 「「」が、一方では、一方では、一方では、一方では、一方では、一方では、一方では、一方では | $T_A = -40^{\circ}C \sim 85^{\circ}C$ | -3   |     | 2. 5 | %          |
| t <sub>SU(HSI)</sub> | HSI 振荡器启动时间                                  |                                       |      |     | 2. 6 | us         |
| DD (HSI)             | HSI 振荡器功耗                                    |                                       |      | 200 |      | u <b>A</b> |

# 表 3-14 内部低速(LSI)RC 振荡器特性

| 符号                   | 参数          | 条件 | 最小值 | 典型值  | 最大值 | 单位         |
|----------------------|-------------|----|-----|------|-----|------------|
| F <sub>LS1</sub>     | 频率          |    | 25  | 36   | 60  | KHz        |
| DuCy <sub>LS1</sub>  | 占空比         |    | 45  | 50   | 55  | %          |
| t <sub>SU(LSI)</sub> | LSI 振荡器启动时间 |    |     |      | 82  | us         |
| I DD (LSI)           | LSI 振荡器功耗   |    |     | 0. 6 |     | u <b>A</b> |

注: 1. 设计参数

# 3.3.7 PLL 特性

# 表 3-15 PLL 特性

| 符号                   | 参数                       | 条件 | 最小值 | 典型值 | 最大<br>值 | 单位             |
|----------------------|--------------------------|----|-----|-----|---------|----------------|
| _                    | PLL 输入时钟                 |    | 4   | 8   | 16      | MHz            |
| F <sub>PLL_IN</sub>  | PLL 输入时钟占空比 <sup>1</sup> |    | 40  |     | 60      | %              |
| F <sub>PLL_OUT</sub> | PLL 倍频输出时钟               |    |     |     | 72      | MHz            |
| t <sub>LOCK</sub> 1  | PLL 锁定时间                 |    |     |     | 1000    | $1/F_{PLL_IN}$ |

### 注: 1. 设计参数

# 3.3.8 从低功耗模式唤醒的时间

### 表 3-16 低功耗模式唤醒的时间

| 符号       | 参数                 | 条件              | 典型值   | 单位 |
|----------|--------------------|-----------------|-------|----|
| twusleep | 从睡眠模式唤醒            | 使用 HSI RC 时钟唤醒  | 6. 84 | us |
|          | 从停止模式唤醒(调压器处于运行模式) | HSI RC 时钟唤醒     | 261   | us |
| _        |                    | 调压器从低功耗模式唤醒时间 + |       |    |
| twustop  | 从停止模式唤醒(调压器为低功耗模式) | HSI RC 时钟唤醒 +   | 261   | us |
|          |                    | flash 启动        |       |    |
|          |                    | 调压器从低功耗模式唤醒时间 + |       |    |
| twustdby | 从待机模式唤醒            | HSI RC 时钟唤醒 +   | 440   | us |
|          |                    | flash 启动        |       |    |

# 3.3.9 存储器特性

# 表 3-17 闪存存储器特性

| 符号    | 参数         | 条件 | 最小值                   | 典型值 | 最大值 | 单位  |
|-------|------------|----|-----------------------|-----|-----|-----|
| ב ניו | <i>9</i> X | 水口 | 故, ] , l <del>日</del> | 六土坦 | 双八旦 | +14 |

| t <sub>ERASE_128</sub> | 页(128字节)编程时间 | $T_A = -40^{\circ}C \sim 85^{\circ}C$ | 2. 5 | 2. 75 | 3    | ms |
|------------------------|--------------|---------------------------------------|------|-------|------|----|
| t <sub>erase</sub>     | 页(128字节)擦除时间 | $T_A = -40^{\circ}C \sim 85^{\circ}C$ | 2. 5 | 2. 75 | 3    | ms |
| t <sub>prog</sub>      | 16 位的编程时间    | $T_A = -40^{\circ}C \sim 85^{\circ}C$ | 2. 5 | 2. 75 | 3    | ms |
| t <sub>ERASE</sub>     | 页(1K 字节)擦除时间 | $T_A = -40^{\circ}C \sim 85^{\circ}C$ | 20   | 22    | 24   | ms |
| t <sub>ME</sub>        | 整片擦除时间       | $T_A = -40^{\circ}C \sim 85^{\circ}C$ | 2. 5 | 2. 75 | 3    | ms |
| $V_{prog}$             | 编程电压         |                                       | 2. 7 |       | 5. 5 | ٧  |

# 表 3-18 闪存存储器寿命和数据保存期限

| 符号               | 参数     | 条件                  | 最小值 | 典型值              | 最大值 | 单位 |
|------------------|--------|---------------------|-----|------------------|-----|----|
| $N_{END}$        | 擦写次数   | $T_A = 25^{\circ}C$ | 10K | 80K <sup>1</sup> |     | 次  |
| t <sub>ret</sub> | 数据保存期限 |                     | 10  |                  |     | 年  |

注: 实测操作擦写次数, 非担保。

# 3.3.10 I/O 端口特性

表 3-19 通用 1/0 静态特性

| 符号              | 参数                    | 条件                                                                                                 | 最小值                  | 典型值 | 最大值                   | 单位 |
|-----------------|-----------------------|----------------------------------------------------------------------------------------------------|----------------------|-----|-----------------------|----|
| VIL             | 输入低电平电压               | TTL 端口                                                                                             | -0. 3                |     | 0.8                   | ٧  |
| VIH             | 左/4 1 / 0 脚 熔 λ 宣中亚中区 | TTL 端口 2. 7V <v励<4. 2v<="" td=""><td>2</td><td></td><td>V<sub>DD</sub>+0. 3</td><td>٧</td></v励<4.> | 2                    |     | V <sub>DD</sub> +0. 3 | ٧  |
| VIH             |                       | TTL 端口 4. 2V≤V₪<5. 5V                                                                              | 0. 55V <sub>DD</sub> |     | V <sub>DD</sub> +0. 3 | V  |
| VIL             | 输入低电平电压               | CMOS 端口                                                                                            | -0. 3                |     | 0.8                   | ٧  |
| $V_{IH}$        | 输入高电平电压               | UMUS 姉口                                                                                            | 0. 65V <sub>DD</sub> |     | V <sub>DD</sub> +0. 3 | ٧  |
| $V_{hys}$       | 标准 I/0 脚施密特触发器电压迟滞    |                                                                                                    |                      | 330 |                       | mV |
| I Ikg           | 输入漏电流                 |                                                                                                    |                      |     | ±1                    | uA |
| $R_{\text{PU}}$ | 弱上拉等效电阻               |                                                                                                    | 30                   | 42  | 55                    | ΚΩ |
| $R_{\text{PD}}$ | 弱下拉等效电阻               |                                                                                                    | 30                   | 42  | 55                    | ΚΩ |
| C <sub>10</sub> | I/0 引脚电容              |                                                                                                    |                      | 5   |                       | pF |

注: 以上为设计参数

### 输出驱动电流特性

GP10 (通用输入/输出端口) 可以吸收或输出多达  $\pm 8mA$  电流, 并且吸收或输出  $\pm 20mA$  电流 (不严格达到  $V_{0L}/V_{0H}$ )。在用户应用中,所有 10 引脚驱动总电流不能超过 3. 2 节给出的绝对最大额定值:

表 3-20 输出电压特性

| 符号              | 参数             | 条件                            | 最小值                   | 最大值  | 单位 |
|-----------------|----------------|-------------------------------|-----------------------|------|----|
| $V_{oL}$        | 输出低电平,单个引脚吸收电流 | TTL端口,I₁₀= +8mA               |                       | 0.4  | ٧  |
| $V_{\text{OH}}$ | 输出高电平,单个引脚输出电流 | 2. 7V< V <sub>DD</sub> <5. 5V | V <sub>DD</sub> -0. 4 |      | ٧  |
| $V_{oL}$        | 输出低电平,单个引脚吸收电流 | CMOS 端口,I₀= +8mA              |                       | 0.4  | ٧  |
| $V_{\text{OH}}$ | 输出高电平,单个引脚输出电流 | 2. 7V< V <sub>DD</sub> <5. 5V | 2. 3                  |      | ٧  |
| $V_{oL}$        | 输出低电平,单个引脚吸收电流 | I <sub>10</sub> = +20mA       |                       | 1. 3 | ٧  |
| V <sub>OH</sub> | 输出高电平,单个引脚输出电流 | 2. 7V< V <sub>DD</sub> <5. 5V | V <sub>DD</sub> -1.3  |      | ٧  |

注:以上条件中如果多个 10 引脚同时驱动,电流总和不能超过表 3.2 节给出的绝对最大额定值。另外多个 10 引脚同时

驱动时, 电源/地线点上的电流很大, 会导致压降使内部 10 的电压达不到表中电源电压, 从而导致驱动电流小于标称值。

表 3-21 输入输出交流特性

| MODEx[1:0]<br>配置 | 符号                                | 参数                       | 条件                      | 最小值 | 最大值 | 单位  |
|------------------|-----------------------------------|--------------------------|-------------------------|-----|-----|-----|
| 10               | $F_{\text{max}(10)\text{out}}$    | 最大频率                     | CL=50pF, VDD=2. 7-5. 5V |     | 2   | MHz |
| (2MHz)           | $t_{f(10)\text{out}}$             | 输出高至低电平的下降时间             | CL=50pF, VDD=2.7-5.5V   |     | 125 | ns  |
| (ZWITZ)          | t <sub>r(10)out</sub>             | 输出低至高电平的上升时间             | GL-30pF, VDD-2. 7-3. 5V |     | 125 | ns  |
| 01               | $F_{\text{max}(10)\text{out}}$    | 最大频率                     | CL=50pF, VDD=2. 7-5. 5V |     | 10  | MHz |
| 01<br>(10MHz)    | $t_{f(10)\text{out}}$             | 输出高至低电平的下降时间             | CL=50pF, VDD=2.7-5.5V   |     | 25  | ns  |
|                  | t <sub>r(10)out</sub>             | 输出低至高电平的上升时间             | GL-30pF, VDD-2. 7-3. 5V |     | 25  | ns  |
|                  | F <sub>max(10) out</sub> 最        | <b>旦</b> 十               | CL=30pF, VDD=2. 7-5. 5V |     | 50  | MHz |
|                  |                                   | 最大频率                     | CL=50pF, VDD=2. 7-5. 5V |     | 30  | MHz |
| 11               | +                                 | <br>  输出高至低电平的下降时间       | CL=30pF, VDD=2. 7-5. 5V |     | 20  | ns  |
| (50MHz)          | $t_{\scriptscriptstyle f(I0)out}$ | 制山向主似电干的下降时间<br>         | CL=50pF, VDD=2. 7-5. 5V |     | 5   | ns  |
|                  | _                                 |                          | CL=30pF, VDD=2. 7-5. 5V |     | 8   | ns  |
|                  | t <sub>r(10)out</sub>             | 输出低至高电平的上升时间             | CL=50pF, VDD=2. 7-5. 5V |     | 12  | ns  |
|                  | t <sub>EXTIPW</sub>               | EXTI 控制器检测到外部信号<br>的脉冲宽度 |                         | 10  |     | ns  |

注: 以上为设计参数

### 3.3.11 NRST 引脚特性

表 3-22 外部复位引脚特性

| 符号                                  | 参数              | 条件 | 最小值                  | 典型值 | 最大值                   | 单位 |
|-------------------------------------|-----------------|----|----------------------|-----|-----------------------|----|
| $V_{\text{IL (NRST)}}^{1}$          | NRST 输入低电平电压    |    | -0. 3                |     | 0.8                   | ٧  |
| V <sub>IH (NRST)</sub> <sup>1</sup> | NRST 输入高电平电压    |    | 0. 65V <sub>DD</sub> |     | V <sub>DD</sub> +0. 5 | ٧  |
| $V_{hys(NRST)}$                     | NRST 施密特触发器电压迟滞 |    |                      | 330 |                       | mV |
| R <sub>PU</sub> <sup>2</sup>        | 弱上拉等效电阻         |    | 30                   | 42  | 55                    | ΚΩ |

### 注: 1. 设计参数

2. 上拉电阻是一个真正的电阻串联一个可开关的 PMOS 实现。这个 PMOS/NMOS 开关的电阻很小(约占 10%)。

# 电路参考设计及要求:



图 3-7 外部复位引脚典型电路

# 3.3.11 TIM 定时器特性

# 表 3-23 TIMx 特性

| 符号    参数 | 条件 | 最小值 | 最大值 | 单位 |
|----------|----|-----|-----|----|
|----------|----|-----|-----|----|

| +                                     | 定时器基准时钟                      |                              | 1       |                         | t <sub>TIM×CLK</sub> |
|---------------------------------------|------------------------------|------------------------------|---------|-------------------------|----------------------|
| t <sub>res(TIM)</sub>                 |                              | f <sub>TIMxCLK</sub> = 72MHz | 13. 9   |                         | ns                   |
| _                                     | ᇞᇫᇬᆔᄱᄼ                       |                              | 0       | f <sub>TIMxCLK</sub> /2 | MHz                  |
| F <sub>EXT</sub> CH1 至 CH4 的定时器外部时钟频率 | f <sub>TIMxCLK</sub> = 72MHz | 0                            | 36      | MHz                     |                      |
| R <sub>esTIM</sub>                    | 定时器分辨率                       |                              |         | 16                      | 位                    |
| _                                     | 当选择了内部时钟时, 16 位计数            |                              | 1       | 65536                   | t <sub>TIM×CLK</sub> |
| tcounter                              | 器时钟周期                        | f <sub>TIMxCLK</sub> = 72MHz | 0. 0139 | 910                     | us                   |
| +                                     | <br>  最大可能的计数                |                              |         | 65535                   | t <sub>TIM×CLK</sub> |
| t <sub>MAX_COUNT</sub>                | 取入り能的に数<br>                  | f <sub>TIMxCLK</sub> = 72MHz |         | 59. 6                   | S                    |

注: 以上为设计参数

# 3.3.12 I2C 接口特性

表 3-24 120 接口特性

| <i>ሎ</i> ታ 🗆            | <b>↔</b> ₩-        | 标准   | 120  | 快速   | 120 | * /÷ |
|-------------------------|--------------------|------|------|------|-----|------|
| 符号                      | 参数<br>             | 最小值  | 最大值  | 最小值  | 最大值 | 单位   |
| tw(SCLL)                | SCL 时钟低电平时间        | 4. 7 |      | 1. 2 |     | us   |
| t <sub>w(SCLH)</sub>    | SCL 时钟高电平时间        | 4. 0 |      | 0.6  |     | us   |
| t <sub>SU(SDA)</sub>    | SDA 数据建立时间         | 250  |      | 100  |     | ns   |
| t <sub>h (SDA)</sub>    | SDA 数据保存时间         | 0    |      | 0    | 900 | ns   |
| $t_{r(SDA)}/t_{r(SCL)}$ | SDA 和 SCL 上升时间     |      | 1000 | 20   |     | ns   |
| $t_{F(SDA)}/t_{F(SCL)}$ | SDA 和 SCL 下降时间     |      | 300  |      |     | ns   |
| t <sub>h(STA)</sub>     | 开始条件保持时间           | 4. 0 |      | 0.6  |     | us   |
| t <sub>SU(STA)</sub>    | 重复的开始条件建立时间        | 4. 7 |      | 0.6  |     | us   |
| t <sub>su(sto)</sub>    | 停止条件建立时间           | 4. 0 |      | 0. 6 |     | us   |
| t <sub>w(STO:STA)</sub> | 停止条件至开始条件的时间(总线空闲) | 4. 7 |      | 1. 2 |     | us   |
| Сь                      | 每条总线的容性负载          |      | 400  |      | 400 | рF   |

注: 以上为设计参数

# 3.3.12 SPI 接口特性

表 3-25 SPI 接口特性

| 符号                        | 参数             | 条件                            | 最小值                | 最大值                | 单位  |
|---------------------------|----------------|-------------------------------|--------------------|--------------------|-----|
|                           | SPI 时钟频率       | 主模式                           |                    | 36                 | MHz |
| f <sub>sck</sub>          |                | 从模式                           |                    | 36                 | MHz |
| $t_{r(SCK)}/t_{f(SCK)}$   | SPI 时钟上升和下降时间  | 负载电容: C = 30pF                |                    | 20                 | ns  |
| t <sub>su(NSS)</sub>      | NSS 建立时间       | 从模式                           | 2t <sub>PCLK</sub> |                    | ns  |
| t <sub>h (NSS)</sub>      | NSS 保持时间       | 从模式                           | 2t <sub>PCLK</sub> |                    | ns  |
| . /                       | SCK 高电平和低电平时间  | 主模式,fpclk = 36MHz,预分频         | 40                 | 60                 | ns  |
| $t_{w(SCKH)}/t_{w(SCKL)}$ |                | 系数=4                          |                    |                    |     |
| t <sub>su(MI)</sub>       | <br>  数据输入建立时间 | 主模式                           | 5                  |                    | ns  |
|                           | 数据棚八建立F11回     | 从模式                           | 5                  |                    | ns  |
| t <sub>h(MI)</sub>        | 数据输入保持时间       | 主模式                           | 5                  |                    | ns  |
|                           |                | 从模式                           | 4                  |                    | ns  |
| t <sub>a (S0)</sub>       | 数据输出访问时间       | 从模式,f <sub>PCLK</sub> = 20MHz | 0                  | 1t <sub>PCLK</sub> | ns  |

| t <sub>dis(S0)</sub> | 数据输出禁止时间        | 从模式         | 0  | 10 | ns |
|----------------------|-----------------|-------------|----|----|----|
| t <sub>V(S0)</sub>   | 数据输出有效时间        | 从模式(使能边沿之后) |    | 25 | ns |
| t <sub>V (MO)</sub>  | 数据输出有效时间        | 主模式(使能边沿之后) |    | 5  | ns |
| t <sub>h(S0)</sub>   | 粉块块山伊井叶间        | 从模式(使能边沿之后) | 15 |    | ns |
| t <sub>h (MO)</sub>  | ── 数据输出保持时间<br> | 主模式(使能边沿之后) | 0  |    | ns |

# 3.3.13 USB 接口特性

# 表 3-26 USB 模块特性

| 符号                           | 参数       | 条件                     | 最小值  | 最大值  | 单位 |  |
|------------------------------|----------|------------------------|------|------|----|--|
| $V_{	exttt{DD}}$             | USB 操作电压 | 不启用 USB5VSEL 控制位 3.0   |      | 3. 6 | V  |  |
|                              |          | 启用 USB5VSEL 控制位        | 4. 0 | 5. 5 | ٧  |  |
| V <sub>SE</sub> <sup>1</sup> | 单端接收器阈值  | V <sub>DD</sub> = 3.3V | 1. 3 | 1. 9 | V  |  |
|                              |          | $V_{DD} = 5V$          | 1. 0 | 1. 7 | V  |  |
| $V_{oL}$                     | 静态输出低电平  |                        |      | 0. 3 | ٧  |  |
| $V_{OH}$                     | 静态输出高电平  |                        | 2. 8 | 3. 6 | ٧  |  |

注: 1. 设计参数

# 3. 3. 14 12 位 ADC 特性

表 3-27 ADC 特性

| 符号                 | 参数              | 条件                | 最小值    | 典型值 | 最大值              | 单位                 |
|--------------------|-----------------|-------------------|--------|-----|------------------|--------------------|
| $V_{	exttt{DDA}}$  | 供电电压            |                   | 3. 0   |     | 5. 5             | ٧                  |
| f <sub>ADC</sub>   | ADC 时钟频率        |                   |        |     | 14               | MHz                |
| fs                 | 采样速率            |                   |        |     | 1                | MHz                |
| t                  | AL かりなみ 42 サエジス | $f_{ADC} = 14MHz$ |        |     | 875              | KHz                |
| f <sub>TRIG</sub>  | 外部触发频率<br>      |                   |        |     | 16               | $1/f_{ADC}$        |
| VAIN               | 转换电压范围          |                   | 0      |     | $V_{\text{DDA}}$ | ٧                  |
| R <sub>AIN</sub>   | 外部输入阻抗          |                   |        |     | 58               | ΚΩ                 |
| R <sub>ADC</sub>   | 采样开关电阻          |                   |        | 0.6 | 0. 75            | ΚΩ                 |
| $\mathbf{C}_{ADC}$ | 内部采样和保持电容       |                   |        | 30  |                  | pF                 |
|                    | 注入触发转换时延        | $f_{ADC} = 14MHz$ |        |     | 0. 143           | us                 |
| t <sub>lat</sub>   |                 |                   |        |     | 2                | 1/f <sub>ADC</sub> |
| +                  | 常规触发转换时延        | $f_{ADC} = 14MHz$ |        |     | 0. 143           | us                 |
| t <sub>latr</sub>  |                 |                   |        |     | 2                | 1/f <sub>ADC</sub> |
| _                  | 采样时间            | $f_{ADC} = 14MHz$ | 0. 107 |     | 17. 1            | us                 |
| t <sub>s</sub>     |                 |                   | 1.5    |     | 239. 5           | 1/f <sub>ADC</sub> |
| t <sub>STAB</sub>  | 上电时间            |                   |        |     | 1                | us                 |
| t <sub>conv</sub>  | 总的转换时间(包括采样时间)  | $f_{ADC} = 14MHz$ | 1      |     | 18               | us                 |
|                    |                 |                   | 14     |     | 252              | 1/f <sub>ADC</sub> |

注: 以上均为设计参数

公式:最大 RAIN

$$R_{AIN} < \frac{Ts}{f_{ADC} \times C_{ADC} \times \ln 2^{N+2}} - R_{ADC}$$

上述公式用于决定最大的外部阻抗,使得误差可以小于 1/4 LSB。其中 N=12(表示 12 位分辨率)。

表 3-28 fabc = 14MHz 时的最大 Rain

| T <sub>s</sub> (周期) | t <sub>s</sub> (us) | 最大 R <sub>AIN</sub> (KΩ) |
|---------------------|---------------------|--------------------------|
| 1.5                 | 0. 11               | 0(不推荐)                   |
| 7. 5                | 0. 54               | 1. 1                     |
| 13. 5               | 0. 96               | 2. 6                     |
| 28. 5               | 2. 04               | 6. 2                     |
| 41.5                | 2. 96               | 9. 4                     |
| 55. 5               | 3. 96               | 12. 9                    |
| 71.5                | 5. 11               | 16. 8                    |
| 239. 5              | 17. 1               | 58                       |

注: 以上均为设计参数

 $C_p$ 表示 PCB 与焊盘上的寄生电容(大约 5pF),可能与焊盘和 PCB 布局质量有关。较大的  $C_p$ 数值将降低转换精度,解决办法是降低  $f_{ADD}$ 值。



图 3-8 ADC 典型连接图



图 3-9 模拟电源及退耦电路参考

# 3.3.15 温度传感器特性

表 3-29 温度传感器特性

| 符号            | 参数              | 条件                | 最小值   | 典型值   | 最大值   | 单位             |
|---------------|-----------------|-------------------|-------|-------|-------|----------------|
| Avg_Slope     | 平均斜率            |                   | 3. 3  | 4. 3  | 5. 3  | $mV/^{\circ}C$ |
| $V_{25}$      | 在 25°C时的电压      |                   | 1. 11 | 1. 34 | 1. 57 | ٧              |
| $T_{S\_temp}$ | 当读取温度时,ADC 采样时间 | $f_{ADC} = 14MHz$ |       |       | 17. 1 | us             |

注: 以上均为设计参数。

# 第4章 封装信息

# 芯片封装

| 封装形式    | 塑体宽度    | 引脚间距   |         | 引脚间距             |              | 封装说明 | 订货型号 |
|---------|---------|--------|---------|------------------|--------------|------|------|
| LQFP48  | 7*7mm   | 0. 5mm | 19.7mil | 标准 LQFP48 脚贴片    | CH32F103C6T6 |      |      |
| LQFP48  | 7*7mm   | 0. 5mm | 19.7mil | 标准 LQFP48 脚贴片    | CH32F103C8T6 |      |      |
| QFN48X7 | 7*7mm   | 0. 5mm | 19.7mil | 方形无引线 48 脚贴片     | CH32F103C8U6 |      |      |
| LQFP64M | 10*10mm | 0. 5mm | 19.7mil | LQFP64M(10*10)贴片 | CH32F103R8T6 |      |      |

说明:尺寸标注的单位是mm(毫米),引脚中心间距总是标称值,没有误差,除此之外的尺寸误差不大于 $\pm$ 0.4mm 或者 15%。



图 4-1 LQFP48 封装



图 4-2 QFN48X7 (QFN48-7\*7) 封装



图 4-3 LQFP64M(LQFP64-10\*10) 封装