# 1. INTRODUCTION

Verilog ile R-Type, I-Type ve J-Type instructionlarının bir kısmını çalıştıracak şekilde tasarlanmış olan bu projede Resim 1.1 Instruction Listesinde belirtilenler implement edilmiştir.

| CORE INSTRUCTS                 | ONCE                                               | _                                         |                                                                                                                                                                                                                                                       |           | ORCOR                |
|--------------------------------|----------------------------------------------------|-------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|----------------------|
| CORE INSTRUCTION               | UNSE                                               | T<br>FOR-                                 | _                                                                                                                                                                                                                                                     |           | OPCOD<br>/ FUNC      |
| NAME, MNEMO                    | NIC                                                | MAT                                       |                                                                                                                                                                                                                                                       |           | (Hex)                |
| Add                            | add                                                | R                                         | R[rd] = R[rs] + R[rt]                                                                                                                                                                                                                                 | (1)       | 0/20 <sub>he</sub>   |
| Add Immediate                  | addi                                               | I                                         | R[rt] = R[rs] + SignExtImm                                                                                                                                                                                                                            | (1,2)     | $8_{\text{hex}}$     |
| Add Imm. Unsigned              | addiu                                              | I                                         | R[rt] = R[rs] + SignExtImm                                                                                                                                                                                                                            | (2)       | 9 <sub>hex</sub>     |
| Add Unsigned                   | addu                                               | R                                         | R[rd] = R[rs] + R[rt]                                                                                                                                                                                                                                 |           | $0/21_{he}$          |
| And                            | and                                                | R                                         | R[rd] = R[rs] & R[rt]                                                                                                                                                                                                                                 |           | $0/24_{he}$          |
| And Immediate                  | andi                                               | I                                         | R[rt] = R[rs] & ZeroExtImm                                                                                                                                                                                                                            | (3)       | $c_{hex}$            |
| Branch On Equal                | beq                                                | I                                         | if(R[rs]==R[rt])<br>PC=PC+4+BranchAddr                                                                                                                                                                                                                | (4)       | $4_{\text{hex}}$     |
| Branch On Not Equal            | bne                                                | I                                         | if(R[rs]!=R[rt])<br>PC=PC+4+BranchAddr                                                                                                                                                                                                                | (4)       | $5_{ m hex}$         |
| Jump                           | j                                                  | J                                         | PC=JumpAddr                                                                                                                                                                                                                                           | (5)       | $2_{\text{hex}}$     |
| Jump And Link                  | jal                                                | J                                         | R[31]=PC+8;PC=JumpAddr                                                                                                                                                                                                                                | (5)       | $3_{\text{hex}}$     |
| Jump Register                  | jr                                                 | R                                         | PC=R[rs]                                                                                                                                                                                                                                              |           | 0/08 <sub>he</sub>   |
| Load Byte Unsigned             | lbu                                                | I                                         | $R[rt]=\{24\text{'b0,M}[R[rs] \\ +SignExtImm](7:0)\}$                                                                                                                                                                                                 | (2)       | 24 <sub>hex</sub>    |
| Load Halfword<br>Unsigned      | 1 hu                                               | I                                         | R[rt]={16'b0,M[R[rs]<br>+SignExtImm](15:0)}                                                                                                                                                                                                           | (2)       | 25 <sub>hex</sub>    |
| Load Linked                    | 11                                                 | I                                         | R[rt] = M[R[rs] + SignExtImm]                                                                                                                                                                                                                         | (2,7)     | $30_{ m hex}$        |
| Load Upper Imm.                | lui                                                | I                                         | $R[rt] = \{imm, 16^{\circ}b0\}$                                                                                                                                                                                                                       |           | fhex                 |
| Load Word                      | lw                                                 | I                                         | R[rt] = M[R[rs] + SignExtImm]                                                                                                                                                                                                                         | (2)       | 23 <sub>hex</sub>    |
| Nor                            | nor                                                | R                                         | $R[rd] = \sim (R[rs] \mid R[rt])$                                                                                                                                                                                                                     |           | 0/27 <sub>he</sub>   |
| Or                             | or                                                 | R                                         | $R[rd] = R[rs] \mid R[rt]$                                                                                                                                                                                                                            |           | 0/25 <sub>he</sub>   |
| Or Immediate                   | ori                                                | I                                         | $R[rt] = R[rs] \mid ZeroExtImm$                                                                                                                                                                                                                       | (3)       | d <sub>hex</sub>     |
| Set Less Than                  | slt                                                | R                                         | R[rd] = (R[rs] < R[rt]) ? 1 : 0                                                                                                                                                                                                                       |           | 0 / 2a <sub>he</sub> |
| Set Less Than Imm.             | slti                                               | I                                         | R[rt] = (R[rs] < SignExtImm)? 1                                                                                                                                                                                                                       | : 0(2)    | $a_{hex}$            |
| Set Less Than Imm.<br>Unsigned | sltiu                                              | I                                         | R[rt] = (R[rs] < SignExtImm) ? 1 : 0                                                                                                                                                                                                                  | (2,6)     | $b_{hex}$            |
| Set Less Than Unsig.           | sltu                                               | R                                         | R[rd] = (R[rs] < R[rt]) ? 1 : 0                                                                                                                                                                                                                       | (6)       | 0/2b <sub>he</sub>   |
| Shift Left Logical             | sll                                                | R                                         | $R[rd] = R[rt] \ll shamt$                                                                                                                                                                                                                             |           | 0 / 00 <sub>he</sub> |
| Shift Right Logical            | srl                                                | R                                         | R[rd] = R[rt] >> shamt                                                                                                                                                                                                                                |           | 0 / 02 <sub>he</sub> |
| Store Byte                     | sb                                                 | I                                         | M[R[rs]+SignExtImm](7:0) = R[rt](7:0)                                                                                                                                                                                                                 | (2)       | 28 <sub>hex</sub>    |
|                                |                                                    |                                           |                                                                                                                                                                                                                                                       |           |                      |
| Store Halfword                 | sh                                                 | I                                         | M[R[rs]+SignExtImm](15:0) =<br>R[rt](15:0)                                                                                                                                                                                                            | (2)       | 29 <sub>hex</sub>    |
| Store Word                     | sw                                                 | I                                         | M[R[rs]+SignExtImm] = R[rt]                                                                                                                                                                                                                           | (2)       | 2b <sub>hex</sub>    |
| Subtract                       | sub                                                | R                                         | R[rd] = R[rs] - R[rt]                                                                                                                                                                                                                                 | (1)       | $0/22_{he}$          |
| Subtract Unsigned              | subu                                               | R                                         | R[rd] = R[rs] - R[rt]                                                                                                                                                                                                                                 |           | $0/23_{he}$          |
|                                | (2) Sig<br>(3) Zer<br>(4) Bra<br>(5) Jun<br>(6) Op | nExtI<br>oExtl<br>inchA<br>npAde<br>erand | se overflow exception  mm = { 16{immediate[15]}, immediate   imm = { 16{1b'0}, immediate } .ddr = { 14{immediate[15]}, immediate   idr = { PC+4[31:28], address, 2'b s considered unsigned numbers (versitable) est&set pair; R[rt] = 1 if pair atomi | ediate, i | 2'b0 }               |

Resim 1.1 Instruction Listesi



# 1.1 DataPath View of Project

Yukarıda belirtilen DataPath modelinde Verilog programında yazılan modüllerin nasıl bir birine bağlandığı şekillerle gösterilmektedir. Ayrıca yanlarında belirtilen "kırmızı renkli sayılar" aşağıda belirtilecektir ve daha sonra açıklamalı olarak anlatılacaktır.

- PC: mips\_core.v dosyası içerisinde modül olmadan yazılmıştır ve clock sinyaline bağlı çalışır.
- 2) Instruction Memory: mips\_instr\_mem.v dosyasında modül olarak yazılmıştır.
- 3) MUX: mux\_2x1\_out5bit.v dosyası içerisinde modül olarak yazılmıştır. 5bitlik verileri alıp seçim sonucu 5bitlik veriyi output olarak vermektedir.
- 4) Control: control.v dosyasında modül olarak yazılmıştır.
- 5) Register: mips\_registers.v dosyası içerisinde modül olarak yazılmıştır.
- 6) Sign Extend: signExtend.v dosyası içerisinde modül olarak yazılmıştır.

7-10-11) MUX: mux\_2x1\_out32bit.v dosyası içerisinde modül olarak yazılmıştır. 32bitlik verileri alıp seçim sonucu 32bitlik veriyi output olarak vermektedir.

- 8) ALU: ALU.v dosyası içerisinde modül olarak yazılmıştır ve artirmatik işlemleri yapmaktadır.
- 9) Data Memory: mips\_data\_mem.v dosyası içerisinde modül olarak yazılmıştır.

# 1.2 Life Cycle of 1 Instruction

Not: Kendi yaptığım DataPath e göre çalışma şekilleri belirtilmektedir.

```
R-Type: PC -> Instruction Memory -> [(opCode ->CONTROL) + (RS-RT-RD-> Registers) + (immediate -> Sign Extend)] -> (RT -> ALU) -> Registers
```

I-Type:

```
LW - LB - LH : PC -> Instruction Memory -> [(opCode ->CONTROL) + (RS-RT-RD-> Registers) + (immediate -> Sign Extend)] -> (SignExtend -> ALU) -> Data Memory -> Registers
```

```
SW-SB-SH: PC \rightarrow Instruction Memory \rightarrow [(opCode \rightarrow CONTROL) + (RS-RT-RD-> Registers) + (immediate -> Sign Extend)] -> (SignExtend -> ALU) -> Data Memory
```

```
BEQ-BNE: PC -> Instruction Memory -> [(opCode ->CONTROL) + (RS-RT-RD-> Registers) + (immediate -> Sign Extend)] -> (SignExtend -> ALU(zero)) -> (BranchAddress-PC+1) -> PC
```

```
OTHER I-TYPE INSTRUCTIONS: PC -> Instruction Memory -> [(opCode ->CONTROL) + (RS-RT-RD-> Registers) + (immediate -> Sign Extend)] -> (SignExtend -> ALU) -> Registers
```

```
J-Type:
```

```
JUMP: PC -> Instruction Memory -> (opCode -> CONTROL) -> JUMPADDRESS -> PC

JAL: PC -> Instruction Memory -> (opCode -> CONTROL) -> ALU -> [(JUMPADDRESS -> PC ) + (PC+2 -> Register[31])]
```

### 2. METHOD

```
Instruction Memory (mips_instr_mem.v)
input [31:0] program_counter;
output [31:0] instruction;
```

".\\instruction.mem" dosyasını okur ve instr\_mem arrayine aktarır. Daha sonra hangi instructionın çalışacağını program\_counter a göre belirler. instr\_mem arrayinden belirlenen instruction değeri Output olan instruction modül dışına aktarılır.

```
MUX (mux_2x1_out5bit.v)
output reg[4:0] out;
input [4:0] rd,rt;
input select;
```

Input olarak gelen 5bitlik rd ya da rt değeri select değerine göre seçme işlemi yapar ve out a aktarılır. Böylece modül dışına aktarılmış olur.

```
MUX (mux_2x1_out32bit.v)
output reg[31:0] out;
input [31:0] val1, val2;
input select;
```

Input olarak gelen 32bitlik val1 ya da val2 değeri select değerine göre seçme işlemi yapar ve out a aktarılır. Böylece modül dışına aktarılmış olur. Bu modül DataPath üzerinde gösterilen 3 nolu MUX haricinde bulunan tüm MUXlarda kullanılmaktır.

```
Sign Extend (signExtend.v)
output reg[31:0] signExtOut;
input [15:0] immediate;
```

Input olarak alınan immediate değerinin 16. bitine göre [31:16] bit arasına o değerler aktarılır ve 32bite tamamlanır.

#### CONTROL (control.v)

```
input[5:0] opCode;
output reg[5:0] ALUOp;
output reg regDst, jump, jal, branch, memRead, memToReg, memWrite, ALUSrc, regWrite;
output reg [1:0] lbulhu, sbscsh;
```

| SIGNALS  | R-   | Other  | LW-LL | LBU | LHU | SW | SB | SH | BEQ - | JUMP | JAL |
|----------|------|--------|-------|-----|-----|----|----|----|-------|------|-----|
|          | Туре | I-Type |       |     |     |    |    |    | BNE   |      |     |
| regDst   | 1    | 0      | 0     | 0   | 0   | 0  | 0  | 0  | 0     | 0    | 0   |
| jump     | 0    | 0      | 0     | 0   | 0   | 0  | 0  | 0  | 0     | 1    | 0   |
| jal      | 0    | 0      | 0     | 0   | 0   | 0  | 0  | 0  | 0     | 0    | 1   |
| branch   | 0    | 0      | 0     | 0   | 0   | 0  | 0  | 0  | 1     | 0    | 0   |
| memRead  | 0    | 0      | 1     | 1   | 1   | 0  | 0  | 0  | 0     | 0    | 0   |
| memToReg | 0    | 0      | 1     | 1   | 1   | 0  | 0  | 0  | 0     | 0    | 0   |
| regWrite | 1    | 1      | 1     | 1   | 1   | 0  | 0  | 0  | 0     | 0    | 0   |
| memWrite | 0    | 0      | 0     | 0   | 0   | 1  | 1  | 1  | 0     | 0    | 0   |
| ALUSrc   | 0    | 1      | 1     | 1   | 1   | 1  | 1  | 1  | 0     | 0    | 0   |
| lbulhu   | 00   | 00     | 00    | 01  | 10  | 00 | 00 | 00 | 00    | 00   | 00  |
| sbscsh   | 00   | 00     | 00    | 00  | 00  | 10 | 01 | 11 | 00    | 00   | 00  |

CONTROL modülü opCode değerini alıp instructionlara signal üretmektedir. Ayrıca yapmış olduğum DataPath de ALUOp çıkışı direkt olarak opCode dur 6bitliktir.

#### Registers (mips\_registers.v)

```
output reg [31:0] read_data_1, read_data_2;
input [31:0] write_data;
input [4:0] read_reg_1, read_reg_2, write_reg;
input signal_reg_write, clk, jalSignal;
input [31:0]jalPc;
```

".\\registers.mem" dosyasından okunan verileri registers arraye aktarır ve rs ve rt değerlerinin contentlerini output olarak verir. Ayrıca R-Type ve other I-Type lar için register arrayine yazma işlemleri vardır. Ayrıca "jal" instructionı çalıştığında register[31] a PC değerini aktarmaktadır.

#### ALU (ALU.v)

```
output reg [31:0] ALU_result;
output reg Zero;
output reg [31:0]PCOut;
output reg jrSignal;
input [31:0] rs, rtOrSingExtend;
input [15:0] immediate;
input [5:0] ALUop;
```

Input olarak alınan değerlerden ALUop değeri ile ile hangi instruction olduğu belirlenir ve aritmetik işlemler yapılarak Outputlara sonuçlar verilir.

### Data Memory (mips\_data\_mem.v)

```
output reg[31:0] read_data;
input [31:0] mem_address;
input [31:0] write_data;
input sig_mem_read;
input sig_mem_write;
input [1:0]lbulhu,sbscsh;
```

".\\data.mem" dosyasından okunan verileri data\_mem arrayine aktarır ve sig\_mem\_read ve sig\_mem\_write sinyallerine göre "memorye yazılacak mı?" yoksa "memoryden okunacak mı? " işlemleri belirlenir. Okuma işlemi yapıldığı taktirde read\_data Outputu ile modül dışına aktarılır.

### Instruction Memory (mips\_instr\_mem.v)

```
input clock;
```

```
$monitor("instruction: %32b\nread_data_1: %32b\nread_data_2: %32b\nwrite_data :
%32b\nsingextend : %32b\nPC :
%d\n",instruction,read_data_1,read_data_2,write_data,signExtOut,PC);
```

Bütün modüllerin bir arada çağrılarak tutulduğu modüldür. Sadece Clock sinyalini alır. Bütün modüllere işlemler gitmeye başlar CONTROL' ünden çıkan sinyal değerleriyle birlikte tüm modüllerin tam olarak ne yapacağı belirlenmiş olur. Sonuç olarak "monitor" işlemiyle ekrana çıktı aktarılmış olur. Bu çıktıyı görmenin yöntemi "ModelSIM" programını çalıştırmaktır.

# 3. METHOD

### **Testbench Results**

Aşağıda bulunan Testbench çıktılarının hepsi mevcut değildir ModelSIM de denendiği taktirde tüm sonuçlar görünecektir. PC değiştiği yerlerden 25-28 jump, 35-40 jal, 45-49 beq, 60-64 bne, 70-2 jr işlemlerini yapmaktadır.

NOT: "res\_register.mem" ve "res\_data.mem" dosyalarına erişim vardır proje klasörü \ simulation\modelsim altında mevcuttur. İçeriği değişmektedir.

| <pre># instruction: 00000000000000101000000100000 # read_data_1: 000000000000000000000000000000000000</pre> | add 10, 0, 1   | <pre># instruction: 00000000001000110000001000001 # read_data_1: 000000000000000000000000000000000000</pre>                                                                                                                                                      | srl 16, 17, 2     |
|-------------------------------------------------------------------------------------------------------------|----------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|
| <pre># PC : 0 # instruction: 000000000000000000000000000000000000</pre>                                     | addu 11, 1, 2  | <pre># PC : 6 # instruction: 000000100000110100010000100011 # read_data_1: 00000000000000000000000000111 # read_data_2: 00000000000000000000000000110 # write_data : 00000000000000000000000000101 # singextend : 1111111111111111100010000100011 # PC : 7</pre> | subu 17, 8, 6     |
| # instruction: 00000001010010110110000000100100  # read_data_1: 000000000000000000000000000000000000        | and 12, 10, 11 | <pre># instruction: 000000100000110100100000010100 # read_data_1: 000000000000000000000000000111 # read_data_2: 000000000000000000000000000110 # write_data : 0000000000000000000000000000000000</pre>                                                           | slt 18, 8, 6      |
| # instruction: 00000001010010110110100000100111 # read_data_1: 000000000000000000000000000000000000         | nor 13, 10, 11 | <pre># instruction: 0000000101010010100110000010101 # read_data_1: 000000000000000000000000000000000000</pre>                                                                                                                                                    | situ 19, 10, 18   |
| # instruction: 00000000010111011100000100010 # read_data_1: 000000000000000000000000000000000000            | sub 14, 1, 15  | <pre># instruction: 0000000010101111010000000100101 # read_data_1: 000000000000000000000000000101 # read_data_2: 0000000000000000000000000111 # write_data : 00000000000000000000000000111 # singextend : 1111111111111111101000000100101 # PC : 10</pre>        | or 20, 5, 7       |
| # instruction: 0000000000000011011110010000000 # read_data_1: 000000000000000000000000000000000000          | sll 15, 3, 4   | <pre># instruction: 00100000011101101000000000000001 # read_data_1: 000000000000000000000000000001 # read_data_2: 00000000000000000000000000110 # write_data : 111111111111111111000000000000000000</pre>                                                        | addi 22, 3, -im 1 |

```
# instruction: 1000110001011101000000000000100000
# instruction: 0010010010010111000000000000000010
                              addiu 23, 4, im 2
                              # read data 2: 000000000000000000000000000011101
# instruction: 0011010010111110000000000000100000
andi 24, 5, zero
                              # read data 2: 000000000000000000000000000011110
# PC
                                      19
# PC
                              # instruction: 001010001010000000000000000001110
# read data 2: 00000000000000000000000000011001
                              # singextend : 000000000000000000000000000001110
:
        14
                              # instruction: 001011001010000100000000000001110
# instruction: 100101011111101000000000000000011
                              lhu
                              # singextend : 00000000000000000000000000001110
# PC
   .
        15
                              # instruction: 1010000011100011000000000000000100
# instruction: 110000000101101100000000000100010
                              # read data 1: 000000000000000000000000000000111
# read data 2: 00000000000000000000000000011011
                              # PC
# PC
        16
    :
                              # instruction: 101001001110001100000000000101010
# instruction: 0011110000011100000000000000100000
                              # read data 1: 000000000000000000000000000000111
lui
# read_data_2: 00000000000000000000000000011100
                              # write data : 00000000000000000000000000000110001
# singextend : 0000000000000000000000000000101010
# PC
                                      23
# PC
```

```
# instruction: 1010110011100011000000000000010000
                                         # instruction: 00000000000100011000000010000010
# read data 1: 000000000000000000000000000000111
                                         # singextend : 11111111111111111000000010000010
                                         # PC
                                                     32
                                               .
# instruction: 00001000000000000000000000000111
                                         # instruction: 0000000100000110100010000100011
# read data 1: 000000000000000000000000000001111
# write data : 000000000000000000000000000001111
                                         # singextend : 00000000000000000000000000000111
                                         # singextend : 11111111111111111000100000100011
            25
                                         # PC
# instruction: 00000001010010110110000000100100
                                         # instruction: 000000010000011010010000000101010
# read data 1: 000000000000000000000000000001111
# singextend : 0000000000000000110000000100100
                                         # singextend : 11111111111111111001000000101010
# PC
                                         # PC
# instruction: 00000001010010110110100000100111
                                         # instruction: 00001100000000000000000000001010
# write data : 111111111111111111111111111111100
                                         # singextend : 0000000000000000110100000100111
                                         # PC
                                                     35
# instruction: 00000000001011110111000000100010
                                         # instruction: 00000000001011110111000000100010
# write data : 1111111111111111111111111111010001
                                         # write data : 111111111111111111111111111010001
# singextend : 0000000000000000111000000100010
                                         # singextend : 0000000000000000111000000100010
# PC
                                         # PC
# instruction: 0000000000000110111100100000000
                                         # instruction: 0000000000000110111100100000000
# read data 2: 000000000000000000000000000000011
# write data : 0000000000000000000000000000110000
                                         # singextend : 0000000000000000111100100000000
                                         # singextend : 0000000000000000111100100000000
# PC
                                         # PC
```