### UNIVERSIDADE FEDERAL DE SANTA CATARINA CENTRO TECNOLÓGICO - CTC DEPARTAMENTO DE ENGENHARIA ELÉTRICA E ELETRÔNICA

YURI GAZZONI REZENDE

PROJETO DE UM COMPUTADOR DE BORDO ROBUSTO E VERSÁTIL PARA USO EM PEQUENOS SATÉLITES

#### YURI GAZZONI REZENDE

# PROJETO DE UM COMPUTADOR DE BORDO ROBUSTO E VERSÁTIL PARA USO EM PEQUENOS SATÉLITES

Trabalho de Conclusão de Curso do Curso de Graduação em Engenharia Eletrônica do Centro Tecnológico da Universidade Federal de Santa Catarina para a obtenção do título de Bacharel em Engenharia Eletrônica.

Orientador(a): Msc. Gabriel Mariano Marcelino

#### YURI GAZZONI REZENDE

# PROJETO DE UM COMPUTADOR DE BORDO ROBUSTO E VERSÁTIL PARA USO EM PEQUENOS SATÉLITES

Este Trabalho de Conclusão de Curso foi julgado adequado para obtenção do Título de "Bacharel em Engenharia Eletrônica" e aprovado em sua forma final pelo Curso de Graduação em Engenharia Eletrônica.

Florianópolis (SC), 15 de novembro de 2024.

#### **Banca Examinadora:**

Msc. Gabriel Mariano Marcelino
Orientador

Prof. Dr. Eduardo Bezerra
Membro(a)
UFSC

Membro da banca 2
Membro(a)
UFSC

Membro da banca 3 Membro(a) UFSC

#### **RESUMO**

Este trabalho apresenta o projeto e desenvolvimento de uma arquitetura de hardware para um computador de bordo adequado para pequenos satélites, como CubeSats, que operam em órbitas baixas (LEO). O objetivo principal foi desenvolver uma solução que atendesse aos requisitos críticos do ambiente espacial, integrando componentes comerciais (COTS) selecionados conforme diretrizes de herança de voo e normas da ESA e NASA, assegurando confiabilidade e estabilidade. Para garantir versatilidade, a solução foi baseada em um SoC da família Zynq, que integra um microprocessador e uma FPGA, que permite a mudança da funcionalidade de cada pino de entrada e saída. O projeto adota métodos de escolha de componentes e estimativas de potência. Como resultado, obtém-se um esquemático eletrônico baseado em uma arquitetura com interfaces genéricas, apresentando circuitos que possibilitam futuros desenvolvimentos para missões ou estudos específicos em órbita. Conclui-se que o computador de bordo projetado cumpre as exigências de robustez e flexibilidade para missões espaciais em pequenos satélites.

Palavra-chave: CubeSats. Computador de Bordo. Versatilidade.

#### **ABSTRACT**

This project presents the design and development of a hardware architecture for an on-board computer suitable for small satellites, such as CubeSats, operating in low Earth orbit (LEO). The main objective was to develop a solution that meets the critical requirements of the space environment, integrating commercial components (COTS) selected according to flight heritage guidelines and ESA and NASA standards, ensuring reliability and stability. To ensure versatility, the solution was based on a SoC from the Zynq family, which integrates a microprocessor and an FPGA, allowing the functionality of each input and output pin to be changed. The project adopts methods for choosing components and estimating power. The result is a schematic capture based on an architecture with generic interfaces, featuring circuits that enable future developments for specific missions or studies in orbit. It is concluded that the on-board computer designed meets the requirements of robustness and flexibility for space missions on small satellites.

Keywords: CubeSats. On-board Computer. Versatility.

# **LISTA DE FIGURAS**

| Figura 1 – Diagrama de blocos da plataforma FloripaSat-2                        | 16 |
|---------------------------------------------------------------------------------|----|
| Figura 2 – Diagrama de blocos do OBDH Nanomind Z7000                            | 18 |
| Figura 3 - Diagrama de blocos do OBDH proposto por ZHOU et al., 2018            | 19 |
| Figura 4 – Diagrama de blocos do OBDH proposto por PUTRA, 2021                  | 19 |
| Figura 5 – Diagrama de blocos do OBDH proposto por LOFFLER et al., 2021         | 20 |
| Figura 6 – Esquema geral de arquitetura                                         | 24 |
| Figura 7 - Comparação entre DDR e SDR                                           | 26 |
| Figura 8 – Sistema de potência proposto                                         | 27 |
| Figura 9 - Arquitetura proposta para o OBDH                                     | 28 |
| Figura 10 – Cascata de potência proposta                                        | 31 |
| Figura 11 – Interferência com ruído conduzido                                   | 32 |
| Figura 12 – Filtro proposto                                                     | 32 |
| Figura 13 – Simulação de magnitude e fase em função da frequência para o filtro |    |
| proposto                                                                        | 33 |
| Figura 14 – Regulador de tensão de 1 V                                          | 33 |
| Figura 15 – Proteção contra <i>latch-up</i> para a tensão de 1 V                | 34 |
| Figura 16 – Circuito de <i>Load switch</i> para a tensão de 1,8 V               | 34 |
| Figura 17 – Regulador de tensão de 1,8 V                                        | 35 |
| Figura 18 – Proteção contra <i>latch-up</i> para a tensão de 1,8 V              | 35 |
| Figura 19 – Circuito de <i>Load switch</i> para a tensão de 3,3 V do SoC        | 36 |
| Figura 20 – Regulador de tensão de 1,35 V                                       | 36 |
| Figura 21 – Regulador de tensão de referência e terminação para a memória       |    |
| DDR3L                                                                           | 37 |
| Figura 22 – Banco de configuração do SoC                                        | 38 |
| Figura 23 – Resistores de <i>pull-up</i> necessários                            | 39 |
| Figura 24 – Filtro da alimentação analógica do SoC                              | 39 |
| Figura 25 – Banco MIO do SoC com suas respectivas entradas e saídas             | 40 |
| Figura 26 – Modos de inicialização do SoC                                       | 40 |
| Figura 27 – Banco da Memória DDR do PS                                          | 42 |
| Figura 28 – Banco HR do PL                                                      | 43 |
| Figura 29 – Banco HP do PL                                                      | 44 |
| Figura 30 – Pinos de potência do SoC                                            | 45 |
| Figura 31 – Capacitores de desacoplamento recomendados                          | 45 |
| Figura 32 – Circuito da memória DDR3L                                           | 46 |
| Figura 33 – Circuito da memória Flash NOR                                       | 47 |
| Figura 34 – Circuito da memória Flash NAND.                                     | 47 |

| Figura 35 – Circuito da memória FRAM                    | 47 |
|---------------------------------------------------------|----|
| Figura 36 – Circuito do WDT                             | 48 |
| Figura 37 – Circuito do monitor de tensão e temperatura | 48 |
| Figura 38 – Circuito de medição de corrente             | 49 |
| Figura 39 – Circuito do magnetômetro                    | 49 |
| Figura 40 – Circuito do giroscópio                      | 49 |
| Figura 41 – Interconexão dos blocos propostos.          | 50 |

# LISTA DE TABELAS

| Tabela 1 – Comparação entre os principais modelos comerciais de OBDH dis- |    |
|---------------------------------------------------------------------------|----|
| poníveis atualmente no mercado                                            | 17 |
| Tabela 2 - Síntese da tabela apresentada por George e Wilson (2018)       | 17 |
| Tabela 3 – Requisitos do projeto                                          | 21 |
| Tabela 4 – Tabela comparativa de memórias não voláteis                    | 26 |
| Tabela 5 – Informações sobre os componentes escolhidos                    | 29 |
| Tabela 6 – Estimativas de potência consumida                              | 30 |
| Tabela 7 – Descrição funcional dos pinos de configuração                  | 38 |
| Tabela 8 – Descrição das interfaces disponibilizadas                      | 41 |
| Tabela 9 – Descrição dos pinos da memória DDR3                            | 42 |
| Tabela 10 – Descrição dos sinais dos bancos do PL                         | 44 |

#### LISTA DE ABREVIATURAS E SIGLAS

ADC Analog to Digital Converter

ADCS Attitude Determination and Control System

CAN Controller Area Network

COTS Commercial-off-the-shelf

DDR Double Data Rate

ECSS European Cooperation for Space Standardization

EMI Electromagnetic Interference

ESA European Space Agency

ESR Equivalent Series Resistor

FPGA Field-Programmable Gate Array

HP High Performance

HR High Range

I2C Inter-Integrated Circuit

JTAG Joint Test Action Group

LEO Low Earth Orbit

MEO Medium Earth Orbit

MIO Multiplexed In-Out

NASA National Aeronautics and Space Administration

NPSL NASA Part Selection List

OBDH On-board Data Handling

PCB Printed Circuit Board

PL Programmable Logic

PS Processing System

QSPI Quad Serial Peripheral Interface

RTC Real Time Clock

RTOS Real Time Operational System

SDR Single Data Rate

SEE Single Event Effects

SoC System-on-a-Chip

SPI Serial Peripheral Interface

TID Total Ionizing Dose

UART Universal Asynchronous Receiver-Transmitter

WDT Watchdog Timer

XADC Xilinx Analog to Digital Converter

# SUMÁRIO

| 1       | INTRODUÇÃO                           | 12 |
|---------|--------------------------------------|----|
| 1.1     | OBJETIVO GERAL                       | 13 |
| 1.2     | OBJETIVOS ESPECÍFICOS                | 13 |
| 2       | REVISÃO BIBLIOGRÁFICA                | 14 |
| 2.1     | RADIAÇÃO EM LEO E COMPONENTES COTS   | 14 |
| 2.2     | PROJETOS ANTERIORES                  | 15 |
| 2.2.1   | FloripaSat-1                         | 15 |
| 2.2.2   | FloripaSat-2                         | 15 |
| 2.2.3   | Projetos Comerciais                  | 16 |
| 2.2.4   | Projetos Acadêmicos                  | 18 |
| 3       | ARQUITETURA                          | 21 |
| 3.1     | REQUISITOS DE PROJETO                | 21 |
| 3.2     | ARQUITETURA PROPOSTA                 | 24 |
| 3.2.1   | Microcontrolador                     | 25 |
| 3.2.2   | Memórias                             | 25 |
| 3.2.2.1 | Memórias voláteis                    | 25 |
| 3.2.2.2 | Memórias não voláteis                | 26 |
| 3.2.3   | Conversores DC-DC                    | 27 |
| 3.2.4   | Sensores e Periféricos               | 28 |
| 3.3     | VISUALIZAÇÃO DA ARQUITETURA PROPOSTA | 28 |
| 3.3.1   | Estimativa de Potência Consumida     | 29 |
| 4       | DESENVOLVIMENTO DO PROJETO           | 31 |
| 4.1     | CONVERSORES DE POTÊNCIA              | 31 |
| 4.1.1   | Filtro de Entrada                    | 32 |
| 4.1.2   | Cascata de potência                  | 33 |
| 4.2     | SOC                                  | 37 |
| 4.2.1   | Bloco de Configuração                | 37 |
| 4.2.2   | Blocos do PS                         | 39 |
| 4.2.3   | Blocos do PL                         | 43 |
| 4.2.4   | Pinos de Potência                    | 44 |
| 4.3     | MEMÓRIAS                             | 45 |
| 4.3.1   | DDR3L                                | 46 |
| 4.3.2   | Flash NOR                            | 46 |
| 4.3.3   | Flash NAND                           | 47 |
| 4.3.4   | FRAM                                 | 47 |
| 4.4     | PERIFÉRICOS                          | 48 |

| 4.5 | CONEXÕES ENTRE BLOCOS             | 49 |
|-----|-----------------------------------|----|
| 5   | CONSIDERAÇÕES FINAIS              | 51 |
|     | REFERÊNCIAS                       | 54 |
|     | APÊNDICE A – ESQUEMÁTICO COMPLETO | 60 |

# 1 INTRODUÇÃO

CubeSats são pequenos satélites que atendem a estritas formas de cubos padronizados de 10 cm de aresta, além de pesarem menos de 300 kg. Cada um desses cubos padronizados recebe a denominação de 1U, e os tamanhos subsequentes de 1,5U, 2U, 3U, e assim por diante (CUBESAT Design Specification, 2022). Devido a essa padronização e ao uso de componentes comerciais, os CubeSats podem ser produzidos em massa, o que diminui substancialmente os custos de lançamento e desenvolvimento (CubeSat 101, 2017).

O desenvolvimento de satélites de pequeno porte, como CubeSats e nanosatélites, trouxe novas oportunidades e desafios para a indústria espacial, permitindo que uma ampla gama de missões científicas, comerciais e educacionais fosse realizada com custos reduzidos e prazos de desenvolvimento mais curtos (CUBESAT Design Specification, 2022). No entanto, a miniaturização e a operação em ambientes espaciais impõem requisitos à robustez, confiabilidade e versatilidade dos sistemas embarcados, especialmente para os módulos OBDHs (*On-Board Data Handling*). Nesse contexto, a arquitetura de um computador de bordo eficiente e robusto é essencial para o gerenciamento seguro das operações e para garantir a integridade das missões.

Essa segurança e integridade são pontos chave no desenvolvimento de CubeSats no SpaceLab, laboratório da UFSC especializado em desenvolvimento de sistemas espaciais para a comunidade científica e para a indústria. Um dos objetivos primários do SpaceLab é o desenvolvimento de uma plataforma *open-source*, tanto para *software* quanto *hardware*, o que já foi feito nos desenvolvimentos do FloripaSat-1 (MARCELINO et al., 2020) e FloripaSat-2 (MARCELINO et al., 2024). Com esse paradigma, a oportunidade de se ter um computador de bordo mais robusto (com mais memória e capacidade de processamento) e versátil surgiu, como uma consequência direta dos desenvolvimentos das gerações anteriores de *hardware* do laboratório.

O sistema desenvolvido para o presente trabalho foca na implementação de uma arquitetura de processamento e memória capaz de atender às demandas de um satélite de pequeno porte. Esse sistema deve operar de maneira confiável em ambientes suscetíveis à radiação e alta variação de temperatura, em conjunto com a otimização do uso de energia. Além disso, a versatilidade do computador de bordo é essencial para adaptar o sistema a diferentes tipos de missões, desde operações de imagem e telemetria até experimentos científicos em órbita. Para isso, é necessário que o sistema ofereça uma arquitetura versátil, baseada em uma FPGA (*Field-Programmable Gate Array*), com capacidade de expansão e adaptação a novos sensores e módulos de comunicação.

Inicialmente, será feita uma revisão bibliográfica, explorando as características de computadores de bordo comerciais e de trabalhos acadêmicos, além de entender como a radiação em órbita baixa afeta os sistemas eletrônicos. Depois disso, será definida uma arquitetura, respeitando os requisitos impostos, em conjunto com uma estimativa de consumo de potência. Com a arquitetura, será desenvolvido um esquemático, usando o software Altium Designer (versão 24.4.1). Por fim, serão apresentados os resultados obtidos e as considerações finais e conclusões para esse projeto.

#### 1.1 OBJETIVO GERAL

O presente trabalho tem como objetivo o projetar e implementação de uma arquitetura de hardware robusta e versátil para um computador de bordo de satélite de pequeno porte, integrando diferentes tipos de memórias e periféricos para assegurar a operação confiável em ambientes espaciais adversos, garantindo a integridade dos dados e a eficiência no gerenciamento dos mesmos.

#### 1.2 OBJETIVOS ESPECÍFICOS

- Analisar os requisitos de robustez em condições espaciais, com foco em resistência a radiação, tolerância a falhas e estabilidade térmica, a fim de assegurar o funcionamento contínuo do computador de bordo em órbita.
- Especificar uma arquitetura de hardware que permita a adaptação a diferentes tipos de missões, integrando diferentes tipos de componentes comerciais com um SoC (System-on-a-chip).
- Documentar as decisões de projeto para consolidar um guia técnico com recomendações de design para sistemas de robustos e versáteis aplicáveis a satélites de pequeno porte, contribuindo para futuras otimizações e adaptações em missões espaciais.

#### 2 REVISÃO BIBLIOGRÁFICA

Para atingir o objetivo de projetar o *hardware* de um computador de bordo robusto, foi preciso buscar na literatura acadêmica o estado da arte que tange o projeto de OBDHs para satélites de pequeno porte, especialmente para CubeSats.

Primeiro, foi necessário um estudo sobre a radiação em LEO - *Low Earth Orbit* (órbitas com raio menor que 1000 km, segundo ESA, 2024), para que a escolha dos componentes do projeto seja a melhor possível. Com esse estudo, buscaram-se formas de mitigar os efeitos mais conhecidos e verificar como instituições têm lidado com componentes do tipo *commercial-off-the-shelf* (COTS).

Depois, foram analisadas as placas de OBDH dos projetos do FloripaSat-1 e FloripaSat-2, desenvolvidas pelo SpaceLab da UFSC. Por fim, outros projetos comerciais foram estudados para obtenção de noções sobre a arquitetura e componentes usados. Um panorama geral foi feito, verificando-se principalmente os componentes principais e mais críticos, ou seja, processadores, memórias voláteis e não-voláteis e outros periféricos.

# 2.1 RADIAÇÃO EM LEO E COMPONENTES COTS

Estando em solo terrestre, os eletrônicos atuais estão bem protegidos contra a maior parte da radiação incidente do universo. No caso dos satélites orbitais, a proteção atmosférica é atenuada pela distância em relação ao solo, mesmo para aqueles que operam em LEO. Nesse caso, a radiação pode ser suficientemente significativa para causar a mudança do comportamento eletromagnético dos materiais, causando efeitos como falhas, aquisição ou execução errada de comandos e distorções dos sinais (MAYANBARI, 2011) (LABEL, 2004). Esses danos são divididos em dois grupos (JUNQUEIRA, 2020): os acumulativos como o TID (*Total Ionizing Dose*), e os SEE (*Single Event Effects*), que indicam o acontecimento de eventos únicos.

Ainda segundo Junqueira (2020), o TID se caracteriza principalmente pela formação de pares elétron-lacuna, onde o primeiro aumenta a condutividade do material e o segundo contribui para oxidação, mudando as características elétricas do componente com o tempo. Já os SEE ocorrem quando um íon atravessa um componente crítico, gerando uma linha de ionização que pode ou não ser destrutiva.

Por esse motivo, quando são escolhidos os componentes críticos para o *hard-ware* de um *CubeSat*, em sua maioria COTS, deve-se levar em consideração algumas diretrizes cruciais. Segundo Carmo et al. (2021), o componente escolhido precisa atender os requisitos operacionais, concomitante ao gerenciamento de riscos com mitigações e blindagens.

Com isso, é possível ver três formas confiáveis de escolher cada componente: usando as diretrizes da ESA (*European Space Agency*), as da NASA (*National Aeronautics and Space Administration*) e também através da herança de voo, ou seja, escolhendo componentes que já estiveram em missões semelhantes ou mais críticas. Nos dois primeiros casos, a consulta é através da norma ECSS-Q-ST-60C para a ESA e da lista NPSL (*NASA Part Selection List*) para a NASA. No caso da herança de voo, outros projetos devem ser analisados e consultados, o que será feito na seção a seguir.

#### 2.2 PROJETOS ANTERIORES

#### 2.2.1 FloripaSat-1

O FloripaSat-1 (MARCELINO et al., 2020) é uma plataforma *open-source* para nanossatélites, além de ser também o nome do primeiro satélite lançado pelo Space-Lab. O satélite FloripaSat-1 é um CubeSat 1U, composto de três módulos: um módulo de fornecimento de potência (EPS), um computador de bordo (OBDH) e um módulo de telemetria e comunicação (TTC). Além disso, possuía duas cargas úteis que consistiam de placas com FPGAs. A missão tinha como objetivos a validação do satélite em órbita, tanto dos módulos desenvolvidos na UFSC quanto do módulo de comunicação desenvolvido no INPE e do módulo da FPGA tolerante a radiação.

Seu OBDH foi feito para realização da interface e comunicação entre os módulos e *payloads*. Aqui, destacam-se os sensores presentes: uma *Inertial Measurement Unit* (com giroscópio, magnetômetro e acelerômetro), a interface com os sensores dos painéis solares e as medições de tensão e corrente de entrada do próprio módulo.

Além disso, contava com um microprocessador de 16 bits, memórias flash (IS25LP128) e suporte para cartão microSD para armazenamento.

#### 2.2.2 FloripaSat-2

O FloripaSat-2 é a segunda geração da plataforma *open-source* desenvolvida pelo SpaceLab, baseando-se no projeto FloripaSat-1 e trazendo melhorias para os três módulos principais (MARCELINO et al., 2024). O diagrama de blocos do CubeSat proposto está disposto na Figura 1, onde pode-se verificar as interfaces do OBDH com o restante do módulo.



Figura 1 – Diagrama de blocos da plataforma FloripaSat-2.

Fonte: MARCELINO et al., 2024.

Especificamente para o OBDH, foram introduzidas uma memória FRAM (*Ferroelectric Random-Access Memory*) e uma Flash NOR de maior capacidade de armazenamento, o que mostra uma melhoria clara de capacidade e confiabilidade. Outras duas melhorias importantes foram, primeiramente, a adição de um conector para eventualmente conectar uma *daughter board* à placa, e, segundamente, a adição de *buffers* às trilhas de I2C (*Inter-Integrated Circuit*) entre os módulos. Isso acrescenta flexibilidade e confiabilidade ao OBDH da segunda geração.

#### 2.2.3 Projetos Comerciais

Abaixo se encontram sintetizados os projetos comerciais estudados, para obtenção de noções sobre a arquitetura e componentes usados. Foram verificados principalmente os processadores, as memórias voláteis e não-voláteis, as interfaces de comunicação e outros periféricos (ADCs, RTC, etc.) utilizados. A Tabela 1 mostra a pesquisa realizada sobre o estado da arte, em conjunto com os dados de George e Wilson (2018), sintetizados na Tabela 2.

Tabela 1 – Comparação entre os principais modelos comerciais de OBDH disponíveis atualmente no mercado.

| Fabricante         | Nome do Pro-<br>duto      | Processador        | Memórias                                  | Periféricos                                                                            | Interfaces de comunicação                              |
|--------------------|---------------------------|--------------------|-------------------------------------------|----------------------------------------------------------------------------------------|--------------------------------------------------------|
| GomSpace           | NanoMind<br>A3200         | AT32UC3C           | Flash,<br>SDRAM,<br>FRAM                  | Giroscópio,<br>Magnetôme-<br>tro, Trans-<br>ceivers,<br>Sensores de<br>temperatura     | CAN, I2C, SPI,<br>JTAG, USART                          |
| GomSpace           | NanoMind<br>HPMK3         | Zynq 7030          | Flash,<br>eMMC,<br>DDR3                   | Watchdog,<br>Sensores de<br>temperatura,<br>VCO, Senso-<br>res de tensão<br>e corrente | CAN, USART,<br>USB, I2C, JTAG,<br>LVDS, Spa-<br>ceWire |
| ISIS Space         | ISIS On Board<br>Computer | Atmel              | Flash,<br>SDRAM,<br>FRAM, Car-<br>tões SD | Sensores de<br>temperatura,<br>Sensores de<br>tensão e cor-<br>rente, RTC,<br>ADC      | USART, USB,<br>I2C, JTAG, PWM                          |
| Nano Avio-<br>nics | SatBus 3C2                | Não infor-<br>mado | Flash,<br>FRAM, Car-<br>tões SD           | Giroscópio,<br>Magnetôme-<br>tro, Rádio<br>UHF, ADC                                    | CAN, SPI, I2C,<br>USART, PWM,<br>USB                   |
| AAC Clyde<br>Space | Kryten-M3                 | Smart Fusion 2 SoC | MRAM,<br>eNVM                             | RTC, Senso-<br>res de tensão<br>e corrente                                             | CAN, SPI, I2C,<br>USART, RS422,<br>LVDS                |

Fonte: Elaboração própria.

Tabela 2 – Síntese da tabela apresentada por George e Wilson (2018).

| Fabricante        | Processadores                                            | Missões por<br>Fabricante |
|-------------------|----------------------------------------------------------|---------------------------|
| Xilinx            | Zynq 7020, Zynq<br>7030, Zynq 7045,<br>Ultrascale+, etc. | 24                        |
| Atmel + Microchip | ATmega329P,<br>AT91SAM9G20,<br>PIC24F, etc.              | 22                        |
| Texas Instruments | MSP430, OMAP3530,<br>Sitara AM3703, etc.                 | 15                        |
| Cobham Gaisler    | GR712RC, UT699,<br>LEON3FT                               | 8                         |

Fonte: Elaboração própria com base em George e Wilson, 2018, página 463.

Comparando ambas tabelas, é possível verificar que a maioria dos proces-

sadores apresentados, no contexto explorado por (GEORGE E WILSON, 2018), são de duas fabricantes: Xilinx (especialmente *chips* da família Zynq 7000) e Microchip (incluindo Atmel). Além disso, a maior parte dos projetos comerciais vistos apresentam memórias FRAM, que possuem um número máximo de ciclos de leitura e escrita muito elevada, além de memórias Flash. Outro destaque foi a presença de sensores de tensão e corrente, bem como magnetômetros e giroscópios.

Além disso, projetos como o OBDH Nanomind Z7000 (Gomspace Nanomind Z7000 Datasheet, 2019) demonstraram sua efetividade em diversas missões, como FSSCAT (CAMPS et al., 2018), ORCA (BARLES et al., 2022) e CubeMAP (WEID-MANN et al., 2020), o que mostra a confiabilidade e herança de voo de *hardwares* contendo SoCs (*System-on-a-Chip*) da família Zynq 7000. Na Figura 2, podemos verificar o diagrama de blocos do anteriormente citado Nanomind Z7000.



Figura 2 – Diagrama de blocos do OBDH Nanomind Z7000.

Fonte: GomSpace Nanomind Z7000 Datasheet, 2019.

#### 2.2.4 Projetos Acadêmicos

Outro ponto são os OBDHs propostos em publicações acadêmicas. Serão estudados quatro casos de design de OBDH, ainda no contexto de nanossatélites.

No primeiro caso, o OBDH foi feito para ser compacto e reconfigurável, como o projeto proposto nesse trabalho. O sistema foi pensado para conter um processador, SDRAMs, uma Flash NOR, uma Flash NAND, uma FPGA e algumas interfaces externas (ZHOU et al., 2018). O diagrama de blocos do OBDH proposto pelos autores

#### está disposto na Figura 3.



Figura 3 – Diagrama de blocos do OBDH proposto por ZHOU et al., 2018.

Fonte: ZHOU et al., 2018.

Na segunda publicação estudada, o OBDH é parte de um sistema que implementa um sistema operacional em tempo real (RTOS), outro objetivo desse trabalho. Nesse caso, o OBDH é capaz de verificar telecomandos, sincronizar sistemas, reportar eventos e monitorar parâmetros (PUTRA, 2021). Seu diagrama de blocos do hardware está disposto na Figura 4.



Figura 4 – Diagrama de blocos do OBDH proposto por PUTRA, 2021.

Fonte: PUTRA, 2021.

No terceiro caso, a missão incluía a pesquisa e observação em órbita média (MEO), ou seja, em condições mais críticas do que o propósito do OBDH projetado nesse trabalho. Mesmo assim, as noções da arquitetura proposta são muito parecidas

com o estado da arte para LEO, usando inclusive um SoC da família Zynq 7000 (LOF-FLER, 2021). O diagrama de blocos do OBDH proposto nesse trabalho está disposto na Figura 5.



Figura 5 – Diagrama de blocos do OBDH proposto por LOFFLER et al., 2021.

Fonte: LOFFLER et al., 2021.

Nos três casos existem semelhanças na arquitetura, incluindo memórias usadas e interfaces de comunicação. Com isso, juntamente com o estudo dos projetos FloripaSat-1 e FloripaSat-2 e projetos comerciais, é possível começar a projetar o hardware do OBDH, utilizando as diretrizes citadas e as heranças de voo, tomando como base os projetos citados, escolhendo os componentes e respeitando os requisitos impostos.

#### **3 ARQUITETURA**

Após estudar os desdobramentos dos efeitos de órbita baixa e entender o que é necessário para se realizar um projeto confiável de computador de bordo de um nanossatélite através de projetos anteriores, foi necessária a compreensão dos requisitos de projeto. Com isso, foram escolhidos os componentes principais da placa, propondo-se uma arquitetura para o sistema para um *hardware* confiável, robusto e versátil.

#### 3.1 REQUISITOS DE PROJETO

Como dito, foi preciso entender os requisitos impostos para o OBDH da terceira geração do SpaceLab. Com base nas necessidades levantadas para o laboratório nos próximos projetos e na revisão do estado da arte, são apresentados na Tabela 3 os requisitos gerais do projeto, em conjunto com a *rationale* e com o método de verificação (NASA Product Verification, 2024).

Tabela 3 – Requisitos do projeto.

| Índice | Descrição            | Rationale             | Método de Verificação |
|--------|----------------------|-----------------------|-----------------------|
| 1      | O módulo OBDH        | Assegura compatibili- | Inspeção              |
|        | deve ser compatí-    | dade com outros sa-   |                       |
|        | vel com o padrão     | télites desenvolvidos |                       |
|        | CubeSat              | no SpaceLab           |                       |
| 2      | O módulo OBDH        | Para operar com se-   | Teste e Análise       |
|        | deve operar correta- | gurança em um am-     |                       |
|        | mente entre -40°C e  | biente LEO            |                       |
|        | 85 <i>°</i> C        |                       |                       |
| 3      | O módulo OBDH        | Para gerenciar e      | Inspeção              |
|        | deve possuir um      | coordenar operações   |                       |
|        | processador capaz    | dentro e fora do      |                       |
|        | de usar um sistema   | módulo, sendo capaz   |                       |
|        | Linux                | de realizar tarefas   |                       |
|        |                      | complexas definidas   |                       |
|        |                      | pela equipe           |                       |

| 4 | memória DDR com<br>capacidade de<br>512Mb (preferencial-<br>mente com ECC)                                  | para operações do<br>OBDH e armazena-<br>mento de dados                       | , <u> </u> |
|---|-------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------|------------|
| 5 | deve possuir uma                                                                                            | Provê memória não-<br>volátil e duradoura,<br>menos sucetível à ra-<br>diação | Inspeção   |
| 6 | O módulo OBDH deve possuir uma memória Flash para armazenar dados do satélite (prefe- rencialmente com ECC) | Para armazenar da-<br>dos                                                     | Inspeção   |
| 7 | deve possuir um                                                                                             | Reinicia automatica-<br>mente o processador<br>caso haja a falha              | Teste      |
| 8 | O módulo OBDH<br>deve possuir senso-                                                                        | Para monitoramento<br>de potência consu-<br>mida                              | Inspeção   |
| 9 | O módulo OBDH<br>deve possuir prote-<br>ção de sobrecorrente<br>(20% acima do valor<br>nominal)             | Para proteção contra<br>latch-up                                              | Análise    |

| 10 | deve possuir um                                                                                                                                              | Para permitir controle<br>de atitude ativo do<br>satélite                         | Inspeção |
|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------|----------|
| 11 | O módulo OBDH<br>deve possuir um<br>magnetômetro                                                                                                             | Para permitir controle<br>de atitude ativo do<br>satélite                         | Inspeção |
| 12 | O módulo OBDH<br>deve possuir uma in-<br>terface RS-422 para<br>transmissão de men-<br>sagens de <i>debug/log</i><br>e receber parâmetros<br>de configuração | Comunicação de longa distância com maior imunidade ao ruído e maior taxa de dados | Teste    |
| 13 | O módulo OBDH deve possuir uma interface CAN para receber e transmitir comandos e dados                                                                      | Para comunicação robusta e com suporte a múltiplos subsistemas do CubeSat         | Inspeção |
| 14 | O módulo OBDH deve possuir uma interface acessível externamente para programação do microcontrolador                                                         | Para o módulo ser fa-<br>cilmente programado<br>pelo time                         | Inspeção |
| 15 |                                                                                                                                                              | Para prover suporte<br>a outras interfaces e<br>periféricos                       | Inspeção |
| 16 | O módulo OBDH deve possuir um sensor de temperatura com precisão menor ou igual a 1 °C                                                                       | Para monitorar a tem-<br>peratura de operação                                     | Inspeção |

| 17 | O módulo OBDH        | Para comunicação  | Inspeção |
|----|----------------------|-------------------|----------|
|    | deve possuir uma in- | robusta e com su- |          |
|    | terface RS-485 para  | porte a múltiplos |          |
|    | receber e transmitir | subsistemas do    |          |
|    | comandos e dados     | CubeSat           |          |

Fonte: Elaboração própria.

Com as definições apresentadas na Tabela 3, foi então necessária a definição da arquitetura do hardware, ou seja, os componentes e sua interconexões, bem como as interfaces de comunicação e saídas necessárias.

#### 3.2 ARQUITETURA PROPOSTA

A partir dos requisitos, o primeiro passo foi definir de forma geral como seria o funcionamento do *hardware* do projeto. Na Figura 6, pode-se verificar um esquema inicial de proposta de arquitetura, usando os pontos descritos anteriormente.



Figura 6 – Esquema geral de arquitetura.

Fonte: Elaboração própria.

Como podemos verificar, o processador será crucial e deverá ter pinos suficientes para interface com todas as memórias, sensores e para se comunicar com os outros módulos do CubeSat. Além disso, a parte dos circuitos dedicados às tensões utilizadas deverá ser cuidadosamente estudada, para que seja corretamente dimensionado de acordo com o consumo de potência estimado. A escolha de cada componente será descrita nas seções a seguir, respeitando sempre os seguintes critérios:

- O componente deve funcionar corretamente nas temperaturas entre -40 °C e 85 °C:
- Circuitos integrados devem possuir herança de voo sempre que possível;
- Caso o circuito integrado necessite de um circuito específico, o mesmo deve conter itens preferencialmente dispostos na ECSS-Q-ST-60C, na NPSL ou similar aos mesmos, especialmente componentes discretos (capacitores, resistores, indutores, diodos, transistores, entre outros);

#### 3.2.1 Microcontrolador

Como visto na Tabela 2, a fabricante com maior herança de voo estudada é a Xilinx, em especial os chips da família Zynq 7000, que são SoCs. Após um estudo próprio, o SoC Zynq 7030 se mostrou mais adequado pelas seguintes características:

- Foi usado em missões extensivas em pequenos satélites (GomSpace, 2024), ou seja, possui herança de voo em missões similares em LEO e em CubeSats;
- Possui um envelopamento com 484 pinos, suficiente para prover as conexões necessárias para todas as interfaces requeridas (UG865, 2021);
- Capaz de rodar um sistema Linux (KADI et al.,2013);
- Por ser um SoC, possui alta adaptabilidade e flexibilidade, disponibilizando no mesmo chip uma FPGA e um microprocessador, denominados respectivamente de PL (*Programmable Logic*) e PS (*Processing System*);

#### 3.2.2 Memórias

As memórias serão necessárias para realizar operações, armazenar dados externos e internos e armazenar parâmetros de configuração do OBDH e de outros subsistemas do CubeSat. Para cada uma dessas funções uma memória diferente é necessária, seguindo suas características principais, sendo elas: tempo de acesso, tamanho do armazenamento e volatilidade.

#### 3.2.2.1 Memórias voláteis

Partindo dos requisitos de projeto, bem como do esforço de se obter um *hard-ware* capaz de rodar um sistema Linux, a principal opção se tornou as memórias do tipo DDR (*Double Data Rate*), que utilizam ambas a borda de subida e de descida para transferência de dados para atingir o dobro de largura de banda de uma memória com SDR (*Single Data Rate*) para uma mesma frequência de relógio (JEDEC, 2008). Essa relação pode ser ilustrada pela Figura 7, onde pode-se verificar a transferência de dados do sinal DQ em relação ao sinal de relógio (bCLK e CLK) para SDR e DDR.



Figura 7 – Comparação entre DDR e SDR.

Fonte: KLEHN E BROX, 2003.

Por essa razão, foi escolhida uma memória do tipo DDR3, com capacidade de 2Gb e frequência de operação de 800 MHz.

#### 3.2.2.2 Memórias não voláteis

No caso das memórias não voláteis, é necessária uma atenção especial ao tipo de dado que será armazenado em cada uma delas. Para o caso de dados críticos, é preciso de uma memória que possua alta resistência aos efeitos da radiação, mantendo-se um compromisso com os tempos de escrita e leitura. Por sua vez, para dados de inicialização são mais críticos os tempos de leitura, enquanto para uma memória de dados mais gerais, o importante é o armazenamento total. Por meio desses critérios, foi possível avaliar, por meio da Tabela 4, o tipo de memória ideal para cada caso, considerando o número máximo de ciclos de leitura e escrita de cada tipo de memória.

Tabela 4 – Tabela comparativa de memórias não voláteis.

| Memória    | Tempo de<br>leitura/escrita | Tolerância à radiação | Armazenamento<br>máximo | Ciclos de escrita / apagamento |
|------------|-----------------------------|-----------------------|-------------------------|--------------------------------|
| Flash NOR  | ~ 1 <i>µ</i> s              | Ruim                  | ~ 1 Gb                  | $10^{5}$                       |
| Flash NAND | ~ 100 µs                    | Ruim                  | ~ 1 Tb                  | $10^{5}$                       |
| FRAM       | ~ 50 ns                     | Boa                   | ~ 1 Mb                  | $10^{15}$                      |

Fonte: Elaboração própria com base em (GERARDIN E PACCAGNELLA, 2010) e (BOUKHOBZA E OLIVIER, 2017).

Com isso, foi então escolhida uma FRAM para armazenar dados críticos, uma Flash NAND para armazenamento de dados gerais e uma Flash NOR para armazenar o boot do sistema operacional no SoC.

#### 3.2.3 Conversores DC-DC

Nos sistemas CubeSat do SpaceLab da UFSC, o módulo responsável pelo fornecimento de potência é o chamado EPS (MARCELINO, 2024). A partir disso, partindo do pressuposto que haverá uma tensão fornecida de 3,3 V, pode-se inferir a cascata dos barramentos de alimentação a partir do mesmo. Para o caso do Zynq e da memória DDR3, circuitos integrados são necessários para gerar as seguintes tensões:

Zynq: 1 V e 1,8 V;

• DDR3L: 1,35 V e 0,675 V.

Todos os demais periféricos devem aceitar uma tensão de alimentação de 3,3 V. Outro ponto importante são os circuitos de proteção contra *latch-up*, um efeito similar a um curto-circuito na trilha de alimentação de circuitos CMOS (AN-600, 1989). Essa proteção é essencial, pois ao ocorrer, gera um consumo elevado de corrente e consequentemente tem potencial de gerar efeitos e falhas catastróficas (ECSS, 2018). No caso desse projeto, será utilizado o LTC4361, anteriormente usado em outras PCBs do SpaceLab, como o OBDH da segunda geração (MARCELINO, 2024).

Na Figura 8, está esquematizado o sistema de potência proposto.



Figura 8 – Sistema de potência proposto.

Fonte: Elaboração própria.

#### 3.2.4 Sensores e Periféricos

Como dito nos pré-requisitos, alguns sensores precisam estar presentes no OBDH. Entre eles:

- Um monitor de tensão, para todas as tensões importantes do sistema;
- Um sensor de corrente para a tensão de entrada do módulo;
- Um giroscópio para medir a velocidade angular em órbita;
- Um magnetômetro para medição do campo magnético da Terra em órbita;
- Um WDT para reiniciar o sistema em caso de falha de software.

### 3.3 VISUALIZAÇÃO DA ARQUITETURA PROPOSTA

Depois das decisões tomadas, foi possível montar um diagrama, apresentado na Figura 9, que mostra cada circuito do computador de bordo. Aqui, por simplicidade, foram suprimidos os transceptores do protocolo CAN (*Controller Area Network*) e a parte de potência do módulo.



Figura 9 – Arquitetura proposta para o OBDH.

Fonte: Elaboração própria.

Também foram levadas em consideração as interfaces disponibilizadas pelo SoC, os componentes escolhidos e os conectores necessários. Os componentes escolhidos se encontram na Tabela 5, conjuntamente com as interfaces requeridas para

cada um, suas tensões de alimentação e suas correntes máximas no terminal de alimentação, no pior caso especificado pelo fabricante.

Tabela 5 – Informações sobre os componentes escolhidos.

| Componente                            | Número do Fabricante       | Interface | Tensão de<br>Alimentação | Corrente máxima |
|---------------------------------------|----------------------------|-----------|--------------------------|-----------------|
| FRAM                                  | CY15B104QN-50SXI           | SPI       | 3,3 V                    | 3,7 mA          |
| Flash NOR                             | MT25QL128ABB1ESE-<br>0AUT  | QSPI      | 3,3 V                    | 55 mA           |
| Flash NAND                            | MT29F1G01ABAFDSF-<br>AAT:F | SPI       | 3,3 V                    | 35 mA           |
| DDR3L                                 | MT41K256M8DA-125:K         | Paralela  | 1,35 V                   | 182 mA          |
| WDT                                   | TPS3823-33QDBVRQ1          | -         | 3,3 V                    | 10 mA           |
| Monitor de<br>Temperatura<br>e Tensão | LTC2991IMS#TRPBF           | I2C       | 3,3 V                    | 1,5 mA          |
| Sensor de<br>Corrente                 | INA180A2IDBVR              | -         | 3,3 V                    | 1 mA            |
| Giroscópio                            | A3G4250D                   | I2C       | 3,3 V                    | 7 mA            |
| Magnetômetro                          | MMC5983MA                  | I2C       | 3,3 V                    | 0,45 mA         |
| Buffer I2C                            | TCA4311ADR                 | I2C       | 3,3 V                    | 7 mA            |
| Transceptor CAN                       | A3G4250D                   | CAN       | 3,3 V                    | 60 mA           |
| Transceptor<br>RS-485                 | THVD1451DR                 | Serial    | 3,3 V                    | 3 mA            |
| Conversor<br>DC-DC                    | TPS82085SILR               | -         | 3,3 V                    | -               |
| Conversor<br>DC-DC para<br>DDR3       | TPS51200DRCR               | -         | 3,3 V                    | 1 mA            |
| Load Switch                           | TPS22920YZPR               | -         | 3,3 V                    | 0,2 mA          |
| Proteção<br>contra<br><i>Latch-up</i> | LTC4361                    | -         | -                        | -               |

Fonte: Elaboração própria com base nos Datasheets de cada componente.

#### 3.3.1 Estimativa de Potência Consumida

A fim de garantir o funcionamento correto dos conversores DC-DC e seus respectivos periféricos, foi necessária uma estimativa da potência total consumida por todas as tensões disponíveis no módulo. Para isso, foi utilizada a Tabela 5, bem como o datasheet de cada componente. No caso do SoC, sua fabricante disponibiliza uma planilha (XPE, 2019) para estimativas de potência em cada tensão de alimentação.

Com isso, foram obtidos os valores da Tabela 6, considerando uma eficiência de conversão de 85% (TPS82085, 2019), já incluindo as estimativas de potência e os piores casos descritos anteriormente.

Tabela 6 – Estimativas de potência consumida.

| Tensão [V] | Potência Dissipada na<br>Tensão [W] | Potência dissipada na<br>tensão de 3,3 V [W] | Corrente máxima da<br>trilha [A] |
|------------|-------------------------------------|----------------------------------------------|----------------------------------|
| 1,00       | 2,20                                | 2,59                                         | 2,20                             |
| 1,35       | 0,25                                | 0,29                                         | 0,18                             |
| 1,80       | 0,63                                | 0,74                                         | 0,35                             |
| 3,3        | 7,5                                 | -                                            | 2,27                             |

Fonte: Elaboração própria.

Através dessas estimativas, pode-se confirmar que o sistema de potência proposto suporta os componentes escolhidos e suas tensões e variações, mesmo quando se considera o pior caso.

#### 4 DESENVOLVIMENTO DO PROJETO

Depois das definições apresentadas e da escolha de componentes apresentada na seção anterior, foi possível construir um esquemático elétrico, que esquematiza a PCB do OBDH. Nesse capítulo, discutir-se-á circuitos específicos mais relevantes do projeto, usando o esquemático pronto, que se encontra no Apêndice A. O software utilizado para construção desse esquemático foi o Altium Designer.

#### 4.1 CONVERSORES DE POTÊNCIA

Partindo do princípio que o módulo EPS da terceira geração de módulos do SpaceLab será capaz de fornecer 3,3 V para o OBDH, foi proposta uma cascata de potência descrita na Figura 10. Nela, são suprimidos os circuitos de proteção que serão descritos posteriormente.



Figura 10 – Cascata de potência proposta.

Fonte: Elaboração própria.

#### 4.1.1 Filtro de Entrada

Costumeiramente, a entrada de tensão de uma placa robusta deve ser filtrada, principalmente devido às flutuações do ruído conduzido de outros subsistemas do satélite, caracterizando o fenômeno de Interferência Eletromagnética (EMI), esquematizado na Figura 11.



Figura 11 – Interferência com ruído conduzido.

Fonte: SOH et al., 2010.

Além disso, também foi necessária a inclusão de um diodo Zener em paralelo à entrada, servindo como um elemento extra de proteção contra perturbações e transientes (CADENCE, 2023). Outra característica explorada foi a colocação de capacitores em paralelo, a fim de reduzir sua resistência em série equivalente (ESR) e sua indutância série (SARJEANT, 1990). O filtro proposto está disposto na Figura 12. Além disso, sua magnitude e fase simuladas estão dispostas na Figura 13.



Figura 12 – Filtro proposto.

Fonte: Elaboração própria.



Figura 13 – Simulação de magnitude e fase em função da frequência para o filtro proposto.

Fonte: Elaboração própria.

#### 4.1.2 Cascata de potência

Devido à escolha do SoC e da memória DDR3, foi necessária a definição de uma cascata de potência, levando-se em consideração os requisitos de (UG585, 2023), que descreve o sequenciamento das tensões para o menor consumo de potência e para garantir a integridade do fusível interno do SoC. Dessa forma, como pode-se ver na Figura 10, são usados os denominados *load switches*, a fim de garantir o sequenciamento descrito e garantir uma proteção efetiva contra sobrecorrente (MAK, 2018).

O primeiro regulador, que gera a tensão de 1 V, apresentado na Figura 14, é o primeiro da cascata. Seu divisor de tensão de saída foi calculado conforme (TPS82085, 2019):

$$V_{out} = 0.8 * (1 + R_1/R_2) = 0.8 * (1 + 37.4k/150k) = 0.999V$$
 (1)



Figura 14 – Regulador de tensão de 1 V.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.

Também foi possível montar seu circuito de proteção de sobrecorrente, disposto na Figura 15. Seu resistor de entrada, que escolhe o limiar de corrente permitido, foi caculado conforme (LTC4361, 2018), considerando uma corrente 20% superior à máxima calculada (na Tabela 6):

$$R_{sense} = 50mV/I_{max} = 50/2, 63 = 19,01m\Omega$$
 (2)



Figura 15 – Proteção contra latch-up para a tensão de 1 V.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.

Depois disso, para seguir com o sequenciamento requerido pelo SoC, precisase de um circuito de chaveamento de carga, apresentado na Figura 16. Seu circuito é baseado no sugerido por (TPS22920, 2016), com seu ligamento sendo feito pela própria tensão de 3,3 V.



Figura 16 – Circuito de *Load switch* para a tensão de 1,8 V.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.

Analogamente, para a tensão de 1,8 V, são necessários ambos um conversor e um circuito de proteção. Estes estão dispostos respectivamente nas Figuras 17 e 18 a seguir, conjuntamente com suas equações (3) e (4) para obtenção das resistências requeridas, usando a mesma margem de 20% de corrente máxima.

$$V_{out} = 0.8 * (1 + R_1/R_2) = 0.8 * (1 + 110k/88, 7k) = 1,792V$$
 (3)



Figura 17 - Regulador de tensão de 1,8 V.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.



$$R_{sense} = 50mV/I_{max} = 50/0, 5 = 100m\Omega$$
 (4)

Figura 18 – Proteção contra latch-up para a tensão de 1,8 V.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.

Por fim, para ligar a tensão de 3,3 V fornecida para o SoC, é necessário um último circuito de chaveamento, dessa vez com seu ligamento feito pela tensão de 1,8 V, como mostra a Figura 19.



Figura 19 – Circuito de *Load switch* para a tensão de 3,3 V do SoC.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.

Paralelamente, para a memória DDR3L, são necessários um conversor para a alimentação, de 1,35 V, e um conversor para a tensão de referência e de terminação. Esses circuitos estão dispostos respectivamente nas Figuras 20 e 21.

$$V_{out} = 0.8 * (1 + R_1/R_2) = 0.8 * (1 + 47k/68k) = 1.353V$$
 (5)



Figura 20 - Regulador de tensão de 1,35 V.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.



Figura 21 – Regulador de tensão de referência e terminação para a memória DDR3L.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.

#### 4.2 SOC

No caso do SoC Zynq 7030, temos no total seis blocos operacionais, que incluem o funcionamento do PL e do PS, bem como as configurações e o bloco dedicado ao controlador da memória DDR (UG585, 2023). A seguir, estão dispostas as descrições funcionais e circuitos necessários para o funcionamento correto desse SoC, separados por cada um dos blocos citados.

### 4.2.1 Bloco de Configuração

O banco zero do SoC é o responsável por algumas opções e sinais de configuração. Abaixo, na Tabela 7, se encontra a descrição funcional de cada pino desse banco, esquematizado na Figura 22. Esse esquemático, bem como seus resistores de *pull-up* (Figura 23), foram baseados na documentação técnica fornecida pela Xilinx (UG865, 2023) (UG470, 2023) (UG933, 2019) (DS191, 2018).

Tabela 7 – Descrição funcional dos pinos de configuração.

| Nome                | Função                                                              |  |  |  |
|---------------------|---------------------------------------------------------------------|--|--|--|
| DXN e DXP           | Terminais do diodo interno para medição de temperatura.             |  |  |  |
| VREFP e VREFN       | Tensões de referência do conversor analógico digital (XADC) do SoC. |  |  |  |
| VP e VN             | Entrada extra do XADC.                                              |  |  |  |
| VCCBAT              | Não utilizada. Fonte da bateria.                                    |  |  |  |
| TCK, TMS, TDI e TDO | Sinais da interface JTAG.                                           |  |  |  |
| INIT_B              | Indica inicialização da memória interna de configuração.            |  |  |  |
| PROGRAM_B           | Reset assíncrono da lógica de configuração.                         |  |  |  |
| CFGBVS              | Pino que seleciona o tipo de IO do banco 0.                         |  |  |  |
| DONE                | Indica que a configuração foi terminada e feita corretamente.       |  |  |  |
| VCCADC e GNDADC     | Alimentação do XADC.                                                |  |  |  |
| RSVDVCC e RSVDGND   | Pinos de alimentação reservados.                                    |  |  |  |

Fonte: Elaboração própria com base na documentação técnica do fabricante.



Figura 22 – Banco de configuração do SoC.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.



Figura 23 – Resistores de *pull-up* necessários.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.

Além disso, para a alimentação do XADC (*Xilinx Analog to Digital Converter*), foi necessário um circuito de filtragem, disposto na Figura 24, como requerido por (UG480, 2022).



Figura 24 – Filtro da alimentação analógica do SoC.

Fonte: Elaboração própria com base no circuito apresentado pelo fabricante.

#### 4.2.2 Blocos do PS

No caso do sistema de processamento (PS), existem três bancos principais. O primeiro, denominado MIO (*Multiplexed In-Out*), é onde se encontram os controladores das interfaces de comunicação, bem como a entrada de relógio e a escolha do *boot*. No caso desse projeto, foi-se decidido que o SoC poderá inicializar de duas formas, sendo a primeira pela interface JTAG e a segunda pela memória Flash NOR (QSPI), escolhidos pelos resistores R48 e R51. O banco MIO e seus modos de inicialização estão dispostos nas Figuras 25 e 26.



Figura 25 – Banco MIO do SoC com suas respectivas entradas e saídas.

Fonte: Elaboração própria com base na Tabela MIO-at-a-glance (UG585, 2023).



Figura 26 – Modos de inicialização do SoC.

Fonte: Elaboração própria com base em (UG585, 2023).

Por fim, Na Tabela 8, pode-se verificar qual a função de cada barramento de comunicação, em conformidade com a Figura 9.

Tabela 8 – Descrição das interfaces disponibilizadas.

| Interface | Função                                                |  |  |  |
|-----------|-------------------------------------------------------|--|--|--|
| SPI0      | Interface SPI para circuitos internos ao módulo OBDH. |  |  |  |
| SPI1      | Interface SPI para circuitos externos ao módulo OBDH. |  |  |  |
| QSPI0     | Interface Quad-SPI para memória de inicialização.     |  |  |  |
| I2C0      | Interface I2C para circuitos internos ao módulo OBDH. |  |  |  |
| l2C1      | Interface I2C para circuitos externos ao módulo OBDH. |  |  |  |
| CAN0      | Interface CAN para circuitos externos ao módulo OBDH. |  |  |  |
| CAN1      | Interface CAN para o módulo daughter.                 |  |  |  |
| UART0     | Conexão serial para <i>debugging</i> .                |  |  |  |
| UART1     | Conexão serial para o transceiver RS-485.             |  |  |  |
| PS_GPIO   | Sinais de propósito geral de entrada e saída.         |  |  |  |
|           |                                                       |  |  |  |

Fonte: Elaboração própria com base na documentação técnica do fabricante.

Também como mencionado, o projeto terá como memória volátil uma memória do tipo DDR3. Para que se consiga controlá-la, o SoC disponibiliza um banco dedicado para a memória DDR, disposto na Figura 27. Seus pinos são nomeados conforme (JEDEC, 2008) e suas funções são descritas na Tabela 9. O terceiro banco não é utilizado nesse projeto.



Figura 27 – Banco da Memória DDR do PS.

Fonte: Elaboração própria com base em (UG585, 2023) e (UG933, 2019).

Tabela 9 – Descrição dos pinos da memória DDR3.

| Nome     | Descrição                                     |  |  |
|----------|-----------------------------------------------|--|--|
| DDR_ADRx | Barramento de endereço da memória.            |  |  |
| DDR_DQx  | Barramento de dados da memória.               |  |  |
| DDR_DMx  | Sinal da máscara da interface.                |  |  |
| DDR_BAx  | Barramento de endereço do banco da memória.   |  |  |
| DDR_DQSx | Sinal diferencial de Data Strobe.             |  |  |
| DDR_CK   | Barramento diferencial do relógio da memória. |  |  |
| DDR_ODT  | Sinal de saída de terminação dinâmica.        |  |  |
| DDR_CS#  | Sinal de Chip Select.                         |  |  |
| DDR_CKE  | Sinal de <i>enable</i> do relógio.            |  |  |
| DDR_WE#  | Sinal de Write Enable.                        |  |  |
| DDR_CAS  | Sinal de endereço da coluna da memória.       |  |  |
| DDR_RAS  | Sinal de endereço da linha da memória.        |  |  |
| DDR_DRST | Sinal de Reset.                               |  |  |

Fonte: Elaboração própria com base em (UG585, 2023) e (JEDEC, 2008).

#### 4.2.3 Blocos do PL

O lado da FPGA do SoC, chamada de PL, é crucial para se ter um hardware versátil. Para isso, houve uma tentativa de usar a maior parte dos pinos possível, principalmente para o barramento externo. Nesses bancos também se encontram as entradas diferenciais do XADC do SoC. Nas Figuras 28 e 29 se encontram os esquemáticos dos bancos HR (*High Range*) e HP (*High Performance*), respectivamente. Na Tabela 10, por sua vez, se encontra a descrição funcional dos pinos por nome.

|                                                                                                                                                                                                                                                                                                                                                             | U1F                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                           |                                                                                                                                                                                                                                                                                                                                   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                                                                                                                                                                                                                                             | $PL_{\_}$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | HR                                                                                                                                                                                                                                                                        |                                                                                                                                                                                                                                                                                                                                   |
| PL HRIO16 W13 PL HRIO17 W13 PL HRIO19 W15 PL HRIO20 W15 PL HRIO21 W13 PL HRIO22 W11 PL HRIO23 W11 PL HRIO24 U11 PL HRIO25 U11 PL HRIO26 U13 PL HRIO27 U14 PL HRIO27 U14 PL HRIO28 AA11 PL HRIO29 AB11 PL HRIO30 AA12 PL HRIO31 AB13 PL HRIO31 AB13 AB14 AB14 AA15 AA14 AA15 AA14 AT15 AA14 AT15 AA14 AT15 AT16 AT16 AT17 AT17 AT17 AT17 AT17 AT17 AT17 AT17 | IO 0 13 IO L1P T0 13 IO L1N T0 13 IO L2P T0 13 IO L2P T0 13 IO L2P T0 13 IO L3P T0 DQS 13 IO L3N T0 DQS 13 IO L4N T0 13 IO L4N T0 13 IO L5N T0 13 IO L5N T0 13 IO L5N T0 13 IO L6P T0 13 IO L6P T0 13 IO L6P T0 13 IO L6P T1 13 IO L7P T1 13 IO L7N T1 13 IO L8N T1 13 IO L8N T1 13 IO L9P T1 DQS 13 IO L9N T1 DQS 13 IO L10P T1 T1 T1 IO L10P T1 T1 T1 IO L10P T1 T1 IO L10P T1 T1 IO L11P T1 SRCC 13 IO L11P T1 SRCC 13 IO L12P T1 MRCC 13 | IO 25 13 IO L24N T3 13 IO L24P T3 13 IO L24P T3 13 IO L23N T3 13 IO L23N T3 13 IO L22N T3 13 IO L22N T3 13 IO L22P T3 13 IO L21P T3 DQS 13 IO L21P T3 DQS 13 IO L20N T3 13 IO L20P T3 13 IO L19N T3 VREF 13 IO L19N T3 VREF 13 IO L19N T3 113 IO L19N T3 13 IO L19N T3 13 | U16 Y17 PL HRI00 W17 PL HRI01 W16 PL HRI02 V16 PL HRI03 U18 PL HRI04 U17 PL HRI05 W18 PL HRI06 V19 PL HRI06 V19 PL HRI06 V19 PL HRI09 T17 PL HRI09 T17 PL HRI010 R17 PL HRI011 AA20 PL HRI011 AA20 PL HRI012 AA19 PL HRI013 AB12 PL HRI014 AB16 PL HRI015 AB19 AB18 AB22 AB21 AA17 PL 3V3 SRCC1 Y19 PL 3V3 MRCC0 V18 PL 3V3 MRCC0 |
|                                                                                                                                                                                                                                                                                                                                                             | XC7Z030                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                           |                                                                                                                                                                                                                                                                                                                                   |

Figura 28 – Banco HR do PL.

Fonte: Elaboração própria com base em (UG585, 2023).



Figura 29 – Banco HP do PL.

Fonte: Elaboração própria com base em (UG585, 2023).

Tabela 10 – Descrição dos sinais dos bancos do PL.

| Nome        | Descrição                                                          |
|-------------|--------------------------------------------------------------------|
| PL_ADx      | Entrada diferencial enumerada do XADC.                             |
| PL_Lx       | Sinal LVDS, presente apenas no banco HP.                           |
| PL_HPIOx    | Sinal de entrada e saída genérico do banco HP.                     |
| PL_HRIOx    | Sinal de entrada e saída genérico do banco HR.                     |
| PL_xx_SRCCx | Pino capaz de gerar sinal de relógio do tipo Single Region.        |
| PL_xx_MRCCx | Pino capaz de gerar sinal de relógio do tipo <i>Multi Region</i> . |

Fonte: Elaboração própria com base em (UG585, 2023).

### 4.2.4 Pinos de Potência

Por fim, os pinos de potência devem ser alimentados corretamente. Além disso, é recomendado por (UG933, 2019) que todos os pinos tenham capacitores de desacoplamento o mais perto possível de seus respectivos pinos. Esse circuito e seus capacitores estão dispostos nas Figuras 30 e 31.



Figura 30 – Pinos de potência do SoC.

Fonte: Elaboração própria com base em (UG585, 2023) e (UG933, 2019).



Figura 31 – Capacitores de desacoplamento recomendados.

Fonte: (UG933, 2019).

# 4.3 MEMÓRIAS

Nesta seção, abordam-se as principais características das memórias utilizadas no sistema. Serão comentados os circuitos das memórias DDR3L, das memórias

Flash NAND e NOR e da memória FRAM.

#### 4.3.1 DDR3L

A DDR3L selecionada oferece 2 Gb de capacidade de armazenamento, configurada em uma estrutura de 256M x 8 bits. Essa memória opera com tensão reduzida (1.35V), o que a torna eficiente em termos de consumo de energia, crucial para sistemas de satélite. Seu circuito se encontra na Figura 32.

| DGND           | Al             | U2       |         | N9          | DGND       |
|----------------|----------------|----------|---------|-------------|------------|
| DDR VDD        | A2             | VSS      | VSS     | .N8         | DDR ADR8   |
| DDK_VDD        | A3             | VDD      | A8      | N7          | DDR ADR14  |
| - <del>X</del> | A7             | NC       | A14     | N3          | DDR ADR13  |
| DGND           | A8             | NF/TDQS# | A13     | N2          | DDR DRST   |
| DDR VDD        | A9             | VSS      | RESET#  | N1          | DGND       |
| DGND           | Bl             | VDD      | VSS     | M9          | DDR VDD    |
| DGND           | B2             | VSS      | VDD     | _M8         | DDR ADR6   |
| DDR DO0        |                | VSSQ     | A6      | M7          | DDR ADRII  |
| DDR DM0        | B3<br>B7       | DQ0      | A11     | -3M3        | DDR ADR9   |
| DGND           | B8             | DM/TDQS  | A9      | M2          | DDR ADR7   |
| DDR VDD        | B9             | VSSQ     | A7      | -1ML2       | DDR VDD    |
| DDR_VDD        | Cl             | VDDQ     | VDD     | L9          | DGND       |
| DDR DO2        | C2             | VDDQ     | VSS     | L8          | DDR ADR4   |
| DDR DOS0 P     | C ST           | DQ2      | A4      | <1L7        | DDR ADR1   |
| DDR DQS0 P     | ~\$ <b>T</b> > | DQS      | A1      | -1L3        | DDR_ADR1   |
| DDR DO3        | 00             | DQ1      | A2      | 1L2         | DDR ADR2   |
| DGND           | 20000          | DQ3      | A5      | <1L1        | DGND       |
|                |                | VSSQ     | VSS     | K9          |            |
| DGND           | Dl             | VSSQ     | VDD     | _K9         | DDR_VDD    |
| DDR_DQ6        | D2<br>D3       | DQ6      | BA1     |             | DDR_BA1    |
| DDR DQS0 N     | Di-            | DQS#     | A12/BC# | K7          | DDR ADR12  |
| DDR_VDD        | D7             | VDD      | A0      | K3          | DDR_ADR0   |
| )DGND          | D8             | VSS      | A3      | K2          | DDR_ADR3   |
| DGND           | D9             | VSSQ     | VDD     | Kl          | DDR VDD    |
| DDR_VREFDQ     | El             | VREFDQ   | VSS     | 19          | DGND       |
| DDR_VDD        | E2             | VDDQ     | VREFCA  | J8          | DDR_VREFCA |
| DDR DQ4        | E3_            | DQ4      | NC      | <b>a</b> J7 | 5,7        |
| DDR_DQ7        | E7_            | DO7      | BA2     | 333         | DDR_BA2    |
| DDR_DQ5        | ES<br>E9       | DO5      | BA0     | J2          | DDR_BA0    |
| DDR VDD        | E9             | VDDQ     | VSS     | J1          | DGND       |
| <u> </u>       | FI             | NC       | NC      | H9          | 5.7        |
| DGND           | F2             | VSS      | ZO      | H8          | DDR_ZQ / ^ |
| DDR RAS        | F3             | RAS#     | A10/AP  | H7          | DDR ADR10  |
| DDR_CK_P       | F7             | CK       | WE#     | H3          | DDR_WE#    |
| =C#DGND        | F8             | VSS      | CS#     | H2          | DDR_CS#    |
| 3.7            | F9             | NC       | NC      | Hl          | 1 1        |
| DDR_ODT        | Gl             | ODT      | CKE     | _G9         | DDR_CKE    |
| DDR_VDD        | G2 C>          |          | VDD     | -, G8       | DDR_VDD    |
| DDR_CAS        | G3             | CAS#     | CK#     | _G7         | DDR_CK_N 🗢 |
|                |                | CM3#     | CK#     | -           |            |

Figura 32 – Circuito da memória DDR3L.

Fonte: (MT41K256M8DA-125:K DDR3L Datasheet).

#### 4.3.2 Flash NOR

A memória flash NOR, acessada por uma interface QSPI, foi escolhida pela sua capacidade de realizar leituras rápidas, característica que torna esse tipo de memória adequado para armazenamento de firmware ou dados de inicialização do sistema. Seu circuito está presente na Figura 33.



Figura 33 – Circuito da memória Flash NOR.

Fonte: (MT25QL128ABB1ESE-0AUT Flash NOR Datasheet).

#### 4.3.3 Flash NAND

Diferente da flash NOR, a memória flash NAND, acessada via SPI, é utilizada para armazenamento de grandes volumes de dados que não necessitam de acesso frequente, ou seja, dados de uso prolongado, como logs e registros. Seu circuito se encontra na Figura 34.



Figura 34 – Circuito da memória Flash NAND.

Fonte: (MT29F1G01ABAFDSF-AAT:F Flash NAND Datasheet).

#### 4.3.4 FRAM

A FRAM, com acesso por interface SPI, será usada para armazenar dados críticos por sua alta resistência a radiação e alta velocidade de escrita e leitura. Seu circuito se encontra na Figura 35.



Figura 35 – Circuito da memória FRAM.

Fonte: (CY15B104QN FRAM Datasheet).

### 4.4 PERIFÉRICOS

Como previsto nos requisitos, são necessários os circuitos do WDT, dos sensores de tensão, corrente e temperatura e do sistema do ADCS.

Primeiramente, o circuito do WDT, disposto na Figura 36, foi construído para reinicializar o SoC caso o sinal de controle (WDI) não mude por mais de 1,6 segundos (tipicamente). Além disso, o circuito integrado é equipado com um sinal de *reset* manual.



Figura 36 - Circuito do WDT.

Fonte: (TPS3823-33QDBVRQ1 Watchdog Timer Datasheet).

No circuito do sensor de tensão e temperatura, são monitoradas as tensões de 1 V, 1,8 V, 1,35 V e 0,675 V. Além disso, são medidas as temperaturas tanto do SoC, através dos sinais DXP e DXN, provenientes do diodo interno do Zynq (UG865, 2021), quanto a temperatura da placa, em um transistor externo. O mesmo está disposto na Figura 37.



Figura 37 – Circuito do monitor de tensão e temperatura.

Fonte: (LTC2991IMS#TRPBF Voltage, Current and Temperature Monitor Datasheet).

Quanto ao circuito de medição de corrente, foi necessário o cálculo do resistor de medição (Rsense), presente em (6) (INA180A2IDBVR Current Sense Datasheet). Com o valor máximo de Rsense, foi escolhido um resistor menor, de 75 m $\Omega$ , para obter

uma margem com relação à corrente máxima. Sua saída é lida por uma entrada do XADC do SoC. Seu circuito final está disposto na Figura 38.

$$R_{sense} < V sp/(G \times Imax) = 1/(50 \times 2, 5) = 80m\Omega$$
 (6)



Figura 38 – Circuito de medição de corrente.

Fonte: (INA180A2IDBVR Current Sense Datasheet).

Por fim, o sistema ADCS, controlado pela interface I2C0, será formado pelos circuitos das Figuras 39 e 40, do magnetômetro e do giroscópio.



Figura 39 – Circuito do magnetômetro.

Fonte: (MMC5983MA Magnetometer Datasheet).



Figura 40 – Circuito do giroscópio.

Fonte: (A3G4250D Gyroscope Datasheet).

#### 4.5 CONEXÕES ENTRE BLOCOS

Por fim, todos os blocos foram conectados, usando o princípio de projeto hierárquico fornecido pelo *software* utilizado. A interconexão leva em conta a arquitetura

proposta e as necessidades individuais de cada subcircuito apresentado no presente capítulo. Seu esquemático está disposto na Figura 41.



Figura 41 – Interconexão dos blocos propostos.

Fonte: Elaboração própria.

# **5 CONSIDERAÇÕES FINAIS**

O desenvolvimento deste trabalho teve como principal objetivo a criação de uma arquitetura de hardware robusta e versátil para um computador de bordo destinado a pequenos satélites, especificamente CubeSats. Este computador de bordo foi projetado para operar em ambientes espaciais adversos, assegurando a integridade e a confiabilidade no tratamento de dados, além de possibilitar a adaptação a diferentes tipos de missões e experimentos científicos em órbita.

Dentre os objetivos específicos, estavam a análise dos requisitos de robustez para ambientes espaciais, a especificação de uma arquitetura adaptável e a documentação detalhada de todas as decisões de projeto. Para atender esses objetivos, inicialmente, a robustez do sistema foi trabalhada com a seleção cuidadosa de componentes eletrônicos que pudessem resistir a fatores ambientais como radiação e temperatura extrema, presentes em LEO. Tais componentes foram escolhidos de acordo com diretrizes de herança de voo e normas estabelecidas pela ESA e NASA, de forma a garantir maior confiabilidade e segurança operacional.

No aspecto da versatilidade, o sistema foi arquitetado de modo a integrar memórias, sensores e periféricos variados, de modo a atender a diferentes tipos de missões. Esse objetivo foi cumprido por meio do uso de um SoC da família Zynq, que incorpora um microprocessador e uma FPGA, conferindo ao sistema uma alta adaptabilidade. As interfaces genéricas disponibilizadas para os conectores (SPI, I2C, UART, CAN e diversos pinos de entrada e saída genéricos), também corroboraram para essa versatilidade, permitindo a interconexão com muitos componentes diferentes.

Outro aspecto relevante abordado neste projeto foi a robustez das interfaces de comunicação. Para garantir a integridade das transmissões de dados entre os módulos do CubeSat, optou-se pela utilização da interface CAN, que oferece maior resistência a interferências, sendo especialmente adequadas para sistemas embarcados que exigem alta confiabilidade. Além disso, o sistema conta com sensores para monitoramento de temperatura, tensão e corrente, componentes essenciais para a operação segura e para a prevenção de falhas.

A abordagem de modularidade do projeto também reforça sua robustez e flexibilidade. Com o uso de memórias não voláteis (Flash NOR, Flash NAND e FRAM) para o armazenamento de dados críticos e a inicialização segura do sistema, o computador de bordo projetado consegue resistir às adversidades do ambiente espacial. Além disso, cada componente foi avaliado quanto ao consumo energético e às exigências de funcionamento entre -40 °C e 85 °C.

Conclui-se que o projeto realizado cumpre os objetivos propostos, apresentando uma solução robusta, segura e adaptável para a operação em CubeSats. A

flexibilidade conferida pela arquitetura de SoC com FPGA integrada, associada à robustez das interfaces e ao uso de memórias especializadas, permite que o sistema seja facilmente adaptável a diferentes *payloads*. Dessa forma, esse trabalho contribui para o avanço das tecnologias embarcadas em pequenos satélites, oferecendo uma base confiável e versátil para futuras inovações em missões espaciais.

## **REFERÊNCIAS**

AAC Clyde Space. **Datasheet: Kryten-M3**. Disponível em <a href="https://www.aac-clyde.space/wp-content/uploads/2021/10/AAC\_DataSheet\_Kryten.pdf">https://www.aac-clyde.space/wp-content/uploads/2021/10/AAC\_DataSheet\_Kryten.pdf</a>>. Acesso em: 07 jun. 2024.

**A3G4250D Gyroscope Datasheet**. Disponível em: <a href="https://www.st.com/content/ccc/resource/technical/document/datasheet/5c/f1/a4/70/1b/fa/40/d2/DM00047823.pdf/files/DM00047823.pdf/jcr:content/translations/en.DM00047823.pdf/>. Acesso em: 27 out. 2024.

AN-600: Understanding Latch-Up in Advanced CMOS Logic. [s.l: s.n.]. Disponível em: <a href="https://large.stanford.edu/courses/2015/ph241/clark2/docs/AN-600.pdf">https://large.stanford.edu/courses/2015/ph241/clark2/docs/AN-600.pdf</a>. Acesso em: 26 out. 2024.

BARLES, A. et al. **Mission ORCA: Orbit refinement for collision avoidance**. Advances in Astronautics Science and Technology, v. 5, n. 2, p. 149–165, 2022.

BOUKHOBZA, J.; OLIVIER, P. **Emerging Non-volatile Memories**. Em: Flash Memory Integration. [s.l.] Elsevier, 2017. p. 203–224.

CADENCE PCB SOLUTIONS. **Zener diode applications: Circuit protection**. Disponível em: <a href="https://resources.pcb.cadence.com/blog/2023-zener-diode-applications-circuit-protection">https://resources.pcb.cadence.com/blog/2023-zener-diode-applications-circuit-protection</a>>. Acesso em: 28 out. 2024

CARMO, T. A.; MOREIRA, J. Q.; MANEA, S. **Análise de blindagem à radiação** "**TID**" e "**SEU**" em memória do tipo SRAM em orbita LEO (Low Earth Orbit). 12° Workshop em Engenharia e Tecnologia Espaciais, 6 nov. 2021.

CAMPS, A. et al. Fsscat, the 2017 Copernicus masters' "Esa sentinel small satellite challenge" winner: A federated polar and soil moisture tandem mission based on 6U cubesats. IGARSS 2018 - 2018 IEEE International Geoscience and Remote Sensing Symposium. Anais...IEEE, 2018.

CAPPELLETTI, C.; BATTISTINI, S.; MALPHRUS, B. Cubesat Handbook: From Mission Design to Operations. Editora Elsevier, 2021.

CubeSat101: Basic Concepts and Processes for First-Time CubeSat Developers. [S.l.: s.n.], 2017. Disponível em <a href="https://www.nasa.gov/wp-content/uploads/2017/03/nasa\_csli\_cubesat\_101\_508.pdf?emrc=05d3e2">https://www.nasa.gov/wp-content/uploads/2017/03/nasa\_csli\_cubesat\_101\_508.pdf?emrc=05d3e2</a>. Acesso em 28 out. 2024.

**CUBESAT Design Specification**. [S.l.: s.n.], 2022. Disponível em <a href="https://www.cubesat.org/cubesatinfo">https://www.cubesat.org/cubesatinfo</a>. Acesso em: 25 out. 2024.

CY15B104QN FRAM Datasheet. Disponível em: <a href="https://www.infineon.com/dgdl/Infineon-CY15B104QN\_CY15V104QN\_Excelon(TM)\_LP\_4-Mbit\_(512K\_X\_8)\_Serial\_(SPI)\_F-RAM-DataSheet-v12\_00-EN.pdf?fileId=8ac78c8c7d0d8da4017d0ee7709b\_704a&utm\_source=cypress&utm\_medium=referral&utm\_campaign=202110\_globe\_en\_all\_integr>. Acesso em: 27 out. 2024.

DS191 - Zynq-7000 SoC (Z-7030, Z-7035, Z-7045, and Z-7100): DC and AC Switching Characteristics. 2018. Disponível em <a href="https://docs.amd.com/v/u/en-US/ds191-XC7Z030-XC7Z045-data-sheet">https://docs.amd.com/v/u/en-US/ds191-XC7Z030-XC7Z045-data-sheet</a>. Acesso em: 29 out. 2024.

ECSS. ECSS-Q-ST-60C Rev.3 – Electrical, electronic and electromechanical (EEE) components (12 May 2022). Disponível em: <a href="https://ecss.nl/standard/ecss-q-st-60c-rev-3-electrical-electronic-and-electromechanical-eee-components-2-may-2022/">https://ecss.nl/standard/ecss-q-st-60c-rev-3-electrical-electronic-and-electromechanical-eee-components-2-may-2022/</a>. Acesso em: 6 out. 2024.

ECSS. ECSS-E-ST-10-04C - Space Environment. The Netherlands: [s.n.], 2008.

GERARDIN, S.; PACCAGNELLA, A. **Present and future non-volatile memories for space**. IEEE transactions on nuclear science, 2010.

GEORGE, A. D.; WILSON, C. M. Onboard processing with hybrid and reconfigurable computing on small satellites. Proceedings of the IEEE. Institute of Electrical and Electronics Engineers, 2018.

**Gomspace NanoMind A3200 Datasheet**. Disponível em <a href="https://gomspace.com/UserFiles/Subsystems/datasheet/gs-ds-nanomind-a3200 1006901-117.pdf">https://gomspace.com/UserFiles/Subsystems/datasheet/gs-ds-nanomind-a3200 1006901-117.pdf</a>. Acesso em: 07 jun. 2024.

**Gomspace NanoMind HP MK3 Datasheet**. Disponível em <a href="https://gomspace.com/UserFiles/Subsystems/datasheet/gs-ds-NanoMind\_HP\_MK3.pdf">https://gomspace.com/UserFiles/Subsystems/datasheet/gs-ds-NanoMind\_HP\_MK3.pdf</a>. Acesso em: 07 jun. 2024.

**Gomspace Nanomind Z7000 Datasheet**. 2019. Disponível em: <a href="https://gomspace.com/UserFiles/Subsystems/datasheet/gs-ds-nanomind-z7000-15.pdf">https://gomspace.com/UserFiles/Subsystems/datasheet/gs-ds-nanomind-z7000-15.pdf</a>>. Acesso em: 30 oct. 2024.

INA180A2IDBVR Current Sense Datasheet. Disponível em: <a href="https://www.ti.com/lit/ds/symlink/ina180.pdf?HQS=dis-dk-null-digikeymode-dsf-pf-null-wwe&ts=17272027">https://www.ti.com/lit/ds/symlink/ina180.pdf?HQS=dis-dk-null-digikeymode-dsf-pf-null-wwe&ts=17272027</a> 34954&ref\_url=https%253A%252F%252Fwww.ti.com%252Fgeneral%252Fdocs%25 2Fsuppproductinfo.tsp%253FdistId%253D10%2526gotoUrl%253Dhttps%253A%252 F%252Fwww.ti.com%252Flit%252Fgpn%252Fina180>. Acesso em: 27 out. 2024.

**ISIS Space On Board Computer**. Disponível em <a href="https://www.isispace.nl/product/on-board-computer/">https://www.isispace.nl/product/on-board-computer/</a>. Acesso em: 07 jun. 2024.

JEDEC. **Double Data Rate (DDR) SDRAM Standard**. 2008. Disponível em: <a href="https://www.jedec.org/standards-documents/docs/jesd-79f">https://www.jedec.org/standards-documents/docs/jesd-79f</a>. Acesso em: 26 out. 2024.

JUNQUEIRA, B. C.; MANEA, S.**Utilização de COTS em nano satélites**. Brazilian Journal of Development, v. 6, n. 1, p. 1476-1490, 2020.

KADI, M. A. et al. **Dynamic and partial reconfiguration of Zynq 7000 under Linux**. 2013 International Conference on Reconfigurable Computing and FPGAs (ReConFig). Anais...IEEE, 2013.

KLEHN, B.; BROX, M. A. Comparison of current SDRAM types: SDR, DDR, and RDRAM. Advances in radio science, v. 1, p. 265–271, 2003.

LABEL, K. A. Radiation Effects on Electronics 101: Simple Concepts and New Challenges. NEPP Webex Presentation, 2004.

LOFFLER, T. et al. Research and Observation in Medium Earth Orbit (ROMEO) with a cost-effective microsatellite platform. 72nd International Astronautical Congress (IAC), Dubai, United Arab Emirates. 2021.

**Low earth orbit**. Disponível em: <a href="https://www.esa.int/ESA\_Multimedia/Images/2020/03/Low\_Earth\_orbit">https://www.esa.int/ESA\_Multimedia/Images/2020/03/Low\_Earth\_orbit</a>. Acesso em: 6 out. 2024.

 ${\bf LTC2991IMS\#TRPBF\ Voltage,\ Current\ and\ Temperature\ Monitor\ Datasheet}.$ 

Disponível em: <a href="https://www.analog.com/media/en/technical-documentation/data-sheets/2991ff.pdf">https://www.analog.com/media/en/technical-documentation/data-sheets/2991ff.pdf</a>. Acesso em: 27 out. 2024.

LTC4361 Overcurrent Protection Controller Datasheet. 2018. Disponível em: <a href="https://www.analog.com/media/en/technical-documentation/data-sheets/LTC4361-1-4361-2.pdf">https://www.analog.com/media/en/technical-documentation/data-sheets/LTC4361-1-4361-2.pdf</a>. Acesso em: 27 out. 2024.

MAYANBARI, Masood; KASESAZ, Yaser. **Design and analyse space radiation shielding for a nanosatellite in Low Earth Orbit (LEO)**. In: Proceedings of 5th International Conference on Recent Advances in Space Technologies-RAST2011. IEEE, 2011. p. 489-493.

MAK, B. **Basics of Load Switches**. 2018. Disponível em: <a href="https://www.ti.com/lit/an/slva652a/slva652a.pdf?ts=1730079105016">https://www.ti.com/lit/an/slva652a/slva652a.pdf?ts=1730079105016</a>>. Acesso em: 28 out. 2024.

MARCELINO, G. M. et al. **A critical embedded system challenge: The FloripaSat-1 mission**. IEEE Latin America Transactions, 2020.

MARCELINO, G. M. et al. FloripaSat-2: An Open-Source Platform for CubeSats. IEEE embedded systems letters, 2024.

**MMC5983MA Magnetometer Datasheet**. Disponível em: <a href="https://mm.digikey.com/volume0/opasdata/d220001/medias/docus/333/MMC5983MA\_RevA\_4-3-19.pdf">https://mm.digikey.com/volume0/opasdata/d220001/medias/docus/333/MMC5983MA\_RevA\_4-3-19.pdf</a>. Acesso em: 27 out. 2024.

### MT25QL128ABB1ESE-0AUT Flash NOR Datasheet. Disponível em:

<a href="https://www.micron.com/content/dam/micron/global/secure/products/data-sheet/nor-flash/serial-nor/mt25q/die-rev-b/mt25q-qlht-l-128-abb-xxt.pdf">https://www.micron.com/content/dam/micron/global/secure/products/data-sheet/nor-flash/serial-nor/mt25q/die-rev-b/mt25q-qlht-l-128-abb-xxt.pdf</a>. Acesso em: 27 out. 2024.

MT29F1G01ABAFDSF-AAT:F Flash NAND Datasheet. Disponível em: <a href="https://www.micron.com/content/dam/micron/global/secure/products/datasheet/nand-flash/70-series/m78a-1gb-spi-auto.pdf">https://www.micron.com/content/dam/micron/global/secure/products/datasheet/nand-flash/70-series/m78a-1gb-spi-auto.pdf</a>. Acesso em: 27 out. 2024.

### MT41K256M8DA-125:K DDR3L Datasheet. Disponível em:

<a href="https://www.micron.com/content/dam/micron/global/secure/products/data-sheet/dram/ddr3/2gb-1-35v-ddr3l.pdf">https://www.micron.com/content/dam/micron/global/secure/products/data-sheet/dram/ddr3/2gb-1-35v-ddr3l.pdf</a>. Acesso em: 27 out. 2024.

Nano Avionics. **CubeSat On-Board Computer – Main Bus Unit SatBus 3C2**. Disponível em <a href="https://nanoavionics.com/cubesat-components/cubesat-on-board-computer-main-bus-unit-satbus-3c2/">https://nanoavionics.com/cubesat-components/cubesat-on-board-computer-main-bus-unit-satbus-3c2/</a>. Acesso em: 07 jun. 2024.

**NASA Parts Selection List (NPSL)**. Disponível em: <a href="https://nepp.nasa.gov/npsl/">https://nepp.nasa.gov/npsl/</a>. Acesso em: 6 out. 2024.

**NASA Product Verification**. Disponível em: <a href="https://www.nasa.gov/reference/5-3-product-verification/">https://www.nasa.gov/reference/5-3-product-verification/</a>>. Acesso em: 30 out. 2024.

PUTRA, A. C. A. Y.; WIJANTO, H.; EDWAR. **Design and implementation RTOS** (real time operating system) as a nano satellite control for responding to space environmental conditions. 2021 IEEE Asia Pacific Conference on Wireless and Mobile (APWiMob). Anais...IEEE, 2021.

SARJEANT, W. **Capacitors**. IEEE transactions on electrical insulation, v. 25, n. 5, p. 861–922, 1990.

SOH, W.-S. et al. Filter design for suppression of noise coupling from PCB to DC power supply. 2010 Asia-Pacific International Symposium on Electromagnetic Compatibility. Anais...IEEE, 2010.

**TCA4311ADR I2C Buffer Datasheet**. Disponível em: <a href="https://www.ti.com/general/d">https://www.ti.com/general/d</a> ocs/suppproductinfo.tsp?distld=10&gotoUrl=https%3A%2F%2Fwww.ti.com%2Flit%2 Fgpn%2Ftca4311a>. Acesso em: 27 out. 2024.

**TCAN330D CAN Transceiver Datasheet**. Disponível em: <a href="https://www.ti.com/lit/ds/symlink/tcan330.pdf?ts=1729084231140&ref\_url=https%253A%252F%252Fbr.mouser.com%252F">https://www.ti.com/lit/ds/symlink/tcan330.pdf?ts=1729084231140&ref\_url=https%253A%252F%252Fbr.mouser.com%252F</a>. Acesso em: 27 out. 2024.

**THVD1451DR RS-485 Transceiver Datasheet**. Disponível em: <a href="https://www.ti.com/lit/ds/symlink/thvd1410.pdf?HQS=dis-dk-null-digikeymode-dsf-pf-null-wwe&ts=1722">https://www.ti.com/lit/ds/symlink/thvd1410.pdf?HQS=dis-dk-null-digikeymode-dsf-pf-null-wwe&ts=1722</a> 094226249&ref\_url=https%253A%252F%252Fwww.ti.com%252Fgeneral%252Fdoc s%252Fsuppproductinfo.tsp%253FdistId%253D10%2526gotoUrl%253Dhttps%253A%252F%252Fwww.ti.com%252Flit%252Fgpn%252Fthvd1410>. Acesso em: 27 out. 2024.

**TPS22920YZPR Load Switch Datasheet**. 2016. Disponível em: <a href="https://www.ti.com/general/docs/suppproductinfo.tsp?distId=10&gotoUrl=https%3A%2F%2Fwww.ti.com%2Flit%2Fgpn%2Ftps22920>. Acesso em: 27 out. 2024.">Acesso em: 27 out. 2024.</a>

**TPS3823-33QDBVRQ1 Watchdog Timer Datasheet**. Disponível em: <a href="https://www.ti.com/general/docs/suppproductinfo.tsp?distId=10&gotoUrl=https%3A%2F%2Fwww.ti.com%2Flit%2Fgpn%2Ftps3828-q1">https://www.ti.com/general/docs/suppproductinfo.tsp?distId=10&gotoUrl=https%3A%2F%2Fwww.ti.com%2Flit%2Fgpn%2Ftps3828-q1</a>. Acesso em: 27 out. 2024.

**TPS51200DRCR DC-DC Voltage Regulator Datasheet**. Disponível em: <a href="https://www.ti.com/general/docs/suppproductinfo.tsp?distld=10&gotoUrl=https%3A%2F%2Fwww.ti.com%2Flit%2Fgpn%2Ftps51200">https://www.ti.com%2Flit%2Fgpn%2Ftps51200</a>. Acesso em: 27 out. 2024.

**TPS82085SILR DC-DC Voltage Regulator Datasheet**. 2019. Disponível em: <a href="https://www.ti.com/general/docs/suppproductinfo.tsp?distId=10&gotoUrl=https%3A%2F%2Fwww.ti.com%2Flit%2Fgpn%2Ftps82085">https://www.ti.com%2Flit%2Fgpn%2Ftps82085</a>. Acesso em: 27 out. 2024.

**UG470 - 7 Series FPGAs Configuration User Guide**. 2023. Disponível em <a href="https://docs.amd.com/v/u/en-US/ug470\_7Series\_Config">https://docs.amd.com/v/u/en-US/ug470\_7Series\_Config</a>. Acesso em: 29 out. 2024.

UG480 - 7 Series FPGAs and Zynq-7000 SoC XADC Dual 12-Bit 1 MSPS Analog-to-Digital Converter User Guide. 2022. Disponível em <a href="https://docs.amd.com/r/en-US/ug480\_7Series\_XADC">https://docs.amd.com/r/en-US/ug480\_7Series\_XADC</a>. Acesso em: 29 out. 2024.

**UG585 - Zynq 7000 SoC Technical Reference Manual - AMD technical information portal**. 2023. Disponível em: <a href="https://docs.amd.com/r/en-US/ug585-zynq-7000-SoC-TRM/Zynq-7000-SoC-Technical-Reference-Manual">https://docs.amd.com/r/en-US/ug585-zynq-7000-SoC-TRM/Zynq-7000-SoC-Technical-Reference-Manual</a>. Acesso em: 25 out. 2024.

UG865 - Zynq-7000 SoC Packaging and Pinout Product Specification - AMD technical information portal. 2021. Disponível em: <a href="https://docs.amd.com/v/u/en-US/ug865-Zynq-7000-Pkg-Pinout">https://docs.amd.com/v/u/en-US/ug865-Zynq-7000-Pkg-Pinout</a>. Acesso em: 25 out. 2024.

UG933 - Zynq-7000 SoC PCB Design Guide. 2019. Disponível em <a href="https://docs.amd.com/v/u/en-US/ug933-Zynq-7000-PCB">https://docs.amd.com/v/u/en-US/ug933-Zynq-7000-PCB</a>. Acesso em: 29 out. 2024.

WEIDMANN, D. et al. Cubesats for monitoring atmospheric processes (CubeMAP): a constellation mission to study the middle atmosphere. Sensors, Systems, and Next-Generation Satellites XXIV. Anais...SPIE, 2020.

**XPE - Power Estimator**. 2019. Disponível em: <a href="https://www.amd.com/en/products/adaptive-socs-and-fpgas/technologies/power-efficiency/power-estimator.html">https://www.amd.com/en/products/adaptive-socs-and-fpgas/technologies/power-efficiency/power-estimator.html</a>. Acesso em: 28 out. 2024.

ZHOU, Q. et al. **Design of a compact and reconfigurable onboard data handling system**. 2018 IEEE Intl Conf on Parallel & Distributed Processing with Applications, Ubiquitous Computing & Communications, Big Data & Cloud Computing, Social Computing & Networking, Sustainable Computing & Communications (ISPA/IUCC/BDCloud/SocialCom/SustainCom). Anais...IEEE, 2018.

# APÊNDICE A - ESQUEMÁTICO COMPLETO