### РЕФЕРАТ

Записка 68 стр., 13 таб., 34 рис., 4 лист., 12 источников, 2 прил. МИКРОКОНТРОЛЛЕР, МИЛАНДР, SPI, UART, CAN, USB

В ходе работы над данным курсовым проектом были исследованы МК K1986BE92QI, отладочная плата для него и интерфейсы взаимодействия двух отладочных плат. Были написаны тестирующие программы для каждого модуля по-отдельности и всех модулей в ходе одного теста.

Тестирующая программа сдержит тесты:

- модуля SSP;
- модуля UART;
- модуля USB;
- модуля CAN;
- полного тестирования (то есть тест всех модулей с выводом результатов тестирования на каждом этапе на экран).

Материалы по курсовой работе представлены в виде графической части, приложений со схемами и отлаженным программным кодом для микроконтроллера и расчетно-пояснительной записки.

# СПИСОК СОКРАЩЕНИЙ

- МК микроконтроллер
- АЦП аналого-цифровой преобразователь
- ЦАП цифро-аналоговый преобразователь
- ОЗУ оперативное запоминающее устройство
- LCD liquid crystal display (жидкокристаллический дисплей)
- SPI Serial Peripheral Interface (последовательный периферийный интерфейс)
- UART universal asynchronous receiver/transmitter (Асинхронный последовательный интерфейс)
- CAN Controller Area Network (сеть контроллеров)
- USB Universal Serial Bus (универсальная последовательная шина)

# СОДЕРЖАНИЕ

| введение                                                              | 6  |
|-----------------------------------------------------------------------|----|
| 1 Конструкторская часть                                               | 7  |
| 1.1 Краткое описание архитектуры и характеристик К1986BE92QI          | 7  |
| 1.2 Описание интерфейсов и контроллеров интерфейсов                   | 15 |
| 1.2.1 USB                                                             | 15 |
| 1.2.2 CAN                                                             | 21 |
| 1.2.3 SSP                                                             | 31 |
| 1.2.4 UART                                                            | 38 |
| 1.3 Описание отладочной платы                                         | 43 |
| 1.3.1 LCD                                                             | 45 |
| 1.3.2 Приемопередатчик CAN                                            | 46 |
| 1.3.3 Приемопередатчик RS-232                                         | 48 |
| 1.4 Подключение отладочных плат                                       | 50 |
| 1.5 Алгоритмы работы программы                                        | 50 |
| 1.5.1 Алгоритм работы основной программы                              | 50 |
| 1.5.2 Алгоритмы инициализации                                         | 52 |
| 1.5.3 Алгоритмы работы прерываний                                     | 54 |
| 1.5.4 Алгоритмы работы тестирующей программы CAN                      | 57 |
| 1.5.5 Алгоритмы работы тестирующей программы SSP                      | 57 |
| 1.5.6 Алгоритмы работы тестирующей программы USB                      | 58 |
| 1.5.7 Алгоритмы работы тестирующей программы UART                     | 59 |
| 1.5.8 Алгоритмы работы полной тестирующей программы                   | 59 |
| 2 ТЕХНОЛОГИЧЕСКАЯ ЧАСТЬ                                               | 64 |
| 2.1 Разработка программы                                              | 64 |
| 2.2 Программирование flash-памяти микроконтроллера, отладка программы | 64 |
| 2.3 Программирование USB драйвера                                     | 65 |
| ЗАКЛЮЧЕНИЕ                                                            | 67 |
| СПИСОК ИСПОЛЬЗОВАННЫХ ИСТОЧНИКОВ                                      | 68 |
| ПРИЛОЖЕНИЕ А – Спецификация                                           |    |
| ПРИЛОЖЕНИЕ Б – Исходный текст программы                               |    |

# **ВВЕДЕНИЕ**

С развитием технологий разработки микросхем, сложные вычислительные задачи могут быть решены с помощью микроконтроллеров, имеющих очень компактные размеры.

АО "ПКК Миландр" — ведущий российский разработчик и производитель изделий микроэлектроники (микроконтроллеры, микропроцессоры, микросхемы памяти, микросхемы приемопередатчиков, микросхемы преобразователей напряжения, радиочастотные схемы), универсальных электронных модулей и приборов промышленного и коммерческого назначения, разработки ПО для современных информационных систем и изделий микроэлектроники. Устройства данной компании по праву пользуются достаточно высокой популярностью на российском и зарубежном рынке.

Цель работы – исследование интерфейсов взаимодействия двух отладочных плат для микросхемы К1986ВЕ92QI (ТСКЯ.469575.002-01 вер. 4) и разработка тестирующих программ для модулей SSP, UART, CAN и USB. Разработка программ взаимодействия двух микроконтроллеров, демонстрирующих работу перечисленных интерфейсов, включая средства для отображения приема/передачи данных по интерфейсам.

## 1 Конструкторская часть

## 1.1 Краткое описание архитектуры и характеристик К1986BE92QI

На основе информации с официального сайта АО "ПКК Миландр" со страницы данного МК может быть получена информация о его основных технических характеристиках. Данная информация является общей для всех микроконтроллеров серии 1986ВЕ9х.

### 1) Ядро:

- ARM 32-битное RISC-ядро Cortex<sup>™</sup>-M3 ревизии 2.0, тактовая частота до 80 МГц,
- производительность 1.25 DMIPS/МГц (Dhrystone 2.1) при нулевой задержке памяти;
- блок аппаратной защиты памяти MPU;
- умножение за один цикл, аппаратная реализация деления.

### 2) Память:

- встроенная энергонезависимая Flash-память программ размером 128 Кбайт;
- встроенное ОЗУ размером 32 Кбайт;
- контроллер внешней шины с поддержкой микросхем памяти СОЗУ, ПЗУ, NAND Flash.

#### 3) Питание и тактовая частота:

- внешнее питание 2,2 ÷ 3,6 В;
- встроенный регулируемый стабилизатор напряжения на 1,8 В для питания ядра;
- встроенные схемы контроля питания;
- встроенный домен с батарейным питанием;
- встроенные подстраиваемые RC генераторы 8 МГц и 40 кГц;
- внешние кварцевые резонаторы на 2 ÷ 16 МГц и 32 кГц;
- встроенный умножитель тактовой частоты PLL для ядра;
- встроенный умножитель тактовой частоты PLL для USB.

### 4) Режим пониженного энергопотребления:

- режимы Sleep, Deep Sleep и Standby;
- батарейный домен с часами реального времени и регистрами аварийного сохранения.

#### 5) Аналоговые модули:

• два 12-разрядных АЦП (до 16 каналов);

- температурный датчик;
- двухканальный 12-разрядный ЦАП;
- встроенный компаратор.

## 6) Периферия:

- контроллер DMA с функциями передачи Периферия-Память, Память-Память;
- два контроллера САN интерфейса;
- контроллер USB интерфейса с функциями работы Device и Host;
- контроллеры интерфейсов UART, SPI, I2C;
- три 16-разрядных таймер-счетчика с функциями ШИМ и регистрации событий;
- до 96 пользовательских линий ввода-вывода.

#### 7) Отладочные интерфейсы:

- последовательные интерфейсы SWD и JTAG.
- 8) Тип корпуса LQFP64.
- 9) Ближайший аналог STM32F103x.
- 10) Температурный диапазон минус 45 °C ...+85°С

Таким образом, микроконтроллер может быть использован для решения широкого спектра задач, так как обладает внушительными характеристиками.

На рисунке 1 представлена схема расположения выводов данного микроконтроллера. Стоит заметить, что почти все выводы с портов ввода/вывода имеют альтернативные функции, не представленные на данном рисунке, и могут быть переопределены для выполнения функций различных модулей



Рисунок 1 – Схема выводов микроконтроллера

Назначение линий портов микроконтроллера приведено в таблице 1. Для того, чтобы линии порта перешли под управление того или иного периферийного блока, необходимо задать для выбранных линий выполняемую функцию и настройки. Обратим внимание на то, что микроконтроллер имеет только 64 вывода, поэтому не каждая линия порта может быть связана с выводом микросхемы.

Таблица 1 - Функции линий портов микроконтроллера К1986BE92QI

| Линия В | Вывод |           | Цифровая функция |            |                    |
|---------|-------|-----------|------------------|------------|--------------------|
|         |       | Основная  | Альтернат.       | Переопред. | Аналоговая функция |
| 1       | 2     | 3         | 4                | 5          | 6                  |
|         |       |           | Порт А           |            |                    |
| PA0     | 63    | DATA0     | EXT_INT1         | _          | _                  |
| PA1     | 62    | DATA1     | TMR1_CH1         | TMR2_CH1   | _                  |
| PA2     | 61    | DATA2     | TMR1_CH1N        | TMR2_CH1N  | _                  |
| PA3     | 60    | DATA3     | TMR1_CH2         | TMR2_CH2   | _                  |
| PA4     | 59    | DATA4     | TMR1_CH2N        | TMR2_CH2N  | _                  |
| PA5     | 58    | DATA5     | TMR1_CH3         | TMR2_CH3   | _                  |
| PA6     | 57    | DATA6     | CAN1_TX          | UART1_RXD  | _                  |
| PA7     | 56    | DATA7     | CAN1_RX          | UART1_TXD  | _                  |
|         |       |           | Порт В           |            |                    |
| PB0     | 43    | DATA16    | TMR3_CH1         | UART1_TXD  | _                  |
| PB1     | 44    | DATA17    | TMR3_CH1N        | UART2_RXD  | _                  |
| PB2     | 45    | DATA18    | TMR3_CH2         | CAN1_TX    | _                  |
| PB3     | 46    | DATA19    | TMR3_CH2N        | CAN1_RX    | _                  |
| PB4     | 47    | DATA20    | TMR3_BLK         | TMR3_ETR   | _                  |
| PB5     | 50    | DATA21    | UART1_TXD        | TMR3_CH3   | _                  |
| PB6     | 51    | DATA22    | UART1_RXD        | MR3_CH3N   | _                  |
| PB7     | 52    | DATA23    | nSIROUT1         | TMR3_CH4   | _                  |
| PB8     | 53    | DATA24    | COMP_OUT         | TMR3_CH4N  | _                  |
| PB9     | 54    | DATA25    | nSIRIN1          | EXT_INT4   | _                  |
| PB10    | 55    | DATA26    | EXT_INT2         | nSIROUT1   | _                  |
|         |       |           | Порт С           |            |                    |
| PC0     | 42    | _         | SCL1             | SSP2_FSS   | _                  |
| PC1     | 41    | OE        | SDA1             | SSP2_CLK   | _                  |
| PC2     | 40    | WE        | TMR3_CH1         | SSP2_RXD   | _                  |
|         |       |           | Порт D           | •          | •                  |
| PD0     | 31    | TMR1_CH1N | UART2_RXD        | TMR3_CH1   | ADC0_REF+          |
| PD1     | 32    | TMR1_CH1  | UART2_TXD        | TMR3_CH1N  | ADC1_REF-          |
| PD2     | 33    | BUSY1     | SSP2_RXD         | TMR3_CH2   | ADC2               |
| PD3     | 34    | _         | SSP2_FSS         | TMR3_CH2N  | ADC3               |

| 1      | 2  | 3        | 4         | 5         | 6         |
|--------|----|----------|-----------|-----------|-----------|
| PD4    | 30 | TMR1_ETR | nSIROUT2  | TMR3_BLK  | ADC4      |
| PD5    | 35 | CLE      | SSP2_CLK  | TMR2_ETR  | ADC5      |
| PD6    | 36 | ALE      | SSP2_TXD  | TMR2_BLK  | ADC6      |
| PD7    | 29 | TMR1_BLK | nSIRIN2   | UART1_RXD | ADC7      |
|        |    |          | Порт Е    |           |           |
| PE0    | 26 | ADDR16   | TMR2_CH1  | CAN1_RX   | DAC2_OUT  |
| PE1    | 25 | ADDR17   | TMR2_CH1N | CAN1_TX   | DAC2_REF  |
| PE2    | 22 | ADDR18   | TMR2_CH3  | TMR3_CH1  | COMP_IN1  |
| PE3    | 21 | ADDR19   | TMR2_CH3N | TMR3_CH1N | COMP_IN2  |
| PE6    | 16 | ADDR22   | CAN2_RX   | TMR3_CH3  | OSC_IN32  |
| PE7    | 15 | ADDR23   | CAN2_TX   | TMR3_CH3N | OSC_OUT32 |
| Порт F |    |          |           |           |           |
| PF0    | 2  | ADDR0    | SSP1_TXD  | UART2_RXD | _         |
| PF1    | 3  | ADDR1    | SSP1_CLK  | UART2_TXD | _         |
| PF2    | 4  | ADDR2    | SSP1_FSS  | CAN2_RX   | _         |
| PF3    | 5  | ADDR3    | SSP1_RXD  | CAN2_TX   | _         |
| PF4    | 6  | ADDR4    | _         | _         | _         |
| PF5    | 7  | ADDR5    | _         | _         | _         |
| PF6    | 8  | ADDR6    | TMR1_CH1  | _         | _         |

На рисунке 2 изображена структурная блок-схема микроконтроллера К1986BE92QI, наглядно представляющая наличествующие периферийные устройства и их взаимодействие. Используемые обозначения представлены в таблице 2.

Таблица 2 – таблица обозначений функциональных блоков K1986BE92QI

| Блок                | Описание                                             |
|---------------------|------------------------------------------------------|
| Cortex-M3 RISC CORE | Процессорное ядро ARM Cortex-M3 архитектуры RISC     |
| DMA                 | Контроллер прямого доступа в память                  |
| Interrupt           | Контроллер прерываний                                |
| System timer        | Системный таймер                                     |
| JTAG/SW debug       | Отладочный модуль через интерфейс JTAG/SW            |
| AMBA AHB Bus Matrix | Шинная матрица для связи высокоскоростных внутренних |
|                     | компонентов                                          |
| AHB APB Bridge      | Мост для связи с периферией                          |
| Flash               | Модуль памяти Flash                                  |

# Окончание таблицы 2

| RAM                   | Модуль памяти RAM                                      |
|-----------------------|--------------------------------------------------------|
| ROM                   | Модуль памяти ROM                                      |
| External System Bus   | Внешняя системная шина                                 |
| System Clock Manager  | Модуль системного тактирования                         |
| UART                  | Контроллер UART                                        |
| SPI                   | Контроллер SPI                                         |
| BKP Controller        | Контроллер резервных данных                            |
| Power Detector        | Модуль управления питанием                             |
| I2C                   | Контроллер I2C                                         |
| GPIO                  | Интерфейс ввода/вывода общего назначения               |
| 16 Timer              | 16-разрядный таймер                                    |
| ADC Controller        | Контроллер аналого-цифрового преобразователя           |
| CAN                   | Контроллер CAN                                         |
| DAC Controller        | Контроллер цифро-аналогового преобразователя           |
| USB                   | Контроллер USB                                         |
| Controller Comparator | Контроллер компаратора                                 |
| WDT Controller        | Контроллер сторожевого таймера                         |
| CPU PLL               | Фазовая автоподстройка частоты для процессорного ядра  |
| USB PLL               | Фазовая автоподстройка частоты для USB                 |
| HSI                   | Высокоскоростной внутренний генератор тактовой частоты |
| LSI                   | Низкоскоростной внутренний генератор тактовой частоты  |
| HSE                   | Высокоскоростной внешний генератор тактовой частоты    |
| LSE                   | Низкоскоростной внешний генератор тактовой частоты     |
| Real Time Clock BKP   | Резервная память                                       |
| memory                |                                                        |
| LDO Cap Less          | Регулятор напряжения                                   |
| ADC                   | АЦП                                                    |
| DAC                   | ЦАП                                                    |
| PSY USB               | Дескриптор USB                                         |
| Comparator            | Компаратор                                             |
| IWDT                  | Независимый сторожевой таймер                          |



Рисунок 2 — Структурная блок-схема микроконтроллера К1986BE92QI

Процессорное ядро имеет три системных шины:

- I Code шина выборки инструкций;
- D Code шина выборки данных, расположенных в коде программы;
- S Bus шина выборки данных, расположенных в области ОЗУ.

Также в микроконтроллере реализован контроллер прямого доступа в память (DMA), который осуществляет выборку через шину DMA Bus. Структурная схема организации памяти представлена на рисунке 3.



Рисунок 3 – Структурная схема организации памяти

Все адресное пространство микроконтроллера едино и имеет максимальный объем 4 Гбайт. В данное адресное пространство отображаются различные модули памяти и периферии.

По умолчанию для записи программ используется область памяти 0x08000000 - 0x0801FFFFF внутренней Flash памяти.

После включения питания и снятия внутренних (POR) и внешних (RESET) сигналов сброса, микроконтроллер начинает выполнять программу из загрузочной области ПЗУ ВООТ ROM. В загрузочной программе микроконтроллер определяет, в каком из режимов он будет функционировать, и переходит в этот режим. Режим функционирования определяется внешними выводами MODE[2:0], при этом перед опросом состояния этих выводов, для них включается внутренняя подтяжка к шине «Общий» (встроенные резисторы подтяжки к шине «Общий» имеют сопротивление ~50 кОм). Также устанавливается бит FPOR в регистре ВКР\_REG\_0E, который может быть сброшен только при отключении основного питания UCC. После перезапуска микроконтроллера уровни на выводах МОDE[2:0] не влияют на режим функционирование микроконтроллера, если установлен бит FPOR.



Рисунок 4 - Карта распределения основных областей памяти

При работе с отладочной платой MODE[2:0] устанавливается с помощью переключателей на плате. Режимы запуска МК для JTAG представлены в таблице 3.

Таблица 3 – Режимы первоначального запуска микроконтроллера

| MODE  | Стартовый   | Описание                                                                                                                              | Порты                                                               | Описание выводов                                                                                                                                                                                                |
|-------|-------------|---------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [2:0] | адрес       |                                                                                                                                       |                                                                     | интерфейса                                                                                                                                                                                                      |
| 000   | 0x0800_0000 | Процессор начинает выполнять программу из внутренней Flash-памяти программ. При этом установлен отладочный интерфейс JTAG В           | PD2/JB_TRST<br>PD1/JB_TCK<br>PD0/JB_TMS<br>PD3/JB_TDI<br>PD4/JB_TDO | В качестве выводов интерфейса используются выводы порта D, совмещенные с каналами АЦП, выводами каналов Таймера 1 и 3, UART2 и SSP2, использование которых при отладке запрещено                                |
| 001   | 0x0800_0000 | Процессор начинает выполнять программу из внутренней Flash-памяти программ. При этом разрешается работа отладочного интерфейса JTAG_A | PB4/JA_TRST<br>PB2/JA_TCK<br>PB1/JA_TMS<br>PB3/JA_TDI<br>PB0/JA_TDO | В качестве выводов интерфейса используются выводы порта В, совмещенные с выводами данных внешней системной шины, выводами таймера 3, выводами UART1 и UART2 и CAN1, использование которых при отладке запрещено |

### 1.2 Описание интерфейсов и контроллеров интерфейсов

Особый интерес в данной работе представляют внешние интерфейсы работы, так как именно они будут использоваться для передачи информации между двумя отладочными платами. В данном микроконтроллере представлено 4 интерфейсных модуля, которые могут использоваться для передачи данных между двумя МК:

- Контроллер интерфейса MDR\_USB
- Контроллер интерфейса MDR\_CAN
- Контроллер MDR\_SSP
- Контроллер MDR\_UART

Рассмотрим каждый из модулей более детально с описанием интерфейса в целом.

## 1.2.1 USB

### 1.2.1.1 Описание интерфейса

USB — последовательный интерфейс, используемый для подключения периферийных устройств. Соответственно, существуют понятие «главное устройство» (хост, он управляет обменом данными через интерфейс, выступает инициатором обмена) и «периферийное устройство» (клиент, в процессе обмена данными «подчиняется» хосту).

Логика работы у хоста и клиента принципиально отличается, соответственно нельзя напрямую соединять устройства «хост – хост» и «клиент – клиент».

Физически интерфейс USB использует 4 провода: «земля (GND)», «+5B (VBUS)», «D+», «D-». Первые два могут использоваться для питания периферийного устройства (максимальный ток 500 мА). Два последних служат для передачи данных.

На логическом уровне, обмен данными происходит через некоторые логические, виртуальные каналы внутри одного физического USB интерфейса. Такие каналы называют «Конечными точками» (EndPoints).

Конечные точки (каналы) бывают 4 видов:

Control – данный тип канала используется хостом для управления периферийным устройством. Хотя иногда данный тип канала используется для передачи данных.

Bulk — данный тип канала используется для обмена данными. Гарантирование целостности данных и гарантированная доставка данных для данного типа канала реализована «в железе». Однако скорость передачи данных по такому каналу ограничена.

Isochronous — данный тип канала в основном используется для обмена потоковыми данными. Целостность и доставка данных не контролируются, зато скорость значительно выше чем для Bulk каналов.

Interrupt — используются для реализации подобия «прерываний». Такие «прерывания» являются логическими, и никак напрямую не связанны с аппаратными прерываниями МК или прерываниями ОС.

Минимальная реализация USB устройства требует наличие всего одного Control канала (так называемая «нулевая конечная точка»). Остальные типы каналов, как и их количество определяет разработчик устройства исходя из функций устройства.

### 1.2.1.2 Общее описание контроллера интерфейса

Контролер USB реализует функции контроллера функционального устройства (Device) и управляющего устройства (Host) в соответствии со спецификацией USB 2.0.

Контроллер USB поддерживает следующие возможности: режимы работы Full Speed (12 Мбит/с) и Low Speed (1.5 Мбит/с), контроль ошибок с помощью циклического избыточного кода (CRC), NRZI код приема/передачи, управляющая (Control), сплошная (Bulk), изохронная (Isochronous) передачи и передача по прерываниям (Interrupt), конфигурирование USB Device от 1-й до 4-х оконечных точек; каждая оконечная точка USB Device имеет собственную память FIFO размером 64 байта. USB Host поддерживает до 16 оконечных точек. Возможности USB Host: FIFO размером 64 байта; автоматическая отправка SOF пакетов; вычисление оставшегося во фрейме времени.

Контроллер USB может быть сконфигурирован как USB Host или как USB Device. Конфигурация задается битом HOST\_MODE в регистре HSCR (0 – режим Device, 1 – режим Host). Прием/передача через физический интерфейс USB разрешаются установкой бит EN\_RX и EN\_TX в этом же регистре. В режиме приема имеется возможность отключить передатчик в целях экономии потребления (EN\_TX=0). Отключение всего блока в целом осуществляется при EN RX=0.

В режиме Device параметры шины задаются в регистре SC. Скорость задается битом SCFSR (0-1,5 Mбит/c, 1-12 Mбит/c), полярность битом SCFSP (0-Low speed, 1-Full speed) этого регистра.

В режиме Host параметры шины задаются в регистре HTXLC. Скорость задается битом FSLR (0 – 1,5 Мбит/c, 1 – 12 Мбит/c), полярность битом FSPL (0 – Low speed, 1 – Full speed) этого регистра.

В режиме Host контроллер автоматически определяет подключение или отключение устройства к шине. Бит CONEV регистра USB\_HSI устанавливается в 1 при возникновении одного из событий.

### 1.2.1.3 Задание адреса и инициализация оконечных точек

Функциональный адрес устройства USB задается в регистре SA.

Для инициализации конечной точки в первую очередь необходимо установить бит глобального разрешения всех оконечных точек (SCGEN = 1 в регистре SC). Биты EPEN в регистрах SEP[x].CTRL должны быть установлены, чтобы разрешить соответствующую оконечную точку. Если предполагается использовать изохронный тип передачи оконечной точки, то необходимо установить бит EPISOEN в соответствующем регистре SEP[x].CTRL.

### 1.2.1.4 Описание регистров USB

Описание регистров с базовым адресом, их названием и описанием контроллера USB представлено в таблице 4.

Таблица 4 – Описание регистров контроллера USB

| Базовый     | Название      | Описание                                        |
|-------------|---------------|-------------------------------------------------|
| Адрес       |               |                                                 |
| 0x4001_0000 | MDR_USB       | Контроллер USB интерфейса                       |
| Смещение    |               |                                                 |
| 0x380       | MDR_USB->HSCR | Общее управление для контроллера USB интерфейса |

# Продолжение таблицы 4

| 0x384     | MDR_USB->HSVR           | Версия аппаратного контроллера USB           |
|-----------|-------------------------|----------------------------------------------|
|           |                         | интерфейса                                   |
|           | Контроллер HOST         |                                              |
| 0x00      | MDR_USB->HTXC           | Регистр управления передачей пакетов со      |
|           |                         | стороны хоста                                |
| 0x04      | MDR_USB->HTXT           | Регистр задания типа передаваемых пакетов со |
|           |                         | стороны хоста                                |
| 0x08      | MDR_USB->HTXLC          | Регистр управления линиями шины USB          |
| 0x0C      | MDR_USB->HTXSE          | Регистр управление автоматической отправки   |
|           |                         | SOF                                          |
| 0x10      | MDR_USB->HTXA           | Регистр задания адреса устройства для        |
|           |                         | отправки пакета                              |
| 0x14      | MDR_USB->HTXE           | Регистр задания номера оконечной точки для   |
|           |                         | отправки пакета                              |
| 0x18 0x1C | MDR_USB->HFN_L MDR_USB- | Регистр задания номера фрейма для отправки   |
|           | >HFN_H                  | SOF                                          |
|           |                         |                                              |
| 0x20      | MDR_USB->HSI            | Регистр флагов событий контроллера хост.     |
| 0x24      | MDR_USB->HIM            | Регистра флагов разрешения прерываний по     |
|           |                         | событиям контролера хоста                    |
|           |                         |                                              |
| 0x28      | MDR_USB->HRXS           | Регистр состояния очереди приема данных      |
|           |                         | хоста                                        |
| 0x2C      | MDR_USB->HRXP           | Регистр отображения PID принятого пакета     |
| 0x30      | MDR_USB->HRXA           | Регистр отображения адреса устройства, от    |
|           |                         | которого принят пакет                        |
| 0x34      |                         | Регистр отображения номер оконечной точки,   |
|           | MDR_USB->HRXE           | от которой принят пакет                      |
| 0x38      | MDR_USB->HRXCS          | Регистр отображения состояния подсоединения  |
|           |                         | устройства                                   |
| 0x3C      | MDR_USB->HSTM           | Регистр расчета времени фрейма               |
| 0x80      | MDR_USB->HRXFD          | Данные очереди приема                        |
|           |                         |                                              |

# Продолжение таблицы 4

| 0x88 0x8C | MDR_USB->HRXFDC_L    | Число принятых данных в очереди                     |
|-----------|----------------------|-----------------------------------------------------|
|           | MDR_USB->HRXFDC_H    |                                                     |
| 0x90      | MDR_USB->HRXFC       | Управление очередью приема                          |
| 0xC0      | MDR_USB->HTXFD       | Данные для передачи                                 |
| 0xD0      | MDR_USB->HTXFC       | Управление очередью передачи                        |
|           | Контроллер SLAVE     |                                                     |
| 0x100     | MDR_USB->SEP[x].CTRL | Управление очередью нулевой оконечной               |
| 0x110     |                      | точки                                               |
| 0x120     |                      |                                                     |
| 0x130     |                      |                                                     |
| 0x104     |                      | Состояние оконечной точки                           |
| 0x114     | MDR_USB->SEP[x].STS  |                                                     |
| 0x124     |                      |                                                     |
| 0x134     |                      |                                                     |
| 0x108     | MDR_USB->SEP[x].TS   | Состояние типа передачи оконечной точки             |
| 0x118     |                      |                                                     |
| 0x128     |                      |                                                     |
| 0x138     |                      |                                                     |
| 0x10C     | MDR_USB->SEP[x].NTS  | Состояние передачи NAK оконечной точки              |
| 0x11C     |                      |                                                     |
| 0x12C     |                      |                                                     |
| 0x13C     |                      |                                                     |
| 0x140     |                      | Управление контроллеров SLAVE                       |
|           | MDR_USB->SC          |                                                     |
| 0x144     | MDR_USB->SLS         | Отображение состояния линий USB шины                |
| 0x148     |                      | Флаги событий контроллера SLAVE                     |
|           | MDR_USB->SIS         |                                                     |
| 0x14C     | MDR_USB->SIM         | Флаги разрешения прерываний от контроллера<br>SLAVE |
| 0x150     | MDR_USB->SA          | Функциональный адрес контроллера                    |
|           |                      |                                                     |

| 0x154 0x158 | MDR_USB->SFN_L MDR_USB- | Номер фрейма                               |
|-------------|-------------------------|--------------------------------------------|
|             | >SFN_H                  |                                            |
| 0x180       | MDR_USB->SEP[x].RXFD    | Принятые данные оконечной точки            |
| 0x200       |                         |                                            |
| 0x280       |                         |                                            |
| 0x300       |                         |                                            |
| 0x188 0x18C | MDR_USB->SEP[x].RXFDC_L | Число данных в оконечной точке             |
| 0x208 0x20C | MDR_USB->SEP[x].RXFDC_H |                                            |
| 0x288 0x28C |                         |                                            |
| 0x308       |                         |                                            |
| 0x30C       |                         |                                            |
| 0x190       | MDR_USB->SEP[x].RXFC    | Управление очередью приема оконечной точки |
| 0x210       |                         |                                            |
| 0x290       |                         |                                            |
| 0x310       |                         |                                            |
| 0x1C0       | MDR_USB->SEP[x].TXFD    | Данные для передачи через оконечную точку  |
| 0x240       |                         |                                            |
| 0x2C0       |                         |                                            |
| 0x340       |                         |                                            |
| 0x1D0       | MDR_USB->SEP[x].TXFDC   | Управление очередью передачи оконечной     |
| 0x250       |                         | точки                                      |
| 0x2D0       |                         |                                            |
| 0x350       |                         |                                            |

# 1.2.1.5 Описание библиотечных функций контроллера USB

Для работы с USB Миландром предусмотрена специальная библиотека, которая отвечает за работу модуля в микроконтроллере. В листинге 1 представлены функции данной библиотеки, используемые для работы с контроллером USB в МК в данном курсовом проекте, с комментариями на русском языке. Функции для работы с регистрами представлены в единичном экземпляре, функции для остальных регистров имеют аналогичную структуру.

```
* @brief Инициализация предделителя частоты для USB
* @param USB_Clock_InitStruct: указатель на структуру USB_Clock_TypeDef
* @retval None
*/
void USB BRGInit(const USB Clock TypeDef* USB Clock InitStruct)
* @brief Перезапуск USB
 * @param None
 * @retval None
void USB_Reset(void)
* @brief Возвращает содержимое регистра USB_HSCR
 * @param None
* @retval Содержимое USB_HSCR
*/
uint32 t USB GetHSCR(void)
* @brief Устанавливает содержимое регистра USB HSCR
 * @param Значение HSCR
* @retval None
*/
void USB_SetHSCR(uint32_t RegValue)
* @brief Возвращает версию контроллера USB
* @param None
* @retval USB Version TypeDef структура с информацией о версии контроллера USB
USB Version TypeDef USB GetHSVR(void)
* @brief Возвращает значение регистра USB_SEPx.CTRL
 * @param EndPointNumber: Выбор USB End point устройства
 * @retval Значение регистра USB_SEPx.CTRL
uint32_t USB_GetSEPxCTRL(USB_EP_TypeDef EndPointNumber)
```

### 1.2.2 CAN

#### 1.2.2.1 Описание интерфейса

САN (англ. Controller Area Network — сеть контроллеров) — стандарт промышленной сети, ориентированный, прежде всего, на объединение в единую сеть различных исполнительных устройств и датчиков. Режим передачи — последовательный, широковещательный, пакетный. САN разработан компанией Robert Bosch GmbH в середине 1980-х и в настоящее время широко распространён в промышленной

автоматизации, технологиях «умного дома», автомобильной промышленности и многих других областях. Стандарт для автомобильной автоматики.

Информация на шине представлена в виде фиксированных сообщений различной, но ограниченной длины. Когда шина свободна, любой подключенный узел может начать передавать новое сообщение. При передаче информации с помощью протокола CAN используется четыре типа пакетов:

- пакет данных (data frame) передаёт данные, является самым часто используемым пакетом;
- пакет удаленного запроса (remote frame) служит для запроса на передачу кадра данных с тем же идентификатором;
- пакет перегрузки (overload frame) обеспечивает промежуток между кадрами данных или запроса;
- пакет ошибки (error frame) передаётся узлом, обнаружившим в сети ошибку.

Пакет данных состоит из 7 различных полей:

- "начало пакета" (SOF-start of frame);
- "поле арбитража" (arbitration field);
- "поле контроля" (control field);
- "поле данных" (data field);
- "поле CRC" (CRC field);
- "поле подтверждения" (ACK field);
- "конец пакета" (end of frame).

Поле данных может иметь нулевую длину.



Рисунок 5 – Пакет сообщения CAN

В терминах протокола CAN логическая единица называется рецессивным битом, а логический ноль называется доминантным битом. Во всех случаях доминантный бит будет подавлять рецессивный. То есть, если несколько узлов выставят на шину рецессивный бит, а один – доминантный, то обратно всеми узлами будет считан доминантный бит.

При свободной шине любой узел может начинать передачу в любой момент. В случае одновременной передачи кадров двумя и более узлами проходит арбитраж доступа: передавая идентификатор, узел одновременно проверяет состояние шины. Если при передаче рецессивного бита принимается доминантный — считается, что другой узел передаёт сообщение с большим приоритетом, и передача откладывается до освобождения шины. Таким образом, в отличие, например, от Ethernet в CAN не происходит непроизводительной потери пропускной способности канала при коллизиях. Цена этого решения — возможность того, что сообщения с низким приоритетом никогда не будут переданы.



Рисунок 6 – Арбитраж на шине CAN

#### 1.2.2.2 Общее описание контроллера интерфейса

В микроконтроллере реализовано два независимых контроллера интерфейса CAN. Они являются полнофункциональными CAN-узлами, отвечающими требованиям к активным и пассивным устройствам CAN 2.0A и 2.0B и поддерживающими передачу данных на скорости не более 1 Мбит/сек.

Интерфейс CAN позволяет обмениваться сообщениями в сети равноправных устройств. При передаче сообщения в сети CAN все узлы сети получают это сообщение. В сообщении передается уникальный идентификатор и данные. Все сообщения в протоколе CAN могут содержать не более восьми байтов данных. При возникновении коллизий (одновременная передача сообщений различными узлами) при передаче идентификатора

происходит арбитраж, и узел передающий сообщение с большим номером идентификатора уступает сеть узлу передающему сообщение с меньшим номером идентификатора.



Рисунок 7 - Структурная схема организации сети CAN

### Особенности:

- поддержка CAN протокола версии CAN 2.0 A и B;
- скорость передачи до 1 Мбит/с;
- 32 буфера приема/передачи;
- поддержка приоритетов сообщений;
- 32 фильтра приема;
- маскирование прерываний.

## 1.2.2.3 Прием и передача сообщений

На рисунке 8 представлена структурная блок-схема контроллера CAN



Рисунок 8 - Структурная блок-схема контроллера CAN

сообщения необходимо в Для передачи разрешенный работы ДЛЯ конфигурируемый на передачу буфер записать сообщение для передачи (задать значения CAN BUF[x].DLC, регистрам CAN BUF[x].ID, CAN BUF[x].DATAL CAN BUF[x].DATAH), после чего установить бит ТХ REQ. После установки этого бита сообщение будет поставлено в очередь на отправку. После отправки сообщения бит TX REQ будет автоматически сброшен. Если в нескольких буферах есть сообщения на отправку, то порядок отправки определяется по полю PRIOR 0. Если у сообщения бит PRIOR 0 выставлен в ноль, то оно отправляется в первую очередь. Если есть несколько сообщений с одинаковым приоритетом, то порядок отправки определяется порядковым номером буфера, буфер с меньшим порядковым номером имеет больший приоритет. Значение полей ID для выбора порядка отправки в рамках контроллера CAN (одного узла) значения не имеет. По ID выбирается приоритет между различными узлами.

Для приема сообщений необходимо иметь свободные и разрешенные для работы буфера, сконфигурированные на прием сообщений. При этом если по шине CAN будут передаваться сообщения от других узлов, они будут сохраняться в этих буферах.

#### 1.2.2.4 Описание регистров САМ

Описание регистров с базовым адресом, их названием и описанием контроллера CAN представлено в таблице 5.

Таблица 5 – Описание регистров управления контроллера CAN

| Базовый адрес | Название | Описание                   |
|---------------|----------|----------------------------|
| 0x4000_0000   | MDR_CAN1 | Контроллер интерфейса CAN1 |

# Продолжение таблицы 5

| 0x4000_8000 | MDR_CAN2 | Контроллер интерфейса CAN2          |
|-------------|----------|-------------------------------------|
| Смещение    |          |                                     |
| 0x00        | CONTROL  | MDR_CANx->CONTROL                   |
|             |          | Регистр управление контроллером CAN |
| 0x04        | STATUS   | MDR_CANx->STATUS                    |
|             |          | Регистр состояния контроллера CAN   |
| 0x08        | BITTMNG  | MDR_CANx->BITTMNG                   |
|             |          | Регистр задания скорости работы     |
| 0x10        | INT_EN   | MDR_CANx->INT_EN                    |
|             |          | Регистр разрешения прерываний       |
|             |          | контроллера                         |
| 0x1C        | OVER     | MDR_CANx->OVER                      |
|             |          | Регистр границы счетчика ошибок     |
|             |          |                                     |
| 0x20        | RXID     |                                     |
|             |          | MDR_CANx->RXID                      |
|             |          | Регистр принятого ID сообщения      |
| 0x24        | RXDLC    |                                     |
|             |          | MDR_CANx->RXDLC                     |
|             |          | Регистр принятого DLC сообщения     |
| 0x28        | RXDATAL  |                                     |
|             |          | MDR_CANx->RXDATAL                   |
|             |          | Регистр принятых данных             |
| 0x2C        | RXDATAH  | MDR_CANx->RXDATAH                   |
|             |          | Регистр принятых данных             |
| 0x30        | TXID     |                                     |
|             |          | MDR_CANx->TXID                      |
|             |          | Регистр передаваемого ID сообщения  |
| 0x34        | TXDLC    |                                     |
|             |          | MDR_CANx->TXDLC                     |
|             |          | Регистр передаваемого DLC сообщения |

# Продолжение таблицы 5

| 0x38  | DATAL            | MDR_CANx->TXDATAL                   |
|-------|------------------|-------------------------------------|
|       |                  | Регистр передаваемых данных         |
| 0x3C  | DATAH            | MDR_CANx->TXDATAH                   |
|       |                  | Регистр передаваемых данных         |
| 0.40  | DUE CONIO        | MDD CAN , DUE CON                   |
| 0x40  | BUF_CON[0]       | MDR_CANx->BUF_CON                   |
|       |                  | Регистр управления буфером 01       |
|       |                  |                                     |
| 0xBC  | BUF_CON[31]      | MDR_CANx->BUF_CON                   |
|       |                  | Регистр управления буфером 32       |
| 000   | INT DV           | Ф                                   |
| 0xC0  | INT_RX           | Флаги разрешения прерываний от      |
|       |                  | приемных буферов                    |
|       |                  | MDR_CANx->INT_RX                    |
| 0xC4  | RX               | Флаги RX_FULL от приемных буферов   |
|       |                  | MDR_CANx->RX                        |
| 0xC8  | INT_TX           | Флаги разрешения прерываний от      |
|       |                  | передающих буферов MDR_CANx-        |
|       |                  | >INT_TX                             |
| 0xCC  | TX               | Флаги ~TX_REQ от передающих буферов |
|       |                  | MDR_CANx->TX                        |
|       |                  |                                     |
| 0x200 | CAN_BUF[0].ID    | MDR_CANx->CAN_BUF[x].ID ID          |
|       |                  | сообщения буфера 01                 |
| 0x204 | CAN_BUF[0].DLC   |                                     |
|       |                  | MDR_CANx->CAN_BUF[x].DLC DLC        |
|       |                  | сообщения буфера 01                 |
| 0x208 | CAN_BUF[0].DATAL | MDR_CANx->CAN_BUF[x].DATAL          |
|       |                  | Данные сообщения буфера 01          |
| 0x20C | CAN_BUF[0].DATAH |                                     |
|       |                  | MDR_CANx->CAN_BUF[x].DATAH          |
|       |                  | Данные сообщения буфера 01          |

| 0x210 | CAN_BUF[1].ID         |                                   |
|-------|-----------------------|-----------------------------------|
|       |                       | MDR_CANx->CAN_BUF[x].ID ID        |
|       |                       | сообщения буфера 02               |
|       |                       |                                   |
| 0x3FC | CAN_BUF[31].DATAH     |                                   |
|       |                       | MDR_CANx->CAN_BUF[x].DATAH        |
|       |                       | Данные сообщения буфера 32        |
|       |                       |                                   |
| 0x500 | CAN_BUF_FILTER[0].MA  |                                   |
|       | SK                    | MDR_CANx-                         |
|       |                       | >CAN_BUF_FILTER[x].MASK Маска для |
|       |                       | приема сообщения в буфер 01       |
| 0x504 | CAN_BUF_FILTER[0].FIL |                                   |
|       | TER                   | MDR_CANx-                         |
|       |                       | >CAN_BUF_FILTER[x].FILTER Фильтр  |
|       |                       | для приема сообщения в буфер 01   |
| 0x508 | CAN_BUF_FILTER[1].MA  |                                   |
|       | SK                    | MDR_CANx-                         |
|       |                       | >CAN_BUF_FILTER[x].MASK Маска для |
|       |                       | приема сообщения в буфер 02       |
|       |                       |                                   |
| 0x5FC | CAN_BUF_FILTER[31].FI |                                   |
|       | LTER                  | MDR_CANx-                         |
|       |                       | >CAN_BUF_FILTER[x].FILTER Фильтр  |
|       |                       | для приема сообщения в буфер 32   |

# 1.2.2.5 Описание библиотечных функций контроллера CAN

Для работы с CAN Миландром предусмотрена специальная библиотека, которая отвечает за работу модуля в микроконтроллере. В листинге 2 представлены функции и структуры данной библиотеки, используемые для работы с контроллером CAN в МК в данном курсовом проекте, с комментариями на русском языке.

```
* @brief Структура САN
typedef struct
uint8 t CAN ROP;
                             /*!< Получение собственных пакетов */
uint8 t CAN SAP;
                             /*!< Отправка АСК на собственные пакеты */
uint8 t CAN STM;
                              /*!< Включение Self Test Mode */
uint8_t CAN_ROM;
                              /*!< Включение Read Only Mode */
uint32_t CAN_PSEG;
                              /*!< Время распростанения. */
uint32 t CAN SEG1;
                              /*!< Время Phase Segment 1 */
uint32_t CAN_SEG2;
                              /*!< Время the Phase Segment 2 */
uint32 t CAN SJW;
                              /*!<Время синхронизации */
uint32 t CAN SB;
                             /*!< Установка Sampling Mode. */
uint16 t CAN BRP;
                              /*!< Установка предделителя по следующему алгоритму:
                        CLK = PCLK/(BRP + 1)
                        TQ(microsec) = (BRP + 1)/CLK(MHz) */
uint8_t CAN_OVER_ERROR_MAX;
                                      /*!< Число максимально возможных ошибок на линии. */
}CAN InitTypeDef;
 * @brief CAN Buffer Data container definition
typedef uint32 t CAN DataTypeDef[2];
 * @brief Структура передаваемого сообщения
typedef struct
uint32 t ID;
                          /*!< Полный идентификатор устройства
                        Может быть от 0 до 0x1FFFFFFF. */
uint8 t PRIOR 0;
                            /*!<Приоритет сообщения */
uint8 t IDE;
                          /*!< Тип сообщения */
uint8 t DLC;
                          /*!<Длина кадра
                        Может быть от 0 до 8 */
CAN_DataTypeDef Data;
                                /*!< Contains the data to be transmitted. */
}CAN_TxMsgTypeDef;
 * @brief Структура заголовка полученного сообщения
typedef struct
{
uint32 t ID;
                          /*!< Полный идентификатор устройства
                        Может быть от 0 до 0x1FFFFFFF. */
uint8 t OVER EN;
                             /*!< Может ли полученное сообщение быть перезаписано */
uint8_t IDE;
                          /*!< Тип сообщения */
uint8_t DLC;
                           /*!< Длина кадра
                        Может быть от 0 до 8 */
}CAN_RxMsgHeaderTypeDef;
 * @brief Структура получаемого сообщения
```

```
*/
typedef struct
{
CAN RxMsgHeaderTypeDef Rx Header; /*!< Заголовок. */
CAN DataTypeDef Data;
                               /*!< Данные*/
}CAN RxMsgTypeDef;
* @brief Деинициализация всех регистров CAN и установка начальных значений
 * @param CANx: выбор CAN
 * @retval None
*/
void CAN DeInit(MDR CAN TypeDef* CANx);
* @brief Инициализация CAN в соответствии с параметром CAN_InitStruct.
 * @param CANx: Выбор CAN
* @param CAN_InitStruct; Указатель на CAN_InitTypeDef , где содержится информация о конфигурации CAN
* @retval None
*/
void CAN Init(MDR CAN TypeDef* CANx, const CAN InitTypeDef* CAN InitStruct);
* @brief Заполнение структуры CAN InitTypeDef начальными значениями
 * @param CAN InitStruct: указатель на CAN InitTypeDef
 * @retval None
void CAN StructInit(CAN InitTypeDef* CAN InitStruct);
* @brief Включение и отключение прерываний по CAN
 * @param CANx: Выбор CAN
* @param CAN IT: Выбор прерывния
* @param NewState: вкл/выкл
 * @retval None.
*/
void CAN ITConfig(MDR CAN TypeDef* CANx, uint32 t CAN IT, FunctionalState NewState);
* @brief Инициализация передачи сообщения
* @param CANx: Выбор CAN
* @param BufferNumber: Размер буфера для сообщения
* @param TxMessage: Структура передаваемого сообщения
* @retval None
*/
void CAN Transmit(MDR CAN TypeDef* CANx, uint32 t BufferNumber, CAN TxMsgTypeDef* TxMessage);
* @brief Начало ожидания получения сообщения
 * @param CANx: Выбор CAN
 * @param BufferNumber: Размер буфера для получения сообщения
 * @param OverWrite: Перезапись сообщений вкл/выкл
 * @retval None
 */
void CAN_Receive(MDR_CAN_TypeDef* CANx, uint32_t BufferNumber, FunctionalState OverWrite);
* @brief Чтение данных из буфера
* @param CANx: Выбор CAN
 * @param BufferNumber: Размер буфера для получения сообщения
 * @param RxBuffer: Массив структур CAN_DataTypeDef для получения сообщения
 * @retval None
void CAN GetReceivedData(MDR CAN TypeDef* CANx, uint32 t BufferNumber, CAN DataTypeDef RxBuffer);
```

```
* @brief Контроллер CAN вкл/выкл
 * @param CANx: Выбор CAN.
 * @param NewState: вкл/выкл
 * @retval None
void CAN Cmd(MDR CAN TypeDef* CANx, FunctionalState NewState);
* @brief Возвращает статус регистра CAN
 * @param CANx: Выбор CAN
* @retval Статус регистра CAN
uint32 t CAN GetStatus(MDR CAN TypeDef* CANx);
 * @brief Проверка флага прерывания
 * @param CANx: Выбор CAN
* @param CAN IT: Тип прерывания
* @retval установлен/не установлен
ITStatus CAN GetITState(MDR CAN TypeDef* CANx, uint32 t CAN IT);
* @brief Разрешение прерывания по получению сообщения
 * @param CANx: Выбор CAN
 * @param Buffer IT: Размер буфера по переполнению которого будет вызвано перерывание
 * @param NewState: вкл/выкл
 * @retval None.
void CAN RxITConfig(MDR CAN TypeDef* CANx, uint32 t Buffer IT, FunctionalState NewState);
 * @brief Проверка флага прерывания CAN по получению сообщения
 * @param CANx: Выбор CAN
* @param BufferNumber: Размер буфера
* @retval установлен/не установлен
*/
ITStatus CAN GetRxITStatus(MDR CAN TypeDef* CANx, uint32 t BufferNumber);
* @brief Очистка флагов прерывания CAN
* @param CANx: Выбор CAN
* @param BufferNumber: Размер буфера
 * @param Status Flag: Выбор флага прерывания для очистки
 * @retval None.
void CAN ITClearRxTxPendingBit(MDR CAN TypeDef* CANx, uint32 t BufferNumber, uint32 t Status Flag);
```

## 1.2.3 SSP

### 1.2.3.1 Общая информация о модуле

Модуль порта синхронной последовательной связи (SSP – Synchronous Serial Port) выполняет функции интерфейса последовательной синхронной связи в режиме ведущего и ведомого устройства и обеспечивает обмен данными с подключенным ведомым или ведущим периферийным устройством в соответствии с одним из протоколов:

интерфейс SPI фирмы Motorola;

- интерфейс SSI фирмы Texas Instruments;
- интерфейс Microwire фирмы National Semiconductor.

Как в ведущем, так и в ведомом режиме работы модуль SSP обеспечивает:

- преобразование данных, размещенных во внутреннем буфере FIFO передатчика (восемь 16-разрядных ячеек данных) из параллельного в последовательный формат;
- преобразование данных из последовательного в параллельный формат и их запись в аналогичный буфер FIFO приемника (восемь 16-разрядный ячеек данных).

Модуль формирует сигналы прерываний по следующим событиям:

- необходимость обслуживания буферов FIFO приемника и передатчика;
- переполнение буфера FIFO приемника;
- наличие данных в буфере FIFO приемника по истечении времени таймаута.

Основные сведения о модуле представлены в следующих разделах:

- характеристики интерфейса SPI;
- характеристики интерфейса Microwire;

Так как для тестирования модуля достаточно одного из трех интерфейсов, то рассмотрим работу только с интерфейсом SPI фирмы Motorolla. Данный интерфейс был выбран как наиболее используемый среди остальных. Кроме того, данный интерфейс был изучен в ходе курса «Микропроцессорные системы», в связи с чем не нуждается в дополнительном изучении.

### 1.2.3.2 Прием и передача данных

Модуль SSP содержит программируемые делители частоты, формирующие тактовый сигнал обмена данными SSP\_CLK из сигнала, поступающего на линию SSPCLK. Скорость передачи данных может достигать более 2 МГц, в зависимости от частоты SSPCLK и характеристик подключенного периферийного устройства.

Режим обмена данными, формат информационного кадра и количество бит данных задаются программно с помощью регистров управления CR0 и CR1.

Модуль формирует четыре независимо маскируемых прерывания:

SSPTXINTR – запрос на обслуживание буфера передатчика;

SSPRXINTR – запрос на обслуживание буфера приемника;

SSPRORINTR – переполнение приемного буфера FIFO;

SSPRTINTR – таймаут ожидания чтения данных из приемного FIFO.

Кроме того, формируется общий сигнал прерывания SSPINTR, возникающий в случае активности одного из вышеуказанных независимых немаскированных прерываний, который идет на контроллер NVIC.

Модуль также формирует сигналы запроса на прямой доступ к памяти (DMA) для совместной работы с контроллером DMA.

В зависимости от режима работы модуля сигнал SSPFSSOUT используется для выбора ведомого режима (активное состояние – низкий уровень).

Буфер передатчика имеет ширину 16 бит, глубину 8 слов, схему организации доступа типа FIFO — «первый вошел, первый вышел». Данные от центрального процессора сохраняются в буфере до тех пор, пока не будут считаны блоком передачи данных.

Буфер приемника имеет ширину 16 бит, глубину 8 слов, схему организации доступа типа FIFO — «первый вошел, первый вышел». Принятые от периферийного устройства данные сохраняются в этом буфере блоком приема данных в до тех пор, пока не будут считаны центральным процессором.

В режиме ведущего устройства модуль формирует тактовый сигнал обмена данными SSP\_CLK для подключенных ведомых устройств. Как было описано ранее, данный сигнал формируется путем деления частоты сигнала SSPCLK.

Блок передатчика последовательно считывает данные из буфера FIFO передатчика и производит их преобразование из параллельной формы в последовательную. Далее поток последовательных данных и элементов кадровой синхронизации, тактированный сигналом SSP CLK, передаётся по линии SSP TXD к подключенным ведомым устройствам.

Блок приемника выполняет преобразование данных, поступающих синхронно с линии SSP\_RXD, из последовательной в параллельную форму, после чего загружает их в буфер FIFO приемника, откуда они могут быть считаны процессором.

В режиме ведомого устройства тактовый сигнал обмена данными формируется одним из подключенных к модулю периферийных устройств и поступает по линии SSP\_CLK.

При этом блок передатчика, тактируемый этим внешним сигналом, считывает данные из буфера FIFO, преобразует их из параллельной формы в последовательную, после чего выдает поток последовательных данных и элементов кадровой синхронизации в линию SSP\_TXD.

Аналогично, блок приемника выполняет преобразование данных, поступающих с линии SSP\_RXD синхронно с сигналом SSP\_CLK, из последовательной в параллельную форму, после чего загружает их в буфер FIFO приемника, откуда они могут быть считаны процессором.

# 1.2.3.3 Описание регистров контроллера SSP

Описание регистров с базовым адресом, их названием и описанием контроллера SSP представлено в таблице 6. Отдельно рассмотрим два управляющих регистра. Они представлены в таблицах 7 и 8 соответственно.

Таблица 6 – Описание регистров контроллера SSP

| Базовый     | Наименование | Тип | Значение | Размер, | Описание                             |
|-------------|--------------|-----|----------|---------|--------------------------------------|
| адрес       |              |     | после    | бит     |                                      |
|             |              |     | сброса   |         |                                      |
| 0x4004_0000 | MDR_SSP1     |     |          |         | Контроллер SSP1                      |
| 0x400A_0000 | MDR_SSP2     |     |          |         | Контроллер SSP2                      |
| Смещение    |              |     |          |         |                                      |
| 0x000       | CR0          | RW  | 0x0000   | 16      | Регистр MDR_SSPx->CR0 управления 0   |
| 0x004       | CR1          | RW  | 0x0      | 4       | Perистр MDR_SSPx->CR1 управления 1   |
| 0x008       | DR           | RW  | 0x       | 16      | Буфера FIFO приемника (чтение) Буфер |
|             |              |     |          |         | FIFO передатчика (запись) MDR_SSPx-  |
|             |              |     |          |         | >DR                                  |
| 0x00C       | SR           | RO  | 0x03     | 3       | Peгистр MDR_SSPx->SR состояния       |
| 0x010       | CPSR         | RW  | 0x00     | 8       | Регистр                              |
|             |              |     |          |         | MDR_SSPx->CPSR делителя              |
|             |              |     |          |         | тактовой частоты                     |
| 0x014       | IMSC         | RW  | 0x0      | 4       | Pегистр MDR_SSPx->IMSC маски         |
|             |              |     |          |         | прерывания                           |
| 0x018       | RIS          | RO  | 0x8      | 4       | Регистр                              |
|             |              |     |          |         | MDR_SSPx->RIS состояния прерываний   |
|             |              |     |          |         | без учета маскирования               |
| 0x01C       | MIS          | RO  | 0x0      | 4       | Регистр                              |
|             |              |     |          |         | MDR_SSPx->MIS состояния прерываний с |
|             |              |     |          |         | учетом маскирования                  |
| 0x020       | ICR          | WO  | 0x0      | 4       | Регистр                              |
|             |              |     |          |         | MDR_SSPx->ICR сброса прерывания      |
| 0x024       | DMACR        | RW  | 0x0      | 2       | Perucтр MDR_SSPx->DMACR управления   |
|             |              |     |          |         | прямым доступом к памяти             |
| ,           |              |     |          |         | J                                    |

Таблица 7 — Описание управляющего регистра CR0 контроллера SSP

| №    | Функциональное | Расшифровка функционального имени бита, краткое               |  |  |
|------|----------------|---------------------------------------------------------------|--|--|
| бита | имя бита       | описание назначения и принимаемых значений                    |  |  |
| 3116 | -              | Зарезервировано                                               |  |  |
| 158  | SCR            | Скорость последовательного обмена.                            |  |  |
|      |                | Значение поля SCR используется при формировании тактового     |  |  |
|      |                | сигнала обмена данными. Информационная скорость               |  |  |
|      |                | удовлетворяет соотношению: F_SSPCLK / (CPSDVR * (1 +          |  |  |
|      |                | SCR)), где CPSDVR – четное число в диапазоне от 2 до 254 (см. |  |  |
|      |                | регистр SSPCPSR), а SCR – число от 0 до 255                   |  |  |
| 7    | SPH            | Фаза сигнала SSPCLKOUT (используется только в режиме          |  |  |
|      |                | обмена SPI фирмы Motorola). См. раздел «Формат SPI фирмы      |  |  |
|      |                | Motorola»                                                     |  |  |
| 6    | SPO            | Полярность сигнала SSPCLKOUT (используется только в           |  |  |
|      |                | режиме обмена SPI фирмы Motorola). См. раздел «Формат         |  |  |
|      |                | синхронного обмена SPI фирмы Motorola»                        |  |  |
| 54   | FRF            | Формат информационного кадра.                                 |  |  |
|      |                | 00 - протокол SPI фирмы Motorola;                             |  |  |
|      |                | 01 - протокол SSI фирмы Texas Instruments;                    |  |  |
|      |                | 10 - протокол Microwire фирмы National Semiconductor;         |  |  |
|      |                | 11 - резерв                                                   |  |  |
| 30   | DSS            | Размер слова данных:                                          |  |  |
|      |                | 0000 – 0010 : резерв                                          |  |  |
|      |                | 0011 – 1111 : 4 бита – 16 бит                                 |  |  |

Таблица 8 – Описание управляющего регистра CR1 контроллера SSP

| №    | Функциональное | Расшифровка функционального имени бита, краткое               |
|------|----------------|---------------------------------------------------------------|
| бита | имя бита       | описание назначения и принимаемых значений                    |
| 154  |                | Резерв, при чтении результат не определен. При записи следует |
|      |                | устанавливать в 0                                             |

| 3 | SOD | Запрет выходных линий в режиме ведомого устройства.          |  |
|---|-----|--------------------------------------------------------------|--|
|   |     | Бит используется только в режиме ведомого устройства (MS=1). |  |
|   |     | Это позволяет организовать двусторонний обмен данными в      |  |
|   |     | системах, содержащих одно ведущее и несколько ведомых        |  |
|   |     | устройств.                                                   |  |
|   |     | Бит SOD следует установить в случае, если данный ведомый     |  |
|   |     | модуль SSP не должен в настоящее время осуществлять передачу |  |
|   |     | данных в линию SSP_TXD. При этом линии обмена данных         |  |
|   |     | ведомых устройств можно соединить параллельно.               |  |
|   |     | 0 – управление линией SSP_TXD в ведомом режиме               |  |
|   |     | разрешена.                                                   |  |
|   |     | 1 – управление линией SSP_TXD в ведомом режиме               |  |
|   |     | запрещена                                                    |  |
| 2 | MS  | Выбор ведущего или ведомого режима работы:                   |  |
|   |     | 0 – ведущий модуль (устанавливается по умолчанию); 1 –       |  |
|   |     | ведомый модуль                                               |  |
| 1 | SSE | Разрешение работы приемопередатчика:                         |  |
|   |     | 0 – работа запрещена;                                        |  |
|   |     | 1 – работа разрешена                                         |  |
| 0 | LBM | Тестирование по шлейфу:                                      |  |
|   |     | 0 – нормальный режим работы приемопередатчика;               |  |
|   |     | 1 — выход регистра сдвига передатчика соединен со входом     |  |
|   |     | регистра сдвига приемника                                    |  |

# 1.2.3.4 Описание библиотечных функций контроллера SSP

Для работы с SSP Миландром предусмотрена специальная библиотека, которая отвечает за работу модуля в микроконтроллере. В листинге 3 представлены функции и структуры данной библиотеки, используемые для работы с контроллером CAN в МК в данном курсовом проекте, с комментариями на русском языке.

Листинг 3 – Основные функции и структуры библиотеки SSP

typedef struct

<sup>/\*\*</sup> 

<sup>\* @</sup>brief Структура SSP

<sup>\*/</sup> 

```
uint16 t SSP SCR;
                             /*!< Скорость SSP. Определяется по формуре:
                        F SSPCLK / (CPSDVR * (1 + SCR)) */
                                /*!< Конфигурация SSP clock divider. Может быть от 2 да 254 */
 uint16 t SSP CPSDVSR;
 uint16 t SSP Mode;
                               /*!< Тип SSP */
 uint16_t SSP_WordLength;
                                  /*!< Число битов получаемых и передаваемых в одном кадре */
 uint16 t SSP SPH;
                              /*!< Фаза передачи */
 uint16 t SSP SPO;
                             /*!< Полярность */
 uint16 t SSP FRF;
                             /*!< Формат кадра */
uint16_t SSP_HardwareFlowControl;
                                      /*!< определяет включен или выключен HardwareFlowControl */
}SSP InitTypeDef;
/**
 * @brief Перезагрузка SSP к начальным значениям
 * @param SSPx: Выбор SSP
 * @retval None
 */
void SSP DeInit(MDR SSP TypeDef* SSPx);
 * @brief Инициализирует SSP по структуре из параметров
 * @param SSPx: Выбор SSP
 * @param SSP_InitStruct: указатель на SSP_InitTypeDef structure
 * @retval None
 */
void SSP Init(MDR SSP TypeDef* SSPx, const SSP InitTypeDef* SSP InitStruct);
 * @brief Заполнение каждого члена структуры SSP_InitStruct начальным значением
 * @param SSP_InitStruct: указатель на SSP_InitTypeDef structure
 * @retval None
void SSP_StructInit(SSP_InitTypeDef* SSP_InitStruct);
/**
 * @brief вкл/выкл SSP
 * @param SSPx: Выбор SSP
 * @param NewState: вкл/выкл
 * @retval None
void SSP Cmd(MDR SSP TypeDef* SSPx, FunctionalState NewState);
 * @brief Разрешение прерываний по SSP
 * @param SSPx: Выбор SSP
 * @param SSP IT: Тип прерывания. Может быть
       @arg SSP_IT_TX
       @arg SSP_IT_RX
       @arg SSP_IT_RT
       @arg SSP IT ROR
 * @param NewState: вкл/выкл
 * @retval None
void SSP_ITConfig(MDR_SSP_TypeDef* SSPx, uint32_t SSP_IT, FunctionalState NewState);
 * @brief Проверяет произошло ли прерывание
 * @param SSPx: Выбор SSP
 * @param SSP_IT: Тип прерывания. Может быть:
        @arg SSP IT TX
       @arg SSP IT RX
       @arg SSP IT RT
        @arg SSP IT ROR
 * @retval установлен/не установлен
```

```
ITStatus SSP GetITStatus(MDR SSP TypeDef* SSPx, uint32 t SSP IT);
 * @brief Очистка битов прерывания SSP
 * @param SSPx: Выбор SSP
 * @param SSP_IT: Выбор бита для очистки. Может быть:
       @arg SSP IT RT
       @arg SSP_IT_ROR
 * @retval None
void SSP ClearITPendingBit(MDR SSP TypeDef* SSPx, uint32 t SSP IT);
 * @brief Предача данных через SSP
 * @param SSPx:Выбор SSP
 * @param Data: Данные для передачи
 * @retval None
void SSP_SendData(MDR_SSP_TypeDef* SSPx, uint16_t Data);
 * @brief Возвращает последние полученные данные по SSP
 * @param SSPx: Выбор SSP
 * @retval Полученные данные (7:0) and флаги ошибки(15:8).
uint16 t SSP ReceiveData(MDR SSP TypeDef* SSPx);
 * @brief Инициализация предделителя для SSP
 * @param SSPx: Выбор SSP
 * @param SSP_BRG: Предделитель. Может быть:
       @arg SSP HCLKdiv1
       @arg SSP_HCLKdiv2
       @arg SSP_HCLKdiv4
       @arg SSP HCLKdiv8
       @arg SSP HCLKdiv16
       @arg SSP HCLKdiv32
       @arg SSP_HCLKdiv64
       @arg SSP HCLKdiv128
 * @retval None
 */
void SSP_BRGInit(MDR_SSP_TypeDef* SSPx, uint32_t SSP_BRG);
```

#### **1.2.4 UART**

## 1.2.4.1 Общее описание модуля

Модуль универсального асинхронного приемопередатчика (UART – Universal Asynchronous Receiver-Transmitter) представляет собой периферийное устройство микроконтроллера.

В состав контроллера включен кодек (ENDEC – ENcoder/DEcoder) последовательного интерфейса инфракрасной (ИК) передачи данных в соответствии с протоколом SIR (SIR – Serial Infra Red) ассоциации Infrared Data Association (IrDA).

Так как интерфейс UART, аналогично интерфейсу SPI был изучен ранее, его дополнительное описание не требуется.

#### 1.2.4.2 Основные характеристики модуля UART

Может быть запрограммирован для использования, как в качестве универсального асинхронного приемопередатчика, так и для инфракрасного обмена данными (SIR).

Содержит независимые буферы приема (16х12) и передачи (16х8) типа FIFO (First In First Out — первый вошел, первый вышел), что позволяет снизить интенсивность прерываний центрального процессора.

Программное отключение FIFO позволяет ограничить размер буфера одним байтом.

Программное управление скоростью обмена. Обеспечивается возможность деления тактовой частоты опорного генератора в диапазоне (1x16-65535x16). Допускается использование нецелых коэффициентов деления частоты, что позволяет использовать любой опорный генератор с частотой более  $3.6864~\mathrm{MFu}$ .

Поддержка стандартных элементов асинхронного протокола связи — стартового и стопового бит, а та же бита контроля четности, которые добавляются перед передачей и удаляются после приема.

Независимое маскирование прерываний от буфера FIFO передатчика, буфера FIFO приемника, по таймауту приемника, по изменению линий состояния модема, а также в случае обнаружения ошибки.

Поддержка прямого доступа к памяти.

Обнаружение ложных стартовых бит.

Формирование и обнаружения сигнала разрыва линии.

Поддержка функция управления модемом (линии CTS, DCD, DSR, RTS, DTR и RI).

Возможность организации аппаратного управления потоком данных.

Полностью программируемый асинхронный последовательный интерфейс с характеристиками:

- данные длиной 5, 6, 7 или 8 бит;
- формирование и контроль четности (проверочный бит выставляется по четности, нечетности, имеет фиксированное значение, либо не передается);
- формирование 1 или 2 стоповых бит;
- скорость передачи данных от 0 до UARTCLK/16 Бод.

## 1.2.4.3 Описание регистров контроллера UART

Описание регистров с базовым адресом, их названием и описанием контроллера UART представлено в таблице 9.

Таблица 9 – Описание регистров контроллера UART

| Смещение   | Наименование | Тип | Значение     | Размер, | Описание                               |
|------------|--------------|-----|--------------|---------|----------------------------------------|
|            |              |     | после сброса | бит     |                                        |
| 0x40030000 | MDR_UART1    |     |              |         | Контроллер UART1                       |
| 0x40038000 | MDR_UART2    |     |              |         | Контроллер UART2                       |
| 0x000      | DR           | RW  | 0x           | 12/8    | MDR_UARTx->DR                          |
|            |              |     |              |         | Регистр данных                         |
| 0x004      | RSR_ECR      | RW  | 0x0          | 4/0     | MDR_UARTx->RSR_ECR                     |
|            |              |     |              |         | Регистр состояния приемника / Сброс    |
|            |              |     |              |         | ошибки приемника                       |
| 0x008-     |              |     |              |         | Зарезервировано                        |
| 0x014      |              |     |              |         |                                        |
| 0x018      | FR           | RO  | 0b-10010     | 9       | MDR_UARTx->FR                          |
|            |              |     |              |         | Регистр флагов                         |
| 0x01C      |              |     |              |         | Зарезервировано                        |
| 0x020      | ILPR         | RW  | 0x00         | 8       | MDR_UARTx->ILPR                        |
|            |              |     |              |         | Регистр управления ИК обменом в режиме |
|            |              |     |              |         | пониженного энергопотребления          |
| 0x024      | IBRD         | RW  | 0x0000       | 16      | MDR_UARTx->IBRD                        |
|            |              |     |              |         | Целая часть делителя скорости обмена   |
|            |              |     |              |         | данными                                |
| 0x028      | FBRD         | RW  | 0x00         | 6       | MDR_UARTx->FBRD                        |
|            |              |     |              |         | Дробная часть делителя скорости обмена |
|            |              |     |              |         | данными                                |
| 0x02C      | LCR_H        | RW  | 0x00         | 8       | MDR_UARTx->LCR_H                       |
|            |              |     |              |         | Регистр управления линией              |
| 0x030      | CR           | RW  | 0x0300       | 16      | MDR_UARTx->CR                          |
|            |              |     |              |         | Регистр управления                     |
| 0x034      | IFLS         | RW  | 0x12         | 6       | MDR_UARTx->IFLS                        |
|            |              |     |              |         | Регистр порога прерывания по           |
|            |              |     |              |         | заполнению буфера FIFO                 |
| 0x038      | IMSC         | RW  | 0x000        | 11      | MDR_UARTx->IMSC                        |
|            |              |     |              |         | Регистр маски прерывания               |
|            |              |     |              |         |                                        |

| 0x03C | RIS   | RO | 0x00- | 11 | MDR_UARTx->RIS                 |
|-------|-------|----|-------|----|--------------------------------|
|       |       |    |       |    | Регистр состояния прерываний   |
| 0x040 | MIS   | RO | 0x00- | 11 | MDR_UARTx->MIS                 |
|       |       |    |       |    | Регистр состояния прерываний с |
|       |       |    |       |    | маскированием                  |
| 0x044 | ICR   | WO | -     | 11 | MDR_UARTx->ICR                 |
|       |       |    |       |    | Регистр сброса прерывания      |
| 0x048 | DMACR | RW | 0x00  | 3  | MDR_UARTx->DMACR               |
|       |       |    |       |    | Регистр управления DMA         |

## 1.2.4.4 Описание библиотечных функций контроллера UART

Для работы с UART Миландром предусмотрена специальная библиотека, которая отвечает за работу модуля в микроконтроллере. В листинге 4 представлены функции и структуры данной библиотеки, используемые для работы с контроллером UART в МК в данном курсовом проекте, с комментариями на русском языке.

Листинг 4 – Основные функции и структуры библиотеки UART

```
* @brief Структура UART
typedef struct
uint32_t UART_BaudRate;
                             /*!< Скорость UART. Определяется по формуле
                     - IntegerDivider = ((UARTCLK) / (16 * (UART InitStruct->UART BaudRate)))
                     - FractionalDivider = ((IntegerDivider - ((u32) IntegerDivider)) * 64) + 0.5 */
uint16_t UART_WordLength; /*!< Длина слова */
uint16_t UART_StopBits;
                            /*!< Количество стопбит */
uint16_t UART_Parity;
                           /*!< Четность. */
uint16 t UART FIFOMode;
                            /*!< Вкл/выкл FIFOMode */
uint16 t UART HardwareFlowControl; /*!< Определяет включение HardwareFlowControl */
}UART_InitTypeDef;
 * @brief Перезагрузка UART к начальным значениям
 * @param UARTx: Выбор UART
 * @retval None
void UART_DeInit(MDR_UART_TypeDef* UARTx);
* @brief Инициализирует UART по структуре из параметров
* @param UARTx: Выбор UART
* @param UART_InitStruct: указатель на структуру UART_InitTypeDef
* @retval Статус скорости передачи
BaudRateStatus UART_Init(MDR_UART_TypeDef* UARTx, UART_InitTypeDef* UART_InitStruct);
```

```
/**
* @brief Заполнение всех значений UART_InitStruct начальными значениями
 * @param UART InitStruct: указатель на структуру UART InitTypeDef
 * @retval None
void UART StructInit(UART InitTypeDef* UART InitStruct);
* @brief Включение контроллера UART
 * @param UARTx: Выбор UART
* @param NewState: вкл/выкл
* @retval None
*/
void UART Cmd(MDR UART TypeDef* UARTx, FunctionalState NewState);
* @brief Разрешение прерываний по UART
* @param UARTx: Выбор UART
* @param UART_IT: Тип прерывания.
* @param NewState: вкл/выкл
* @retval None
*/
void UART ITConfig(MDR UART TypeDef* UARTx, uint32 t UART IT, FunctionalState NewState);
* @brief Проверка наступления прерывания
 * @param UARTx: Выбор UART
 * @param UART IT: Тип прерывания
 * @retval установлен/не установлен
ITStatus UART GetITStatus(MDR UART TypeDef* UARTx, uint32 t UART IT);
* @brief Очистка битов прерывания UART
* @param UARTx: Выбор UART
* @param UART IT: Тип прерывания
* @retval None
*/
void UART ClearITPendingBit(MDR UART TypeDef* UARTx, uint32 t UART IT);
/**
* @brief Отправка данных по UART
* @param UARTx: Выбор UART
* @param Data: Данные для отправки
* @retval None
*/
void UART SendData(MDR UART TypeDef* UARTx, uint16 t Data);
* @brief Возвращает последние полученные данные по UART
* @param UARTx: Выбор UART
 * @retval Полученные данные (7:0) и флаги ошибок (15:8).
uint16_t UART_ReceiveData(MDR_UART_TypeDef* UARTx);
* @brief Настройка предделителя UART
 * @param UARTx: Выбор UART
* @param UART BRG: Установка предделителя
 * @retval None
 */
void UART BRGInit(MDR UART TypeDef* UARTx, uint32 t UART BRG);
```

## 1.3 Описание отладочной платы

Для отладки курсового проекта использовалось две отладочных платы для микросхемы K1986BE92QI (ТСКЯ.469575.002-01 вер. 4). Схема расположения элементов на данной отладочной плате представлена на рисунке 9.



Рисунок 9 - Расположение элементов управления и коммутации отладочной платы Кнопки S1 «UP», S2 «LEFT», S3 «SELECT», S4 «DOWN», S5 «RIGHT» могут быть нами запрограммированы. Кнопка S1 подключена к линии PB5 порта B, кнопка S2 — к линии PE3 порта E, кнопка S3 — к линии PC2 порта C, кнопка S4 — к линии PE1 порта E, кнопка S5 — к линии PB6 порта B.

Кнопка S8 «RESET» предназначена для аппаратного сброса.

Кнопка S9 «WAKEUP» служит для выхода микроконтроллера из режима пониженного энергопотребления STANDBY.

Светодиоды VD3 и VD4 (поз. 32 на рисунке 1.3) подключены через ограничивающие ток резисторы к линиям PC0 и PC1 порта C и могут служить для простейшей индикации.

Описание элементов отладочной платы сведено в таблицу 10.

Таблица 10 – элементы отладочной платы

| Обозначение | Описание                                                 | Поз. |  |  |  |
|-------------|----------------------------------------------------------|------|--|--|--|
| DD1         | Контактное устройство для микроконтроллера               | 27   |  |  |  |
| D5          | Приемопередатчик RS-232                                  | 4    |  |  |  |
| D7          | Приемопередатчик CAN                                     |      |  |  |  |
| GB1         | Батарейный отсек                                         |      |  |  |  |
| R1          | Подстроечный резистор канала 7 АЦП                       | 22   |  |  |  |
| SW1SW3      | Переключатели                                            | 24   |  |  |  |
| S1-S5       | Кнопки UP, LEFT, SELECT, DOWN, RIGHT                     | 9    |  |  |  |
| S8          | Кнопка RESET                                             | 8    |  |  |  |
| S9          | Кнопка WAKEUP                                            | 10   |  |  |  |
| VD2         | Транзистор для подключения батарейного отсека            | 13   |  |  |  |
| VD3, VD4    | Набор светодиодов для порта С                            | 32   |  |  |  |
| X1          | Разъем питания 5B                                        |      |  |  |  |
| X2          | Разъем BNC внешнего сигнала канала 7 АЦП                 |      |  |  |  |
| X3          | Разъем BNC внешнего сигнала на 1-м входе компаратора     |      |  |  |  |
| X5          |                                                          | 21   |  |  |  |
| X6          |                                                          | 5    |  |  |  |
| X8          | Разъем для установки конфигурационных перемычек          | 16   |  |  |  |
| X10         | _                                                        | 19   |  |  |  |
| X12         | _                                                        | 17   |  |  |  |
| X13         | Разъем Audio 3,5 мм выхода ЦАП1 через звуковой усилитель | 14   |  |  |  |
| X14         | Разъем отладки JTAG-A                                    | 30   |  |  |  |
| X15         | Разъем BNC выхода ЦАП-1                                  |      |  |  |  |
| X16, X17    | Разъемы для установки конфигурационных перемычек         | 31   |  |  |  |
| X20         | Разъем отладки JTAG-B                                    | 29   |  |  |  |
| X21         | Разъем карты памяти micro-SD                             | 25   |  |  |  |

| X22 | Разъем USB-B                                    | 23 |
|-----|-------------------------------------------------|----|
| X23 | Разъем интерфейса RS-232                        | 3  |
| X24 | Разъем интерфейса CAN                           | 1  |
| X26 | Разъем портов B, C, D микроконтроллера          | 28 |
| X27 | Разъем портов A, E, F микроконтроллера          | 26 |
| X28 | Разъем для установки конфигурационных перемычек | 34 |
| X29 |                                                 | 2  |
| Z1  | Фильтр питания                                  | 6  |
| _   | Жидкокристаллический модуль                     | 11 |

Отдельно рассмотрим LCD и элементы, используемые для работы с интерфейсами, то есть модули: приемопередатчик CAN и приемопередатчик RS-232.

#### 1.3.1 LCD

Модуль LCD представлен на плате в виде MT– 12864J v.1 отечественной компании «МЭЛТ» содержит собственный контроллер управления и жидкокристаллическую панель. Модуль содержит оперативное запоминающее устройство (ОЗУ) для хранения данных, выводимых на экран, размером 64х64х2 бит. Каждой светящейся точке на экране соответствует логическая «1» в ячейке ОЗУ модуля.

Функциональная блок-схема данного модуля представлена на рисунке 10.



Рисунок 10 – Функциональная блок-схема MT– 12864J

В таблице 11 представлены назначения внешних выводов LCD.

Таблица 11 – Назначение внешних выводов LCD

| Nº     | Обозначение | Назначение         |
|--------|-------------|--------------------|
| 1      | UCC         | Напряжение питания |
| 2      | GND         | Общий вывод        |
| 3      | U0          | Управление         |
|        |             | контрастностью     |
| 4 - 11 | DB0 – DB7   | Шина данных        |

| 12 | E1  | Выбор кристалла 1                   |
|----|-----|-------------------------------------|
| 13 | E2  | Выбор кристалла 2                   |
| 14 | RES | Сброс (начальная<br>установка)      |
| 15 | R/W | Выбор: Чтение/ Запись               |
| 16 | A0  | Выбор: Команды/ Данные              |
| 17 | Е   | Стробирование данных                |
| 18 | UEE | Выход DC–DC                         |
|    |     | преобразователя                     |
| 19 | A   | + питания подсветки                 |
| 20 | K   | <ul><li>питания подсветки</li></ul> |

Все команды с расшифровками, используемые в работе с данным LCD представлены на рисунке 11.

| Команда                  | R/W | A0 | DB7        | DB6              | DB5    | DB4                                                                                                               | DB3                                          | DB2 | DB1                                         | DB0                |                                      |                                                                                  | Функция                                                                                  |
|--------------------------|-----|----|------------|------------------|--------|-------------------------------------------------------------------------------------------------------------------|----------------------------------------------|-----|---------------------------------------------|--------------------|--------------------------------------|----------------------------------------------------------------------------------|------------------------------------------------------------------------------------------|
| Display ON/OFF           | 0   | 0  | 0          | 0                | 1      | 1                                                                                                                 | 1                                            | 1   | 1                                           | 0/1                | экранно                              | м С                                                                              | ли выключает ЖКИ, независимо от данных в<br>03У и внутреннего состояния<br>ючить дисплей |
| Display START<br>Line    | 0   | 0  | 1          | 1                | С      | Display START Line (063) Определяет строку ОЗУ, которая будет отобража верхней строке ЖКИ (Стартовая строка ЖКИ). |                                              |     | т строку ОЗУ , которая будет отображаться в |                    |                                      |                                                                                  |                                                                                          |
| Set Page                 | 0   | 0  | 1          | 0                | 1      | 1                                                                                                                 | 1                                            |     | Pag<br>(0                                   |                    | Устанавливает страницу ОЗУ (стр. 07) |                                                                                  | ает страницу ОЗУ (стр. 07)                                                               |
| Set Address              | 0   | 0  | 0          | 1                | Colu   | umn                                                                                                               | nn address (063) Устанавливает адрес столбца |     |                                             | вает адрес столбца |                                      |                                                                                  |                                                                                          |
| Чтение режима состояния: |     |    |            | ежима состояния: |        |                                                                                                                   |                                              |     |                                             |                    |                                      |                                                                                  |                                                                                          |
|                          |     | 0  |            | 0                | ON/OFF | RESET                                                                                                             | 0                                            | 0   | 0                                           |                    | BUSY                                 | 1                                                                                | модуль занят внутренней обработкой                                                       |
| Status Read              | 1   |    | BUSY       |                  |        |                                                                                                                   |                                              |     |                                             | 0                  |                                      | 0                                                                                | модуль готов к работе с внешним МП<br>ЖКИ выключен                                       |
|                          |     |    | B          |                  | ON     |                                                                                                                   |                                              |     |                                             |                    | ON/OFF                               | 1                                                                                | ЖКИ включен                                                                              |
|                          |     |    |            |                  |        |                                                                                                                   |                                              |     |                                             |                    |                                      | 1                                                                                | состояние сброса                                                                         |
|                          |     |    |            |                  |        |                                                                                                                   |                                              |     |                                             |                    | RESET                                | 0                                                                                | нормальное состояние                                                                     |
|                          |     |    |            |                  |        |                                                                                                                   |                                              |     |                                             |                    |                                      |                                                                                  |                                                                                          |
| Write Display<br>Data    | 0   | 1  | Write Data |                  |        |                                                                                                                   |                                              |     |                                             | Запись ,<br>модуля | дан                                  | яных в ОЗУ  Эти команды выбирают ОЗУ по ранее заданному адресу, после чего адрес |                                                                                          |
| Read Display<br>Data     | 1   | 1  |            | Read Data        |        |                                                                                                                   | Чтение<br>модуля                             | даі | нных из ОЗУ столбца инкрементируется        |                    |                                      |                                                                                  |                                                                                          |

Рисунок 11 – Команды для работы с LCD

# 1.3.2 Приемопередатчик САМ

Приемопередатчик CAN представлен на данной отладочной плате в виде модуля ATA6660.

АТА6660 - ИС, изготовленная по технологии Smart Power BCD60-III компании Atmel. Она специально разработана для обеспечения высокоскоростной передачи данных по дифференциальным линиям в жестких климатических условиях, например, в автомобильном или индустриальном оборудовании. Приемопередатчик имеет пропускную способность 1 МБод. АТА6660 полностью совместим с ISO11898, стандартом для высокоскоростных коммуникационных CAN-C.

Описание выводов данной ИС представлено в таблице 12.

Таблица 12 – Выводы АТА6660

| Вывод | Обозначение  | Функция                                            |
|-------|--------------|----------------------------------------------------|
| 1     | TXD          | Вход передатчика данных                            |
| 2     | GND          | Общий                                              |
| 3     | $V_{CC}$     | Напряжение питания                                 |
| 4     | RXD          | Выход приемника данных                             |
| 5     | $ m V_{REF}$ | Выход источника опорного напряжения                |
| 6     | CANL         | Вход/выход CAN-приемопередатчика (низкий уровень)  |
| 7     | CANH         | Вход/выход CAN-приемопередатчика (высокий уровень) |
| 8     | RS           | Управление: дежурный режим/рабочий режим           |

Временные диаграммы данного приемопередатчика представлены на рисунке 12.



Рисунок 12 – Временные диаграммы приемопередатчика CAN

На рисунке 13 представлена схема подключения рассматриваемого модуля в шину CAN.



Рисунок 13 – Схема подключения модуля приемопередатчика CAN

## 1.3.3 Приемопередатчик RS-232

Приемопередатчик RS-232 представлен в виде модуля 555ИН4 производства Миландр.

Приемопередатчик интерфейса RS-232 содержит пять передатчиков КМОП –RS-232 и три приемника RS-232 –КМОП (один активный во всех режимах), а также внутренний импульсный преобразователь напряжения с внешними конденсаторами. Для работы схемы требуется 4 внешних конденсатора. Особенность схемы – наличие режима "выключено", в котором все приемники остаются активными. В этом режиме ток потребления составляет не более 10мкА.

Описание выводов данной микросхемы представлено в таблице 13.

Таблица 13 – Выводы 555ИН4

| Вывод   | Контактная | Условное    | Функциональное назначение выводов       |
|---------|------------|-------------|-----------------------------------------|
| корпуса | площадка   | обозначение |                                         |
|         | кристалла  |             |                                         |
| 1       | 1          | C2+         | Положительный вывод конденсатора для    |
|         |            |             | внутреннего импульсного преобразователя |
|         |            |             | напряжения                              |

# Окончание таблицы 13

| 2  | 2              | GND             | Общий                                        |
|----|----------------|-----------------|----------------------------------------------|
| 3  | 3              | C2-             | Отрицательный вывод конденсатора для         |
| 3  | 3              | C2-             | внутреннего импульсного преобразователя      |
|    |                |                 | напряжения                                   |
| 4  | 4              | $U_{\rm L}$     | -5,5 В вывод внутреннего импульсного         |
|    |                |                 | преобразователя напряжения                   |
| 5  | 5              | T1OUT           | Выход передатчика RS-232                     |
| 6  | 6              | T2OUT           | Выход передатчика RS-232                     |
| 7  | 7              | T3OUT           | Выход передатчика RS-232                     |
| 8  | 8              | T4OUT           | Выход передатчика RS-232                     |
| 9  | 9              | T5OUT           | Выход передатчика RS-232                     |
| 10 | 10             | T5IN            | Вход передатчика RS-232                      |
| 11 | 11             | T4IN            | Вход передатчика RS-232                      |
| 12 | 12             | T3IN            | Вход передатчика RS-232                      |
| 13 | 13             | T2IN            | Вход передатчика RS-232                      |
| 14 | 14             | T1IN            | Вход передатчика RS-232                      |
| 15 | 15             | MBAUD           | Вход управления режимом передачи             |
|    |                |                 | 250/1000 Кбит/с                              |
|    |                |                 | Активный уровень "1"                         |
| 16 | 16             | nNSHDN          | Вход выключения передатчиков RS-232.         |
|    |                |                 | Активный уровень "0"                         |
| 17 | 17             | nEN             | Вход разрешения работы выходов приемников.   |
|    |                |                 | Активный уровень "0"                         |
| 18 | 18             | R1IN            | Вход приемника RS-232                        |
| 19 | 19             | R1OUTB          | Не инвертирующий выход приемника. Активен    |
|    |                |                 | во всех режимах                              |
| 20 | 20             | R1OUT           | Выход приемника RS-232                       |
| 21 | 21             | R2OUT           | Выход приемника RS-232                       |
| 22 | 22             | R3OUT           | Выход приемника RS-232                       |
|    |                |                 |                                              |
| 23 | 23             | R3IN            | Вход приемника RS-232                        |
| 24 | 24             | R2IN            | Вход приемника RS-232                        |
| 25 | 25             | C1-             | Отрицательный вывод конденсатора для         |
|    |                |                 | внутреннего импульсного преобразователя      |
|    |                |                 | напряжения                                   |
| 26 | 26             | U <sub>CC</sub> | Напряжение питания                           |
| 27 | 27             | C1+             | Положительный вывод конденсатора для         |
|    |                |                 | внутреннего импульсного преобразователя      |
|    |                |                 | напряжения                                   |
| 28 | 28             | UH              | +5,5 В вывод внутр. импульсного преоб. напр. |
|    | — <del>-</del> |                 | y-r                                          |

Типовая схема подключения микросхемы представлена на рисунке 14, где

G1 – источник постоянного напряжения, UCC = (3,0...5,5) B;

С1...С5 – конденсаторы,

C1 = не менее 0,22 мк $\Phi \pm 20$  %;

 $C5 = \text{не менее } 0.22 \text{ мк}\Phi \pm 20 \text{ %};$ 

C2 = C3 = C4 =не менее 1,0 мк $\Phi \pm 20$  %.



Рисунок 14 — Типовая схема подключения микросхемы приемопередатчика RS-232

#### 1.4 Подключение отладочных плат

Для передачи данных между двумя отладочными платам необходимо соединить интерфейсные выводы между собой. Для интерфейсов CAN, USB, RS-232 есть специальные разъемы, в связи чем будут необходимы специальные кабели для их соединения. Интерфейс SPI будет подключен при помощи обычных проводов на разъеме общего назначения X26. Схема соединений электрическая представлена в приложении В.

# 1.5 Алгоритмы работы программы

## 1.5.1 Алгоритм работы основной программы

Основная схема работы программы показана на рисунках 15 и 16.

После подачи питания на отладочную плату, происходит инициализация констант, настройка портов для LCD, настройка портов для кнопок, включение LCD и инициация таймера.



Рисунок 15 - Схема алгоритма основной программы



Рисунок 16 - Схема алгоритма основной программы (продолжение)

С помощью кнопок вверх («UP») и вниз («DOWN»), можно двигаться между строками в главном меню. В главном меню имеется 5 пунктов, которые отвечают за различные модули для тестирования: «CAN», «SSP», «USB», «UART», «FULL TEST». Выбор может быть осуществлен с помощью кнопки «SELECT». При выборе определенного пункта меню на экране появится информация о тесте и статусе прохождения теста (ожидание данных, данные переданы, данные получены, данные ошибочны, данные успешны). Выход из каждого теста в главное меню может быть осуществлен с помощью кнопки назад («LEFT»), при этом, если в ходе тестирования изменялись какие-либо настройки МК (например, как в тесте USB), то они вернутся в изначальное состояние.

## 1.5.2 Алгоритмы инициализации

На рисунках 17-19 показаны все алгоритмы инициализации, которые используются на всех этапах работы программы. Некоторые схемы алгоритма могут различаться для модулей Slave и Master, в связи с чем данные схемы алгоритма разделены на схемы «Master МК» и «Slave МК».



Рисунок 17 — Схемы алгоритмов инициации портов LCD, портов для кнопок, таймера, портов для CAN



Рисунок 18 — Схемы алгоритмов инициации портов SSP и запуска модулей SSP и UART



Рисунок 19 – Схемы алгоритмов инициации модуля CAN, запуска и отключения USB

## 1.5.3 Алгоритмы работы прерываний

На рисунках 20-22 представлены схемы работы прерываний в микроконтроллерах. Схемы алгоритмов, аналогично с предыдущим пунктом, разделены на «Master MK» и «Slave MK».

Прерывание по таймеру используется для обновления данных на LCD дисплее. В левом верхнем углу всегда находится фамилия исполнителя курсового проекта, в правом верхнем углу группа. Под группой находится информация о микроконтроллере («Master» или «Slave»). Затем следует 3 строчки главного меню или информации о проходящем в данный момент тесте. Внизу экрана находится бегущая строка, которая информирует

пользователя, что данная система разработана в ходе выполнения курсовой работы по дисциплине «Микропроцессорные системы».



Рисунок 20 – Схема алгоритма прерывания таймера

Алгоритм обработки прерывания USB будет реализован только в Master, так как тестирование USB будет производиться только в этом микроконтроллере. Прерывание читает данные из буфера и обрабатывает их в зависимости от типа теста. Если в текущий момент не установлен флаг полного теста, то полученные данные будут сразу переданы обратно источнику. Если же флаг полного теста установлен, то полученные данные либо запишутся в память, либо будут переданы обработанные данные в зависимости от флага передачи данных.



Рисунок 21 – Схема алгоритма прерывания USB



Рисунок 22 – Схема алгоритма обработки прерывания CAN

Прерывание по CAN будет реализовано только в Slave MK, так как Master будет передавать данные и там нет необходимости в прерывании (хотя это возможно). После получения данные происходит проверка на флаг теста CAN. Если он установлен, то происходит проверка полученных данных. В результате проверки станет понятно, была ли

передача успешна или данные ошибочны. Если флаг не установлен, то данные просто выводятся на экран.

## 1.5.4 Алгоритмы работы тестирующей программы САМ

На рисунке 23 представлена схема алгоритма тестирующей модуль CAN программы. Для Master и Slave данные программы различаются: они реализуют передачу и прием данных соответственно. Прием данных будет осуществляться по прерыванию, описанному в предыдущем пункте.



Рисунок 23 – Схема алгоритма теста CAN

## 1.5.5 Алгоритмы работы тестирующей программы SSP

Схема алгоритма программы, тестирующей модуль SSP представлена на рисунке 24. Маster МК после инициализации модуля и настройки портов передает данные. В связи с этим Slave МК должен быть переведен в режим теста модуля SSP раньше, иначе данные приняты не будут и придется заново запускать данный режим на Master МК.



Рисунок 24 – Схема алгоритма теста модуля SSP

# 1.5.6 Алгоритмы работы тестирующей программы USB



Рисунок 25 – Схема алгоритма теста USB

На рисунке 25 представлена схема алгоритма для теста модуля USB. Данный модуль будет работать в режиме USB Device как CDC. Прием данных осуществляется по прерыванию и был описан в пункте 1.5.3. В связи с тем, что USB работает на более высокой частоте, чет МК, то приходится переводить МК на высокую частоту при запуске теста USB и при окончании переводить обратно.

# 1.5.7 Алгоритмы работы тестирующей программы UART

Тест UART будет производиться простейшей передачей данных с одного МК на другой сразу после инициации портов и модуля UART. Схема алгоритма данного теста представлена на рисунке 26.



Рисунок 26 – Схема алгоритма теста модуля UART

#### 1.5.8 Алгоритмы работы полной тестирующей программы

Полная тестирующая программа представляет собой алгоритм, в ходе выполнения которого могут быть протестированы все имеющиеся в МК модули, отвечающие за интерфейсы связи двух МК.

Схема алгоритма полной тестирующей программы представлена на рисунках 28 — 30. По данному алгоритму данные попадают в Master МК из ПЭВМ по USB, затем они идут в Slave МК по SSP. Далее они возвращаются в Master МК по UART. После этого они должны быть переданы обратно в ПЭВМ по USB. В завершении, данные передаются в Slave МК по интерфейсу CAN. На этом полный тест завершен. Схематически данный алгоритм представлен на рисунке 27.



Рисунок 27 – Схема полного теста



Рисунок 28 – Схема алгоритма полного теста Master МК



Рисунок 29 — Схема алгоритма полного теста Master MK (продолжение)



Рисунок 30 — Схема алгоритма полного теста Slave MK

## 2 ТЕХНОЛОГИЧЕСКАЯ ЧАСТЬ

## 2.1 Разработка программы

В ходе работы над курсовым проектом было задействовано следующее ПО: среда разработки Keil uVision 5 с дополнительными библиотеками «Standard Peripherals Library + software pack для Keil MDK 5» с официального сайта АО "ПКК Миландр". Внешний вид среды разработки представлен на рисунке 31.

```
| Comparison | Com
```

Рисунок 31 – Внешний вид Keil uVision 5

Среду можно использовать для разработки под самые разные платы, начиная от плат, основанных на МК архитектуры AVR и заканчивая архитектурой ARM. Кроме того, данная среда разработки может быть модифицирована с помощью библиотек, которые могут быть загружены с официальных сайтов разработчиков ИС и МК.

## 2.2 Программирование flash-памяти микроконтроллера, отладка программы

Программирование flash-памяти микроконтроллера производится с помощью JTAG/SW программатора. При работе в режиме отладки разрешается работа отладочного интерфейса JTAG/SW. При этом к микроконтроллеру может быть подключен JTAG/SW адаптер, с помощью которого программные средства разработки позволяют работать с микроконтроллером в отладочном режиме. Линии JTAG должны быть подтянуты к питанию сопротивлениями не менее 10К с учетом, чтобы эти подтяжки не влияли на работу системы. Схема подключения при отладке представлена на рисунке 32.



Рисунок 32 – Схема работы в режиме отладки

В отладочном режиме можно:

- стирать, записывать, считывать внутреннюю Flash-память программ;
- считывать и записывать содержимое ОЗУ, периферии;
- выполнять программу в пошаговом режиме;
- запускать программу в нормальном режиме;
- останавливать программу по точкам остановки;
- просматривать переменные выполняемой программы;
- проводить трассировку хода выполнения программного обеспечения.

Нех файл для МК «Master» занимает 41Кб памяти, для МК «Slave» занимает 30Кб памяти. Это связано с тем, что второй МК не содержит библиотек и модулей для работы с USB, так как его тестирование производится только на МК «Master».

По данным, полученным с помощью точки останова, подготовка к запуску занимает 0,2 секунды до момента возможности выбора тестирования.

Оценка скорости работы модулей, отвечающих за работу с интерфейсами, не представляется возможным в связи с тем, что невозможно поставить точки останова в программах обоих микроконтроллеров, а с визуальной точки зрения передача происходит мгновенно.

## 2.3 Программирование USB драйвера

В связи с отсутствием необходимого оборудования для тестирования режима USB Host на отладочной плате, было решено протестировать режим USB Device. Для упрощения работы с компьютером было решено использовать МК в качестве CDC устройства (USB communications device class— является составным классом устройства универсальной последовательной шины). Для работы с USB на компьютере использовался драйвер, после установки которого МК распознаваться, как виртуальный СОМ порт (рисунок 33).

Исходный код драйвера представлен в приложении Б аналогично исходным кодами обоих МК.

Для работы с виртуальным СОМ портом была установлена программа СОМ PORT Tollkit, которая позволяет принимать и отправлять сообщения. Интерфейс с примером работы данной программы представлен на рисунке 34.

Кроме того, по данным с рисунка 34 можно оценить задержки при передаче данных по каналу USB с компьютера к МК и обратно. Данная задержка в среднем составляет примерно 0,02 секунды.



Рисунок 33 – МК в виде виртуального СОМ порта



Рисунок 34 - COM PORT Tollkit

## ЗАКЛЮЧЕНИЕ

В ходе выполнения данного курсового проекта был изучен МК К1986ВЕ92QI, отладочная плата для него и интерфейсы взаимодействия двух отладочных плат. Были написаны тестирующие программы для каждого модуля по-отдельности и всех модулей в ходе одного теста.

На первом этапе работ, были изучены интерфейсы USB, CAN, а также модули, отвечающие за работу интерфейсов UART, SPI, USB, CAN в МК. В ходе работы была получена функциональная схема устройства, показывающая, какие модули присутствуют в микроконтроллере, какие из них используются и как различные модули двух МК взаимодействуют между собой. В ходе разработки принципиальной схемы было получено представление о модулях, которые используются для работы с различными интерфейсами. Схема соединений содержит информацию о том, как и чем соединять две отладочные платы между собой для корректной их работы.

Для разработки использовалась интегрированная среда разработки Keil uVision 5 и программатор JTAG/SW для отладки полученной программы.

Для работы МК с ПЭВМ использовался драйвер, который позволяется распознать в микроконтроллере USB устройство и использовать его как CDC.

## СПИСОК ИСПОЛЬЗОВАННЫХ ИСТОЧНИКОВ

- 1. Документация на микроконтроллер K1986BE92QI [Электронный ресурс]. URL: https://ic.milandr.ru/products/mikrokontrollery\_i\_protsessory/32\_razryadnye\_mikrokontrollery/1986ve9kh\_yadro\_arm\_cortex\_m3/k1986ve92qi/#main\_tab (дата обращения 25.11.2019).
- 2. Официальный сайт Миландр [Электронный ресурс]. URL: https://ic.milandr.ru/ (дата обращения 25.11.2019).
- 3. ПРОГРАММИРОВАНИЕМИКРОКОНТРОЛЛЕРА К1986ВЕ92QI КОМПАНИИ «МИЛАНДР» [Электронный ресурс]. URL: https://edu.milandr.ru/upload/iblock/8bd/8bda469e07e2dd755e1880d3543bf613.pdf (дата обращения 25.11.2019).
- 4. Форум Миландр [Электронный ресурс]. URL: http://forum.milandr.ru (дата обращения 25.11.2019).
- 5. Графический ЖК-модуль MT-12864J фирмы MЭЛТ [Электронный ресурс]. URL: http://www.gaw.ru/html.cgi/txt/lcd/lcm/melt/graf/MT-12864J.htm (дата обращения 25.11.2019).
- 6. Start Milandr [Электронный ресурс]. URL: https://startmilandr.ru/doku.php/start (дата обращения 25.11.2019).
- 7. Высокоскоростные приемопередатчики CAN шины [Электронный ресурс]. URL: http://www.gaw.ru/html.cgi/txt/ic/Atmel/standart\_app/automotive/ATA6660.htm (дата обращения 25.11.2019).
- 8. Микросхема приемопередатчика интерфейса RS-232 [Электронный ресурс]. URL: https://ic.milandr.ru/products/interfeysnye\_mikroskhemy/rs232/5559in4u/ (дата обращения 25.11.2019).
- 9. ГОСТ 2.743-91. Единая система конструкторской документации. Обозначения условные графические в схемах. Элементы цифровой техники.
- 10. ГОСТ 2.701-2008. Единая система конструкторской документации. Схемы. Виды и типы. Общие требования к выполнению.
- 11. ГОСТ 2.764-86. Обозначения условные графические в электрических схемах. Интегральные оптоэлектронные элементы индикации.
- 12. ГОСТ 2.755-87. Обозначения условные графические в электрических схемах. Устройства коммутационные и контактные соединения, Москва, 1969 г., - 41 с.