# Preferred Networks インターン選考2019 コーディング課題 Chip分野

## 変更履歴

• 2019年4月19日:初版

## 回答にあたっての注意

- 課題1ではソースコードには以下のいずれかの言語を利用してください。
  - SystemVerilog, Verilog HDL, VHDL
- 課題には自分だけで取り組んでください。この課題を他の応募者を含めた他人と共有・相談することを禁止します。課題期間中に GitHub の公開リポジトリ等にソースコードや問題をアップロードする行為も禁止します。漏洩の証拠が見つかった場合、その応募者は失格となります。ある応募者が別の応募者に回答をコピーさせた場合、双方の応募者が失格となります。
- 想定所要時間は最大2日です。全課題が解けていなくても提出は可能ですので、学業に支障の無い範囲で取り 組んで下さい。

## 提出物

ソースコード(課題1)およびレポート(課題2-3)

## 評価基準

提出物は以下を満たしていることが望ましいです(必須ではありません)。

- 書かれた条件を満たしていること(課題1)
- ソースコードが読みやすいこと(変数名やインデント等)
- レポートが要点についてわかりやすくまとまっていること
- 一次選考後の面接で提出されたコードについて質問する可能性があります。

## 提出方法

上記の提出物を単一のパスワード無しzipファイルにまとめ、<u>こちらの専用フォーム</u>より応募してください。締切は日本時間2019年5月7日(火)12:00です。

## 問い合わせ

問題文に関して質問がある場合は<u>intern2019-admin@preferred.jp</u>までご連絡ください。問題文に訂正が行われた場合は応募者全員にアナウンスいたします。なお、アプローチや解法に関する問い合わせにはお答えできません。

# 問題文

## 課題1

Fig. 1の波形のように、アップカウント(信号inc\_count)とダウンカウント(信号dec\_count)を交互に行うようなテストベンチとRTL (Register Transfer Level) コードを記述して下さい。



Fig. 1:期待する動作波形

### 使用言語とファイル名

SystemVerilog, Verilog HDL, VHDLのどの言語を使用しても構いません。言語のバージョンも任意です。 すべての モジュールを単一のファイルにまとめて以下の通りのファイル名で保存して下さい。

| HDL           | ファイル名  |
|---------------|--------|
| SystemVerilog | q1.sv  |
| Verilog HDL   | q1.v   |
| VHDL          | q1.vhd |

#### モジュール階層

Fig. 2のような階層構成にして下さい。

例)counter\_topがモジュール名、カッコ内のi\_counter\_topがインスタンス名です。



Fig. 2:モジュール階層

#### 各モジュールの役割

各モジュールはそれぞれ以下のような役割をもたせて下さい。

| モジュール<br>名  | 説明                                                                          |
|-------------|-----------------------------------------------------------------------------|
| tb_top      | クロック信号とリセット信号を生成する。このモジュールはテストベンチなので論理合成で<br>きる必要はありません。                    |
| counter_top | inc_counterモジュールとdec_counterモジュールをインスタンス・接続する。このモジュール以下は論理合成可能なRTL記述をして下さい。 |
| inc_counter | リセット解除後動作を開始する。dec_counterの出力が0になると0から6までカウントする。                            |
| dec_counter | リセット解除後動作を開始する。inc_counterの出力が6になると3から0までカウントする。                            |

#### 内部信号

モジュールtb\_top内には少なくとも以下の4つの信号を定義してください。それ以外の内部信号名は自由に名付けて下さい。

| 信号名       | 説明                                      |
|-----------|-----------------------------------------|
| clk       | クロック信号                                  |
| rst_n     | リセット信号 Low Activeの非同期リセット               |
| inc_count | inc_counterの出力 8bit信号でcounter_topから出力する |
| dec_count | dec_counterの出力 8bit信号でcounter_topから出力する |

#### 実行環境

もし手元にRTLシミュレーション環境がない場合はIcarus VerilogとGTK Waveのようなオープンソースソフトウェアをインストールする、もしくは<u>EDA playground</u>のようなWebサイトを利用してください。なお、これらのソフトウェアやWebサイトはPFNとは関係が無いため質問にお答えすることはできません。

## 課題2

Fig. 3に示すような8レーンのSIMDアクセラレータ上で、行列aと行列bの乗算を行うためのプログラムを以下に示します。アクセラレータの命令セットを命令セットに示します。 Fig. 3(a)に示すように、アクセラレータは8個のローカルメモリとFunctional Unit(FU)のペアを持ちます。各ローカルメモリは64bit幅の共有データバスに接続されています。このデータバスは32bitのデータ(=1ワード)を同時に2つ転送できます。 Fig. 3(b)のようにローカルメモリは32bit幅なので、データバスの64bitのうちどちらの32bitを使うかマルチプレクサで選択できます。

- 1. 命令セット に示す命令をスケジュールして計算時間が短くなるようにしてください
- 2. アクセラレータの構成を1点だけ変更できるとき、どのような変更をすることで計算時間を更に短縮できるか検討し、例を挙げて理由を説明して下さい。



Fig. 3:アーキテクチャ

## プログラム

```
#define N 32
int a[N][N], b[N][N], c[N][N];

void matrix_mult (int a[N][N], int b[N][N], int c[N][N]) {
  for (int i = 0; i < N; i++) {
    for (int j = 0; j < N; j++) {
      c[i][j] = 0;
    for (int k = 0; k < N; k++) {
      c[i][j] += a[i][k] * b[k][j];
    }
  }
}</pre>
```

#### 命令セット

外部メモリからローカルメモリへのデータ転送

```
mov.a {a[row_idx0][col_idx],a[row_idx1][col_idx]}->{mem[lane0][addr],mem[lane1]
[addr]};
```

外部メモリのa[row\_idx0][col\_idx]とa[row\_idx1][col\_idx]の2ワードをローカルメモリにコピーします。ローカルメモリmemの最初のインデックス lane0 , lane1 はレーン番号を、2番目のインデックス addr はローカルメモリ内のアドレスを意味します。

```
mov.a {a[row_idx0][start_idx,len],a[row_idx1][start_idx,len]}->{mem[lane0]
[addr0,len],mem[lane1][addr1,len]};
```

外部メモリのa[row\_idx0][start\_idx]~a[row\_idx0][start\_idx+len-1]とa[row\_idx1][start\_idx]~a[row\_idx1] [start\_idx+len-1]をローカルメモリmemにコピーします。ローカルメモリmemの最初のインデックス lane0, lane1 はレーン番号を、2番目のインデックス addr はローカルメモリ内のアドレスを意味します。

```
mov.b a[row idx][col idx]->mem[][addr];
```

外部メモリのa[row\_idx][col\_idx]をすべてのローカルメモリにブロードキャストします。コピー先が全レーンのローカルメモリなので、memの最初のインデックスは指定しません。memの2番目のインデックスはローカルメモリ内コピー先アドレスです。

```
mov.b a[row idx][col idx,len]->mem[][addr,len];
```

外部メモリのa[row\_idx][col\_idx]~a[row\_idx][col\_idx+len-1]の内容を全レーンのローカルメモリにブロードキャストします。コピー先の開始アドレスはaddr コピー長はlenです。

ローカルメモリから外部メモリへのデータ転送

```
mov.h {mem[lane0][addr],mem[lane1][addr]}->{a[row_idx0][col_idx],a[row_idx1]
[col_idx]};
```

ローカルメモリから外部メモリにデータをコピーします。memの最初のインデックス lane0 と lane1 はレーン番号です。 2番目のインデックスのaddrはコピー元アドレスです。row\_idx0とcol\_idxおよびrow\_idx1とcol\_idxは外部メモリ上のコピー先アドレスです。

#### FUでの演算

以下の命令はすべてのFUで同時に実行されます。

```
read.reg mem[addr]; //reg = mem[addr]
```

ローカルメモリのアドレスaddrの内容をFunctional UnitのレジスタREGにコピーします(Fig. 3 (c)参照)。

```
read.add mem[addr]; //reg = reg + mem[addr]
```

FUのレジスタREGとローカルメモリmem[addr]の内容の加算をします。結果はレジスタREGに書き込まれます。

```
read.mult mem[addr]; //reg = reg * mem[addr]
```

FUのレジスタREGとローカルメモリmem[addr]の内容の乗算をします。結果はレジスタREGに書き込まれます。

```
write mem[addr];
```

レジスタREGの内容をローカルメモリのアドレスaddrに書き込みます。

#### アクセラレータの制約

- FUとローカルメモリは8ペアある
- 各ローカルメモリの大きさは32bit×128ワードで、リードとライトのポートがそれぞれ2つある
- Fig. 3(b)のようにライトポートのうち1つは共有データバスに接続されており、外部メモリ(External Memory) から受け取ったデータを書き込むために使われる。もう一方のライトポートはFUに接続されている。リード ポートも同様にデータバスとFUに1ポートずつ接続されている。
- データ転送命令は1サイクルに1つしか発行できない。たとえば mov.aやmov.bとmov.hを同時に発行することはできない
- mov.[a, b, h]とread/write命令は同時に発行できる

- mov.b a[row\_idx][col\_idx,len]->mem[][addr,len]; のように複数ワードの転送を行う命令はlenサイクルだけかかる。この期間は他のmov.[a, b, h]命令を発行できない。
- 各FUのレジスタ(Fig. 3(c)のREG)のサイズは1ワードである
- このアクセラレータはSIMDアーキテクチャなので、moveとread/write命令は全レーンで同時に実行されます。(SIMD=Single Instruction Multiple Data)

例

#### ベクトル同士の加算

```
#define N 512
int v1[N], V2[N], r[N];
void vect_add (int v1[N], int v2[N], int r[N]) {
  for (unsigned i = 0; i < N; i++) {
    r[i] = v1[i] + v2[i];
}</pre>
```

#### データの分割

アクセラレータは8レーンあり、それぞれ128ワードのローカルメモリがあり入出力データを保存できます。 このベクトル加算の例では3 x 512 = 1536ワード必要になりますが、ローカルメモリは8 \* 128 = 1024ワードしかありません。 したがって、まず配列を2ブロックに分割して、ローカルメモリあたりの各ブロックのサイズを3 \* 512 / 2/8 = 96ワードにします。 分割されたデータは8レーンのローカルメモリに分配されます。 したがって以下のようにコードを変更できます。

```
#define N 512
int v1[N], V2[N], r[N];
void vect_add (int v1[N], int v2[N], int r[N]) {
  for (unsigned i = 0; i < 2; i++) {
    for (unsigned j = 0; j < N/2; j++) {
        r[(i * N/2) + j] = v1[(i * N/2) + j] + v2[(i * N/2) + j];
    }
}</pre>
```

#### スケジュール後アセンブリ例

```
//256-word data transfer time from v1[0-255] is 128 cycles
mov.b {v1[0,31],v1[32,63]} -> mem[0][0,31],mem[1][0,31];
mov.b {v1[64,95],v1[96,127]} -> mem[2][0,31],mem[3][0,31];
----
mov.b {v1[192,223],v1[224,255]} -> mem[6][0,31],mem[7][0,31];

//256-word data transfer time from v2[0-255] is 128 cycles
mov.b {v2[0,31],v2[32,63]} -> mem[0][32,63],mem[1][32,63];
---
mov.b {v2[192,223],v2[224,255]} -> mem[6][32,63],mem[7][32,63];
```

```
//first 32 words computation time 96 cycles
//iteration 0 (3 cycles)
read.req mem[0];
read.add mem[16];
write
          mem[32];
//iteration 1 (3 cycles)
read.reg mem[1];
read.add mem[17];
write
          mem[33];
//iteration 32
read.reg mem[31];
read.add mem[63];
write
          mem[95];
//32 results are transferred from local memories to external memory
mov.h \{mem[0][64,95], mem[1][64,95]\} \rightarrow \{r[0,31], r[32,63]\};
mov.h
       {mem[2][64,95],mem[3][64,95]} -> {r[64,95],r[96,127]};
___
mov.h {mem[6][64,95],mem[7][64,95]} -> {r[192,223],r[224,255]};
//similarly we remaining computation
mov.b {v1[256,287],v1[288,319]} -> mem[0][0,31],mem[1][0,31];
mov.b
      {v1[448,479],v1[480,511]} -> mem[6][0,31],mem[7][0,31];
       {v2[256,287],v2[288,319]} -> mem[0][32,63],mem[1][32,63];
mov.b
mov.b
      {v2[448,479],v2[480,511]} -> mem[6][32,63],mem[7][32,63];
//first 32 words computation time 96 cycles
//iteration 0 (3 cycles)
read.reg mem[0];
read.add mem[16];
write
          mem[32];
//iteration 32
read.reg mem[31];
read.add mem[63];
write
          mem[95];
//32 results are transferred from local memories to external memory
mov.h {mem[0][64,95],mem[1][64,95]} -> {r[256,287],r[288,319]};
___
mov.h
       {mem[6][64,95],mem[7][64,95]} -> {r[448,479],r[480,511]};
```

# 課題3

- 1. あなたの好きなコンピューターアーキテクチャを1つ選んで、好きな理由を説明して下さい。 (別にないときは任意のアーキテクチャを選んで、なぜ選んだかを説明して下さい。 (最大250字)
- 2. 紹介したアーキテクチャの長所と短所を説明して下さい。(最大250字)
- 3. コンピューターアーキテクチャと消費電力の関係を説明して下さい。 (最大250字)