

# 80C196KC20

## 16位工业级CHMOS微控制器

- 16MHz和20MHz应用
- 488字节的寄存器RAM
- 寄存器-寄存器式架构
- 28个终端源/16个向量
- 外部事件服务器(PTS)
- 1.4µs 16×16的倍频(20 MHz)
- 2.4µs 32/16的分频(20 MHz)
- 具有掉电和空闲模式
- 5个8位I/O端
- 16位的看门狗定时器
- 提供可扩展的温度应用

- 动态配置8位或16位的总线宽度
- 全双工串行端口
- 高速I/O子系统
- 16位定时器
- 具有捕获性能的16位向上/向下计数器
- 3个脉宽的调制输出
- 4个16位的软计时器
- 具有采样/保持功能的8位或10位A/ D转换器
- HOLD/HLDA总线协议
- 具有一次性可编程(OTPROM)功能

80C196KC20 16位微控制器是MCS® 96微控制器系列中的高性能产品。80C196KC20是具有488字节 RAM、16MHz和20MHz工作频率、可选16K ROM/OTPROM的80C196KB的升级产品。英特尔的CHMOS III工艺可提供具有低功耗的高性能处理器。

四个高速捕获输入能够记录触发事件发生的时间。六个高速输出可用于脉冲或波形的生成。这些高速输出还可以生成四个软计时器或开始一个A/D转换。而这些触发事件是基于计时器或向上/向下的计数器的。

在商业级(标准)温度选项下,它的工作特性可以保证在0℃ ~ 70℃之间是正常的。而在扩展(Express)温度选项下,它的工作特性可以保证在-40℃ ~ +85℃之间是正常的。除非另有说明,否则两个选项的使用规范均相同。

#### 订购信息

| 零件号             | 温度 范围(℃)           | 封装               | PKG. DWG. # |  |
|-----------------|--------------------|------------------|-------------|--|
| CLMN80C196KC20  | <b>−40 ~ +85</b>   | 68 Ld PLCC (无铅)  | V1.0        |  |
| CLMTN80C196KC20 | <b>−40 ~ +85</b>   | 68 Ld PLCC (无铅)  | V 1.0       |  |
| CLMEE80C196KC20 | <b>−40 ~ +85</b>   | 68 Ld PLCC (无铅)  | V1.1        |  |
| CLMEN80C196KC20 | <b>−40 ~ +85</b>   | 68 Ld PLCC (无铅)  | VI.I        |  |
| CLMS80C196KC20  | <b>−40 ~ +85</b>   | 80-Pin QFP (无铅)  | V1.2        |  |
| CLMSB80C196KC20 | <b>−40 ~ +85</b>   | 80-Pin SQFP (无铅) | V 1.2       |  |
| CLM80C196KC20   | <b>−</b> 55 ~ +125 | 68 Ld PLCC (金封)  | V1.3        |  |



#### 80C196KC20



图1.80C196KC20框图



图2. 80C196KC20新SFR位(CLKOUT失效)



## 工艺信息

本产品是由PX29.5或PX29.9 CHMOS III 工艺生产的。有关额外附加工艺和可靠性的信息可以查阅启珑微电子质量和可靠性手册。



例:87C196KC是一个68-Lead PLCC的16MHz OTPROM.

对于完整的封装信息,参考封装手册(编号240800).

#### 注意:

1. EPROM仅适用于一次性可编程, (OTPROM).

图3.80C196KC20系列命名法

表1. 热特性

| 封装类型 |        |        |
|------|--------|--------|
| PLCC | 35°C/W | 13°C/W |
| QFP  | 35℃/W  | 16°C/W |
| SQFP | TBD    | TBD    |

所有的热阻数据均是静空气条件下功耗为1W时候的近似值。对于不同工作条件和应用下,这些值将会发生改变。有关英特尔热阻测试方法可以查阅英特尔封装手册(编号240800)。

| 描述                    | 地址     |
|-----------------------|--------|
| 4. 対方は思考いる            | 0FFFFH |
| 外部存储器或I/O             | 06000H |
| 内部ROM/OTPROM或外部存储     | 5FFFH  |
| 器(由EA确定)              | 2080H  |
| 保存,必须包含FFH(注5)        | 207FH  |
| 床仔,必须包含FFN(注3)        | 205EH  |
| <br>  PTS向量           | 205DH  |
| F I SIPI里             | 2040H  |
| <br>                  | 203FH  |
| 上层终端问里                | 2030H  |
| <br>  ROM/OTPROM安全密钥  | 202FH  |
| KOM/OTFKOM女主名的        | 2020H  |
| <br>  保存,必须包含FFH(注5)  | 201FH  |
| 保护,必须包含TTT(注3)        | 201AH  |
| 保存,必须包含20H(注5)        | 2019H  |
| CCB                   | 2018H  |
| 現存 必須包令EEU/注EV        | 2017H  |
| 保存,必须包含FFH(注5)        | 2014H  |
| <br>  低层终端向量          | 2013H  |
|                       | 2000H  |
| <br> 端口3和端口4          | 1FFFH  |
| 4前口3个日4前口4            | 1FFEH  |
| <br>  外部存储器           | 1FFDH  |
| プロピナー はお              | 0200H  |
| <br>  488字节寄存器RAM(注1) | 01FFH  |
|                       | 0018H  |
| CPU SFR(注1, 3, 4)     | 0017H  |
| GFU SIN(,±1, 3, 4)    | 0000H  |

#### 注:

- 1. 在0000H至01FFH位置执行的代码将被强制在外部 执行;
- 2. 除了标注之外,保存存储器位置必须白喊OFFH;
- 3. 保存SFR位位置必须包含0;
- 4. 有关SFR的说明,请参阅80C196KC20用户手册;
- 5. 警告:不得将保存的存储器位置进行写入或读取。 这些位置的内容和/或功能可能会随着设备的未来器件 的修改而改变。因此,一个依赖于一个或多个这些位 置的程序可能会无法正常运行。





图4. 68-Lead PLCC封装





图5. S80C196KC20 80-Pin QFP封装





图6. 80-Pin SQFP封装



# 引脚(PIN)描述:

| 符号              | 名称和功能                                                                                                            |
|-----------------|------------------------------------------------------------------------------------------------------------------|
| V <sub>CC</sub> | 主电源电压(5V)                                                                                                        |
| V <sub>SS</sub> | 数字电路接地(0V),必须将所有Vss引脚连接在一起                                                                                       |
| $V_{REF}$       | A/D转换器的参考电压(5V)。V <sub>REF</sub> 还是A/D转换器中模拟部分的供电电压,同时还用于读取端口0。为了使A/D转换器和端口0正常工作,该引脚必须连接。                        |
| ANGND           | A/D转换器的参考地。必须与Vss保持在相同电势。                                                                                        |
| $V_{PP}$        | 掉电电路返回的时序引脚。该引脚还为EPROM器件提供编程电压。                                                                                  |
| XTAL1           | 振荡器反相器和内部时钟发生器的输入。                                                                                               |
| XTAL2           | 振荡器反相器的输出。                                                                                                       |
| CLKOUT          | 内部时钟发生器的输出。CLKOUT的频率是振荡器频率的1/2.                                                                                  |
| RESET           | 复位输入和开漏输出。                                                                                                       |
| BUSWIDTH        | 总线宽度选择输入。如果CCR位1为一个1,在编程中此引脚选择总线宽度。如果BUSWIDTH为1,则选择一个16位总线周期。如果BUSWIDTH为0,则选择8位总线周期。如果CCR位1为0,则总线始终为一个8位的总线。     |
| NMI             | 一个正的状态改变会导致向量通过203EH。                                                                                            |
| INST            | 外部存储器读取期间输出高电平则表明该读取信号是一条取值指令。INST在整个总线周期内有效。INST仅在外部存储器访问期间被激活,并输出低电平以获取数据。                                     |
| EA              | 存储器选择时候的输入(外部访问)。EA等于高电平会导致存储器通过5FFFH地址访问 2000H地址,而该访问则被定向到片上ROM EPROM。 EA等于低导致对这些位置的访问被 定向到片外存储器。它也被用于进入输入编程模式。 |
| ALE/ADV         | 通过CCR选择的地址锁存使能或地址有效输出。两个引脚选项提供信号从地址/数据总线多路解编复用地址。当引脚是ADV时,它在总线周期结束时变为无效高电平。ALE/ADV仅在外部存储器访问时激活。                  |
| RD              | 输出到外部存储器的读信号。仅当外部存储器读的时候RD才被激活。                                                                                  |
| WR/WRL          | 通过CCR选择,向外部存储器的写入低输出。WR将变为低电平在每次外部写操作期间,而WR只有当一个偶数字节被写入到外部存储器时候才变为低电平。只有当外部存储器写的时候,WR/WRL才被激活。                   |



# 引脚(PIN)描述(续):

| 名称和功能                                                                                                   |
|---------------------------------------------------------------------------------------------------------|
| 通过CCR选择的总线高电平使能或写高电平输出到外部存储器。对于外部写入数据总线的高字节,BHE将变为低电平;对于外部写入一个奇数字节时,WRH将变为低电平。只有当外部存储器写的时候,BHE/WRH才被激活。 |
| 准备就绪后的输入可以延长外部存储器的周期,以便与慢速或动态存储器,或为了总线共享进行互接。当没有使用外部存储器的时候,READY是无效的。                                   |
| 高速输入单元的输入。四个HSI引脚分别是HIS.0, HIS.1, HIS.2和HIS.3。其中两个(HIS.2和HIS.3)与HSO单元共享。                                |
| 高速输出单元的输出。六个HSO引脚是HSO.0, HSO.1, HSO.2, HIS.3, HSO.4和HSO.5。其中两个(HSO.4和HSO.5)与HSI单元共享。                    |
| 8位高阻抗输入端口(仅能用于输入)。这些引脚可以被用来作为片上A/D转换器的数字和模拟输入。                                                          |
| 8位准双向I/O端口                                                                                              |
| 8位多功能端口。80C196KC20中的所有引脚均与其它功能共享。2.6引脚和2.7引脚是<br>准双向的。                                                  |
| 具有开漏输出的8位准双向I/O端口。这些引脚与具有强大内部上拉功能的多路复用地址数据总线所共享。                                                        |
| 请求对总线控制的总线保持输入。                                                                                         |
| 总线保持确认输出,指示总线的释放。                                                                                       |
| 当总线控制器具有待处理的外部存储器循环时,总线请求输出被激活。                                                                         |
| 确定EPROM编程模式。                                                                                            |
| 自动编程模式下的低信号表示编程正在进行。高信号表示编程已完成。                                                                         |
| 累积编程输出确认。如果进入编程模式后,所有位置均已经正确的进入编程,则引脚为高。                                                                |
| 在从编程模式和自动配置字节编程模式中的一个下降沿表明端口3和4包含有效的编程地址/指令信息(输入到从模式)。                                                  |
| 在从编程模式和自动配置字节编程模式中的一个高信号表明已经正确的完成了字节的编程。                                                                |
| 自动增长。激活低输入信号表明自动增长模式被开启。自动增长模式允许在每次读或写期间不通过PBUS进行地址交换就能进行时序EPROM位置的读写。                                  |
|                                                                                                         |



## 电特性绝对最大额定值

环境温度

偏置......-55°C ~ +125°C 存储温度.....-65°C ~ +150°C 所有引脚到Vss的电压.....-0.5V ~ 7.0V<sup>(1)</sup> 从EA或V<sub>PP</sub>到V<sub>SS</sub>或ANGND的电压.....+13.00V 功耗.......1.5W<sup>(2)</sup>

注意:

1. 这仅仅包含ROM和CPU上的VPP和EA。

2. 由于封装热传输的限制,所以该功耗不是指期间本身的功耗。

注意:这是一个产品数据手册。适用于修订历史记录中的产品,如有更改,恕不另行通知。

\*警告:超出最大额定值的工作条件将会对产品造成永久的伤害。超出工作条件的操作并不被建议执行。暴露在超出工作条件下或许会影响产品的可靠性。

#### 工作条件

| 符号             | 描述                  | 最小                    | 最大                    | 单位   |  |
|----------------|---------------------|-----------------------|-----------------------|------|--|
| T <sub>A</sub> | 商用温度下的环境温度          | 0                     | 70                    | °C   |  |
| T <sub>A</sub> | 扩展温度下的环境温度          | 环境温度 —10              |                       |      |  |
| Vcc            | 数字电源电压              | 4.50                  | 5.50                  | V    |  |
| $V_{REF}$      | 模拟电源电压              | 4.00                  | 5.50                  | V    |  |
| ANGND          | 模拟接地电压              | V <sub>SS</sub> – 0.4 | V <sub>SS</sub> + 0.4 | V(1) |  |
| Fosc           | 振荡器频率(80C196KC20)   | 8                     | 16                    | MHz  |  |
| Fosc           | 振荡器频率(80C196KC2020) | 8                     | 20                    | MHz  |  |

#### 注意:

1. ANGND和VSS应该同样的电势。

## 直流特性(超过规定的工作条件)

| 符号   | 描述                                  | 最小                       | 类型 | 最大                    | 单位 | 测试条件                     |
|------|-------------------------------------|--------------------------|----|-----------------------|----|--------------------------|
| VIL  | 输入低电压                               | - 0.5                    |    | 0.8                   | V  |                          |
| VIH  | 输入高电压(1)                            | 0.2V <sub>CC</sub> + 1.0 |    | V <sub>CC</sub> + 0.5 | V  |                          |
| VIH1 | XTAL 1输入高电压                         | 0.7V <sub>CC</sub>       |    | $V_{CC} + 0.5$        | V  |                          |
| VIH2 | RESET输入高电压                          | 2.2                      |    | $V_{CC} + 0.5$        | V  |                          |
| VHYS | RESE迟滞                              | 300                      |    |                       | mV | $V_{CC} = 5.0V$          |
|      |                                     |                          |    | 0.3                   | V  | I <sub>OL</sub> = 200μA  |
| VOL  | 输出低电压                               |                          |    | 0.45                  | V  | I <sub>OL</sub> = 2.8mA  |
|      |                                     |                          |    | 1.5                   | V  | I <sub>OL</sub> = 7mA    |
| VOL1 | P2.5上的RESET输<br>出低电压 <sup>(2)</sup> |                          |    | 0.8                   | V  | I <sub>OL</sub> = +0.4mA |
|      | <br> 输出高电压(标准输                      | $V_{CC} - 0.3$           |    |                       | V  | I <sub>OH</sub> = -200μA |
| VOH  |                                     | $V_{CC} - 0.7$           |    |                       | V  | I <sub>OH</sub> = -3.2mA |
|      | ш)                                  | V <sub>CC</sub> – 1.5    |    |                       | V  | I <sub>OH</sub> = -7μA   |
|      | <br> 输出高电压(准双向                      | V <sub>CC</sub> - 0.3    |    |                       | V  | I <sub>OH</sub> = -10μA  |
| VOH1 | 輸出)                                 | $V_{CC} - 0.7$           |    |                       | V  | I <sub>OH</sub> = -30μA  |
|      | 押) 山 <i>)</i>                       | V <sub>CC</sub> - 1.5    |    |                       | V  | I <sub>OH</sub> = -60μA  |



## 超过规定的工作条件

| 符号                | 描述                                            | 最小   | 类型 | 最大              | 单位 | 测试条件                                                |
|-------------------|-----------------------------------------------|------|----|-----------------|----|-----------------------------------------------------|
| I <sub>OH1</sub>  | P2.0上Reset时的逻辑1输出电流。超出该值,或许进入<br>测试模式         | -0.8 |    |                 | mA | V <sub>IH</sub> = V <sub>CC</sub> - 1.5V            |
| I <sub>IL2</sub>  | P2.0上Reset时的逻辑0输出电流。最大电流必须要使用外部器件来限制,确保进入测试模式 |      |    | TBD             | mA | V <sub>IN</sub> = 0.45V                             |
| I <sub>IH1</sub>  | 逻辑1输入电流。只有获得外部器件的最大电流才能启动<br>NMI              |      |    | 200             | μΑ | V <sub>IN</sub> = V <sub>CC</sub> = 2.4V            |
| ILI               | 输入漏电流(标准输入)                                   |      |    | ±10             | μΑ | $0 < V_{IN} < V_{CC} - 0.3V$                        |
| I <sub>LI1</sub>  | 输入漏电流(端口0)                                    |      |    | ±3              | μΑ | $0 < V_{IN} < V_{REF}$                              |
| I <sub>TL</sub>   | 1到0转换电流(QBD引脚)                                |      |    | -650            | μΑ | $V_{IN} = 2.0V$                                     |
| I <sub>IL</sub>   | 逻辑0输入电流(QBD引脚)                                |      |    | -70             | μΑ | $V_{IN} = 0.45V$                                    |
| JIL1              | Reset中的端口3和4                                  |      |    | <del>-</del> 70 | μΑ | $V_{IN} = 0.45V$                                    |
| Icc               | Reset中的激活模式电流(80C196KC20)                     |      | 65 | 75              | mA | $XTAL1 = 16MHz$ $V_{CC} = V_{PP} = V_{REF} = 5.5V$  |
| lcc               | Reset中的激活模式电流(80C196KC20)                     |      | 80 | 92              | mA | $XTAL1 = 20MHz$ $V_{CC} = V_{PP} = V_{REF} = 5.5V$  |
| I <sub>IDLE</sub> | 待机模式漏电流(80C196KC20)                           |      | 17 | 25              | mA | XTAL1 = 16MHz<br>$V_{CC} = V_{PP} = V_{REF} = 5.5V$ |
| I <sub>IDLE</sub> | 待机模式漏电流(80C196KC20)                           |      | 21 | 30              | mA | $V_{CC} = V_{PP} = V_{REF} = 5.5V$                  |
| I <sub>PD</sub>   | 掉电模式漏电流                                       |      | 8  | 15              | μΑ | $V_{CC} = V_{PP} = V_{REF} = 5.5V$                  |
| I <sub>REF</sub>  | A/D转换器参考电流                                    |      | 2  | 5               | mA | $V_{CC} = V_{PP} = V_{REF} = 5.5V$                  |
| R <sub>RST</sub>  | 复位上拉电路                                        | 6K   |    | 65K             | Ω  | $V_{CC} = 5.5V,$<br>$V_{IN} = 4.0v$                 |
| Cs                | 引脚电容(任何到Vss的引脚)                               |      |    | 10              | Pf |                                                     |

#### 注意

- 1. 除了RESET和XTAL1之外的所有引脚.
- 2. 在复位中违反这些说明可能会导致器件进入测试模式.
- 3. 这些商用规范可以应用到其他超额工作条件,除非有特殊的说明.
- 4. QBD(准双向)引脚包含端口1, P2.6和P2.7.
- 5. 标准输出包含AD0-15, RD,WR, ALE,BHE, INST, HSO引脚, PWM/P2.5, CLKOUT, RESET, 端口3和4, TXD P2.0和RXD (串行模式0). VOH规范不适用于RESET端口. 端口3和4是漏极开路输出.
- 6. 标准输入包括HSI引脚READY, BUSWIDTH, RXD/P2.1, EXTINT/P2.2, T2CLK/P2.3和T2RST/P2.4.
- 7. 每个引脚的最大电流必须被在外部就限制在以下数值(如VOL保持在0.45V以上或 $V_{OH}$ 保持在 $V_{CC} = 0.7V$ 以下).
- 8. 正常操作期间每个总线(数据和控制)引脚的最大电流为±3.2mA.
- 9. 在正常条件(非瞬态)下,以下总电流限制需要被遵循:





270942 - 17

 $I_{CC}$  Max = 413 x Frequency + 9 mA  $I_{CC}$  Typ = 350 x Frequency + 9 mA  $I_{IDLE}$  Max = 125 x Frequency + 5 mA  $I_{IDLE}$  Typ = 088 x Frequency + 3 mA

NOTE:

Frequencies below 8 MHz are shown for reference only no testing is performed

图7. Icc 和 IDLE VS 频率

#### 交流特性

在规定的工作条件下使用

测试条件:所有引脚上的电容负载为100pF,上升和下降时间为10ns,Fosc = 16 MHz

## 系统必须满足这些规格才能与80C196KC20一起使用

| 符号                | 描述                 | 最小                    | 最大                     | 单位 | 注意事项 |
|-------------------|--------------------|-----------------------|------------------------|----|------|
| T <sub>AVYV</sub> | 地址有效,准备开始          |                       | 2T <sub>OSC</sub> - 68 | ns |      |
| $T_{YLYH}$        | 非准备时间              | 无                     | 上限                     | ns |      |
| T <sub>CLYX</sub> | CLKOUT为低后准备保持      | 0                     | T <sub>OSC</sub> - 30  | ns | (1)  |
| T <sub>LLYX</sub> | ALE为低后准备保持         | T <sub>OSC</sub> - 15 | 2T <sub>OSC</sub> - 40 | ns | (1)  |
| T <sub>AVGV</sub> | 地址有效,为了总线宽度的建立     |                       | 2T <sub>OSC</sub> - 68 | ns |      |
| T <sub>CLGX</sub> | CLKOUT为低后总线宽度保持    | 0                     |                        | ns |      |
| T <sub>AVDV</sub> | 地址有效,为了输入数据的有效     |                       | $3T_{OSC} - 55$        | ns | (2)  |
| $T_RLDV$          | RD激活,为了输入数据的有效     |                       | T <sub>OSC</sub> - 22  | ns | (2)  |
| T <sub>CLDV</sub> | CLKOUT为低,为了输入数据的有效 |                       | 2T <sub>OSC</sub> - 45 | ns |      |
| T <sub>RHDZ</sub> | RD结束,为了输入数据悬空      |                       | TOSC                   | ns |      |
| T <sub>RXDX</sub> | RD失效后,数据保持         | 0                     |                        | ns |      |

#### 注意:

- 1. 如果超出了最大值,则会出现额外的状态.
- 2. 如果等候状态被使用,则增加2TOSC × N, N = 等待状态数.



## 交流特性(续)

在规定的工作条件下使用

测试条件:所有引脚上的电容负载为100pF,上升和下降时间为10ns,FOSC = 16 MHz

#### 80C196KC20将达到这些规范:

| 符号                | 描述                               | 最小                    | 最大                    | 单位  | 注意事项 |
|-------------------|----------------------------------|-----------------------|-----------------------|-----|------|
| F <sub>XTAL</sub> | XTAL1频率(80C196KC20)              | 8                     | 16                    | MHz | (1)  |
| F <sub>XTAL</sub> | XTAL1频率(80C196KC20)              | 8                     | 20                    | MHz | (1)  |
| Tosc              | 1/F <sub>XTAL</sub> (80C196KC20) | 62.5                  | 125                   | ns  |      |
| Tosc              | 1/F <sub>XTAL</sub> (80C196KC20) | 50                    | 125                   | ns  |      |
| T <sub>XHCH</sub> | XTAL1高到CLKOUT高或低                 | 20                    | 110                   | ns  |      |
| T <sub>CLCL</sub> | CLKOUT周期时间                       | 2TOSC                 | ns                    |     |      |
| T <sub>CHCL</sub> | CLKOUT高相位                        | Tosc - 10             | Tosc + 15             | ns  |      |
| T <sub>CLLH</sub> | CLKOUT下降沿到ALE上升沿                 | <b>-</b> 5            | 15                    | ns  |      |
| T <sub>LLCH</sub> | ALE下降沿到CLKOUT上升沿                 | -20                   | 15                    | ns  |      |
| T <sub>LHLH</sub> | ALE周期时间                          | 4TOSC                 |                       | ns  | (4)  |
| T <sub>LHLL</sub> | ALE高相位                           | T <sub>OSC</sub> - 10 | T <sub>OSC</sub> + 10 | ns  |      |
| T <sub>AVLL</sub> | 地址建立到ALE下降沿                      | Tosc - 15             |                       |     |      |
| T <sub>LLAX</sub> | ALE下降沿后的地址保持                     | T <sub>OSC</sub> - 35 |                       | ns  |      |
| $T_{LLRL}$        | ALE下降沿到RD下降沿                     | T <sub>OSC</sub> - 30 |                       | ns  |      |
| T <sub>RLCL</sub> | RD低到CLKOUT下降沿                    | 4                     | 30                    | ns  |      |
| $T_{RLRH}$        | RD低相位                            | Tosc - 5              |                       | ns  | (4)  |
| $T_RHLH$          | RD上升沿到ALE上升沿                     | TOSC                  | Tosc + 25             | ns  | (2)  |
| $T_{RLAZ}$        | RD低到地址悬空                         |                       | 5                     | ns  |      |
| $T_LLWL$          | ALE下降沿到WR下降沿                     | T <sub>OSC</sub> - 10 |                       | ns  |      |
| T <sub>CLWL</sub> | CLKOUT低到WR下降沿                    | 0                     | 25                    | ns  |      |
| $T_{QVWH}$        | 数据稳定到WR上升沿                       | T <sub>OSC</sub> - 23 |                       |     | (4)  |
| T <sub>CHWH</sub> | CLKOUT高到WR上升沿                    | <b>-</b> 5            | 15                    | ns  |      |
| $T_{WLWH}$        | WR低相位                            | T <sub>OSC</sub> - 20 |                       | ns  | (4)  |
| T <sub>WHQX</sub> | WR上升沿后的数据保持                      | T <sub>OSC</sub> - 25 |                       | ns  |      |
| T <sub>WHLH</sub> | WR上升沿到ALE上升沿                     | T <sub>OSC</sub> - 10 | Tosc + 15             | ns  | (2)  |
| T <sub>WHBX</sub> | WR上升沿后的BNE, INST                 | T <sub>OSC</sub> - 10 |                       | ns  |      |
| T <sub>WHAX</sub> | WR上升后AD8-15保持                    | T <sub>OSC</sub> - 30 |                       | ns  | (3)  |
| T <sub>RHBX</sub> | WR上升沿后的BNE, INST                 | T <sub>OSC</sub> - 10 |                       | ns  |      |
| T <sub>RHAX</sub> | WR上升后AD8-15保持                    | T <sub>OSC</sub> - 25 |                       | ns  | (3)  |

#### 注意:

- 1. 在8 MHz下进行的测试. 然而,该器件在设计上是静态的,通常会在1Hz以下运行.
- 2. 假设背-背的总线周期.
- 3. 仅8位总线.
- 4. 如果等候状态被使用,则增加2TOSC × N, N = 等待状态数.



## 系统总线时序





## 读时序(一个等待状态)



## 总线时序





# HOLD / HLDA 时序

| 符号                 | 描述                        | 最小          | 最大 | 单位 | 注意事项 |
|--------------------|---------------------------|-------------|----|----|------|
| T <sub>HVCH</sub>  | HOLD建立                    | 55          |    | ns | (1)  |
| T <sub>CLHAL</sub> | CLKOUT低到HLDA低             | <b>– 15</b> | 15 | ns |      |
| T <sub>CLBRL</sub> | CLKOUT低到BREQ低             | <b>– 15</b> | 15 | ns |      |
| T <sub>HALAZ</sub> | HLDA低到地址悬空                |             | 15 | ns |      |
| T <sub>HALBZ</sub> | HLDA低到BHE, INST,RD,WR 弱驱动 |             | 20 | ns |      |
| T <sub>CLHAH</sub> | CLKOUT低到HLDA高             | <b>– 15</b> | 15 | ns |      |
| T <sub>CLBRH</sub> | CLKOUT低到BREQ高             | <b>– 15</b> | 15 | ns |      |
| T <sub>HAHAX</sub> | HLDA高到地址不再悬空              | <b>–</b> 15 |    | ns |      |
| T <sub>HAHBV</sub> | HLDA高到BHE, INST,RD, WR有效  | <b>– 10</b> | 15 | ns |      |
| T <sub>CLLH</sub>  | CLKOUT低到ALE高              | <b>-</b> 5  | 15 | ns |      |

#### 注意:

1. 为了保证在下一个时钟被识别.

# DC保持特性

| 描述                    | 最小  | 最大   | 单位                                |
|-----------------------|-----|------|-----------------------------------|
| ADV,RD,WR,WRL,BHE 弱上拉 | 50K | 250K | $V_{CC}$ = 5.5V, $V_{IN}$ = 0.45V |
| ALE, INST弱下拉          | 10K | 50K  | $V_{CC} = 5.5V$ , $V_{IN} = 2.4V$ |





## 最大保持延迟

| 总线循环类型  |        |
|---------|--------|
| 内部执行    | 1.5个状态 |
| 16位外部执行 | 2.5个状态 |
| 8位外部执行  | 4.5个状态 |

# 外部时钟驱动(80C196KC20)

| 符号                  | 参数    | 最小   | 最大   | 单位  |
|---------------------|-------|------|------|-----|
| 1/T <sub>XLXL</sub> | 振荡器频率 | 8    | 16.0 | MHz |
| T <sub>XLXL</sub>   | 振荡器周期 | 62.5 | 125  | ns  |
| T <sub>XHXX</sub>   | 高时间   | 20   |      | ns  |
| T <sub>XLXX</sub>   | 低时间   | 20   |      | ns  |
| T <sub>XLXH</sub>   | 上升时间  |      | 10   | ns  |
| T <sub>XHXL</sub>   | 下降时间  |      | 10   | ns  |



## 外部时钟驱动(80C196KC20)

| 符号                  | 参数    | 最小 | 最大   | 单位  |
|---------------------|-------|----|------|-----|
| 1/T <sub>XLXL</sub> | 振荡器频率 | 8  | 20.0 | MHz |
| T <sub>XLXL</sub>   | 振荡器周期 | 50 | 125  | ns  |
| T <sub>XHXX</sub>   | 高时间   | 17 |      | ns  |
| T <sub>XLXX</sub>   | 低时间   | 17 |      | ns  |
| T <sub>XLXH</sub>   | 上升时间  |    | 8    | ns  |
| T <sub>XHXL</sub>   | 下降时间  |    | 8    | ns  |

#### 外部驱动波形



#### 外部晶振连接



注意:

将振荡器与芯片紧挨;并使用短的、直接痕迹到 XTAL1, XTAL2和VSS.当时用晶振的时候, C1 = C2 ≈ 20pF. 当时用陶瓷谐振器的时候,请咨询相关生产商。

#### 外部时钟连接



注意:

\*如果使用TTL驱动,则为必须。 如使用CMOS驱动,则为非必须。

## AC测试输入输出波形



270942 - 22

AC测试输入由2.4V逻辑1和0.45V逻辑0驱动.时序测量 时逻辑1为2.0V和逻辑0为0.8V。

## 悬空波形



270942 - 23

出于对时序的考虑,当以下情况时,端口引脚不再浮 动:负载电压发生150 mV的变化并开始悬空,当负载 VOH/VOL电平发生150 mV的变化时; IOL/IOH = ±15mA.



#### AC符号的解释说明

每个符号是两对以时间前缀 "T" 的字母。成对的字符分别表示信号及其信号。符号代表了两个信号/条件点之间的时间。

| 条件:                | 信 <del>号</del> : | L— ALEADV   |
|--------------------|------------------|-------------|
| H— High            | A— Address       | BR— BREQ    |
| L— Low             | B— BHE           | R— RD       |
| V— Valid           | C— CLKOUT        | W— WRWRHWRL |
| X— No Longer Valid | D— DATA          | X— XTAL1    |
| Z— Floating        | G— Buswidth      | Y— READY    |
|                    | H— HOLD          | Q— Data Out |
|                    | HA— HLDA         |             |

# AC特征—串行端口转换—移位寄存器模式 串行端口时序—移位寄存器模式(模式0)

| 符号                | 参数                         | 最小                     | 最大                     | 单位  |
|-------------------|----------------------------|------------------------|------------------------|-----|
| T <sub>XLXL</sub> | 串行端口时钟周期(ERR ≥ 8002H)      | 6TOSC                  |                        | MHz |
| T <sub>XLXH</sub> | 串行端口时钟下降沿到上升沿(ERR ≥ 8002H) | 6T <sub>OSC</sub> - 50 | 4T <sub>OSC</sub> + 50 | ns  |
| T <sub>XLXL</sub> | 串行端口时钟周期(ERR = 8001H)      | 4TOSC                  |                        | ns  |
| T <sub>XLXH</sub> | 串行端口时钟下降沿到上升沿(ERR ≥ 8001H) | 2T <sub>OSC</sub> - 50 | 2T <sub>OSC</sub> + 50 | ns  |
| T <sub>QVXH</sub> | 输出数据建立到时钟上升沿               | 2T <sub>OSC</sub> - 50 |                        | ns  |
| T <sub>XHQX</sub> | 在时钟上升沿后的输出数据保持             | 2Tosc - 50             |                        | ns  |
| T <sub>XHQV</sub> | 在时钟上升沿后第二个输出数据有效           |                        | 2T <sub>OSC</sub> + 50 | ns  |
| T <sub>DVXH</sub> | 输入数据建立到时钟上升沿               | Tosc + 50              |                        | ns  |
| T <sub>XHDX</sub> | 在时钟上升沿后输入数据保持              | 0                      |                        | ns  |
| T <sub>XHQZ</sub> | 最后一个时钟上升到输出悬空              |                        | 1TOSC                  | ns  |

# 波形—串行端口转换—移位寄存器模式 串行端口波形—移位寄存器模式(模式0)





#### 模拟到数字特征

由于A/D转换器是比例式的,因此,其绝对精度取决于VREF 的精度和稳定性.

#### 10位模式A/D操作条件

| 符号                | 描述                | 最小   | 最大   | 单位         |
|-------------------|-------------------|------|------|------------|
| T <sub>A</sub>    | 商业级环境温度           | 0    | 70   | $^{\circ}$ |
| T <sub>A</sub>    | 扩展环境温度            | -40  | 85   | ℃          |
| Vcc               | 数字电源电压            | 4.50 | 5.50 | V          |
| $V_{REF}$         | 模拟电源电压            | 4.00 | 5.50 | V          |
| T <sub>SAM</sub>  | 采样时间              | 1.0  |      | μs(1)      |
| T <sub>CONV</sub> | 转换时间              | 10   | 20   | μs(1)      |
| Fosc              | 振荡器频率(80C196KC20) | 8.0  | 16.0 | MHz        |
| Fosc              | 振荡器频率(80C196KC20) | 8.0  | 20.0 | MHz        |

#### 注意:

ANGND和VSS应该具有相同的电势(0.00V).

1. 选择AD\_TIME的值以满足这些规范要求.

#### 10位模式A/D操作条件(超出规范工作条件)

| 参数                          | 典型(1)                   | 最小          | 最大                     | 单位*                        | 注意   |
|-----------------------------|-------------------------|-------------|------------------------|----------------------------|------|
| 解析精度                        |                         | 1024        | 1024                   | Levels                     |      |
| 所切 相反                       |                         | 10          | 10                     | Bits                       |      |
| 绝对误差                        |                         | 0           | ± 3                    | LSBs                       |      |
| 满量程误差                       | $0.25 \pm 0.5$          |             |                        | LSBs                       |      |
| 零偏移误差                       | $0.25 \pm 0.5$          |             |                        | LSBs                       |      |
| 非线性                         | 1.0 ± 2.0               | 0           | ± 3                    | LSBs                       |      |
| 微分非线性误差                     |                         | > -1        | 2                      | LSBs                       |      |
| 通道间匹配                       | ± 0.1                   | 0           | ± 1                    | LSBs                       |      |
| 重复性                         | ± 0.25                  |             |                        | LSBs                       |      |
| 温度系数:<br>漂移<br>满量程<br>微分非线性 | 0.009<br>0.009<br>0.009 |             |                        | LSB/°C<br>LSB/°C<br>LSB/°C |      |
| 闭合隔离                        |                         | -60         |                        | dB                         | 1, 2 |
| 馈通                          | - 60                    |             |                        | dB                         | 1    |
| Vcc电源抑制                     | - 60                    |             |                        | dB                         | 1    |
| 输入串联电阻                      |                         | 750         | 1.2K                   | Ω                          | 4    |
| 模拟输入引脚上的电压                  |                         | ANGND - 0.5 | V <sub>REF</sub> + 0.5 | V                          | 5, 6 |
| DC输入漏                       |                         | 0           | ± 3.0                  | μΑ                         |      |
| 采样电容                        | 3                       |             |                        | pF                         |      |

注意: \*此处使用的 "LSB" 的值约为5 mV(请参见《嵌入式微控制器和处理器手册》A/D术语表).

- 1. 对于大多数,这些值是可以得到预期的(25℃),但是没有经过测试或者得到保证.
- 2. DC = 100 KHz.
- 3. 多路复用器先断后合.
- 4. 电阻是从器件引脚到内部MUX再到采样电容器的.
- 5. 如果引脚电流被限制到±2 mA,则这些值可能被超出.
- 6. 超出规范要求的应用电压将会降低所有沟道的转换精度.
- 7. 在IDLE模式下,所有的转换均由处理器执行.



## 8位模式A/D操作条件

| 符号                | 描述                | 最小   | 最大   | 单位    |
|-------------------|-------------------|------|------|-------|
| $T_{A}$           | 商业级环境温度           | 0    | 70   | ℃     |
| $T_{A}$           | 扩展环境温度            | -40  | 85   | ℃     |
| V <sub>CC</sub>   | 数字电源电压            | 4.50 | 5.50 | V     |
| $V_{REF}$         | 模拟电源电压            | 4.00 | 5.50 | V     |
| T <sub>SAM</sub>  | 采样时间              | 1.0  |      | μs(1) |
| T <sub>CONV</sub> | 转换时间              | 7    | 20   | μs(1) |
| Fosc              | 振荡器频率(80C196KC20) | 8.0  | 16.0 | MHz   |
| Fosc              | 振荡器频率(80C196KC20) | 8.0  | 20.0 | MHz   |

#### 注意:

ANGND和Vss应该具有相同的电势(0.00V).

1. 选择AD\_TIME的值以满足这些规范要求

## 8位模式A/D操作条件(超出规范工作条件)

| 参数         | 典型(1)  | 最小                    | 最大                     | 单位*    | 注意   |
|------------|--------|-----------------------|------------------------|--------|------|
| 解析精度       |        | 256                   | 256                    | Levels |      |
|            |        | 8                     | 8                      | Bits   |      |
| 绝对误差       |        | 0                     | ± 1                    | LSBs   |      |
| 满量程误差      | ± 0.5  |                       |                        | LSBs   |      |
| 零偏移误差      | ± 0.5  |                       |                        | LSBs   |      |
| 非线性        |        | 0                     | ± 1                    | LSBs   |      |
| 微分非线性误差    |        | > -1                  | 1                      | LSBs   |      |
| 通道间匹配      |        |                       | ± 1                    | LSBs   |      |
| 重复性        | ± 0.25 |                       |                        | LSBs   |      |
| 温度系数:      | 0.003  |                       |                        | LSB/°C |      |
| 漂移         | 0.003  |                       |                        | LSB/°C |      |
| 满量程        | 0.003  |                       |                        | LSB/°C |      |
| 微分非线性      | 0.000  |                       |                        |        |      |
| 闭合隔离       |        | - 60                  |                        | dB     | 2, 3 |
| 馈通         | - 60   |                       |                        | dB     | 2    |
| Vcc电源抑制    | - 60   |                       |                        | dB     | 2    |
| 输入串联电阻     |        | 750                   | 1.2K                   | Ωs     | 4    |
| 模拟输入引脚上的电压 |        | V <sub>SS</sub> - 0.5 | V <sub>REF</sub> + 0.5 | V      | 5, 6 |
| DC输入漏      |        | 0                     | ± 3.0                  | μΑ     |      |
| 采样电容       | 3      |                       |                        | pF     |      |

#### 注意:

- \*此处使用的 "LSB" 的值约为20 mV (请参见《嵌入式微控制器和处理器手册》A/D术语表).
- 1. 对于大多数,这些值是可以得到预期的(25℃),但是没有经过测试或者得到保证.
- 2. DC = 100 KHz.
- 3. 多路复用器先断后合.
- 4. 电阻是从器件引脚到内部MUX再到采样电容器的.
- 5. 如果引脚电流被限制到±2 mA,则这些值可能被超出.
- 6. 超出规范要求的应用电压将会降低所有沟道的转换精度.
- 7. 在IDLE模式下,所有的转换均由处理器执行.



# EPROM规范要求

# 编程器件的操作条件

| 符号              | 描述                   | 最小    | 最大    | 单位   |
|-----------------|----------------------|-------|-------|------|
| T <sub>A</sub>  | 编程期间环境温度             | 20    | 30    | С    |
| Vcc             | 变成期间的供电电压            | 4.5   | 5.5   | V(1) |
| $V_{REF}$       | 编程期间的参考供电电压          | 4.5   | 5.5   | V(1) |
| $V_{PP}$        | 编程电压                 | 12.25 | 12.75 | V(2) |
| V <sub>EA</sub> | EA引脚的电压              | 12.25 | 12.75 | V(2) |
| Fosc            | 在自动和从模式编程期间的振荡器频率    | 6.0   | 8.0   | MHz  |
| Fosc            | 编程时振荡器频率(80C196KC20) | 6.0   | 16.0  | MHz  |
| Fosc            | 编程时振荡器频率(80C196KC20) | 6.0   | 20.0  | MHz  |

#### 注意:

- 1. Vcc和VREF在编程期间应该有相同的电压.
- 2. VPP和VEA绝对不能超过规范,否则可造成伤害.
- 3. Vss和ANGND应该在相同的电势(0V).
- 4. 在自动和从模式编程期间的负载电容 = 150 pF.

## Ac Eprom编程特性

| 符号                    | 描述               | 最小   | 最大  | 单位   |
|-----------------------|------------------|------|-----|------|
| T <sub>SHLL</sub>     | Reset高到PALE第一次变低 | 1100 |     | TOSC |
| T <sub>LLLH</sub>     | PALE脉冲宽度         | 50   |     | TOSC |
| T <sub>AVLL</sub>     | 地址建立时间           | 0    |     | TOSC |
| T <sub>LLAX</sub>     | 地址保持时间           | 100  |     | TOSC |
| $T_PLDV$              | PROG低到字转存有效      |      | 50  | TOSC |
| T <sub>PHDX</sub>     | 字转存数据保持          |      | 50  | TOSC |
| $T_DVPL$              | 数据建立时间           | 0    |     | TOSC |
| T <sub>PLDX</sub>     | 数据保持时间           | 400  |     | TOSC |
| T <sub>PLPH</sub> (1) | PROG脉冲宽度         | 50   |     | TOSC |
| T <sub>PHLL</sub>     | PROG高到紧跟着PALE变低  | 220  |     | TOSC |
| T <sub>LHPL</sub>     | PROG高到PROG低      | 220  |     | TOSC |
| T <sub>PHPL</sub>     | PROG高到紧跟着PROG变低  | 220  |     | TOSC |
| T <sub>PHIL</sub>     | PROG高到AINC变低     | 0    |     | TOSC |
| T <sub>ILIH</sub>     | AINC脉冲宽度         | 240  |     | TOSC |
| T <sub>ILVH</sub>     | 在AINC变低后PVER保持   | 50   |     | TOSC |
| T <sub>ILPL</sub>     | AINC低到PROG低      | 170  |     | TOSC |
| T <sub>PHVL</sub>     | PROG高到PVER有效     |      | 220 | TOSC |

#### 注意:

1. 该规范是在字转存模式下. 对于编程脉冲,使用Modified Quick Pulse Algorithm. 请参考使用手册.



#### DC EPROM编程特性

| 符号              | 描述         | 最小 | 最大  | 单位 |
|-----------------|------------|----|-----|----|
| I <sub>PP</sub> | 编程时VPP供电电流 |    | 100 | mA |

#### 注意:

#### EPROM编程波形

#### 带有单编程脉冲的从编程模式,数据编程模式



## 自动增加字转存中的从编程模式



<sup>1.</sup> 在 Vcc稳定在规格范围内、在振荡器/时钟稳定之前,请勿使用Vpp,否则会对器件造成损害。



#### 在具有重复编程脉冲和自动增加的数据编程中的从编程模式时序



#### 80C196KC20设计注意事项

- 1. 内存映射。80C196KC20具有512个字节的 RAM SFR和一个可选的16K的ROM/ OTPROM。在位置100H-1FFH存在一个额外 的256字节的RAM,并且在位置4000H-5FFFH 存在一个额外的8K的ROM/OTPRO。这些位 置在8XC196KB是在额外存储器中的。
- 2. 8XC196KB的CDE引脚已经在80C196KC20 改变为一个Vss引脚来支持16/20MHz的操 作。
- 3. EPROM编程。80C196KC20拥有一个不同的编程算法去支持16K板载存储器。当运行Run-Time编程的时候,请参考80C196KC20使用指导中的编码章节。
- 4. ONCE模式。在RESET上升沿,通过驱动TXD引脚变低则80C196KC20可以进入ONCE模式。TXD引脚由IOH1控制的上拉保持高电平。这个上拉绝对不能过高,否则80C196KC20将进入ONCE模式。
- 5. 在总线HOLD期间,在非激活状态, 80C196KC20弱保持RD,WR,ALE, BHE和 INST。8XC196KB仅仅保持ALE在它的非激 活状态。
- 6. 在80C196KC20中,RESER脉冲是16个状态, 而在8XC196KB中则是4个状态(看门狗定时 器溢出)。这就为系统的其他器件提供了一 个更长的RESET脉冲。