

# 《计算机组成原理与接口技术实验》

# 实验报告

(实验三)

学院名称: 数据科学与计算机学院

专业(班级): 16 软件工程四(7)班

学生姓名: 杨元昊

学 号: 16340274

时 间: 2018 年 6 月 11 日

## 成绩:

## 实 验 三 : 多周期 CPU 设计与实现

(完成时间:十五、十六、十七周)

## 一、实验目的

- (1) 认识和掌握多周期数据通路原理及其设计方法;
- (2) 掌握多周期 CPU 的实现方法,代码实现方法;
- (3) 编写一个编译器,将 MIPS 汇编程序编译为二进制机器码;
- (4) 掌握多周期 CPU 的测试方法;
- (5) 掌握多周期 CPU 的实现方法。

## 二、实验内容

设计一个多周期 CPU,该 CPU 至少能实现以下指令功能操作。需设计的指令与格式如

下:(说明:操作码按照以下规定使用,都给每类指令预留扩展空间,后续实验相同。)

#### ==>算术运算指令

(1) add rd, rs, rt

| 000000   rs(5 位)   rt(5 位)   rd(5 位)   reserved | 000000 | rs(5 位) | rt(5 位) | rd(5 位) | reserved |
|-------------------------------------------------|--------|---------|---------|---------|----------|
|-------------------------------------------------|--------|---------|---------|---------|----------|

功能:rd<-rs+rt

(2) sub rd, rs, rt

| 000001 | rs(5 位) | rt(5 <u>位</u> ) | rd(5 位) | reserved |
|--------|---------|-----------------|---------|----------|
|        |         |                 |         |          |

完成功能: rd < - rs - rt

#### (3) addi rt, rs, immediate

| 000010 | rs(5 位) | rt(5 位) | immediate(16 位) |
|--------|---------|---------|-----------------|
|--------|---------|---------|-----------------|

功能:rt<-rs+(sign-extend)immediate

#### ==>逻辑运算指令

(4) or rd, rs, rt

|--|

功能:rd<-rs|rt

(5) and rd, rs, rt

| 010001 rs | s(5 位) | rt(5 位) | rd(5 位) | reserved |
|-----------|--------|---------|---------|----------|
|-----------|--------|---------|---------|----------|

功能: rd< - rs & rt

## (6) ori rt, rs, immediate

| 010010 | rs(5 位) | rt(5 位) | immediate |
|--------|---------|---------|-----------|
|--------|---------|---------|-----------|

功能:rt<-rs | (zero-extend)immediate

## ==>移位指令

(7) sll rd, rt,sa

| 011000 未用 | rt(5 位) | rd(5 位) | sa | reserved |  |
|-----------|---------|---------|----|----------|--|
|-----------|---------|---------|----|----------|--|

功能:rd<-rt<<(zero-extend)sa, 左移sa位, (zero-extend)sa

#### ==>比较指令

## (8) slt rd, rs, rt 带符号数

| 100110 rs(5 位) rt(5 位) | rd(5 位) reserved |
|------------------------|------------------|
|------------------------|------------------|

功能: if (rs<rt) rd =1 else rd=0, 具体请看表 2 ALU 运算功能表,带符号

## (9) sltiu rt, rs,immediate 不带符号

| 100111 | rs(5 位) | rt(5 位) | immediate(16 位) |
|--------|---------|---------|-----------------|
|--------|---------|---------|-----------------|

功能: if (rs <(zero-extend)immediate) rt =1 else rt=0 , 具体请看表 2 ALU 运

#### 算功能表,不带符号

#### ==>存储器读写指令

## (10) sw rt, immediate(rs)

| 110000 | rs(5 位) | rt(5 位) | immediate(16 位) |
|--------|---------|---------|-----------------|
|--------|---------|---------|-----------------|

功能:memory[rs+ (sign-extend)**immediate**] < - rt。即将 rt 寄存器的内容保存到 rs 寄存器内容和立即数符号扩展后的数相加作为地址的内存单元中。

#### (11) lw rt, **immediate**(rs)

| 110001 | rs(5 位) | rt(5 位) | immediate(16 位) |
|--------|---------|---------|-----------------|
|--------|---------|---------|-----------------|

功能:rt < - memory[rs + (sign-extend)**immediate**]。即读取 rs 寄存器内容和立即数符号扩展后的数相加作为地址的内存单元中的数,然后保存到 rt 寄存器中。

#### ==>分支指令

## (12) beq rs,rt, immediate (说明: immediate 从 pc+4 开始和转移到的指令之间间隔条

数)

| 110100 | rs(5 位) | rt(5 位) | immediate(16 位) |
|--------|---------|---------|-----------------|
|--------|---------|---------|-----------------|

功能: if(rs=rt) pc < - pc + 4 + (sign-extend)immediate <<2 else pc < - pc + 4

#### (13) bltz rs, immediate

| 110110 | rs(5 位) | 00000 | immediate |
|--------|---------|-------|-----------|
|--------|---------|-------|-----------|

功能: if(rs<0) pc←pc + 4 + (sign-extend)immediate <<2 else pc ←pc + 4

## ==>跳转指令

(14) j addr

| 111000 | addr[27:2] |  |  |  |  |
|--------|------------|--|--|--|--|
|--------|------------|--|--|--|--|

功能: pc < - {(pc+4)[31:28],addr[27:2],2'b00}, 跳转。

说明:由于 MIPS32 的指令代码长度占4个字节,所以指令地址二进制数最低2位均

为 0, 将指令地址放进指令代码中时,可省掉!这样,除了最高 6 位操作码外,还有 26 位可用于存放地址,事实上,可存放 28 位地址,剩下最高 4 位由 pc+4 最高 4 位拼接上。

(15) jr rs

| 111001 rs(5 位) 未用 | 未用 | reserved |
|-------------------|----|----------|
|-------------------|----|----------|

功能: pc < - rs, 跳转。

## ==>调用子程序指令

(16) jal addr

| 111010 | addr[27:2] |
|--------|------------|
|--------|------------|

功能:调用子程序, pc < - {(pc+4)[31:28],addr[27:2],2'b00}; \$31< - pc+4,返回地址设置;子程序返回,需用指令 jr \$31。跳转地址的形成同 j addr 指令。

#### ==>停机指令

(17) halt (停机指令)

| 111111 | 00000000000000000000000000000(26 位) |
|--------|-------------------------------------|
|--------|-------------------------------------|

不改变 pc 的值, pc 保持不变。

#### 三、实验原理

多周期 CPU 指的是将整个 CPU 的执行过程分成几个阶段,每个阶段用一个时钟去完成,然后开始下一条指令的执行,而每种指令执行时所用的时钟数不尽相同,这就是所谓的多周期 CPU。CPU 在处理指令时,一般需要经过以下几个阶段:

- (1) 取指令(**IF**):根据程序计数器 pc 中的指令地址,从存储器中取出一条指令,同时,pc 根据指令字长度自动递增产生下一条指令所需要的指令地址,但遇到"地址转移"指令时,则控制器把"转移地址"送入 pc, 当然得到的"地址"需要做些变换才送入 pc。
  - (2) 指令译码(**ID**):对取指令操作中得到的指令进行分析并译码,确定这条指令需要完

成的操作,从而产生相应的操作控制信号,用于驱动执行状态中的各种操作。

- (3) 指令执行(**EXE**):根据指令译码得到的操作控制信号,具体地执行指令动作,然后转移到结果写回状态。
- (4) 存储器访问(**MEM**): 所有需要访问存储器的操作都将在这个步骤中执行,该步骤给出存储器的数据地址,把数据写入到存储器中数据地址所指定的存储单元或者从存储器中得到数据地址单元中的数据。
- (5)结果写回(**WB**):指令执行的结果或者访问存储器中得到的数据写回相应的目的寄存器中。

实验中就按照这五个阶段进行设计,这样一条指令的执行最长需要五个(小)时钟周期才能完成,但具体情况怎样?要根据该条指令的情况而定,有些指令不需要五个时钟周期的,这就是多周期的 CPU。



图 1 多周期 CPU 指令处理过程

MIPS 指令的三种格式:

## R 类型:



其中,

op:为操作码;

rs: 为第1个源操作数寄存器,寄存器地址(编号)是00000~11111,00~1F;

rt: 为第2个源操作数寄存器,或目的操作数寄存器,寄存器地址(同上);

rd:为目的操作数寄存器,寄存器地址(同上);

sa:为位移量(shift amt),移位指令用于指定移多少位;

funct:为功能码,在寄存器类型指令中(R类型)用来指定指令的功能;

immediate:为 16 位立即数,用作无符号的逻辑操作数、有符号的算术操作数、数据加载(Load)/数据保存(Store)指令的数据地址字节偏移量和分支指令中相对程序计数器(PC)的有符号偏移量;

address:为地址。



图 2 多周期 CPU 状态转移图

状态的转移有的是无条件的,例如从 sIF 状态转移到 sID 就是无条件的;有些是有条件的,例如 sEXE 状态之后不止一个状态,到底转向哪个状态由该指令功能,即指令操作码决定。每个状态代表一个时钟周期。



图 3 多周期 CPU 控制部件的原理结构图

图 3 是多周期 CPU 控制部件的电路结构,三个 D 触发器用于保存当前状态,是时序逻辑电路,RST 用于初始化状态"000",另外两个部分都是组合逻辑电路,一个用于产生下一个阶段的状态,另一个用于产生每个阶段的控制信号。从图上可看出,下个状态取决于指令操作码和当前状态;而每个阶段的控制信号取决于指令操作码、当前状态和反映运算结果的状态 zero 标志和符号 sign 标志。



图 4 多周期 CPU 数据通路和控制线路图

图 4 是一个简单的基本上能够在多周期 CPU 上完成所要求设计的指令功能的数据通路和必要的控制线路图。其中指令和数据各存储在不同存储器中,即有指令存储器和数据存储器。访问存储器时,先给出内存地址,然后由读或写信号控制操作。对于寄存器组,给出寄存器地址(编号),读操作时不需要时钟信号,输出端就直接输出相应数据;而在写操作时,在WE 使能信号为 1 时,在时钟边沿触发将数据写入寄存器。图中控制信号功能如表 1 所示,表 2 是 ALU 运算功能表。

特别提示,图上增加 IR 指令寄存器,目的是使指令代码保持稳定,pc 写使能控制信号 PCWre 是确保 pc 适时修改 原因都是和多周期工作的 CPU 有关。ADR、BDR、ALUoutDR、DBDR 四个寄存器不需要写使能信号,其作用是切分数据通路,将大组合逻辑切分为若干个小组合逻辑,大延迟变为多个分段小延迟。

表 1 控制信号作用

| 控制信号名    | 状态 "0"                     | 状态 "1"                               |  |  |
|----------|----------------------------|--------------------------------------|--|--|
| RST      | 对于 PC , 初始化 PC 为程序首地址      | 对于 PC, PC接收下一条指令地址                   |  |  |
|          | PC 不更改 ,相关指令 :halt ,另外 ,   | PC 更改,相关指令:除指令 halt 外,               |  |  |
| PCWre    | 除 '000' 状态之外,其余状态慎         | 另外,在'000'状态时,修改PC的                   |  |  |
|          | 改 PC 的值。                   | 值合适。                                 |  |  |
|          | 来自寄存器堆 data1 输出 , 相关指      | 来自移位数 sa , 同时 , 进行                   |  |  |
| ALUSrcA  | 令: add、sub、addi、or、and、    | (zero-extend)sa ,即 {{27{1'b0}},sa} , |  |  |
| ALUSICA  | ori、beq、bltz、slt、sltiu、sw、 | 相关指令:sll                             |  |  |
|          | lw                         |                                      |  |  |
| ALLICHER | 来自寄存器堆 data2 输出,相关指        | 来自 sign 或 zero 扩展的立即数 ,相关            |  |  |
| ALUSrcB  | 令: add、sub、or、and、beq、     | 指令:addi、ori、sltiu、lw、sw              |  |  |

|            | bltz、slt、sll                        |                                      |  |  |
|------------|-------------------------------------|--------------------------------------|--|--|
|            | 来自 ALU 运算结果的输出 ,相关指                 | 来自数据存储器( Data MEM )的输出,              |  |  |
| DBDataSrc  | 令: add、sub、addi、or、and、             | 相关指令:lw                              |  |  |
|            | ori、slt、sltiu、sll                   |                                      |  |  |
|            | <br>  无写寄存器组寄存器 , 相关指令 :            | 寄存器组寄存器写使能,相关指令:                     |  |  |
| RegWre     | beq、bltz、j、sw、jr、halt               | add、sub、addi、or、and、ori、slt、         |  |  |
|            |                                     | sltiu、sll、lw、jal                     |  |  |
|            | <br>  写入寄存器组寄存器的数据来自<br>            | 写入寄存器组寄存器的数据来自 ALU                   |  |  |
| WrRegDSrc  | pc+4(pc4 ) , 相关指令 : jal , 写         | 运算结果或存储器读出的数据,相关指                    |  |  |
| Wikegbsic  | \$31                                | 令: add、addi、sub、or、and、ori、          |  |  |
|            |                                     | slt、sltiu、sll、lw                     |  |  |
| InsMemRW   | 写指令存储器                              | 读指令存储器(Ins. Data)                    |  |  |
| mRD        | 存储器输出高阻态                            | 读数据存储器,相关指令:lw                       |  |  |
| mWR        | 无操作                                 | 写数据存储器,相关指令:sw                       |  |  |
|            | IR(指令寄存器)不更改                        | IR 寄存器写使能。向指令存储器发出读                  |  |  |
| IRWre      |                                     | <br>  指令代码后,这个信号也接着发出,在              |  |  |
| IKWIE      |                                     | <br>  时钟上升沿 ,IR 接收从指令存储器送来           |  |  |
|            |                                     | 的指令代码。与每条指令都相关。                      |  |  |
| ExtSel     | (zero-extend) <b>immediate</b> , 相关 | (sign-extend) <b>immediate</b> , 相关指 |  |  |
| EXIJEI     | 指令:ori、sltiu;                       | 令:addi、lw、sw、beq、bltz;               |  |  |
|            |                                     |                                      |  |  |
| PCSrc[1:0] | 00 : pc< - pc+4 , 相关指令 : add.       | addi、sub、or、ori、and、                 |  |  |

|             | slt、sltiu、sll、sw、lw、beq(zero=0)、bltz(sign=0 , 或 zero=1) ;          |  |  |  |  |  |  |
|-------------|--------------------------------------------------------------------|--|--|--|--|--|--|
|             | 01: pc< - pc+4+(sign-extend) <b>immediate</b> , 相关指令: beq(zero=1)、 |  |  |  |  |  |  |
|             | bltz(sign=1 , zero=0) ;                                            |  |  |  |  |  |  |
|             | 10 : pc< - rs , 相关指令 : jr ;                                        |  |  |  |  |  |  |
|             | 11:pc< - {(pc+4)[31:28],addr[27:2],2'b00} , 相关指令:j、jal;            |  |  |  |  |  |  |
|             | 写寄存器组寄存器的地址,来自:                                                    |  |  |  |  |  |  |
|             | 00:0x1F(\$31),相关指令:jal,用于保存返回地址(\$31<-pc+4);                       |  |  |  |  |  |  |
| RegDst[1:0] | 01:rt 字段,相关指令:addi、ori、sltiu、lw;                                   |  |  |  |  |  |  |
|             | 10:rd 字段,相关指令:add、sub、or、and、slt、sll;                              |  |  |  |  |  |  |
|             | 11:未用;                                                             |  |  |  |  |  |  |
| ALUOp[2:0]  | ALU 8 种运算功能选择(000-111),看功能表                                        |  |  |  |  |  |  |

#### 相关部件及引脚说明:

#### Instruction Memory: 指令存储器

laddr,指令地址输入端口

DataIn,存储器数据输入端口

DataOut,存储器数据输出端口

RW,指令存储器读写控制信号,为0写,为1读

## Data Memory:数据存储器

Daddr,数据地址输入端口

DataIn,存储器数据输入端口

DataOut,存储器数据输出端口

/RD,数据存储器读控制信号,为0读

#### /WR,数据存储器写控制信号,为0写

## Register File:寄存器组

Read Reg1, rs 寄存器地址输入端口

Read Reg2, rt 寄存器地址输入端口

Write Reg,将数据写入的寄存器,其地址输入端口(rt、rd)

Write Data,写入寄存器的数据输入端口

Read Data1, rs 寄存器数据输出端口

Read Data2, rt 寄存器数据输出端口

WE,写使能信号,为1时,在时钟边沿触发写入

IR: 指令寄存器,用于存放正在执行的指令代码

ALU: 算术逻辑单元

result, ALU 运算结果

zero, 运算结果标志,结果为0,则 zero=1;否则 zero=0

sign,运算结果标志,结果最高位为0,则sign=0,正数;否则,sign=1,负数

表 2 ALU 运算功能表

| ALUOp[20] | 功能                                                                 | 描述    |
|-----------|--------------------------------------------------------------------|-------|
| 000       | Y = A + B                                                          | 加     |
| 001       | Y = A - B                                                          | 减     |
| 010       | Y= ( A <b )="" 0<="" ?1:="" td=""><td>比较A与B</td></b>               | 比较A与B |
| 010       |                                                                    | 不带符号  |
| 011       | Y=(((rega <regb) &&="" (rega[31]="=&lt;/td"><td>比较A与B</td></regb)> | 比较A与B |
|           | regb[31] ))   ( ( rega[31] ==1 &&                                  | 带符号   |

|     | regb[31] == 0))) ? 1:0                  |          |
|-----|-----------------------------------------|----------|
| 100 | Y = B< <a< td=""><td>B 左移 A 位</td></a<> | B 左移 A 位 |
| 101 | Y = A ∨ B                               | 或        |
| 110 | Y = A ^ B                               | 与        |
| 111 | $Y = A \oplus B$                        | 异或       |

## 四、实验设备

PC 机一台, BASYS 3 实验板一块, Xilinx Vivado 开发软件一套。

## 五、实验设计

相比于单周期 cpu , 多周期 cpu 要求我们对时序控制很严格 , 否则总是会出现各类各样的 bug。下面我们以表格的形式总结下各个指令涉及的阶段 , 以及不同阶段对时钟周期的处理。

| 指令    | IF 阶段 | ID 阶段    | EXE 阶段 | MEM 阶段 | WB 阶段    |
|-------|-------|----------|--------|--------|----------|
| Add   | √     | <b>√</b> | √      |        | √        |
| Sub   | √     | V        | √      |        | √        |
| Addi  | √     | V        | √      |        | √        |
| Or    | √     | <b>√</b> | √      |        | √        |
| And   | √     | <b>√</b> | √      |        | ✓        |
| Ori   | √     | <b>√</b> | √      |        | √        |
| SII   | √     | <b>√</b> | √      |        | ✓        |
| Slt   | √     | √        | √      |        | √        |
| Sltiu | √     | <b>√</b> | √      |        | <b>√</b> |
| Sw    | √     | √        | √      | √      |          |

| Lw    | √        |      | √        |     | √    |       | √ |         | √        |
|-------|----------|------|----------|-----|------|-------|---|---------|----------|
| Beq   | √        | √    |          |     | √    | √     |   |         |          |
| Bltz  | Bltz √   |      | √        |     | √    |       |   |         |          |
| J     | √        |      | √        |     |      |       |   |         |          |
| Jr    | √        |      | √        |     |      |       |   |         |          |
| Jal   | √        |      | √        |     |      |       |   |         |          |
| Halt  | √        |      | √        |     |      |       |   |         |          |
| 指令阶段/ | IF 阶段    | ID   | 阶段       | EXE | 介段   | MEM ß | 段 | WB 阶段   |          |
| 时钟周期  |          |      |          |     |      |       |   |         |          |
| 上升沿   | 控制器模     | 控制器模 |          | 控制  | 器模   | 器模控制器 |   | 控制器植    | 莫        |
|       | 块进行运     |      | 进行运 块进行  |     | 行运   | 块进行运  |   | 块进行边    | <u> </u> |
|       | 算,更新     | 算    | ,更新寄     | 算,  | 更新   | 算     |   | 算,更新智   | 5        |
|       | PC 模块和   | 存    | 存器的写 Alu |     | 操作码  |       |   | 存器写信    | Ē        |
|       | IR 模块的   | 信-   | 号并根      |     |      |       |   | 号 PCsrc |          |
|       | 写信号      | 据    | IF 阶段    |     |      |       |   |         |          |
|       |          | IR   | 寄存器      |     |      |       |   |         |          |
|       |          | 的:   | 写信号      |     |      |       |   |         |          |
|       | 来        |      | 写入新      |     |      |       |   |         |          |
|       |          | 数捷   | 居        |     |      |       |   |         |          |
| 下降沿   | 根据上升     | 根    | 据本阶      | 向 A | DR , | 向内存   | 単 | 向寄存器    | 묜        |
|       | 沿的写信     | 段.   | 上升沿      | BDR | 模块   | 元中写   | 入 | 中写入值    |          |
|       | 号 , 让 PC | 的    | 寄存器      | 写入位 | 直    | 值     |   |         |          |

| 棹 | 漠块更新 , | 写信号来 |  |  |
|---|--------|------|--|--|
| 互 | 写入新地   | 写入数据 |  |  |
| 力 | 址      |      |  |  |

根据数据通路图,我们可以设计如下的模块,与单周期 cpu 一致的将会粗略的描述或略过不讲。

#### PC 模块:

输入时钟信号和重置信号, PC 状态更改信号 PCWre 和下一个 PC 值, 当 PCWre 为 0 时 PC 模块输出的值就是当前 PC+4 的值, 否则就会做相应的变化, 当重置信号为真是 PC 的值将变为 0。关键代码如下

```
if (!Reset) begin

NextPC = PC + 4;
end
else begin

case (PCSrc)

2'b00: NextPC = PC + 4;

2'b01: NextPC = PC + 4 + (Immediate << 2);

2'b10: NextPC = JPC;

default: NextPC = PC + 4;
endcase
end</pre>
```

#### 指令存储模块:

与单周期 CPU 一模一样,且只涉及读取并不复杂,故略去。

## IR 寄存器模块:

在之前的 PC 模块设计中,时钟下降沿到来时 PC 模块会进行相关操作。而过了一个周期。当时钟上升沿到来时,IR 寄存器就会暂存指令存储模块中当前 PC 处的各类指令。关键代码如下

```
always@(posedge CLK) begin

Op_code <= Ins_Data[31:26];

Rs_reg <= Ins_Data[25:21];

Rt_reg <= Ins_Data[20:16];

Rd_reg <= Ins_Data[15:11];

Sa_number <= Ins_Data[10:6];

Imm_number <= Ins_Data[15:0];

end
```

#### 四选一数据选择器:

根据 control unit 输出的控制信号,和输入的 rt 寄存器地址,rd 寄存器地址,第 31 号寄存器地址,判断最终写入的寄存器的地址是多少。比如 jal 指令就会写第 31 号寄存器。除此之外也承担着 PC 值改变的选择,(四个选项:pc<-pc+4,pc<-pc+4+(sign-extend)**immediate**,pc<-rs,pc<-{(pc+4)[31:28],addr[27:2],2'b00})关键代码如下

```
always@(*) begin

if (Reset == 0) begin

DataOut = 0;

end
```

```
else begin

case(sel)

2'b00: DataOut = DataIn1;

2'b01: DataOut = DataIn2;

2'b10: DataOut = DataIn3;

2'b11: DataOut = DataIn4;

endcase

end

end
```

#### 寄存器模块:

当时钟下降沿来临时,就会将数据写入寄存器,当下降沿的清空信号来临时就会将所有寄存器中数据置为0。而读取寄存器的值是同步的。关键代码如下

```
assign ReadData1 = (ReadReg1 == 0) ? 0 : regFile[ReadReg1];
assign ReadData2 = (ReadReg2 == 0) ? 0 : regFile[ReadReg2];
always @ (negedge CLK or negedge RST) begin

if (RST==0) begin

for(i=1;i<32;i=i+1) regFile[i] <= 0;
end
else if(RegWre == 1 && WriteReg != 0)

regFile[WriteReg] <= WriteData;
end</pre>
```

临时存储的 ADR 与 BDR 模块:

当时钟上升沿到来时,寄存器中读出来的值会暂时放置在这两个寄存器模块中。分别放 RS 寄存器和 Rt 寄存器中的值。关键代码如下

```
reg [31:0] data;

always@(posedge CLK) begin

data = Data_in;

end
```

#### 数据扩展模块:

实现扩展立即数的功能,根据输入的选择位来决定是有符号位扩展还是无符号位扩展。 与单周期 cpu 一样,不再贴出代码。

#### 二选 1 数据选择模块

共有两个这样的模块 其中 AluSrcA 是选择 Rs 寄存器的值还是移位指令的 sa 'AluSrcB 是选择 Rt 寄存器的值还是经过扩展的立即数。与单周期 cpu 一样,不再贴出代码。

#### Alu 运算模块:

与单周期 CPU 的设计一致,根据 Alu 指令码的值对输入的两个数据做不同操作,并将结果输出。与单周期 cpu 一样,不再贴出代码。

#### 数据存储器模块:

在时钟下降沿时将数据写入内存单元,而数据的读取则是异步操作。关键代码如下

```
assign Dataout[7:0] = (nRD==0)?ram[DAddr + 3]:8'bz;
assign Dataout[15:8] = (nRD==0)?ram[DAddr + 2]:8'bz;
assign Dataout[23:16] = (nRD==0)?ram[DAddr + 1]:8'bz;
assign Dataout[31:24] = (nRD==0)?ram[DAddr]:8'bz;
always@( negedge CLK ) begin
```

```
if( nWR==0 ) begin

ram[DAddr] <= DataIn[31:24];

ram[DAddr+1] <= DataIn[23:16];

ram[DAddr+2] <= DataIn[15:8];

ram[DAddr+3] <= DataIn[7:0];
end</pre>
```

#### 32 位数据的二选一模块:

选择内存单元中的值或是 Alu 的运算结果。与之前所述一致,故不贴代码了。

#### DBDR 模块:

暂时储存内存单元读出的值,与上文 ADR, BDR 模块一致,不再赘述。

#### 控制器模块:

这个模块是 CPU 设计的核心,时钟上升沿触发。它又分为两个子模块。一个模块用于实现状态的转移,将当前状态转变为下一个状态。另一个模块根据转移的状态和指令中的 Opcode 来对各种信号量赋值,进而实现对其他功能模块的操作。关键代码如下

```
always@(*) begin

case(cur_state)

sIF: begin

n_state = sID;

end

sID: begin

if (Opcode == j|| Opcode == jr || Opcode == halt || Opcode == jal)

n_state = sIF;
```

```
else
       n_state = sEXE;
end
           sEXE: begin
   if (Opcode == beq || Opcode == bne || Opcode == bltz) begin
       n_state = sIF;
    end
   else begin
       if (Opcode == sw || Opcode == lw) begin
           n_state = sMEM;
        end
       else begin
           n_state = sWB;
        end
sMEM: begin
   if (Opcode == sw)
        n_state = sIF;
       n_state = sWB;
end
```

```
sWB: begin

n_state = 3'b000;

end

default: begin

n_state = 3'b000;

end
```

接着我们需要编写在 Basys3 实验板上显示的代码

这部分内容与单周期 cpu 设计的基本一致,在此仅简单描述思路。

首先因为系统的时钟频率远远高于人眼的视觉频率极限,于是我们需要特定的时钟频率来刷新扫描数码管,所以我们需要时钟分频模块,改变时钟频率。

其次我们需要通过按键来模拟 cpu 周期,每按下一次按键,将信号值取反,做为 CPU 时钟。值得注意的是防抖处理,我们对按键正信号或负信号进行取样,如果取样周期达到了预设周期,则输出正信号或负信号。

最后我们需要实现数据选择器和 三八译码电路,根据输入选择要显示的数据并在数码管上译码显示出来。这部分的代码在走马灯实验上已经完整地给出了。

## 六、仿真与测试

测试指令如下所示,以 jupyter notebook 为编写工具,编写的简单编译器会自动读取指令,并输出对应的二进制串。

| 地址。          | 汇编程序₽                          | 指令代码。    |                |                |                               |    |           |  |
|--------------|--------------------------------|----------|----------------|----------------|-------------------------------|----|-----------|--|
| 地址↩          |                                | op(6)∂   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | <u>rd(</u> 5)/immediate (16)∂ | 16 | 进制数代码。    |  |
| 0x00000000   | addi \$1,\$0,8₽                | 000010₽  | 00000₽         | 00001₽         | 0000 0000 0000 1000₽          | =÷ | 08010008  |  |
| 0x00000004 e | ori \$2,\$0,2 <i>₽</i>         | 010010₽  | 00000₽         | 00010₽         | 0000 0000 0000 0010 🕫         | ø  | 48020002₽ |  |
| 0x0000008    | or \$3, <b>\$2</b> ,\$1        | 010000₽  | 00010₽         | 00001₽         | 0001 1000 0000 0000₽          | ø  | 40411800₽ |  |
| 0x0000000C   | sub \$4, <b>\$3</b> ,\$1₽      | 000001₽  | 00011₽         | 00001₽         | 0010 0000 0000 0000₽          | ₽  | 04612000₽ |  |
| 0x00000010   | and \$5, <b>\$4</b> ,\$2₽      | 010001₽  | 00100₽         | 00010₽         | 0100 1000 0000 0000₽          | ø  | 44824800₽ |  |
| 0x0000014    | sll \$5,\$5,2₽                 | 011000₽  | 00000₽         | 00101↩         | 0010 1000 1000 0000₽          | ₽  | 60052880₽ |  |
| 0x0000018    | beg \$5,\$1,-2(=,转14)₽         | 110100₽  | 00101₽         | 00001₽         | 1111 1111 1111 11100          | ø  | D0A1FFFE₽ |  |
| 0x000001C    | jal_0x0000040₽                 | 111010₽  | 00000₽         | 00000          | 0000 0000 0001 0000₽          | ₽  | E8000010₽ |  |
| 0x00000020   | slt \$8,\$12,\$1               | 100110₽  | 01100₽         | 00001₽         | 0100 0000 0000 0000₽          | ø  | 99814000₽ |  |
| 0x00000024   | addi \$13,\$0,-2₽              | 000010₽  | 00000₽         | 01101₽         | 1111 1111 1111 1110₽          | Ð  | 080DFFFE₽ |  |
| 0x00000028   | slt \$9,\$8,\$13₽              | 100110₽  | 01000₽         | 01101₽         | 0100 1000 0000 0000₽          | ø  | 990D4800₽ |  |
| 0x0000002C   | sltiu \$10,\$9,2₽              | 100111₽  | 01001₽         | 01010₽         | 0000 0000 0000 0010₽          | ₽  | 9d2A0002₽ |  |
| 0x0000030    | sltiu \$11,\$10,0₽             | 100111₽  | 01010₽         | 01011₽         | 0000 0000 0000 0000₽          | ø  | 9d4B0000₽ |  |
| 0x0000034    | addi \$13,\$13,1₽              | 000010₽  | 01101₽         | 01101₽         | 0000 0000 0000 0001           | ₽  | 09AD0001€ |  |
| 0x0000038    | <u>bltz</u> \$13,-2 (<0,转 34)₽ | 110110₽  | 01101₽         | 00000          | 1111 1111 1111 11100          | ₽  | D9A0FFFE₽ |  |
| 0x000003C    | j0x000004C <i>₽</i>            | 111000₽  | 00000₽         | 00000₽         | 0000 0000 0001 0011@          | ø  | E0000013¢ |  |
| 0x00000040 e | sw \$2,4(\$1)₽                 | 110000₽  | 00001₽         | 00010₽         | 0000 0000 0000 0100€          | ø  | C0220004  |  |
| 0x00000044   | <u>lw</u> \$12,4(\$1)₽         | 110001₽  | 00001₽         | 01100₽         | 0000 0000 0000 0100€          | ٠  | C42C0004  |  |
| 0x00000048   | įr_\$31₽                       | 111001₽  | 11111₽         | 00000₽         | 0000 0000 0000 0000₽          | ٩  | E7E00000₽ |  |
| 0x0000004C   | halt∂                          | 1111111₽ | 00000₽         | 00000₽         | 0000 0000 0000 0000 ₽         | =+ | FC0000000 |  |
| 0x0000050    | ₽                              | 4        | ė.             | ٩              | ę.                            | ø  | φ         |  |
| 0x0000054    | ₽                              | 4        | ė              | 4              | φ                             | ₽  | φ         |  |
| ē.           | 47                             | 4        | ė.             | e)             | ę.                            | ₽  | ę.        |  |
| P            | ₽                              | 4        | ₽              | t)             | ē.                            | ø  | ₽         |  |

## 关键代码如下,并将相关代码放在代码文件夹中。

```
def jr(nua):
    str = 'll1001' +''.join(getbin(nua[0],5) +'0' * 21)
    return litering_by_three(str)

def bult(nua):
    return litering_by_three('l'* 5 + '0' * 27)

# asso the insurts sch friection blocks

options = ('addi' addi', addi,
    'ori' cox,
    'ori' cox,
    'ori' sub,
    'ori' sub,
```

以下表格中除了 operationcode 外,其他数字都是 16 进制表示,而 operationcode 用二进制标志,括号内的数字是 16 进制。(注:鉴于前七条指令中已经包含了三种指令,

## 因此 basys3 板上的测试情况仅以前七条指令为例)

| -tale-t-, L | 汇编程序₽           | 指令代码。    |                |                |                       |     |            |
|-------------|-----------------|----------|----------------|----------------|-----------------------|-----|------------|
| 地址₽         |                 | op(6)∉   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16  | 进制数代码。     |
| 0x00000000  | addi \$1,\$0,8₽ | 000010.1 | 00000.1        | 00001a         | 0000 0000 0000 1000.1 | =., | 08010008.1 |



| 符号      | 数值            | 备注             |
|---------|---------------|----------------|
| OP_code | 000010 ( 02 ) | Addi , 为 l 型指令 |
| Nowpc   | 00000000      |                |
| Nextpc  | 0000004       |                |
| Alua    | 00000000      |                |
| Alub    | 00000008      |                |
| ALUres  | 00000008      | Alu 最终运算结果是 8  |
| Rsreg   | 00            |                |
| Rtreg   | 01            |                |

| Immediatenum | 0008    |                      |
|--------------|---------|----------------------|
| PCSrc        | 0       | 正常的 PC 加 4 作为下个 PC   |
|              |         | 值                    |
| RegWre       | 0到1     | 在阶段 3 时为 1 ,控制寄存器    |
|              |         | 写入                   |
| Nowstate     | 0,1,2,3 | 涉及 IF,ID,EXE,WB 阶段,依 |
|              |         |                      |
|              |         | 次读取指令 ,指令译码 ,运算      |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 0 和 4



取指令阶段

## rs 寄存器地址和其中数据



rt 寄存器地址和其中数据



立即数和写回寄存器的值



接着在指令译码阶段

Rs 寄存器地址和数据的值是



Rt 寄存器地址和数据的值是



alu 输出结果和数据总线的值是



## 在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值是



#### 在结果写回阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值是



alu 输出结果和数据总线的值与上一阶段一样

| 4444.1     | 汇编程序₽          | 指令代码。    |                |                |                        |    |            |
|------------|----------------|----------|----------------|----------------|------------------------|----|------------|
| 地址₽        |                | op(6)∉   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)   | 16 | 进制数代码。     |
| 0x00000004 | ori \$2,\$0,2₽ | 010010.1 | 00000.1        | 00010.1        | 0000 0000 0000 0010 .1 | .1 | 48020002.1 |



| 符号           | 数值            | 备注                 |
|--------------|---------------|--------------------|
| OP_code      | 010010 ( 12 ) | ori , 为 l 型指令      |
| Nowpc        | 0000004       |                    |
| Nextpc       | 00000008      |                    |
| Alua         | 00000000      |                    |
| Alub         | 00000002      |                    |
| ALUres       | 00000002      | Alu 最终运算结果是 2      |
| Rsreg        | 00            |                    |
| Rtreg        | 02            |                    |
| Immediatenum | 0002          |                    |
| PCSrc        | 0             | 正常的 PC 加 4 作为下个 PC |
|              |               | 值                  |

| RegWre   | 0到1     | 在阶段 3 时为 1 ,控制寄存器    |
|----------|---------|----------------------|
|          |         | 写入                   |
| Nowstate | 0,1,2,3 | 涉及 IF,ID,EXE,WB 阶段,依 |
|          |         | 次读取指令,指令译码,运算        |
|          |         | 和结果写回                |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 4 和 8



## 取指令阶段

rs 寄存器地址和其中数据与上一阶段一样

rt 寄存器地址和其中数据与上一阶段一样

立即数和写回寄存器的值与上一阶段一样

接着在指令译码阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值是



alu 输出结果和数据总线的值是



## 在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值是



## 在结果写回阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值是



alu 输出结果和数据总线的值与上一阶段一样

|             |                                | 指令代码。    |                |                |                       |    |            | 4 |
|-------------|--------------------------------|----------|----------------|----------------|-----------------------|----|------------|---|
| 地址↩   汇编程序↩ | <b>汇编在净</b> ₽                  | op(6)⊬   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16 | 进制数代码      | 4 |
| 0x00000008¢ | or \$3, <mark>\$2</mark> ,\$1₽ | 010000.1 | 00010.1        | 00001.3        | 0001 1000 0000 0000.1 | л  | 40411800.1 | 4 |



| 符号      | 数值            | 备注                 |
|---------|---------------|--------------------|
| OP_code | 010000 ( 10 ) | or , 为 R 型指令       |
| Nowpc   | 00000008      |                    |
| Nextpc  | 0000000c      |                    |
| Alua    | 00000002      |                    |
| Alub    | 00000008      |                    |
| ALUres  | 0000000a      | Alu 最终运算结果是 12     |
| Rsreg   | 02            |                    |
| Rtreg   | 01            |                    |
| Rdreg   | 03            |                    |
| PCSrc   | 0             | 正常的 PC 加 4 作为下个 PC |
|         |               | 值                  |

| RegWre   | 0到1     | 在阶段 3 时为 1 ,控制寄存器    |
|----------|---------|----------------------|
|          |         | 写入                   |
| Nowstate | 0,1,2,3 | 涉及 IF,ID,EXE,WB 阶段,依 |
|          |         | 次读取指令,指令译码,运算        |
|          |         | 和结果写回                |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 8 和 12



## 取指令阶段

rs 寄存器地址和其中数据与上一阶段一样

rt 寄存器地址和其中数据与上一阶段一样

立即数和写回寄存器的值与上一阶段一样

接着在指令译码阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值是



alu 输出结果和数据总线的值与上阶段一样

在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值是



## 在结果写回阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值是



| ₩₩₩ 3 274克巴克 3 |                           | 指令代码。    |                |                |                       |    | 4          |   |
|----------------|---------------------------|----------|----------------|----------------|-----------------------|----|------------|---|
| 地址₽            | 汇编程序₽                     | op(6)∉   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16 | 进制数代码      | 1 |
| Dx0000000C     | sub \$4, <b>\$3</b> ,\$1₽ | 000001.1 | 00011.1        | 00001.1        | 0010 0000 0000 0000.1 | .1 | 04612000.1 | 4 |



| 符号      | 数值           | 备注                 |
|---------|--------------|--------------------|
| OP_code | 000001 ( 1 ) | sub , 为 R 型指令      |
| Nowpc   | 0000000c     |                    |
| Nextpc  | 00000010     |                    |
| Alua    | 0000000a     |                    |
| Alub    | 00000008     |                    |
| ALUres  | 00000002     | Alu 最终运算结果是 2      |
| Rsreg   | 03           |                    |
| Rtreg   | 01           |                    |
| Rdreg   | 04           |                    |
| PCSrc   | 0            | 正常的 PC 加 4 作为下个 PC |

|          |         | 值                    |  |
|----------|---------|----------------------|--|
| RegWre   | 0到1     | 在阶段 3 时为 1 ,控制寄存器    |  |
|          |         | 写入                   |  |
| Nowstate | 0,1,2,3 | 涉及 IF,ID,EXE,WB 阶段,依 |  |
|          |         | 次读取指令,指令译码,运算        |  |
|          |         | 和结果写回                |  |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 12 和 16



## 取指令阶段

rs 寄存器地址和其中数据与上一阶段一样

rt 寄存器地址和其中数据与上一阶段一样

立即数和写回寄存器的值与上一阶段一样

接着在指令译码阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值



alu 输出结果和数据总线的值与上阶段一样

## 在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值是



## 在结果写回阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值



| 444.L -      | http://www.chi.com        |          | 指令代码。          |                |                       |    |            |
|--------------|---------------------------|----------|----------------|----------------|-----------------------|----|------------|
| 地址 汇         | 汇编程序₽                     | op(6)4   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16 | 进制数代码      |
| Dx0000001043 | and \$5, <b>\$4</b> ,\$2₽ | 010001.1 | 00100.1        | 00010.1        | 0100 1000 0000 0000.1 | .1 | 44824800.1 |



| 符号      | 数值            | 备注                 |  |
|---------|---------------|--------------------|--|
| OP_code | 010001 ( 11 ) | and , 为 R 型指令      |  |
| Nowpc   | 00000010      |                    |  |
| Nextpc  | 00000014      |                    |  |
| Alua    | 00000002      |                    |  |
| Alub    | 00000002      |                    |  |
| ALUres  | 00000002      | Alu 最终运算结果是 2      |  |
| Rsreg   | 04            |                    |  |
| Rtreg   | 02            |                    |  |
| Rdreg   | 05            |                    |  |
| PCSrc   | 0             | 正常的 PC 加 4 作为下个 PC |  |
|         |               | 值                  |  |

| RegWre   | 0到1     | 在阶段 3 时为 1 ,控制寄存器    |
|----------|---------|----------------------|
|          |         | 写入                   |
| Nowstate | 0,1,2,3 | 涉及 IF,ID,EXE,WB 阶段,依 |
|          |         | 次读取指令,指令译码,运算        |
|          |         | 和结果写回                |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 16 和 20



#### 取指令阶段

rs 寄存器地址和其中数据与上一阶段一样

rt 寄存器地址和其中数据与上一阶段一样

立即数和写回寄存器的值与上一阶段一样

接着在指令译码阶段

Rs 寄存器地址和数据的值是



Rt 寄存器地址和数据的值是



## alu 输出结果和数据总线的值是



#### 在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值是



#### 在结果写回阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样



| 444.1.     |                               | 指令代      | 码≈             |                |                       |    |            |
|------------|-------------------------------|----------|----------------|----------------|-----------------------|----|------------|
| 地址₽        | 汇编程序□                         |          | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16 | 进制数代码。     |
| 0x00000014 | <u>s∭</u> \$ <u>5,\$</u> 5,2₽ | 011000.1 | 00000.1        | 00101.1        | 0010 1000 1000 0000.1 | 7  | 60052880.1 |



| 符号      | 数值            | 备注        |
|---------|---------------|-----------|
| OP_code | 011000 ( 11 ) | sll,为I型指令 |
| Nowpc   | 00000014      |           |
| Nextpc  | 00000018      |           |
| Alua    | 00000002      |           |
| Alub    | 00000002      |           |

| ALUres   | 00000008 | Alu 最终运算结果是 8 ( 2 左  |
|----------|----------|----------------------|
|          |          | 移两位)                 |
| Rtreg    | 05       |                      |
| Rdreg    | 05       |                      |
| Sanumber | 2        | 移位数是 2               |
| PCSrc    | 0        | 正常的 PC 加 4 作为下个 PC   |
|          |          | 值                    |
| RegWre   | 0到1      | 在阶段 3 时为 1 ,控制寄存器    |
|          |          | 写入                   |
| Nowstate | 0,1,2,3  | 涉及 IF,ID,EXE,WB 阶段,依 |
|          |          | 次读取指令,指令译码,运算        |
|          |          | 和结果写回                |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 20 和 24



#### 取指令阶段

rs 寄存器地址和其中数据与上一阶段一样

rt 寄存器地址和其中数据与上一阶段一样

立即数和写回寄存器的值与上一阶段一样

接着在指令译码阶段

#### Rs 寄存器地址和数据的值是



Rt 寄存器地址和数据的值是



alu 输出结果和数据总线的值是



## 在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样



在结果写回阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样



| 4444.L -    | 指令代码。                   |          |                |                |                      |    |            |
|-------------|-------------------------|----------|----------------|----------------|----------------------|----|------------|
| 地址⇨   汇编程序⇨ |                         | op(6)    | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16) | 16 | 进制数代码      |
| 0x00000018¢ | beg \$5,\$1,-2(=,转 14)₽ | 110100.1 | 00101.1        | 00001.1        | 1111 1111 1111 1110. | .1 | D0A1FFFE.1 |



| 符号      | 数值            | 备注  |
|---------|---------------|-----|
| OP_code | 011000 ( 11 ) | Beq |

| Nowpc    | 00000018 |                       |
|----------|----------|-----------------------|
| Nextpc   | 00000014 | 执行跳转指令                |
| Alua     | 00000008 |                       |
| Alub     | 00000008 |                       |
| ALUres   | 00000000 | 五号寄存器和 1 号寄存器的        |
|          |          | 值都是 8 , 最终 alu 计算结果   |
|          |          | 是0                    |
| Rsreg    | 05       |                       |
| Rtreg    | 01       |                       |
| PCSrc    | 1        | 根据立即数确定下个 PC 值        |
| RegWre   | 一直是 0    | 不涉及写回阶段               |
| Nowstate | 0,1,2    | 涉及 IF,ID,EXE 阶段 , 依次读 |
|          |          | 取指令,指令译码,运算           |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 24 和 20



取指令阶段

rs 寄存器地址和其中数据



rt 寄存器地址和其中数据与上一阶段一样

立即数和写回寄存器的值与上一阶段一样

接着在指令译码阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值是



alu 输出结果和数据总线的值与上阶段一样

在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值与上一阶段一样

| -table to  | 254000000000000000000000000000000000000 | 指令代码。                          |         |                      |                       |         |            |
|------------|-----------------------------------------|--------------------------------|---------|----------------------|-----------------------|---------|------------|
| 地址₽        | 汇编程序₽                                   | op(6)- rs(5)- rt(5)- rd(5)/imi |         | rd(5)/immediate (16) | 16                    | 5 进制数代码 |            |
| 0x00000014 | <u>sll</u> \$ <u>5,</u> \$5,2₽          | 011000.1                       | 00000.1 | 00101.1              | 0010 1000 1000 0000.1 | л       | 60052880.1 |



| 符号       | 数值            | 备注                |
|----------|---------------|-------------------|
| OP_code  | 011000 ( 11 ) | sll,为I型指令         |
| Nowpc    | 00000014      |                   |
| Nextpc   | 00000018      |                   |
| Alua     | 00000002      |                   |
| Alub     | 00000008      |                   |
| ALUres   | 00000020      | Alu 最终运算结果是 32 (8 |
|          |               | 左移两位 )            |
| Rtreg    | 05            |                   |
| Rdreg    | 05            |                   |
| Sanumber | 2             | 移位数是 2            |

| PCSrc    | 0       | 正常的 PC 加 4 作为下个 PC   |
|----------|---------|----------------------|
|          |         | 值                    |
| RegWre   | 0到1     | 在阶段 3 时为 1 ,控制寄存器    |
|          |         | 写入                   |
| Nowstate | 0,1,2,3 | 涉及 IF,ID,EXE,WB 阶段,依 |
|          |         | 次读取指令,指令译码,运算        |
|          |         | 和结果写回                |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 20 和 24



取指令阶段

## rs 寄存器地址和其中数据



rt 寄存器地址和其中数据



立即数和写回寄存器的值

#### 接着在指令译码阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值



#### 在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值与上一阶段一样

#### 在结果写回阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值



alu 输出结果和数据总线的值是



| 4444.L.s   |                                       | 指令代码。    |                |                |                      |    |            |
|------------|---------------------------------------|----------|----------------|----------------|----------------------|----|------------|
| 地址₽        | 汇编程序₽                                 | op(6)    | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16) | 16 | 进制数代码。     |
| 0x00000018 | beg. \$5,\$1,-2(=,转 14)4 <sup>3</sup> | 110100.1 | 00101.1        | 00001.1        | 1111 1111 1111 1110. | л  | D0A1FFFE.1 |



| 符号      | 数值            | 备注           |
|---------|---------------|--------------|
| OP_code | 011000 ( 11 ) | Beq, 为 I 型指令 |
| Nowpc   | 00000018      |              |

| Nextpc   | 0000001c | 执行跳转指令               |
|----------|----------|----------------------|
| Alua     | 00000020 |                      |
| Alub     | 00000008 |                      |
| ALUres   | 00000028 | 五号寄存器和 1 号寄存器的       |
|          |          | 值分别是 32 和 8 , 最终 alu |
|          |          | 计算结果不为 0             |
| Rsreg    | 05       |                      |
| Rtreg    | 01       |                      |
| PCSrc    | 0        | 正常的 PC 加 4 作为下个 PC   |
|          |          | 值                    |
| RegWre   | 一直是 0    | 不涉及写回阶段              |
| Nowstate | 0,1,2    | 涉及 IF,ID,EXE 阶段,依次读  |
|          |          | 取指令,指令译码,运算          |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 24 和 28



## 取指令阶段

- rs 寄存器地址和其中数据与上一阶段一样
- rt 寄存器地址和其中数据



#### 立即数和写回寄存器的值:



接着在指令译码阶段

#### Rs 寄存器地址和数据的值



Rt 寄存器地址和数据的值是



alu 输出结果和数据总线的值



#### 在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值是与上一阶段一样

| Auto A. L. a | 254600 产。      | 指令代码。    |                |                |                       |    |                |
|--------------|----------------|----------|----------------|----------------|-----------------------|----|----------------|
| 地址₽          | 汇编程序₽          | op(6)    | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16 | <b>进制数代码</b> 。 |
| 0x0000001C   | jal 0x0000040₽ | 111010.1 | 00000.1        | 00000.1        | 0000 0000 0001 0000.1 | .1 | E8000010.1     |



| 符号      | 数值            | 备注             |
|---------|---------------|----------------|
| OP_code | 010000 ( 10 ) | Jal, 为 J 型指令   |
| Nowpc   | 0000001c      |                |
| Nextpc  | 0000040       |                |
| Rsreg   | 02            |                |
| Rtreg   | 01            |                |
| Rdreg   | 03            |                |
| PCSrc   | 3             | 根据地址,做出 PC 的跳转 |

| RegWre   | 0 到 1 | 在阶段 1 时为 1 , 把 PC+4 |
|----------|-------|---------------------|
|          |       | 的值写入\$31 中,作为保存     |
| Nowstate | 0,1,  | 涉及 IF,ID,依次读取指令,指   |
|          |       | 令译码 ,               |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 12 和 16



取指令阶段

rs 寄存器地址和其中数据与上阶段一样





立即数和写回寄存器的值



接着在指令译码阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样



| Ī | teh t. L. a | 次4000 序。              | 指令代码。    |                |                |                       |    |            |
|---|-------------|-----------------------|----------|----------------|----------------|-----------------------|----|------------|
|   | 地址₽         | 汇编程序₽                 | op(6)∉   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16 | 进制数代码      |
|   | 0x000000404 | <u>sw</u> \$2,4(\$1)₽ | 110000.1 | 00001.1        | 00010.1        | 0000 0000 0000 0100.1 | л  | C0220004.1 |



| 符号      | 数值            | 备注          |
|---------|---------------|-------------|
| OP_code | 110000 ( 30 ) | sw, 为 I 型指令 |
| Nowpc   | 0000040       |             |
| Nextpc  | 0000044       |             |
| Alua    | 00000008      |             |

| Alub     | 0000004  |                       |  |  |
|----------|----------|-----------------------|--|--|
| ALUres   | 0000000с | 将 rt 中的值 2 写入 ram【12】 |  |  |
|          |          | 及之后的字节                |  |  |
| Rsreg    | 01       |                       |  |  |
| Rtreg    | 02       |                       |  |  |
| PCSrc    | 0        | 正常的 PC 加 4 作为下个 PC    |  |  |
|          |          | 值                     |  |  |
| RegWre   | 一直是 0    | 不涉及写回阶段               |  |  |
| Nowstate | 0,1,2,4  | 涉及 IF,ID,EXE,MEM 阶段,  |  |  |
|          |          | 依次读取指令,指令译码,运         |  |  |
|          |          | 算,访问内存                |  |  |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 64 和 68



取指令阶段

#### rs 寄存器地址和其中数据



rt 寄存器地址和其中数据



立即数和写回寄存器的值



接着在指令译码阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值与上一阶段一样

#### 在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值是



#### 在访问内存阶段

Rs 寄存器地址和数据的值与上一阶段一样

#### Rt 寄存器地址和数据的值与上一阶段一样

#### alu 输出结果和数据总线的值与上阶段一样



| 符号      | 数值            | 备注          |
|---------|---------------|-------------|
| OP_code | 110001 ( 31 ) | lw, 为 l 型指令 |
| Nowpc   | 00000044      |             |
| Nextpc  | 00000048      |             |
| Alua    | 00000008      |             |
| Alub    | 0000004       |             |
| ALUres  | 0000000c      | 计算地址的值是 12  |
| Rsreg   | 01            |             |
| Rtreg   | Ос            |             |

| PCSrc    | 0         | 正常的 PC 加 4 作为下个 PC    |
|----------|-----------|-----------------------|
|          |           | 值                     |
| RegWre   | 先0后1      | 阶段 3 进行写回             |
| Nowstate | 0,1,2,4,3 | 涉及 IF,ID,EXE,MEM,WB 阶 |
|          |           | 段 旅次读取指令 指令译码,        |
|          |           | 运算,访问内存,结果写回          |

在 Basys3 板上,此时 currentPC 和 nextPC 的值分别是 68 和 72



## 取指令阶段

rs 寄存器地址和其中数据

与上一阶段一样

rt 寄存器地址和其中数据

与上一阶段一样

立即数和写回寄存器的值

与上一阶段一样

接着在指令译码阶段

Rs 寄存器地址和数据的值是



Rt 寄存器地址和数据的值是



alu 输出结果和数据总线的值是



## 在指令执行阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值是与上一阶段一样



在内存访问阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值与上一阶段一样

#### 在结果写回阶段

Rs 寄存器地址和数据的值与上一阶段一样

Rt 寄存器地址和数据的值与上一阶段一样

alu 输出结果和数据总线的值与上一阶段一样

|              |                   | 指令代码。                                           | 4         |
|--------------|-------------------|-------------------------------------------------|-----------|
| 地址₽          | 汇编程序₽             | op(6)+ rs(5)+ rt(5)+ rd(5)/immediate (16)+ 16 进 | 制数代码      |
| 0x00000048   | ₩ <b>jr\$31</b> ₽ | 111001., 11111., 00000., 0000 0000 0000         | 7E00000.1 |
|              |                   | 809, 850 ns                                     |           |
| Name         | Value             | 780 ns                                          |           |
| Wa sign      | 0                 |                                                 |           |
| Wa zero      | 0                 |                                                 |           |
| ₽ CLK        | 1                 |                                                 |           |
| Reset        | 1                 |                                                 |           |
| The PCWre    | 0                 |                                                 |           |
| Vm IRWre     | 0                 |                                                 |           |
| ALUSrcA      | 0                 |                                                 |           |
| ALUSreB      | 1                 |                                                 |           |
| Um DEDataSrc | 1                 |                                                 |           |
| 16 p F       |                   |                                                 |           |

| CLK                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | Wa sign                 | 0        |           |       |       |        |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------|----------|-----------|-------|-------|--------|--|
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                         | 0        |           |       |       |        |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                         | 1        |           |       |       |        |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | Reset                   | 1        |           |       |       |        |  |
| # ALUSTEA  # ALUSTEB  # DEDataSrc  # RegTre  # nRD  # nRR  # TrRegDSrc  # ExtSel  # movetate[2:0]  # movetate[2:0]  # movetate[2:0]  # novetate[2:0]  # novetat | PCWre                   | 0        |           |       |       |        |  |
| # ALUSTEB # DEDataSrc # RegFre # DEDataSrc # RegFre # DEDataSrc # RegFre # DEDataSrc # RegFre # DEDataSrc # DEData | ☐ IRWre                 | 0        |           |       |       |        |  |
| DBDataSrc                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | ALUSrcA                 | 0        |           |       |       |        |  |
| # RegTre                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | ALUSrcB                 | 1        |           |       |       |        |  |
| In RD                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | Um DEDataSrc            | 1        |           |       |       |        |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | We RegWre               | 0        |           |       |       |        |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 1 nRD                   | 1        |           |       |       |        |  |
| ExtSel                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | <sup>™</sup> nWR        | 1        |           |       |       |        |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | WrRegDSrc               | 1        |           |       |       |        |  |
| Marker   M   | ExtSel                  | 1        |           |       |       |        |  |
| ### d nextpc [31:0] 00000020 0000 0000 00000020  #### ALUF [31:0] 00000008 00000008 00000000  ###########                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | ⊞··■ nowstate[2:0]      | 1        | 0         |       |       | 0      |  |
| ### ALUF [31:0] 00000008 00000000 000000000000000000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | ⊞ nowpc [31:0]          | 00000048 | 000       | 00000 | 048   | X      |  |
| ## ALUF [31:0] 00000000 00000000000000000000000000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | <b>⊞</b> ∰ nextpc[31:0] | 00000020 | 000 (0000 |       | 00000 | 020    |  |
| ## ALUres[31:0] 00000008 000000000000000000000000000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | ■                       | 00000008 | 000000    | 108   |       |        |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | ш ALUb [31:0]           | 00000000 | 00000004  |       |       | 000000 |  |
| Rreg[4:0]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | ■                       | 00000008 | 0000000c  | 00000 | 008   | 000000 |  |
| ## Rtreg[4:0] 00 0c 00  ## Rdreg[4:0] 00 00  ## Sanumber [4:0] 00 0c 00  ## Verreg[4:0] 00 0c 00  ## RegDst[1:0] 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | ■                       | 39       | 31        |       | 3     | 9      |  |
| Rdreg[4:0]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                         | 1f       | 01        |       | 1     | f      |  |
| Sanumber [4:0]   00   0c   0b   0c   0b                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                         | 00       | 0c        |       | 0     | )      |  |
| Trereg[4:0]   00   0c   00   00   00   00   00                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                         | 00       |           | 00    |       |        |  |
| RegDst[1:0]   1   1   1   1   1   1   1   1   1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                         | 00       |           |       |       |        |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                         | 00       | 0c        |       | 0     | )      |  |
| ALUOp[2:0] 0 0 0004 0000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                         | 1        |           | 1     |       |        |  |
| Immediatenum[15:0] 0000 0004 0000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                         | 2        | 0         |       | 2     |        |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                         | 0        |           | 0     |       |        |  |
| M # 624                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                         | 0000     | 0004      |       | 001   | 00     |  |
| كالمستحدد والمستحدد                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | III M tos               | -0000000 |           |       |       |        |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                         |          |           |       |       |        |  |

符号 数值 备注

| OP_code  | 110001 ( 31 ) | Jr 指令             |
|----------|---------------|-------------------|
| Nowpc    | 0000048       |                   |
| Nextpc   | 00000020      | 31号寄存器中的值是20      |
| Rsreg    | 01            |                   |
| Rtreg    | Ос            |                   |
| PCSrc    | 2             | 根据寄存器的值,PC做出跳     |
|          |               | 转                 |
| RegWre   | 一直是 0         |                   |
| Nowstate | 0,1           | 涉及 IF,ID 阶段,依次读取指 |
|          |               | 令,指令译码            |





| 符号 | 数值 | 备注 |
|----|----|----|
|----|----|----|

| OP_code  | 100110 ( 26 ) | slt , 为 R 型指令          |
|----------|---------------|------------------------|
| Nowpc    | 00000020      |                        |
| Nextpc   | 00000024      |                        |
| Alua     | 00000002      |                        |
| Alub     | 00000008      |                        |
| ALUres   | 00000001      | Alu 最终运算结果是 1(因为       |
|          |               | 12号寄存器的值是2,1号          |
|          |               | 寄存器的值是 8 , 2 < 8 , 所   |
|          |               | 以结果为 1 , 写入 rd 寄存器     |
| Rsreg    | 0c            |                        |
| Rtreg    | 01            |                        |
| Rdreg    | 08            |                        |
| PCSrc    | 0             | 正常的 PC 加 4 作为下个 PC     |
|          |               | 值                      |
| RegWre   | 0到1           | 在阶段 3 时为 1 ,控制寄存器      |
|          |               | 写入                     |
| Nowstate | 0,1,2,3       | 涉及 IF,ID,EXE,WB 阶段 , 依 |
|          |               | 次读取指令,指令译码,运算          |
|          |               | 和结果写回                  |

| 444.1.     | 地址→ 汇编程序→         | 指令代码。    |                |                |                      |    |            |
|------------|-------------------|----------|----------------|----------------|----------------------|----|------------|
| र्मतर्भार⊷ |                   | op(6)∉   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16) | 16 | 进制数代码      |
| 0x00000024 | addi \$13,\$0,-2₽ | 000010.1 | 00000.1        | 01101.1        | 1111 1111 1111 1110. | .1 | 080DFFFE.1 |



| 符号           | 数值           | 备注                 |  |  |
|--------------|--------------|--------------------|--|--|
| OP_code      | 000010 ( 2 ) | addi 为 I 型指令       |  |  |
| Nowpc        | 00000024     |                    |  |  |
| Nextpc       | 00000028     |                    |  |  |
| Alua         | 00000000     |                    |  |  |
| Alub         | ffffffe      |                    |  |  |
| ALUres       | ffffffe      | 最终值是-2             |  |  |
| Rsreg        | 01           |                    |  |  |
| Rtreg        | 0c           |                    |  |  |
| Immediatenum | fffe         | -2 的补码表示           |  |  |
| PCSrc        | 0            | 正常的 PC 加 4 作为下个 PC |  |  |

|          |         | 值                    |
|----------|---------|----------------------|
| RegWre   | 先0后1    | 阶段 3 进行写回            |
| Nowstate | 0,1,2,3 | 涉及 IF,ID,EXE,WB 阶段,依 |
|          |         | 次读取指令 指令译码 运算 ,      |
|          |         | 结果写回                 |

| 4444.1     | 汇编程序₽                     | 指令代码。   |                |                |                       |    |            |
|------------|---------------------------|---------|----------------|----------------|-----------------------|----|------------|
| 地址₽        |                           | op(6)∉  | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16 | 进制数代码。     |
| 0x00000028 | <u>slt_\$</u> 9,\$8,\$13₽ | 100110. | 01000.1        | 01101.1        | 0100 1000 0000 0000.1 | 7  | 990D4800.1 |



| 符号      | 数值            | 备注            |
|---------|---------------|---------------|
| OP_code | 100110 ( 26 ) | slt , 为 R 型指令 |
| Nowpc   | 000000028     |               |

| Nextpc   | 00000002c |                      |
|----------|-----------|----------------------|
| Alua     | 0000001   |                      |
| Alub     | fffffffe  |                      |
| ALUres   | 0         | Alu 最终运算结果是 0,因为     |
|          |           | rs 寄存器中的值 1 大于 rt 寄  |
|          |           | 存器中的值-1              |
| Rsreg    | 0,8       |                      |
| Rtreg    | 0d        |                      |
| Rdreg    | 09        |                      |
| PCSrc    | 0         | 正常的 PC 加 4 作为下个 PC   |
|          |           | 值                    |
| RegWre   | 0到1       | 在阶段 3 时为 1 ,控制寄存器    |
|          |           | 写入                   |
| Nowstate | 0,1,2,3   | 涉及 IF,ID,EXE,WB 阶段,依 |
|          |           | 次读取指令,指令译码,运算        |
|          |           | 和结果写回                |

|  |             |             | 指令代    | 码₽             |                |                        |                       |       | 4          |    |
|--|-------------|-------------|--------|----------------|----------------|------------------------|-----------------------|-------|------------|----|
|  | 地址₽         | 汇编程序□       | op(6)  | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)+3 | 16                    | 进制数代码 | 1          |    |
|  | 0x0000002C4 | sltiu \$10. | \$9.2₽ | 100110.1       | 01001.a        | 01010.1                | 0000 0000 0000 0010.1 | .a    | 992A0002.1 | ], |



| 符号      | 数值            | 备注                |
|---------|---------------|-------------------|
| OP_code | 100111 ( 26 ) | sltiu 为 l 型指令     |
| Nowpc   | 0000002c      |                   |
| Nextpc  | 00000030      |                   |
| Alua    | 00000000      |                   |
| Alub    | 00000002      |                   |
| ALUres  | 00000001      | 最终值是 1, 因为 rs 寄存器 |
|         |               | 中的值小于立即数,1写入      |
|         |               | rt、12 号寄存器        |
| Rsreg   | 09            |                   |
| Rtreg   | 0a            |                   |

| Immediatenum | 0002    |                      |
|--------------|---------|----------------------|
| PCSrc        | 0       | 正常的 PC 加 4 作为下个 PC   |
|              |         | 值                    |
| RegWre       | 先0后1    | 阶段 3 进行写回            |
| Nowstate     | 0,1,2,3 | 涉及 IF,ID,EXE,WB 阶段,依 |
|              |         | 次读取指令 指令译码 运算 ,      |
|              |         | 结果写回                 |

|  | 444.6。 274600 高。 |                                   | _ 指令代码→  |                |                |                      |    |            | ąJ. |
|--|------------------|-----------------------------------|----------|----------------|----------------|----------------------|----|------------|-----|
|  | 地址₽              | 汇编程序□                             | op(6)4   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16) | 16 | 进制数代码      | Ç   |
|  | 0x0000003042     | sltiu \$11, <mark>\$10</mark> ,0₽ | 100110.1 | 01010.1        | 01011a         | 0000 0000 0000 0000. | -5 | 994B0000.1 | ç,  |



| 符号 | 数值 | 备注 |
|----|----|----|
|----|----|----|

| OP_code      | 100111 ( 26 ) | sltiu 为 I 型指令        |
|--------------|---------------|----------------------|
| Nowpc        | 0000002c      |                      |
| Nextpc       | 00000030      |                      |
| Alua         | 00000001      |                      |
| Alub         | 00000000      |                      |
| ALUres       | 00000000      | 最终值是 0, 因为 rs 寄存器    |
|              |               | 中的值大于于立即数 ,1 写入      |
|              |               | 入 rt、11 号寄存器         |
| Rsreg        | 0a            |                      |
| Rtreg        | 0b            |                      |
| Immediatenum | 0000          |                      |
| PCSrc        | 0             | 正常的 PC 加 4 作为下个 PC   |
|              |               | 值                    |
| RegWre       | 先0后1          | 阶段 3 进行写回            |
| Nowstate     | 0,1,2,3       | 涉及 IF,ID,EXE,WB 阶段,依 |
|              |               | 次读取指令 指令译码 运算 ,      |
|              |               | 结果写回                 |

| 444.L -    | <b>光始</b> 中帝。 |        | 指令代码。    |                |                |                       | 指令代码。 |            |   |  | ÷ |
|------------|---------------|--------|----------|----------------|----------------|-----------------------|-------|------------|---|--|---|
| 地址₽        | 汇编程序₽         |        | op(6)⊬   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16    | 5 进制数代码    | ÷ |  |   |
| 0x00000034 | addi \$13,\$  | 313,1þ | 000010.1 | 01101.1        | 01101.1        | 0000 0000 0000 0001.1 | а     | 09AD0001.1 | ÷ |  |   |



| 符号           | 数值         | 备注                 |
|--------------|------------|--------------------|
| OP_code      | 000010 (2) | addi 为 I 型指令       |
| Nowpc        | 00000034   |                    |
| Nextpc       | 00000038   |                    |
| Alua         | ffffffe    |                    |
| Alub         | 00000001   |                    |
| ALUres       | fffffff    | 最终值是-1             |
| Rsreg        | 01         |                    |
| Rtreg        | 0c         |                    |
| Immediatenum | fffe       | -2 的补码表示           |
| PCSrc        | 0          | 正常的 PC 加 4 作为下个 PC |

|          |         | 值                    |
|----------|---------|----------------------|
| RegWre   | 先0后1    | 阶段 3 进行写回            |
| Nowstate | 0,1,2,3 | 涉及 IF,ID,EXE,WB 阶段,依 |
|          |         | 次读取指令 指令译码 运算,       |
|          |         | 结果写回                 |

| teht.L.      | 254000 eb 3             | 指令代码。  op(6) |         |         |                      |         |            |
|--------------|-------------------------|--------------|---------|---------|----------------------|---------|------------|
| 地址₽          | 汇编程序□                   |              |         |         |                      | 5 进制数代码 |            |
| 0x0000003843 | bltz \$13,-2 (<0,转 34)₽ | 110110.1     | 01101.1 | 00000.1 | 1111 1111 1111 1110. | .a      | D9A0FFFE.1 |



| 符号      | 数值            | 备注            |
|---------|---------------|---------------|
| OP_code | 110110 ( 36 ) | Bltz, 为 I 型指令 |

| Nowpc    | 0000038 |                     |
|----------|---------|---------------------|
| Nextpc   | 0000034 | 执行跳转指令              |
| Rsreg    | Od      |                     |
| Rtreg    | 00      |                     |
| PCSrc    | 1       | 执行关于立即数的指令跳转        |
| RegWre   | 一直是 0   | 不涉及写回阶段             |
| Nowstate | 0,1,2   | 涉及 IF,ID,EXE 阶段,依次读 |
|          |         | 取指令,指令译码,运算         |

| 444.L.     | <b>近</b> 4000 产。 | 指令代码。    |                |                |                       | +  |            |   |
|------------|------------------|----------|----------------|----------------|-----------------------|----|------------|---|
| 地址₽        | 汇编程序₽            | op(6)∉   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16 | 进制数代码      | + |
| 0x00000034 | addi \$13,\$13,1 | 000010.1 | 01101.1        | 01101.1        | 0000 0000 0000 0001.1 | л  | 09AD0001.1 | 4 |



| 符号           | 数值           | 备注                   |
|--------------|--------------|----------------------|
| OP_code      | 000010 ( 2 ) | addi 为 I 型指令         |
| Nowpc        | 0000034      |                      |
| Nextpc       | 00000038     |                      |
| Alua         | fffffff      |                      |
| Alub         | 0000001      |                      |
| ALUres       | 00000000     | 最终值是 0,最终写回的         |
|              |              | RegDst 值为 0          |
| Rsreg        | 0d           |                      |
| Rtreg        | 0d           |                      |
| Immediatenum | 0001         |                      |
| PCSrc        | 0            | 正常的 PC 加 4 作为下个 PC   |
|              |              | 值                    |
| RegWre       | 先0后1         | 阶段 3 进行写回            |
| Nowstate     | 0,1,2,3      | 涉及 IF,ID,EXE,WB 阶段,依 |
|              |              | 次读取指令 指令译码 运算 ,      |
|              |              | 结果写回                 |

| 444.1.       | <b>汗始中</b> 声。           | 指令代码。                                |         |         |                      |    | 4          |   |
|--------------|-------------------------|--------------------------------------|---------|---------|----------------------|----|------------|---|
| 地址₽          | 汇编程序□                   | op(6)- rs(5)- rt(5)- rd(5)/immediate |         |         | rd(5)/immediate (16) | 16 | 进制数代码      | 4 |
| 0x00000038¢3 | bltz \$13,-2 (<0,转 34)₽ | 110110.1                             | 01101.1 | 00000.1 | 1111 1111 1111 1110. | л  | D9A0FFFE.1 | 4 |



| 符号       | 数值            | 备注                  |
|----------|---------------|---------------------|
| OP_code  | 110110 ( 36 ) | Bltz, 为 I 型指令       |
| Nowpc    | 00000038      |                     |
| Nextpc   | 0000003c      |                     |
| Rsreg    | 0d            |                     |
| Rtreg    | 00            |                     |
| PCSrc    | 0             | 正常PC+4作为下一个PC值      |
| RegWre   | 一直是 0         | 不涉及写回阶段             |
| Nowstate | 0,1,2         | 涉及 IF,ID,EXE 阶段,依次读 |

# 取指令,指令译码,运算

| 444.L -     |              | 指令代      | æ              |                 |                                |    |            |  |
|-------------|--------------|----------|----------------|-----------------|--------------------------------|----|------------|--|
| 地址₽         | 汇编程序₽        | op(6)∉   | <u>rs(</u> 5)₽ | <u>r</u> tt(5)₽ | rd(5)/immediate (16)+ 16 进制数代码 |    |            |  |
| Dx0000003C4 | j 0x000004C₽ | 111000.1 | 00000.1        | 00000.1         | 0000 0000 0001 0011.1          | .1 | E0000013.1 |  |



| 符号      | 数值            | 备注             |
|---------|---------------|----------------|
| OP_code | 111000 ( 38 ) | 」为↓型指令         |
| Nowpc   | 0000003c      |                |
| Nextpc  | 0000004c      | 做出跳转指令         |
| PCSrc   | 3             | 根据地址和 PC 的值,做出 |
|         |               | PC 的跳转         |
| RegWre  | 一直是 0         |                |

| Nowstate | 0,1, | 涉及 IF,ID,依次读取指令,指 |  |  |
|----------|------|-------------------|--|--|
|          |      | 令译码 ,             |  |  |

| teh t.L.   | 近40mg 克 . 指令代码。 |         |                |                |                       |     |            |   |
|------------|-----------------|---------|----------------|----------------|-----------------------|-----|------------|---|
| 地址₽        | 汇编程序□           | op(6)   | <u>rs(</u> 5)₽ | <u>rt(</u> 5)₽ | rd(5)/immediate (16)  | 16  | 16 进制数代码   | + |
| 0x00000040 | .e halte        | 111111a | 00000.1        | 00000.1        | 0000 0000 0000 0000.1 | =,1 | FC000000.1 | ÷ |



| 符号       | 数值            | 备注                |  |  |
|----------|---------------|-------------------|--|--|
| OP_code  | 111000 ( 3f ) | Halt 停机指令         |  |  |
| Nowpc    | 0000004c      |                   |  |  |
| Nextpc   | 00000050      | 做出跳转指令            |  |  |
| PCSrc    | 0             | 此时因为是停机指令,PC的     |  |  |
|          |               | 值将永远保持不变          |  |  |
| RegWre   | 一直是 0         |                   |  |  |
| Nowstate | 0,1,          | 涉及 IF,ID,依次读取指令,指 |  |  |
|          |               | 令译码 ,             |  |  |

## 七、总结与感悟

本次设计是在单周期 CPU 的基础上完成的,有些模块没有改动或者改动很少,最重要

且最关键的部分是对各个指令阶段内容含义的理解和时序控制的掌握。

首先记录下曾经遇到的问题。

● 部分指令如 Pcsrc 等容易出现高阻态状态或不确定值

解决方案: 在 debug 过程中发现对同一变量做了多次赋值,这样容易就会使变量的值变成不确定。于是在顶层模块和底层模块中,需要严格区分输入输出变量和局部变量,让局部变量通过 assign 语句实时赋值给输出变量而非对输出变量多次赋值。

#### ● 对 jal 指令的执行周期不清楚

解决方案: 网上看到了相关内容,配合老师课件明确了 jal 指令在第一个时钟周期里只是更新 PC,而在第二个时钟周期指令译码阶段, jal 需要更新 IR 模块并向 31号寄存器写入 PC+4 的值.

#### ● 烧到 basys3 板上不能写寄存器

解决方案:经过反复调试与测试,修改数据选择功能,在 basys3 板上显示 PCwre, Regdst 等信号量的值,发现所有指令都没有被正确译码,然后在 verilog 的输出框发现有一个警告说指令文件没有权限读或写或执行。经过网上查找资料,将文件引入了进来,作为 memory file,警告消失,basys3 板上读写寄存器正常。不清楚这是原因导致在单周期 cpu 正常读取,但在多周期 cpu 烧板时出现的问题。接着描述下自己的主要感悟。

#### ● 竞争与冒险问题

首先要注意到的是寄存器和数据存储器的读取是异步的,不需要时钟信号。而关于写指令,在单周期 CPU 设计中我们采用了时钟下降沿触发寄存器写操作,于是相对应的为了保证 jal 指令可以正常的在时钟下降沿前得到写寄存器\$31 的指令,我

们需要设计 control unit 模块是时钟上升沿触发。同样的道理,PC 模块也采用下降沿触发。另外为了保证指令执行的正确,在 IF 阶段读取指令后,为了不让 IR 模块和 PC 模块的写冲突,IR 模块采用上升沿触发。与寄存器类似的,写入内存单元也是下降沿触发。详细的表格已在之前给出。

#### ● 模块化设计

像多周期 cpu 相比单周期 cpu 又多了几个临时寄存器部件,这样代码中涉及的线和寄存器数量是非常多的,如果不采用模块化的思想设计,那么不止编写代码时思路会很混乱,debug 也会非常困难。自己一开始需要仔细阅读数据通路图,类比面向对象的设计思想:将 CPU 的各个模块进行分离,实现每个模块的时候,只关注这个模块本身的输入输出与逻辑功能。设计完成所有模块后,就是设计顶层文件,将模块整合在一起,完成整体 CPU 的设计。

#### ● 寄存器组的设计

Registerfile 模块中既涉及到组合逻辑也涉及时序逻辑,组合逻辑要求电路的输出只取决于电路的输入,而时序逻辑要求电路的输出取决于电路的输入和电路当前所储存的状态。因此寄存器模块使用这两种电路保证了寄存器模块的输出依赖于模块内保存的值,但是却不依赖于时钟信号的问题。在多周期 CPU 中,更关键的一点是我们增加了多个临时寄存器,因为一条指令要经历多个时钟周期,如果分不清楚各个临时寄存器在哪个周期输出数据很容易会造成错误。具体的关系见下表

| 寄存器 | IR | ADR | BDR | AluoutDR | DBDR    |
|-----|----|-----|-----|----------|---------|
| 阶段  | IF | ID  | ID  | EXE      | EXE/MEM |

#### 控制单元的设计

在 CU 模块中, 控制信号的变化只取决于当前状态和操作码, 而每当时钟上升沿到

来时, CU 模块都会对信号进行一次更新。与单周期 CPU 不同的是, 多周期 CPU 对于同一条指令, 在不同的时钟周期中, 所需要的控制信号也会不相同。因此, 它需要一个状态转移的模块, 来处理状态变化, 将状态的变化与控制信号的变化分开来使代码更易写, 变化更稳定。