



# 声明:

平头哥半导体有限公司(Pingtouge Semiconductor Co., Ltd.)保留本文档的所有权利。 本文档的内容有可能发生更改、更新、删除、变动,恕不另行通知。

版权所有 © 2018-2019 平头哥半导体有限公司

公司地址: 杭州市西湖区西斗门路 3 号天堂软件园 A 座 15 层

邮政编码: 310012

电话: 0571-88157059

传真: 0571-88157059-8888

E-mail: info@c-sky.com

# 版本历史:

| 版本    | 日期         |    | 描述                     | 作者         |
|-------|------------|----|------------------------|------------|
| 1.0   | 2010-1-21  | 1. | 描述包括:功能、接口、时钟、复位、      | 平头哥半导体有限公司 |
|       |            |    | 同步、低功耗、中断与 DFT。        |            |
| 1.1   | 2014-3-12  | 1. | 删除 DFT,修改中断以及接口信号      | 平头哥半导体有限公司 |
| 1.2   | 2014-8-22  | 1. | 修改接口信号,修改低功耗唤醒机制       | 平头哥半导体有限公司 |
|       |            |    | 和 VIC 的中断时序。           |            |
| 1.3   | 2014-12-17 | 1. | 增加 scan 测试和 wrapper 测试 | 平头哥半导体有限公司 |
| 1.3.1 | 2015-06-22 | 1. | 修改时钟接口相关说明             | 平头哥半导体有限公司 |
| 1.3.2 | 2015-07-31 | 1. | 增加异常重定向和tclk唤醒相关信号     | 平头哥半导体有限公司 |
| 1.3.3 | 2016-06-30 | 1. | 修改接口信号说明               | 平头哥半导体有限公司 |
| 1.3.4 | 2017-04-10 | 2. | 调整文档结构                 | 平头哥半导体有限公司 |
|       |            | 3. | 增加工艺映射章节               |            |
|       |            | 4. | 重写低功耗相关内容              |            |
|       |            | 5. | 增加 bist 相关内容           |            |
|       |            | 6. | 增加观测信号相关说明             |            |
|       |            | 7. | 增加接口时序                 |            |
|       |            | 8. | 增加中断没 VIC 的说明          |            |
|       |            | 9. | 删除 DLITE 相关内容          |            |
| 1.3.5 | 2017-06-27 | 1. | 对复位信号进行说明              | 平头哥半导体有限公司 |
| 1.3.6 | 2019-06-27 | 1. | 删除 DFT、MBIST 相关描述      | 平头哥半导体有限公司 |
| 1.4.0 | 2019-12-20 | 1. | 修改 2.2 节端口信号列表         | 平头哥半导体有限公司 |
|       |            | 2. | 修改第9章代码目录结构描述          |            |

| 1 | 概述                                                               |                    | 7                                      |
|---|------------------------------------------------------------------|--------------------|----------------------------------------|
|   | 1.1                                                              | 处理器简介              | 7                                      |
|   | 1.2                                                              | 可配置选项              | 8                                      |
|   | 1.3                                                              | 处理器集成总览            | 8                                      |
| 2 | 端口                                                               | 信号总览               | . 10                                   |
|   | 2.1                                                              | 命名规则               | . 10                                   |
|   | 2.2                                                              | 端口信号列表             | . 11                                   |
| 3 | 时钟                                                               | 复位信号集成             | . 19                                   |
|   | 3.1                                                              | 端口列表               | . 19                                   |
|   | 3.2                                                              | 时钟信号               |                                        |
|   | 3.2.1                                                            | CK802 时钟域          | . 21                                   |
|   | 3.3                                                              | 多时钟域信号同步           | .22                                    |
|   | 3.3.1                                                            | CPU 内核时钟域与JTAG 时钟域 | . 22                                   |
|   | 3.4                                                              | 复位信号               | . 22                                   |
|   | 3.5                                                              | 软复位                | . 23                                   |
|   | 3.6                                                              | 调频操作               | . 24                                   |
| 4 | 34 AD                                                            |                    |                                        |
| • | <b>忍</b> 线                                                       | 系统集成               | . 25                                   |
| • | <b>总线</b><br>4.1                                                 |                    |                                        |
| • |                                                                  | 系统集成               | . 25                                   |
| • | 4.1                                                              | 总线简介及配置信息          | 25                                     |
|   | 4.1<br>4.2<br>4.3                                                | 总线简介及配置信息          | 25                                     |
|   | 4.1<br>4.2<br>4.3                                                | 总线简介及配置信息          | 25<br>26<br>29                         |
|   | 4.1<br>4.2<br>4.3<br>中断<br>5.1                                   | 总线简介及配置信息          | 25<br>26<br>29                         |
|   | 4.1<br>4.2<br>4.3<br>中断<br>5.1                                   | 总线简介及配置信息          | 25<br>26<br>29<br>32                   |
|   | 4.1<br>4.2<br>4.3<br>中断<br>5.1<br>5.2                            | 总线简介及配置信息          | 25<br>26<br>32<br>32                   |
|   | 4.1<br>4.2<br>4.3<br>中断<br>5.1<br>5.2<br><i>5.2.1</i>            | 总线简介及配置信息          | 25<br>26<br>29<br>32<br>32             |
|   | 4.1<br>4.2<br>4.3<br>中断<br>5.1<br>5.2<br>5.2.1<br>5.2.2          | 总线简介及配置信息          | 25<br>26<br>32<br>32<br>32<br>32       |
|   | 4.1<br>4.2<br>4.3<br>中断<br>5.1<br>5.2<br>5.2.1<br>5.2.2<br>5.2.3 | 总线简介及配置信息          | 25<br>26<br>32<br>32<br>32<br>33<br>33 |
|   | 4.1<br>4.2<br>4.3<br>中断<br>5.1<br>5.2<br>5.2.1<br>5.2.2<br>5.2.3 | 总线简介及配置信息          | 25<br>26<br>32<br>32<br>32<br>33<br>33 |

| 6  | 调试              | C系统集成3               | 6 |
|----|-----------------|----------------------|---|
|    | 6.1             | 端口列表3                | 6 |
|    | 6.2             | JATG 接口3             | 7 |
| 7  | 低功              | 耗系统集成3               | 8 |
|    | 7.1             | 端口列表3                | 8 |
|    | 7.2             | 工作模式及其转换3            | 8 |
|    | 7.3             | 进入低功耗模式握手3           | 9 |
|    | 7.4             | 退出低功耗模式握手3           | 9 |
|    | 7.5             | 配合 SOC 不同低功耗场景4      | 0 |
|    | 7.5.1           | 1                    | 0 |
|    | 7.5.2           | > 0 1 /// P ==       |   |
|    | 7.5.3           | 3 Power gating4      | 1 |
| 8  | CPU             | 运行观测信号集成4            | 3 |
|    | 8.1             | 简介4                  |   |
|    | 8.2             | 通用观测信号4              |   |
|    | 8.3             | 观测信号示例波形4            | 4 |
| 9  | 工艺              | 4                    | 5 |
|    | 9.1             | 软核授权 RTL 代码结构4       | 5 |
|    | 9.2             | ASIC 映射              | 6 |
|    | 9.2.1           | 1 ICG 替换4            | 6 |
|    | 9.2.2           | 2 Memory <i>替换</i> 4 | 8 |
|    | 9.2.3           | 3 DesignWare IP5     | 1 |
|    | 9.3             | FPGA 映射              | 2 |
|    | 9.3.1           | DesignWare IP5       | 2 |
| 10 | <u>.</u><br>1 0 | ]级仿真5                | 3 |
|    | 10.1            | 无复位端寄存器5             | 3 |

# 图表目录

| 图表 | 1-1 CK802 系统框图                     | 7  |
|----|------------------------------------|----|
| 图表 | 1-2 CK802 可配置选项                    | 8  |
| 图表 | 2-1 CK802 系列 CPU 系统接口总体描述          | 10 |
| 图表 | 2-2 信号命名规则                         | 11 |
| 图表 | 3-1 CK802 的时钟管理方式                  | 21 |
| 图表 | 3-2 CPU 与 JTAG 时钟域之间的同步逻辑          | 22 |
|    | 3-3 CK802 复位信号产生机制                 |    |
|    | 3-4 隐式操作寄存器                        |    |
| 图表 | 3-5 动态调频时序图                        | 24 |
|    | 4-1 CK802 总线矩阵                     |    |
| 图表 | 4-2 多总线接口的基本信息和可配置性                | 25 |
|    | 4-3 指令总线对基地址和地址对齐的要求               |    |
| 图表 | 5-1 矢量中断控制器接口信号                    | 32 |
| 图表 | 5-2 CPU 配置 VIC 时中断相关信号时序简图         | 33 |
| 图表 | 5-3 没有配置矢量中断控制器的接口信号               | 34 |
| 图表 | 5-4 CPU 没有配置 VIC 时中断相关信号时序简图       | 35 |
|    | 6-1 debug 端口列表                     |    |
| 图表 | 7-1 低功耗端口信号列表                      | 38 |
| 图表 | 7-2 CPU 状态转换图                      | 39 |
| 图表 | 7-3 进入低功耗模式握手                      | 39 |
| 图表 | 7-4 退出低功耗模式握手                      | 40 |
| 图表 | 7-5 低功耗三种模式                        | 40 |
| 图表 | 7-6 关闭 CPU 内部 clock                | 41 |
| 图表 | 7-7 关闭 CPU 外部 clock                | 41 |
| 图表 | 8-1 通用观测信号                         | 43 |
| 图表 | 8-2 观测信号示例波形                       | 44 |
| 图表 | 9-1 release 文件夹内容                  | 45 |
| 图表 | 9-2 正沿触发 gated cell                | 46 |
| 图表 | 9-3 TSMC28 工艺下正沿触发 gated cell 的规格表 | 46 |
| 图表 | 9-4 例化 gated cell                  | 47 |
| 图表 | 9-5 gated cell 信号列表                | 47 |
| 图表 | 9-6 修改例化文件                         | 47 |
| 图表 | 9-7 不使用前端插入的 gated cell            | 48 |
| 图表 | 9-8 例化 memory                      | 48 |

| 图表 | 9-9 memory 信号列表       | .49 |
|----|-----------------------|-----|
|    | 9-10 RAM 的读写时序图       |     |
| 图表 | 9-11 修改 memory 例化文件   | .50 |
| 图表 | 9-12 需要拼接的 memory     | .50 |
| 图表 | 9-13 拼接 memory        | .51 |
| 图表 | 9-18 综合选项             | .52 |
| 图表 | 9-19 选择 Design ware 库 | .52 |
| 图表 | 10-1 寄存器 0 端赋值示例      | 53  |



### 1 概述

#### 1.1 处理器简介

CK802 是平头哥半导体有限公司自主设计的面向极低功耗应用的 32 位嵌入式 CPU IP 核。CK802 采用自主设计的平头哥 V2 指令系统微体系结构,并具有可扩展指令、可配置硬件资源、可重新综合、易于集成等优点,特别针对低功耗设计和电源管理进行了优化。



图表 1-1 CK802 系统框图

#### CK802 的主要技术特征为:

- RISC 精简指令集结构;
- 32 位数据, 16/32 位可变长度指令;
- 2级流水线;
- 支持可配置的快速退休机制;
- 单周期指令和数据存储访问;
- 无延时的分支跳转;
- 支持硬件可配置内存保护区域(0-8);
- 支持 AHB-Lite 总线协议;
- 支持硬件可配置的指令 AHB-Lite 总线接口;
- 支持总线接口多种 CPU 到总线时钟比率;
- 支持大端(big endian)和小端(little endian);
- 支持硬件调试;
- 支持可配置的二进制转译加速机制;
- 支持可配置的高速缓存器(Cache),高速缓存容量 2KB、4KB 和 8KB 硬件可配;
- 支持单个 CPU 时钟周期访问的紧耦合 IP (TCIP):

- ▶ 支持可配置的 24 位循环递减的系统计时器 (CoreTim);
- ▶ 支持可配置的矢量中断控制器 (VIC),支持 1~32 个中断源硬件可配,支持中断嵌套,支持电平和脉冲中断;
- ➤ 支持可配置的高速缓存控制寄存器单元(CRU),提供 Cache 的使能和高速缓存区的配置。
- ▶ 支持地址观测异常相关设置

#### 1.2 可配置选项

CK802 可配置选项如下表所示:

图表 1-2 CK802 可配置选项

|                     |               | , , , , , , , , , , , , , , , , , , , |  |  |  |  |  |
|---------------------|---------------|---------------------------------------|--|--|--|--|--|
| 可配置单元               | 配置选项          | 详细                                    |  |  |  |  |  |
| tr が ずいし HB         | 无             | 若配置则 1 个周期产生乘法结果, 否则要 3-34            |  |  |  |  |  |
| 硬件乘法器<br>           | <b>/</b> 有    | 周期完成。                                 |  |  |  |  |  |
| 上 <i>士</i> /[[基     | 。 对 。 人 丰 还   | 可以配置为 0-8 个表项, 其中 0 表示不实现内存           |  |  |  |  |  |
| 内存保护单元              | 0到8个表项        | 保护单元。                                 |  |  |  |  |  |
|                     | 无             |                                       |  |  |  |  |  |
| <b>京</b> 体 <i>经</i> | /2K           | TINTEL AVE. AVE. OVE.                 |  |  |  |  |  |
| 高速缓存器               | /4K           | 可以配置为 2KB、4KB、8KB。                    |  |  |  |  |  |
|                     | /8K           |                                       |  |  |  |  |  |
| 可停吹拉士子              | 无             | 配置该技术,结合平头哥的 SoC 平台技术/系统              |  |  |  |  |  |
| 可信防护技术              | /有            | 软件,将提供系统的安全防护功能。                      |  |  |  |  |  |
| 145 V V VD          | 无             | TK V 74 VV 74 CF                      |  |  |  |  |  |
| 指令总线                | /Non-Flop-out | 指令总线兼容 AHB Lite 协议                    |  |  |  |  |  |
| 正好出外                | 兼容 AHB/       | 可以配置为兼容 AHB 协议或者兼容 AHB Lite 协         |  |  |  |  |  |
| 系统总线                | 兼容 AHB Lite   | 议。                                    |  |  |  |  |  |
|                     | 无             | 土柱证从中枢边界左从证 土柱 46 人中吃运                |  |  |  |  |  |
| 矢量中断控制器             | /INT16        | 支持硬件中断的嵌套处理。支持 16 个中断源、               |  |  |  |  |  |
|                     | /INT32        | 32 个中断源。                              |  |  |  |  |  |
| 系统计时器               | 无/有           | 用于计时。                                 |  |  |  |  |  |

#### 1.3 处理器集成总览

CK802 的集成按照功能可以分为以下七大系统,可以按照功能逐个系统进行集成:

1) 时钟复位信号集成

时钟复位信号集成主要介绍了 CK802 处理器中 CPU 核与调试单元(HAD)的输入时钟以及复位信号;同时介绍了 CPU 核与 HAD 以及系统总线之间信号同步逻辑。

2) 总线系统集成

总线系统集成主要介绍了和配置相关的2个总线接口,包括:系统总线接口和指令总线接口。

- 3) 中断系统集成
- 中断系统集成主要介绍了与 CK802 处理器中断处理相关的信号以及信号握手机制。
- 4) 调试系统集成 调试系统集成主要介绍了与调试相关的 JTAG 接口信号和其它调试辅助信号接口。
- 5) 低功耗系统集成

低功耗系统集成主要介绍了 CK802 低功耗相关的接口信号以及在 CK802 提供的三种低功耗模式(WAIT,DOZE,STOP)与正常工作模式的转换关系,具体包括了: CPU 进入和退出低功耗模式时的状态转换,进入/退出低功耗相关信号的握手时序以及不同场景下低功耗唤醒的流程。

6) CPU 运行观测信号集成

CPU 运行观测信号集成介绍了提供给 SOC 仿真的观测信号。



### 2 端口信号总览

CK802 处理器支持 AHB\_Lite 总线接口协议。为了降低 CK802 的硬件集成复杂度,CK802 除了总线接口部分的信号外,其他信号在 CK802 的多款处理器中,均保持了稳定的延续性,以方便 CK802 的升级换代。根据 CK802 顶层端口信号的特点,划分为时钟复位信号,总线系统信号,中断系统信号,调试系统信号,低功耗系统信号,DFT 系统信号,CPU 运行观测信号等几大类。



图表 2-1 CK802 系列 CPU 系统接口总体描述

#### 2.1 命名规则

| pad_biu_*   |       |
|-------------|-------|
| pad_had_*   | 输入信号; |
| pad_iahbl_* |       |

**Pingtouge Confidential** 

| pad_dahbl_* |          |
|-------------|----------|
| pad_sysio_* |          |
| pad_vic_*   |          |
| biu_pad_*   |          |
| had_pad_*   |          |
| iahbl_pad_* | 输出信号:    |
| dahbl_pad_* | 制山石を     |
| iu_pad_*    |          |
| sysio_pad_* |          |
| *_b         | 低电平有效信号; |

图表 2-2 信号命名规则

一般来说,没有特殊规定,**CK802** 的输入输出信号均为高电平有效,但是注意,如果是以"\_b"结尾的信号,则是低电平有效。

### 2.2 端口信号列表

| 信号名                  | ı/o       | Reset | 时钟域 | 内部门级数 | 功能描述                  |  |  |  |
|----------------------|-----------|-------|-----|-------|-----------------------|--|--|--|
| 时钟复位信号集成:            | 时钟复位信号集成: |       |     |       |                       |  |  |  |
| 状态和时钟信号:             |           |       |     |       |                       |  |  |  |
| pll_core_cpuclk      |           | _     | _   | < 5   | CPU 工作时钟信号:           |  |  |  |
| pii_core_epacik      |           | _     |     | ,     | 提供 CPU 工作的时钟。         |  |  |  |
|                      |           |       |     |       | 定时器输入信号:              |  |  |  |
|                      |           | -     | -   | < 5   | 非时钟信号,定时器内部先将该信       |  |  |  |
|                      |           |       |     |       | 号同步到 CPU 时钟域(cpuclk), |  |  |  |
|                      |           |       |     |       | 然后再以同步后的信号上升沿为计       |  |  |  |
| pad_ctim_refclk      | I         |       |     |       | 数脉冲计数。                |  |  |  |
|                      |           |       |     |       | 注意:该信号的频率必须小于         |  |  |  |
|                      |           |       |     |       | cpuclk 频率的二分之一。       |  |  |  |
|                      |           |       |     |       | 注: 此信号仅实现于配备系统计时      |  |  |  |
|                      |           |       |     |       | 器的处理器中。               |  |  |  |
| pad_ctim_calib[25:0] | I         |       |     | < 5   | core timer 校准控制信号     |  |  |  |

|                                        |   |      |      |            | L .: PITOET NODES           |
|----------------------------------------|---|------|------|------------|-----------------------------|
|                                        |   |      |      |            | pad_ctim_calib[25]: NOREF   |
|                                        |   |      |      |            | pad_ctim_calib[24]: SKEW    |
|                                        |   |      |      |            | pad_ctim_calib[23:0]: TENMS |
|                                        |   |      |      |            | 各位对应的具体功能参考紧耦合 IP           |
|                                        |   |      |      |            | 手册。                         |
|                                        |   |      |      |            | 注:此信号仅实现于配备系统计时             |
|                                        |   |      |      |            | 器的处理器中。                     |
|                                        |   |      |      |            | 软件复位指示信号。                   |
| sysio_pad_srst                         | 0 | 1'b0 | CPU  | <5         | 表示 CPU 实现自身软复,系统可根          |
| oyo.o_pud_o.oc                         |   |      | 5. 5 | <b>\</b> 5 | 据具体情况决定复位哪些模块。              |
|                                        |   |      |      |            | 该信号维持一个系统时钟周期。              |
|                                        |   |      |      |            | 处理器复位信号:                    |
|                                        |   |      |      |            | 低电平时,复位 CPU; CPU 采用异        |
| pad cpu rst b                          | , | _    | СРИ  | _          | 步复位、同步释放的方式。                |
| pad_cpd_13t_b                          | ' |      |      | ≈7         | 注意: 要求系统将 CPU 复位信号同         |
|                                        |   |      |      |            | 步到 CPU 时钟域,CPU 内部不进行        |
|                                        |   |      |      |            | 同步操作。                       |
|                                        |   |      |      |            | 调试模块复位信号:                   |
|                                        | 1 |      | СРИ  | <5         | 低电平时,复位调试模块,调试模             |
| and had get b                          |   |      |      |            | 块采用异步复位、同步释放的方式。            |
| pad_had_rst_b                          |   |      |      |            | 注意: 要求系统将 HAD 复位信号同         |
|                                        |   |      |      |            | 步到 CPU 时钟域,CPU 内部不进行        |
|                                        |   |      |      |            | 同步操作。                       |
|                                        |   |      |      |            | JTAG 测试复位信号:                |
|                                        |   |      |      |            | JTAG 复位信号,低电平有效,复位          |
| pad_had_jtg_trst_b                     |   | -    | JTAG | <5         | 整个HAD正常工作情况下该信号需            |
|                                        |   |      |      |            | 置成高电平。                      |
| 大小端指示信号:                               | • |      |      |            |                             |
| \\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\ | 1 |      |      |            | White Hank had to be        |
|                                        |   |      |      |            | 数据格式指示信号:                   |
|                                        | 1 | -    |      |            | 0: 数据或指令是 Big Endian(大      |
| pad_sysio_bigend_b                     |   |      | СРИ  | ≈15        | 端)的字节顺序;                    |
|                                        |   |      |      | 15         | 1: 数据或指令是 Little Endian     |
|                                        |   |      |      |            | (小端)的字节顺序。                  |
|                                        |   |      |      |            | 该信号在 CPU 复位前被设置,            |

| _                    |                                  |   |      |     | <del>,</del>          |
|----------------------|----------------------------------|---|------|-----|-----------------------|
|                      |                                  |   |      |     | 不可以在 CPU 运行时动态变化。鉴    |
|                      |                                  |   |      |     | 于目前第三方外围 IP 在小端上面的    |
|                      |                                  |   |      |     | 格式基本相同,所以推荐使用小端       |
|                      |                                  |   |      |     | 模式。                   |
|                      |                                  |   |      |     | 大小端版本指示信号:            |
|                      |                                  |   |      |     | 1: v2 版本大小端;          |
| pad_sysio_endian_v2  | 1                                | - | CPU  | ≈15 | 0: v1 版本大小端。          |
|                      |                                  |   |      |     | 注意: v1 版本和 v2 版本的小端完全 |
|                      |                                  |   |      |     | 一致。                   |
| 总线系统集成:              |                                  |   |      |     |                       |
| pad_bmu_iahbl_base   | 1                                |   |      | <5  | 指令总线地址空间基地址           |
| pad_bmu_iahbl_mask   | I                                |   |      | <5  | 指令总线地址空间 mask         |
|                      |                                  |   |      |     |                       |
| SYSAHB-Lite 接口信号:    |                                  | ı |      |     |                       |
| pad_biu_hrdata[31:0] | 1                                | - | CPU/ | ≈26 | 读取数据信号                |
|                      | SYS                              |   |      |     |                       |
| pad_biu_hresp        | 1                                | - | CPU/ | ≈30 | 传输应答信号                |
|                      |                                  |   | SYS  |     |                       |
| pad_biu_hready       | ı                                | - | CPU/ | ≈30 | 外部空闲信号                |
|                      |                                  |   | SYS  |     |                       |
| biu_pad_haddr[31:0]  | 0                                | - | CPU/ | ≈25 | 地址信号                  |
|                      |                                  |   | SYS  |     |                       |
| biu_pad_htrans[1:0]  | O                                | - | CPU/ | ≈35 | <br>  传输类型信号          |
|                      |                                  |   | SYS  |     |                       |
| biu_pad_hsize[2:0]   | 0                                | - | CPU/ | ≈22 | 传输尺寸指示信号              |
|                      |                                  |   | SYS  |     |                       |
| biu_pad_hburst[2:0]  | 0                                | - | CPU/ | <5  | <br>  突发传输指示信号        |
|                      |                                  |   | SYS  |     |                       |
| biu_pad_hwdata[31:0] | 0                                | - | CPU/ | ≈7  | 回写数据信号                |
|                      |                                  |   | SYS  | ~/  |                       |
| biu_pad_hwrite       | pad_hwrite O - CPU/<br>SYS 写传输信号 |   | -    | ≈1Ջ | <br>  写传输信号           |
|                      |                                  |   |      |     |                       |
| biu_pad_hprot[3:0]   | 0                                | - | CPU/ | ≈28 | 保护控制信号:               |
| , _ ,                |                                  |   | SYS  | -20 | 指示当前总线周期进行的数据传输       |

|                        |   |   |      |     | 的特性:                  |
|------------------------|---|---|------|-----|-----------------------|
|                        |   |   |      |     | ***0: 取指令;            |
|                        |   |   |      |     | ***1: 数据访问;           |
|                        |   |   |      |     | **0*: 普通用户访问;         |
|                        |   |   |      |     | **1*:超级用户访问;          |
|                        |   |   |      |     | *0**: Not bufferable; |
|                        |   |   |      |     | *1**: bufferable;     |
|                        |   |   |      |     | 0***: Not cacheable;  |
|                        |   |   |      |     | 1***: cacheable。      |
| IAHB-Lite 接口信号:        |   |   |      |     |                       |
| nad jahhl hrdata[21:0] | 1 |   | CPU/ |     | <b>选取粉据信</b> 县        |
| pad_iahbl_hrdata[31:0] | ' | - | SYS  | ≈26 | 读取数据信号                |
| nad jahhl hyasa        |   |   | CPU/ |     | 传输应答信号                |
| pad_iahbl_hresp        | I | - | SYS  | ≈30 |                       |
| 1                      |   |   | CPU/ |     | M 300分分 12-口          |
| pad_iahbl_hready       | I | - | SYS  | ≈30 | 外部空闲信号                |
| and have table have    |   |   |      | X   | IAHB-Lite 基址控制信号,上电复位 |
| pad_bmu_iahbl_base     |   |   |      |     | 之后需固定                 |
| and home table and     |   |   |      |     | IAHB-Lite 地址对齐控制信号,上电 |
| pad_bmu_iahbl_mask     | 1 |   |      |     | 复位之后需固定               |
| inhel and badd(24.0)   |   |   | CPU/ |     |                       |
| iahbl_pad_haddr[31:0]  | 0 | - | SYS  | ≈25 | 地址信号                  |
|                        |   |   | CPU/ |     | <b>.</b>              |
| iahbl_pad_htrans[1:0]  | 0 | - | SYS  | ≈35 | 传输类型信号<br>            |
| Jahhl and heire(2.0)   |   |   | CPU/ |     | <i>比</i> 於日子比二片日      |
| labhl_pad_hsize[2:0]   | 0 | - | SYS  | ≈22 | 传输尺寸指示信号              |
| Jahal and blooming of  | _ |   | CPU/ |     | <b>索华比松松二</b>         |
| labhl_pad_hburst[2:0]  | 0 | - | SYS  | <5  | 突发传输指示信号              |
|                        |   |   | CPU/ |     |                       |
| iahbl_pad_hwdata[31:0] | 0 | - | SYS  | ≈7  | 回写数据信号                |
|                        |   |   | CPU/ |     |                       |
| iahbl_pad_hwrite       | 0 | - | SYS  | ≈18 | 写传输信号                 |
|                        |   |   | CPU/ |     | 保护控制信号:               |
| iahbl_pad_hprot[3:0]   | 0 | - |      | ≈28 | 指示当前总线周期进行的数据传输       |
| L                      | L | 1 | 1    | 1   |                       |

| ***0: 取指令; ***1: 数据访问; **0*: 普通用户访问; **1*: 超级用户访问; **0**: Not bufferable; |  | 的特性:                  |
|---------------------------------------------------------------------------|--|-----------------------|
| **0*: 普通用户访问;<br>**1*: 超级用户访问;                                            |  | ***0: 取指令;            |
| **1*: 超级用户访问;                                                             |  | ***1: 数据访问;           |
|                                                                           |  | **0*: 普通用户访问;         |
| *0**: Not bufferable;                                                     |  | **1*: 超级用户访问;         |
|                                                                           |  | *0**: Not bufferable; |
| *1**: bufferable;                                                         |  | *1**: bufferable;     |
| 0***: Not cacheable;                                                      |  | 0***: Not cacheable;  |
| 1***: cacheable。                                                          |  | 1***: cacheable。      |

# 中断系统集成:

注意: \*表示该信号仅存在于 CPU 配置 VIC, \*\*表示该信号仅存在于 CPU 没有配置 VIC。

| pad_vic_int_cfg[31:0]* | 1                              | -    | СРИ               | ≈8     | 矢量中断控制器中断源类型配置信号: 1: 脉冲中断源 0: 电平中断源 |
|------------------------|--------------------------------|------|-------------------|--------|-------------------------------------|
|                        |                                | X    | 注意:中断源确定后该信号为恒定值。 |        |                                     |
|                        |                                |      |                   |        | 矢量中断控制器中断源请求信号:                     |
|                        | pad_vic_int_vld[31:0]* I - CPU |      | 高电平时表示该中断源发起中断申   |        |                                     |
| nad vic int vld[31:0]* |                                |      | 请。                |        |                                     |
| pad_vic_iiit_vid[51.0] |                                | ≈9   | 注意:要求系统将该信号同步到    |        |                                     |
|                        |                                |      |                   |        | CPU 时钟域, VIC 内部不进行同步操               |
|                        |                                |      |                   | 作。     |                                     |
|                        |                                |      |                   |        | CPU 中断请求信号:                         |
| pad_cpu_int_b**        | 1                              | -    | SYS               | SYS <5 | 低电平时表示外部中断控制器发起                     |
|                        |                                |      |                   |        | 中断申请。                               |
| pad_cpu_vec_b[7:0]**   |                                | _    | SYS               | _      | CPU 中断向量号:                          |
| pau_cpu_vec_b[7.0]     | •                              | _    | 313               | <5     | 需要在 32-255 的范围内使用。                  |
|                        |                                |      |                   |        | 中断有效指示信号:                           |
| ctim_pad_int_vld       |                                | 1'b0 |                   |        | 指示系统计时器产生中断,该信号                     |
|                        | 0                              |      | CPU               | <5     | 高电平有效。                              |
|                        |                                |      |                   |        | 注:此信号仅实现于配备系统计时                     |
|                        |                                |      |                   |        | 器的处理器中。                             |
|                        |                                |      |                   |        |                                     |

# 调试系统集成:

| JTAG 支持信号:                    |   |      |      |    |                                                                                                                                                               |
|-------------------------------|---|------|------|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------|
| pad_had_jtg_tclk              | ı | -    | -    | <5 | JTAG 测试时钟信号: JTAG 和 HAD 内部相关寄存器的时钟信号,正常工作时要求该时钟的工作频率小于 CPU 时钟频率的二分之一。                                                                                         |
| pad_had_jtg_tms_i             | I | -    | JTAG | <5 | JTAG-2 串行数据输入信号: HAD 端在 JTAG 时钟信号(tclk)的 上升沿对其采样,而外部调试器在 tclk 的下降沿设置该信号。 空闲时,最好将该信号保持为高电 平,同时停止 tclk。如果 tclk 信号一 直有效,用户只需保持该信号为高 电平状态并维持 80 个时钟周期即 可同步复位 HAD。 |
| had_pad_jtg_tms_o             | 0 |      | JTAG | <5 | JTAG-2 串行数据输出信号: HAD 端在 tclk 的下降沿对其设置, 而外部调试器在 tclk 的上升沿对其 采样。                                                                                                |
| had_pad_jtg_tms_oe<br>调试支持信号: | 0 | 1'b0 | JTAG | <5 | JTAG-2 串行数据输出有效指示信号: 要求 CPU 外部利用该信号通过一个三态门将 pad_had_jtg_tms_i 和had_pad_jtg_tms_o 信号合为一个双向端口信号。                                                                |
|                               |   |      |      |    | 处理器工作模式指示信号:                                                                                                                                                  |
| had_pad_jdb_pm[1:0]           | 0 | 2'b0 | CPU  | <5 | 表明处理器的工作模式,异步于tclk。 00: 普通模式; 01: 低功耗模式 (STOP/DOZE/WAIT模式); 10: 调试模式; 11: 保留。                                                                                 |

|                       |   | •     |         |        | <del></del>                                                                                                                          |  |
|-----------------------|---|-------|---------|--------|--------------------------------------------------------------------------------------------------------------------------------------|--|
| pad_sysio_dbgrq_b     | 0 | -     | sy<br>s | <<br>5 | 同步调试请求信号: 可用于使 CPU 进入调试模式或 使 CPU 从仅关闭时钟的低功耗 状态唤醒。                                                                                    |  |
| 低功耗系统集成:              |   |       |         |        |                                                                                                                                      |  |
| pad_cpu_intraw_b      | I | -     | SYS     | <5     | 异步唤醒信号:<br>不请求进入中断,用于将 CPU 从低功耗模式中唤醒。<br>注:此信号仅实现于不配备矢量中断控制器的处理器中。                                                                   |  |
| sysio_pad_lpmd_b[1:0] | 0 | 2'b11 | ŞYS     | <5     | 低功耗模式状态信号:<br>当处理器执行 doze, stop 或 wait 指<br>令时, sysio_pad_lpmd_b[1:0]被相应<br>的改变:<br>00: STOP;<br>01: WAIT;<br>10: DOZE;<br>11: 普通模式。 |  |
| DFT 系统集成:             |   |       |         |        |                                                                                                                                      |  |
| pad_yy_test_mode      | ı | -     | -       | <5     | 测试模式信号:  CK802 的测试模式输入信号,该 信号仅在 CK802 内用于选择测 试模式下的时钟和复位信号。                                                                           |  |
| pad_yy_gate_clk_en_b  | I | -     | CPU     | <5     | 门控时钟使能信号:<br>当在 scan 模式下可将该信号接<br>为 scan_enable,其他时刻可接                                                                               |  |

|                    |   |   |     |   | 0.                    |  |  |
|--------------------|---|---|-----|---|-----------------------|--|--|
| CPU 运行观测信号集成:      |   |   |     |   |                       |  |  |
| iu_pad_gpr_data    | 0 | - | CPU | - | 当前指令退休时 GPR 回写数据      |  |  |
| iu_pad_gpr_we      | 0 | - | CPU | - | 当前指令退休时 GPR 回写有效信号    |  |  |
| iu_pad_gpr_index   | 0 | - | СРИ | - | 当前退休指令时 GPR 回写寄存器选择信号 |  |  |
| iu_pad_inst_retire | 0 | - | CPU | - | 指令退休有效信号              |  |  |
| iu_pad_retire_pc   | 0 | - | CPU | - | 当前退休指令程序计数器的值         |  |  |
| iu_pad_inst_split  | 0 | - | CPU | - | 当前指令为拆分指令             |  |  |
| cp0_pad_psr        | 0 | - | CPU | _ | 当前处理器状态               |  |  |

#### 注:

- 1. 内部门级数是为了描述信号端口时序:如果端口是 input,该数值表示了这根信号进入处理器内部后还需要通过几级门才能到寄存器;如果端口是 output,则该数值表示该信号从 CPU 内部寄存器出来还通过了几级门才到达端口。集成人员可通过这个数字结合SOC 连接端口的延时,预判连接后时序是否能满足设计需求。
- 2. 总线信号内部门级数均参照 NON FLOP\_OUT 最坏情况。
- 3. 当总线配置为 FLOP\_OUT 时,接口信号同步到 SYS 时钟域; 当总线配置为 NON FLOP\_OUT 时,接口信号为 CPU 时钟域。
- 4. CPU 内部 flop-flop 的门级数最坏情况大约为 53。
- 5. 内部门级数参照标准库为 scc55nll\_hd\_hvt,仅供参考,其它工艺库可能会存在一定误差。

# 3 时钟复位信号集成

### 3.1 端口列表

#### 时钟信号:

\_v1.4.0.doc

| 信号名                  | 方向 | 复位 | 时钟       | 功能描述                        |
|----------------------|----|----|----------|-----------------------------|
| all come envelle     |    |    |          | CPU 工作时钟信号:                 |
| pll_core_cpuclk      | I  | -  | -        | 提供 CPU 工作的时钟。               |
|                      |    |    |          | 定时器输入信号:                    |
|                      |    |    |          | 非时钟信号,定时器内部先将该信号同步到         |
|                      |    |    |          | CPU 时钟域(cpuclk),然后再以同步后的信   |
|                      |    |    |          | 号上升沿为计数脉冲计数。                |
| and ation refull.    |    |    |          | 注意:该信号的频率必须小于 cpuclk 频率的    |
| pad_ctim_refclk      |    |    |          | 二分之一。                       |
|                      |    |    |          | 注:此信号仅实现于配备系统计时器的处理         |
|                      |    |    |          | 器中。                         |
|                      |    |    |          | 当不使用 pad_ctim_refclk 时可将    |
|                      |    |    |          | pad_ctim_calib[25]接 1 处理    |
|                      |    |    | <b>\</b> | core timer 校准控制信号           |
|                      |    |    |          | pad_ctim_calib[25]: NOREF   |
| pad_ctim_calib[25:0] |    |    |          | pad_ctim_calib[24]: SKEW    |
|                      | 1  |    |          | pad_ctim_calib[23:0]: TENMS |
|                      |    |    | ,        | 各位对应的具体功能参考紧耦合 IP 手册。       |
|                      |    |    |          | 注: 此信号仅实现于配备系统计时器的处理        |
|                      |    |    |          | 器中。                         |

#### 复位控制信号:

| 241-1-1111-1-         |    |                  |                       |                             |
|-----------------------|----|------------------|-----------------------|-----------------------------|
| 信号名                   | 方向 | 复位               | 时钟                    | 功能描述                        |
|                       |    |                  | СРИ                   | 处理器复位信号:                    |
|                       |    |                  |                       | 低电平时,复位 CPU; CPU 采用异步复位、同步  |
| pad_cpu_rst_b         | 1  | -                |                       | 释放的方式。                      |
|                       |    |                  |                       | 注意:要求系统将 CPU 复位信号同步到 CPU 时钟 |
|                       |    | 域,CPU 内部不进行同步操作。 |                       |                             |
| and had sak h         |    |                  | CDII                  | 调试模块复位信号:                   |
| pad_had_rst_b   I   - | -  | CPU              | 低电平时,复位调试模块,调试模块采用异步复 |                             |

| 信号名                  | 方向  | 复位             | 时钟   | 功能描述                       |
|----------------------|-----|----------------|------|----------------------------|
|                      |     |                |      | 位、同步释放的方式。                 |
|                      |     |                |      | 注意:要求系统将 HAD 复位信号同步到 CPU 时 |
|                      |     |                |      | 钟域,CPU 内部不进行同步操作。          |
|                      |     |                | 6011 | 软件复位指示信号。                  |
| aveia was diawat     |     |                |      | 表示 CPU 实现自身软复,系统可根据具体情况决   |
| sysio_pad_srst O CPU | CPU | 定复位哪些模块。       |      |                            |
|                      |     | 该信号维持一个系统时钟周期。 |      |                            |



#### 3.2 时钟信号

#### 3.2.1 CK802 时钟域

CK802 CPU 有两个外部输入时钟,分别为: pll\_core\_cpuclk 和 pad\_had\_jtg\_tclk。其中,pll\_core\_cpuclk 为 CPU 域时钟,在 CPU 处于低功耗模式时依然工作,用于中断请求的采样,系统计时器(CoreTim)计时和 HAD 调试,保证 CPU 在低功耗模式下能够采样中断请求和调试请求。另外,CK802 内部维护一个全局门控时钟单元,产生一个与 pll\_core\_cpuclk 同频同相的 CPU 域时钟 forever\_cpuclk,是 CPU 核和 BIU 的工作时钟。pad\_had\_jtg\_clk 为 JTAG 域时钟,用于 CPU 内部调试单元(HAD)中 JTAG 状态机的运行。

注意: pad\_ctim\_refclk 不是时钟信号。当需要采用外部参考时钟计数时,CoreTim 先用两级工作在 pll\_core\_cpuclk 时钟域的寄存器将 pad\_ctim\_refclk 进行同步,然后再采样信号的上升沿,用采样到的上升沿为计数脉冲计数。该信号的频率必须小于 pll\_core\_cpuclk 频率的一半。



图表 3-1 CK802 的时钟管理方式

图表 3-1 是一个 CK802 的时钟管理示例。pad\_had\_jtag\_tclk 是 JTAG 时钟,与 CPU 时钟 异步,该时钟信号属于 SoC 系统的顶层信号,需要从芯片引脚接入。时钟产生逻辑以板上晶振时钟 i\_oscclk 为输入,产生系统工作时钟 pll\_core\_sysclk 、CPU 工作时钟 pll\_core\_cpuclk 和这两个时钟的同步信号 clk\_en。pll\_core\_cpuclk 是 VIC 中断采样电路、CoreTim 计时器电路和 HAD 调试电路的时钟,用于低功耗模式下产生中断唤醒请求或者调试请求唤醒 CPU。forever\_cpuclk 时钟经过一个 CPU 顶层的全局门控时钟单元产生,作为 CPU 核和 BIU 的工作时钟。CK802 内部进一步设计有局部门控时钟单元,通过优化的控制逻辑动态控制内部时钟的开启和关闭。

#### 3.3 多时钟域信号同步

#### 3.3.1 CPU 内核时钟域与 JTAG 时钟域

在 CK802 的设计中,CPU 内核时钟 cpuclk 信号与 HAD 内部时钟 jtagclk 信号之间有信息交互,CPU 内部已经通过同步逻辑单元将两个时钟域之间的信号进行了有效同步,用户无需关心。其逻辑框图如图表 3-2 所示。



图表 3-2 CPU 与 JTAG 时钟域之间的同步逻辑

#### 3.4 复位信号

CK802 输入三根复位信号,分别是用于 CPU 核(除 HAD 之外)的复位信号 pad\_cpu\_rst\_b、用于 HAD 中 CPU 域的复位信号 pad\_had\_rst\_b 和用于 HAD TCLK 域的复位信号 had\_pad\_jtag\_trst\_b。

在测试模式下(pad\_yy\_test\_mode=1),用于同步的寄存器被旁路,复位信号全部选择 pad\_had\_jtg\_trst\_b。

为了有效避免复位过程中亚稳态的出现,CK802 采用异步复位、同步释放的方式进行系统的复位,因此需要各个复位信号同步到相对应的时钟域中。复位信号的同步工作由系统完成,CPU 自身仅对复位信号进行选择。下图给出了 CK802 的复位信号的一个示例。

- pad\_cpu\_rst\_b 信号由系统上电复位,mcu 复位(通常为整个 mcu 的输入 port 端口)以及 nreset(在线仿真器发出的 cpu 复位信号,用户可以根据实际情况选择是否实现 nreset,因为该功能可通过软复位实现)经过两级工作在 pll\_core\_cpuclk 时钟下的同步寄存器得到
- pad\_had\_rst\_b 信号由系统上电复位和 mcu 复位经过两级工作在 pll\_core\_cpuclk 时 钟下的同步寄存器得到
- pad\_had\_jtag\_trst\_b 由系统上电复位,mcu 复位以及 jtag 复位(在线仿真器发出的 jtag 复位信号,在 2 线 jtag 调试配置下用户可以根据实际情况选择是否实现该 jtag

复位,因为状态机可以实现自复位)得到,jtag 复位信号由在线仿真器完成时钟域同步工作;另外,在测试模式下,pad\_had\_jtag\_trst\_b 为 cpu 全局复位信号,测试机通过上述 MCU 复位端口对复位信号进行控制



图表 3-3 CK802 复位信号产生机制

#### 3.5 软复位

处理器隐式操作寄存器(CHR,CR<31,0>)是处理器一些隐式操作的集合,包括软复位操作以及处理器某些加速功能的使能。如图表 3-4 所示,当 Reset\_Value 软复位使能域被写入 16'hABCD 时,将触发处理器复位操作,处理器自行复位,并通过处理器引脚 sysio\_pad\_srst 指示处理器发生软件复位,sysio\_pad\_srst 维持一个系统时钟周期。



**Pingtouge Confidential** 

Reset 0 0 0 0 0 0 0 0 0 0 0 0

图表 3-4 隐式操作寄存器

#### 3.6 调频操作

CK804 支持处理器时钟的动态调节。SoC 设计人员通过置起 pad\_cpu\_dfs\_req 信号通知处理器将要进行调频操作,经过 T1 时间后处理器会置起 cpu\_pad\_dfs\_ack 信号表示已经准备完成等待调节。在经过 T2 时间调频操作完成后 SoC 设计人员需将 pad\_cpu\_dfs\_req 置 0,cpu\_pad\_dfs\_ack 也会在两个处理器时钟周期后被置为 0,处理器继续运行。



图表 3-5 动态调频时序图

### 4 总线系统集成

#### 4.1 总线简介及配置信息

CK802 实现了多总线接口,分别包括系统总线、指令总线。指令总线可由用户根据实际的系统需要进行配置。

总线矩阵为处理器内部请求访问外部总线接口提供了互联功能。总线矩阵与 CPU 内部请求及总线接口的连接关系如图表 4-1 所示。总线矩阵根据内存访问的地址仲裁总线接口类型,将处理器内部访问分发到系统总线、指令总线上。



图表 4-1 CK802 总线矩阵

处理器内部的取指访问和数据访问拥有相同的总线访问权限,可以访问所有总线接口。为了解决同一时钟周期取指访问和数据访问竞争同一总线接口的问题,总线矩阵也负责请求的优先级判断。当取指请求和数据请求竞争同一总线接口时,数据请求拥有更高的优先级。

CK802 多总线接口的基本信息和可配置性如图表 4-2 所示。

| 总线接口     | 可配置性 (有/无)  | 总线协议     | 时序方式 |
|----------|-------------|----------|------|
| 系统总线     | 协议可配置       | AHB      | 直接输出 |
| <b>永</b> | <b>沙</b> 以刊 | AHB-Lite | 直接输出 |
| 指令总线     | 可配置         | AHB-Lite | 直接输出 |

图表 4-2 多总线接口的基本信息和可配置性

另外, CK802 通过提供一组接口信号(pad\_bmu\_iahbl\_base 和 pad\_bmu\_iahbl\_mask),支持指令总线基地址和空间大小硬件可配置。其中,pad\_bmu\_iahbl\_base 指定了指令总线的基地址;pad\_bmu\_iahbl\_mask 指定了不同地址空间下对地址对齐的需求。指令总线的地址空间 1MB 到 4GB 可配置,例如设置地址空间大小为 8M,pad\_bmu\_iahbl\_base[2:0]必须为

3'b0, pad\_bmu\_iahbl\_mask[11:0]必须为 12'b1111 1111 1000,不同大小的地址空间具体要求见下表。

对 pad\_bmu\_iahbl\_base 的要 地址空间大小 对 pad bmu iahbl mask 的要求 求 没有要求 1MB bit[11:0]=12'b1111 1111 1111 2MB bit[0] = 0bit[11:0]=12'b1111 1111 1110 4MB bit[1:0] = 2'b0bit[11:0]=12'b1111 1111 1100 bit[11:0]=12'b1111 1111 1000 8MB bit[2:0] = 3'b0bit[11:0]=12'b1111 1111 0000 **16MB** bit[3:0] = 4'b0bit[11:0]=12'b1111 1110 0000 32MB bit[4:0] = 5'b064MB bit[5:0] = 6'b0bit[11:0]=12'b1111 1100 0000 128MB bit[6:0] = 7'b0bit[11:0]=12'b1111 1000 0000 256MB bit[7:0] = 8'b0bit[11:0]=12'b1111 0000 0000 512MB bit[8:0] =9'b0 bit[11:0]=12'b1110 0000 0000 1GB bit[9:0] = 10'b0bit[11:0]=12'b1100 0000 0000 2GB bit[10:0] =11'b0 bit[11:0]=12'b1000 0000 0000 4GB bit[11:0] =12'b0 bit[11:0]=12'b0000 0000 0000

图表 4-3 指令总线对基地址和地址对齐的要求

#### 4.2 系统总线接口

CK802 的系统总线接口可以配置为支持 AMBA2.0 AHB 协议(此时请参考 AMBA 2.0 规格说明—AMBA™ Specification Rev 2.0),也可以配置为支持 AMBA3.0 AHB-Lite 协议(此时请参考 AMBA 3.0 规格说明—AMBA3 AHB-Lite Protocal Specification Rev 1.0)。

系统总线接口的基本特点包括:

支持 AMBA2.0 AHB 或 AMBA3.0 AHB-Lite 总线协议,可由用户配置:

考虑到 CK802 的应用领域及成本,系统总线接口只实现了 AHB/AHB-Lite 协议中的部分内容。

在 AHB-Lite 协议下,作为主设备,总线接口支持的传输类型为:

- HBURST 只支持 SINGLE 传输,其它突发类型均不支持;
- HTRANS 只支持 IDLE 和 NONSEQ, 其它传输类型均不支持;
- HSIZE 支持字、字节和半字传输,其它传输大小不支持;
- HWRITE 支持读和写操作。

在 AHB 协议下,作为主设备,总线接口支持的传输类型为:

● HBURST 支持 SINGLE 传输,其它突发类型均不支持;

- HTRANS 支持 IDLE、NONSEQ, 其它传输类型均不支持;
- HSIZE 支持字、字节和半字传输,其它传输大小不支持;
- HWRITE 支持读和写操作。

在 AHB 及 AHB-Lite 协议下,总线接口接受从设备的响应类型为:

- HREADY 支持 Ready 和 Not Ready;
- HRESP 支持 OKAY 和 ERROR, 其它响应类型不支持。

| 信号名                  | I/O  | Reset    | 定义                   |
|----------------------|------|----------|----------------------|
| AHB/AHB-LITE 系统总线主持  | 安口信号 | <u>.</u> |                      |
| biu_pad_haddr[31:0]  | 0    |          | 地址总线:                |
| biu_pau_naudi[31.0]  | U    | -        | 32 位地址总线。            |
| biu_pad_hwdata[31:0] | 0    |          | 写数据总线:               |
| biu_pau_nwaata[51.5] |      |          | 32 位写数据总线。           |
|                      |      |          | 突发传输指示信号:            |
|                      |      |          | 指示传输是一次突发传输的一部分:     |
| biu_pad_hburst[2:0]  |      |          | 000: SINGLE;         |
| biu_pau_ribursi[2.0] | 0    |          | 001: INCR;           |
|                      |      |          | 010: WRAP4。          |
|                      |      |          | CK802 仅支持 SINGLE 传输。 |
| /, -X                |      |          | 传输宽度指示信号:            |
|                      |      |          | 指示传输的数据宽度:           |
| biu_pad_hsize[2:0]   | 0    | -        | 000: byte;           |
|                      |      |          | 001: halfword;       |
|                      |      |          | 010: word。           |
|                      |      |          | 传输类型表示信号:            |
| biu_pad_htrans[1:0]  | 0    |          | 指示当前总线周期的传输类型:       |
|                      |      | 00       | 00: IDLE;            |
|                      |      |          | 01: BUSY;            |
|                      |      |          | 10: NONSEQ;          |

| _                    |   | 1 |                                 |
|----------------------|---|---|---------------------------------|
|                      |   |   | 11: SEQ.                        |
|                      |   |   | CK802中仅支持NONSEQ和IDLE两种<br>传输类型。 |
|                      |   |   | 读写表示信号:                         |
|                      |   |   | 指示当前 CPU 是读取总线数据还是写总            |
| biu_pad_hwrite       | 0 | 0 | 线:                              |
|                      |   |   | 1: 指示是写总线传输;                    |
|                      |   |   | 0: 指示是读总线传输。                    |
|                      |   |   | 保护控制信号:                         |
|                      |   |   | 指示当前总线周期进行的数据传输的特               |
|                      |   |   | 性:                              |
|                      |   |   | ***0: 取指令;                      |
|                      |   |   | ***1: 数据访问;                     |
| biu_pad_hprot[3:0]   | 0 | - | **0*: 用户访问;                     |
|                      |   |   | **1*: 超级用户访问;                   |
|                      |   |   | *0**: Not bufferable;           |
|                      |   |   | *1**: bufferable;               |
|                      |   |   | 0***: Not cacheable;            |
|                      |   |   | 1***: cacheable。                |
|                      |   |   | 总线请求信号:                         |
| biu_pad_hbusreq      | 0 | 0 | 指示 CPU 请求总线的使用权。                |
|                      |   |   | 该信号仅在配置兼容 AHB 协议时才存在            |
|                      |   |   | 锁定总线信号:                         |
| biu_pad_hlock        | 0 | 0 | 当 lock 申明时, CPU 独占有总线控制权,       |
| biu_pau_iiiock       |   |   | 没有其他的 bus master 可以占有总线。        |
|                      |   |   | 该信号仅在配置兼容 AHB 协议时才存在            |
| pad_biu_hrdata[31:0] | I | - | 读数据总线:                          |

|                |   |                      | 32 位读数据总线。                  |
|----------------|---|----------------------|-----------------------------|
|                |   |                      | 传输完成指示信号:                   |
| pad_biu_hready | 1 | -                    | 有效时指示当前传输已完成, <b>CPU</b> 将总 |
|                |   | 线置于待命状态。             |                             |
|                |   |                      | 总线占用指示信号:                   |
| pad_biu_hgrant | I | -                    | 有效时指示 CPU 当前已占用总线。          |
|                |   | 该信号仅在配置兼容 AHB 协议时才存在 |                             |
|                |   |                      | 传输应答信号:                     |
|                |   |                      | 传输应答:                       |
| pad_biu_hresp  |   | _                    | 0: OKAY;                    |
| pad_bid_iiiesp |   |                      | 1: ERROR;                   |
|                |   |                      | CK802 中仅支持 OKAY 和 ERROR 两种  |
|                |   |                      | 响应                          |

#### 4.3 指令总线接口

K802 的指令总线只支持 AMBA3.0 AHB-LITE 协议,可参考 AMBA 3.0 规格说明-AMBA3 AHB-Lite Protocal Specification Rev 1.0。

指令总线接口的基本特点有:

● 与 AMBA3.0 AHB\_LITE 总线协议兼容;

考虑到 CK802 的应用领域及成本,指令总线接口只实现了 AHB-Lite 协议中的部分内容。在 AHB-Lite 协议下,作为主设备,总线接口支持的传输类型为:

- HBURST 只支持 SINGLE 传输,其它突发类型均不支持;
- HTRANS 只支持 IDLE 和 NONSEQ, 其它传输类型均不支持;
- HSIZE 支持字、字节和半字传输,其它传输大小不支持;
- HWRITE 支持读和写操作。

在 AHB-Lite 协议下,总线接口接受从设备的响应类型为:

- HREADY 支持 Ready 和 Not Ready;
- HRESP 支持 OKAY 和 ERROR, 其它响应类型不支持。

| 信号名                        | I/O | Reset | 定义 |  |
|----------------------------|-----|-------|----|--|
| 指令 AHB-Lite 接口*:(视处理器配置而定) |     |       |    |  |

| _                      |   |   |                        |
|------------------------|---|---|------------------------|
| iabbl and haddw[24,0]  |   | - | 地址总线:                  |
| iahbl_pad_haddr[31:0]  | 0 |   | 32 位地址总线。              |
|                        |   |   | 总线同步时钟使能信号:            |
| ilite_clk_en           | I | - | iahb 与 CPU 外部系统同步时钟使能有 |
|                        |   |   | 效。                     |
|                        | 0 | - | 突发传输指示信号:              |
|                        |   |   | 指示传输是一次突发传输的一部分:       |
| iahbl_pad_hburst[2:0]  |   |   | 000: SINGLE;           |
| lanbi_pau_nburst[2.0]  |   |   | 001: INCR;             |
|                        |   |   | 010: WRAP4。            |
|                        |   |   | CK802 仅支持 SINGLE 传输。   |
|                        |   |   | 保护控制信号:                |
|                        |   |   | 指示当前总线周期进行的数据传输的特      |
|                        |   |   | 性:                     |
|                        |   |   | ***0: 取指令;             |
|                        |   |   | ***1: 数据访问;            |
| iahbl_pad_hprot[3:0]   | 0 | - | **0*: 用户访问;            |
| /, -X                  |   |   | **1*: 超级用户访问;          |
|                        |   |   | *0**: Not bufferable;  |
|                        |   |   | *1**: bufferable;      |
|                        |   |   | 0***: Not cacheable;   |
| · ·                    |   |   | 1***: cacheable。       |
|                        |   |   | 传输宽度指示信号:              |
| iahbl_pad_hsize[2:0] O |   | - | 指示传输的数据宽度:             |
|                        | 0 |   | 000: byte;             |
|                        |   |   | 001: halfword;         |
|                        |   |   | 010: word。             |

| _                      |   |    |                                                                                                                     |
|------------------------|---|----|---------------------------------------------------------------------------------------------------------------------|
| iahbl_pad_htrans[1:0]  | Ο | 00 | 传输类型表示信号:<br>指示当前总线周期的传输类型:<br>00: IDLE;<br>01: BUSY;<br>10: NONSEQ;<br>11: SEQ。<br>CK802 仅支持 IDLE 和 NONSEQ 两种传输类型; |
| iahbl_pad_hwdata[31:0] | 0 | -  | 写数据总线:<br>32 位写数据总线。                                                                                                |
| iahbl_pad_hwrite       | 0 | 0  | 读写表示信号:<br>指示当前 CPU 是读取总线数据还是写总<br>线:<br>1:指示是写总线传输;<br>0:指示是读总线传输。                                                 |
| pad_iahbl_hrdata[31:0] | 1 | -  | 读数据总线:<br>32 位读数据总线。                                                                                                |
| pad_iahbl_hready       | I | -  | 传输完成指示信号:<br>有效时指示当前传输已完成, CPU 将总<br>线置于待命状态。                                                                       |
| pad_iahbl_hresp        | I | -  | 传输应答信号:<br>传输应答:<br>0: OKAY;<br>1: ERROR。                                                                           |

### 5 中断系统集成

#### 5.1 中断处理过程简述

中断处理是指处理器在接受到外部中断请求后从正常的程序处理转而响应中断处理,执行特定的中断处理程序。被中断的指令将正常退休,并在退休时响应中断请求。CPU会保存当前的指令运行状态,将下一条指令作为中断返回的指令入口,并在退出中断服务程序时恢复之前的状态。

#### 5.2 使用平头哥 VIC

本节主要介绍了配置有 VIC 单元时,中断的响应处理及信号端口。

#### 5.2.1 端口列表

矢量中断控制器的接口信号主要用于 VIC 接收并采样中断源的中断请求信号;

| 信号名                   | I/O | Reset            | 定义            |  |
|-----------------------|-----|------------------|---------------|--|
| 中断源信号:                |     |                  |               |  |
| pad_vic_int_cfg[31:0] | I   | -                | 中断源类型配置信号:    |  |
|                       |     |                  | 0: 电平中断源      |  |
|                       |     | $X = \mathbb{Z}$ | 1: 脉冲中断源      |  |
| pad_vic_int_vld[31:0] | I   | 0                | 中断有效信号:       |  |
|                       |     |                  | 高电平有效。        |  |
| 时钟信号:                 |     |                  |               |  |
| pll_core_cpuclk       | I   | -                | VIC 的工作及采样时钟: |  |

图表 5-1 矢量中断控制器接口信号

#### 5.2.2 中断握手时序图

当 CPU 配置 VIC 时,由 VIC 负责采样外部中断源的中断请求:对于电平中断,矢量中断控制器采样到中断有效信号的高电平后设置对应中断进入等待状态,电平中断要求中断服务程序中清除外设的中断源有效信号,否则当中断退出时会重新发起中断请求。外设可以根据这一特点,常置中断信号直到不再需要中断处理程序处理;对于脉冲中断,矢量中断控制器采样中断有效信号的上升沿,然后设置对应中断进入等待状态。然后根据中断的优先级向CPU 发送中断请求,在 CPU 响应该脉冲中断请求前,若脉冲中断源向矢量中断控制器发起多次中断请求,矢量中断控制器只会记录一次中断请求。在 CPU 响应该脉冲中断请求后,若脉冲中断源再次向中断控制器发起请求,矢量中断控制器会再次触发对应中断进入等待状

态,该处于等待状态的中断请求在中断退出后才能够再次被 CPU 响应。

图 5-2 给出了 CPU 与 VIC 中断交互时序图。当 VIC 采样到中断信号时,VIC 设置中断等待状态位 int\_pending,并向 CPU 发起中断请求(vic\_cpu\_int\_b);当 VIC 接收到 CPU 中断响应信号(cpu\_vic\_int\_ack)时,VIC 拉低 int\_pending 并置高中断响应状态位 int\_active;当 VIC 接收到中断退出信号(cpu\_vic\_int\_exit)时拉低 int\_active,以此完成了一次中断请求的处理。中断退出信号由 CPU 在退出中断服务程序时设置。



图表 5-2 CPU 配置 VIC 时中断相关信号时序简图

#### 5.2.3 中断嵌套

平头哥提供的 VIC 支持中断嵌套功能, VIC 能记录当前 CPU 正在处理哪个中断,根据设置的中断优先级判定新来的中断是否要能打断当前正在处理的中断,从而提高中断响应实时性。更多内容可以参考《802 紧耦合 IP 用户手册》。

#### 5.3 不使用平头哥 VIC

本节主要介绍不配置 VIC 时,中断的响应处理及相关端口。

#### 5.3.1 端口列表

当 CPU 内部没有集成矢量中断控制器时,由外部中断控制器对中断源进行仲裁,产生

中断请求发送给 CPU。CPU 对外部输入的中断请求信号进行同步并传递给核内处理。另外,CPU 也需要对外部 IP 产生低功耗唤醒信号进行同步。

| 信号名                    | 1/0 | Reset | 定义               |  |
|------------------------|-----|-------|------------------|--|
| 紧耦合 IP 总线接口信号:         |     |       |                  |  |
| and any int b          |     | 1     | 中断请求信号:          |  |
| pad_cpu_int_b          | 1   | 1     | 低电平时表示进行普通中断申请。  |  |
| nad cou intraw h       |     | 1     | 低功耗唤醒请求信号:       |  |
| pad_cpu_intraw_b       | 1   |       | 低电平时表示进行低功耗唤醒申请。 |  |
| nad cau int was h[7:0] |     |       | 中断向量号:           |  |
| pad_cpu_int_vec_b[7:0] | '   | _     | 指示当前中断请求对应中断向量号. |  |
| 时钟信号:                  |     |       |                  |  |
| pll_core_cpuclk        | 1   | -     | 中断信号采样时钟         |  |
| clk_en                 | I   | -     | 系统时钟同步使能信号       |  |

图表 5-3 没有配置矢量中断控制器的接口信号

#### 5.3.2 中断握手时序图

当没有配置 VIC 时,由外部中断控制器完成中断的采样和优先级仲裁,然后向 CPU 发起中断请求(pad\_cpu\_int\_b 和 pad\_cpu\_int\_vec\_b)。CPU 需要将中断请求信号从 SYS 时钟域同步到 CPU 时钟域,然后响应中断进入中断服务程序。注意:CPU 在中断响应和中断退出均不会向外部中断控制器返回任何响应和退出信号,由中断服务程序和外部中断控制器负责清除中断请求。图表 5-4 CPU 没有配置 VIC 时中断相关信号时序简图给出了 CPU 响应外部中断请求的过程。



图表 5-4 CPU 没有配置 VIC 时中断相关信号时序简图

#### 5.3.3 中断嵌套

在没有配置平头哥 VIC 时,需要外部自行设计配置 VIC 模块,实现优先级判断及嵌套相关功能。

## 6 调试系统集成

## 6.1 端口列表

| Lik Air E           |            |    |                          |  |  |  |  |
|---------------------|------------|----|--------------------------|--|--|--|--|
| JTAG 支持信号:          | JTAG 支持信号: |    |                          |  |  |  |  |
|                     |            |    | JTAG 测试复位信号:             |  |  |  |  |
| pad_had_jtg_trst_b  |            | _  | JTAG 复位信号,下跳变可以初始化和 JTAG |  |  |  |  |
| <br>  baaaaee       |            |    | 接口相关的触发器,正常工作情况下该信       |  |  |  |  |
|                     |            |    | 号需置成高电平。                 |  |  |  |  |
|                     |            |    | JTAG 测试时钟信号:             |  |  |  |  |
| pad_had_jtg_tclk    | 1          | -  | JTAG和 HAD 内部相关触发器的时钟信号,  |  |  |  |  |
|                     |            |    | 要求是 cpuclk 的频率一半以下。      |  |  |  |  |
|                     |            |    | JTAG 数据输入信号:             |  |  |  |  |
|                     |            |    | JTAG 串行输入端口,包括控制命令,数     |  |  |  |  |
| pad_had_jtg_tms_i   | 1          | -  | 据,输入顺序由低位到高位。            |  |  |  |  |
|                     |            |    | 注:此信号出现于实现 2 线制 HAD 的处   |  |  |  |  |
|                     |            |    | 理器中。                     |  |  |  |  |
|                     |            |    | JTAG 数据输出信号:             |  |  |  |  |
|                     | 0          |    | JTAG 串行数据输出端口,输出顺序由低     |  |  |  |  |
| had_pad_jtg_tms_o   |            |    | 位到高位。                    |  |  |  |  |
|                     |            |    | 注:此信号出现于实现 2 线制 HAD 的处   |  |  |  |  |
|                     |            |    | 理器中。                     |  |  |  |  |
|                     |            |    | JTAG 数据输出有效信号:           |  |  |  |  |
| had_pad_jtg_tms_oe  | О          | -  | 注:此信号出现于实现 2 线制 HAD 的处   |  |  |  |  |
|                     |            |    | 理器中。                     |  |  |  |  |
| 调试支持信号:             |            |    |                          |  |  |  |  |
|                     |            |    | 外部调试请求信号:                |  |  |  |  |
|                     |            | -  | 该信号是外部调试请求信号,低电平有        |  |  |  |  |
| pad_sysio_dbgrq_b   | 1          |    | 效,同步于 sysclk,使能处理器进入调试   |  |  |  |  |
|                     |            |    | 模式。                      |  |  |  |  |
|                     |            |    | 不用该信号时,需要接1。             |  |  |  |  |
|                     | 0          |    | 处理器工作模式指示信号:             |  |  |  |  |
| had pad idb am[1:0] |            | 00 | 这些输出信号表明处理器的工作模式,异       |  |  |  |  |
| had_pad_jdb_pm[1:0] |            |    | 步于 pad_had_jtg_tclk。     |  |  |  |  |
|                     |            |    | 00: normal 模式;           |  |  |  |  |

#### \_v1.4.0.doc

|  | 01: STOP/DOZE/WAIT 模式; |
|--|------------------------|
|  | 10: 调试模式;              |
|  | 11: 保留。                |

图表 6-1 debug 端口列表

### 6.2 JATG 接口

#### 1. pad\_had\_jtg\_tclk

JTAG 时钟信号。该信号为外部输入信号,一般为调试器产生的时钟信号,要保证该时钟信号的频率低于 CPU 时钟信号的频率 1/2 才能保证调试模块与 CPU 核之间的正常工作。

#### 2. pad\_had\_jtg\_trst\_b

pad\_had\_jtg\_trst\_b 信号为 JTAG 复位信号,可以复位 TAP 状态机以及其他相关控制信号。

## 3. JTAG\_2 相关信号

pad\_had\_jtg\_tms\_i信号为2线制JTAG串行数据输入信号,调试接口在JTAG时钟信号TCLK的上升沿对其采样,而外部调试器在JTAG时钟的下降沿设置该信号;

该信号在空闲时必须保持为高电平,同时空闲时时钟信号最好停止。用户可以利用该信号同步复位 HAD 逻辑:在实现 2 线制 JTAG 接口的调试模块中,如果时钟信号一直有效,用户只需保持该信号为高电平状态并维持 80 个时钟周期即可同步复位调试模块。复位调试模块后,调试模块的 TAP 状态机回到 RESET 态,同时调试模块寄存器 HACR 复位到 0x82 (指向 ID 寄存器)。

had\_pad\_jtg\_tms\_o 信号为 2 线制 JTAG 串行数据输出信号,调试接口在 JTAG 时钟信号 TCLK 的下降沿对其设置,而外部调试器在 JTAG 时钟的上升沿对其采样;

had\_pad\_jtg\_tms\_oe 信号为 had\_pad\_jtg\_tms\_o 信号有效指示信号。CPU 外部应利用该信号将 pad\_had\_jtg\_tms\_i 和 had\_pad\_jtg\_tms\_o 信号合为一个双向端口信号。

\_v1.4.0.doc

## 7 低功耗系统集成

### 7.1 端口列表

| 信号名                   | I/O | Reset | 功能描述                          |
|-----------------------|-----|-------|-------------------------------|
|                       |     |       | 低功耗模式状态信号:                    |
|                       |     |       | 当处理器执行 doze, stop 或 wait 指令时, |
|                       |     |       | sysio_pad_lpmd_b[1:0]被相应的改变:  |
| sysio_pad_lpmd_b[1:0] | 0   | 11    | 00: STOP;                     |
|                       |     |       | 01: WAIT;                     |
|                       |     |       | 10: DOZE;                     |
|                       |     |       | 11: normal。                   |
|                       |     |       | 异步唤醒信号:                       |
|                       |     |       | 不请求进入中断,用于将 CPU 从低功耗          |
|                       |     |       | 模式中唤醒。这个信号会使                  |
| pad_cpu_intraw_b      | I   | -     | sysio_pad_wakeup_b 和          |
|                       |     |       | sysio_pad_ipend_b 有效。         |
|                       |     |       | 注:此信号仅实现于不配备矢量中断控制            |
|                       |     |       | 器的处理器中。                       |

图表 7-1 低功耗端口信号列表

## 7.2 工作模式及其转换

CK-CPU 总共有三类工作模式:正常运行模式、低功耗工作模式和调试模式,如图表 7-2 CPU 状态转换图,其中低功耗工作模式分为三种: STOP 模式、DOZE 模式、WAIT 模式,这三种低功耗模式对于 CPU 来说都是一样的,即关闭内部 ICG,停止取指令和执行指令,唯一的区别就是向外传递的信号不一样,即 sysio\_pad\_lpmd\_b[1:0]不一样,SOC 可以根据该信号定义不同的低功耗场景,通过 CPU 执行不同的低功耗指令并将相应的低功耗信息通过 sysio\_pad\_lpmd\_b[1:0]传递给 SOC,实现系统的多场景低功耗设计。



图表 7-2 CPU 状态转换图

## 7.3 进入低功耗模式握手

进入低功耗模式,由 CPU 执行指令发起。CPU 执行低功耗指令之后,比如下图中执行了 WAIT 之后,CPU 会关闭内部绝大部分寄存器时钟,除开少量始终采样的寄存器,CPU 内部的流水线停止运行,不再取指令和执行指令,同时还会修改 sysio\_pad\_lpmd\_b[1:0],通知 SOC 进行相应的低功耗操作,之后就一直处于等待状态直到被唤醒。要进入低功耗模式就需要对门控时钟进行全局使能,即 pad yy gate clk en b 设置为 0。

SOC 在集成时需要把 sysio\_pad\_lpmd\_b[1:0]作为切换到低功耗模式的控制信号,由它来指示 SOC 进入不同级别的低功耗场景。



图表 7-3 进入低功耗模式握手

### 7.4 退出低功耗模式握手

退出低功耗模式由系统中断或者其他事件发起,SOC通过拉低 pad biu intraw b来实现。

这个信号仅实现唤醒,并不会使 CPU 进入中断,唤醒之后 CPU 继续执行低功耗之后的指令。外部模块可以通过查询 sysio\_pad\_lpmd\_b[1:0]来查询 CPU 状态,通过 biu\_pad\_wakeup\_b 来查询唤醒是否已被 CPU 接受,以此来作为唤醒信号 pad\_biu\_intraw\_b 撤销的握手。



图表 7-4 退出低功耗模式握手

## 7.5 配合 SOC 不同低功耗场景

上面简单介绍了低功耗的握手机制,真实的 SOC 低功耗场景是比较复杂的,这里事例了三个场景供 SOC 设计者参考。该例子里为 CPU 定义了三个低功耗场景如下:

| 场景编号 控制标识 |      | 具体场景              |
|-----------|------|-------------------|
| 1         | WAIT | 仅关掉 CPU 内部的 clock |
| 2         | DOZE | 关掉 CPU 外部输入 clock |
| 3         | STOP | CPU 掉电            |

图表 7-5 低功耗三种模式

### 7.5.1 关内部 cpu clock

该低功耗场景下, CPU 外部的 clock 没有关掉, 但是 CPU 内部的绝大多数寄存器的 clock 都被关掉了,该模式的特点就是有效减少时钟功耗,同时唤醒速度极快。只需要设置唤醒信号就可以了,该模式的握手信号如下图所示:



图表 7-6 关闭 CPU 内部 clock

当在此低功耗场景下将 pad\_sysio\_clk\_unlock 信号置为低电平时,forever\_cpuclk 会被关闭,因此需要在将处于低功耗模式的处理器唤醒前把该信号置为高电平。

### 7.5.2 关外部 cpu\_clock

该低功耗场景下,CPU 外部的时钟也被关掉,相当于整个 CPU 内部的所有寄存器的时钟都被关掉,该模式的特点就是功耗得到进一步减少,同时唤醒速度也比较快,在置起唤醒信号之前要先给 CPU 送稳定的 clock,该模式的握手信号如下图所示:



图表 7-7 关闭 CPU 外部 clock

#### 7.5.3 Power gating

该低功耗场景下,不但整个 CPU 内部的所有寄存器的 clock 都被 gating 掉了,连 CPU 所在的 power domain 也被 power gating 掉了。该模式的特点是功耗降到最低,但是唤醒速度非常慢,而且唤醒后无法简单的继续执行,所以在这之前需要先保存 CPU 现场,完成之后才能进入该低功耗模式。除此之外,该模式的低功耗唤醒需要走 power gating 之后恢复的流程,并且还需要软件配合恢复现场,最终才能继续执行程序。这里把该模式的流程列如下:

▶ CPU 首先进行现场保存,然后可能需要对 PMU 进行一些设置,比如设置 Power Down

Flag, 配置结束后, CPU 调用 STOP 低功耗指令, 进入低功耗状态。

- ▶ PMU 会不断查询 CPU 是否已经进入低功耗状态。
- ▶ 一旦 CPU 检测到 sysio\_pad\_lpmd\_b[1:0]为 STOP 状态,PMU 会关掉 Clock
- ➤ PMU 发起 CPU Reset。
- ➤ PMU 使能 Isolation。
- ➤ PMU 使能 Power Down Swtich。
- ➤ PMU 等待 Power Down ACK。
- ▶ 进入掉电状态, PMU 等待外部唤醒中断。
- ▶ 一旦监测到唤醒中断,PMU Power On Swtich。
- ➤ PMU 等待 Power On ACK。
- ➤ PMU 禁止 Isolation。
- ➤ PMU 打开 Clock
- ➤ PMU 释放 CPU Reset。

CPU 进入 Reset 异常,检查 Power Down Flag,发现该位是 1,发现这次启动不是重启,而是 power gating 的低功耗唤醒,CPU 就执行相应程序恢复现场,跳到相应地址继续执行程序。

总之,SOC设计者需要在唤醒时间开销和降低功耗之间做出权衡,根据软件应用场景设计相应的低功耗模式。平头哥 CPU 提供了三种低功耗模式,上面的例子中也只有三种模式,但实际上 SOC设计者可以自己在 PMU增加额外寄存器实现更多的低功耗场景,在执行低功耗指令之前先配置这些寄存器即可。

## 8 CPU 运行观测信号集成

## 8.1 简介

\_v1.4.0.doc

CPU 运行观测信号是提供给 SOC 集成设计人员观测所设计,不能用来集成,是悬空信号。SOC 设计人员可以通过监测这些信号来获知 CPU 的指令回写信息和寄存器的相关值。

## 8.2 通用观测信号

| 信号名                    | I/O | Reset | 定义               |
|------------------------|-----|-------|------------------|
| iu_pad_inst_retire     | 0   | 0     | 指令退休指示信号:        |
|                        |     |       | 0: 当前周期没有指令退休    |
|                        |     |       | 1: 当前周期有指令退休     |
| iu_pad_retire_pc[31:0] | 0   | -     | 退休指令的 PC:        |
|                        |     |       | 表明当前正在退休的指令的 PC  |
| iu_pad_inst_split      | 0   | 0     | 指令类型指示信号:        |
|                        |     |       | 0: 当前正在退休的指令不是拆分 |
|                        |     |       | 指令               |
|                        |     |       | 1: 当前正在退休的指令是拆分指 |
|                        |     |       | <b>\(\phi\)</b>  |
| iu_pad_gpr_we          | 0   | 0     | 通用寄存器回写指示信号      |
|                        |     |       | 0: 当前周期不回写通用寄存器  |
| /_ = X_                |     |       | 1: 当前周期回写通用寄存器   |
| iu_pad_gpr_index[4:0]  | 0   | -     | 寄存器索引            |
|                        |     |       | 表示当前回写的通用寄存器的索   |
|                        |     |       | 引                |
| iu_pad_gpr_data[31:0]  | 0   | -     | 寄存器回写总线          |
|                        |     |       | 表示当前回写通用寄存器的值    |
| cp0_pad_psr[31:0]      | 0   | -     | 处理器状态寄存器         |
|                        |     |       | 表示处理器当前状态的值,具体参  |
|                        |     |       | 考 CK-Core 用户手册   |

图表 8-1 通用观测信号

## 8.3 观测信号示例波形



图表 8-2 观测信号示例波形

如图表 8-2 观测信号示例波形所示,光标所指区间 iu\_pad\_retire\_pc[31:0]的 value 为 218,iu\_pad\_inst\_retire 为高,表示 218 这条 PC 所指代的指令在该时钟周期退休,此时 iu\_pad\_gpr\_we 为高,表示这条指令退休时,回写了通用寄存器。这时要观测回写了哪个寄存器和回写寄存器的值,于是拉出 iu\_pad\_gpr\_index[4:0]与 iu\_pad\_gpr\_data[31:0]两个回写通用寄存器信号,图中 iu\_pad\_gpr\_index[4:0]的 value 为 4,iu\_pad\_gpr\_data[31:0]的 value 为 ffffff31 表示,在此时钟周期往 4 号通用寄存器回写了数据 ffffff31。

## 9 工艺映射

\_v1.4.0.doc

### 9.1 软核授权 RTL 代码结构

平头哥的软核授权客户都可以得到如下文件夹,内部结构如下:



图表 9-1 release 文件夹内容

ASIC/RTL 目录:包含了内核代码 CK802\_YYMMDD.v(YYMMDD 表示日期,比如20191212),以及一个 file list 文件 CK802\_YYMMDD.filelist,里面包含所有的.v 和.h 文件,综合时需要把该文件列表加载进去。

ASIC/INST\_LIB 目录: 所有 memory 例化文件和 gated cell 例化文件。

ASIC/LIB 目录: 所有的 memory, gated cell 和 design ware 仿真模型。

FPGA/DW 目录: FPGA 平台下仿真的 design ware 文件。

FPGA/RTL 目录: FPGA 平台下 CK802 可综合文件 CK802\_YYMMDD\_FPGA.v,包含了 CPU,替换后时钟常开的 gated\_cell,以及可 FPGA 平台综合的 memory 模型。

### 9.2 ASIC 映射

#### 9.2.1 ICG 替换

#### 9.2.1.1 文件所在位置

所需要修改的文件位于 INST\_LIB 目录,文件名为 gated\_clk\_cell.v,该文件里例化了特定工艺下的 gated cell。

#### 9.2.1.2 选择 gated cell

平头哥所用的 geted cell 都是上升沿有效,其逻辑图和真值表如下:



| Truth Table |      |        |                          |  |  |  |
|-------------|------|--------|--------------------------|--|--|--|
| II.         | NPUT | OUTPUT |                          |  |  |  |
| TE          | CP   | Ε      | Q                        |  |  |  |
| 0           |      | 0      | 0                        |  |  |  |
| 0           | 5    | 1      | 1                        |  |  |  |
| 1           |      | X      | 1                        |  |  |  |
| X           | 0    | X      | 0                        |  |  |  |
| X           | 1    | X      | $\overline{\mathrm{QD}}$ |  |  |  |

图表 9-2 正沿触发 gated cell

- 一般工艺库都会有两类 gated cell,一个是正沿触发而另一类是负沿触发的,注意需要选择和以上真值表一样的正沿的 gated cell。
- 一般工艺库里同一类有不同规格的 gated cell,这就需要用户根据自己的需求进行选择,平衡速度和功耗等因素,如下图是 TSMC28 工艺下正沿触发 gated cell 的规格:

### Cell Information

 $\label{eq:Characterization} $$ \mbox{Condition:Process=Slow-Slow-Global,Voltage=0.72v,Temp=125degreeC)} $$ \mbox{PG Pin=VDD}$$ 

|                        | T          |           |         |             |         |
|------------------------|------------|-----------|---------|-------------|---------|
| Cell Name              | Gate Count | Width(um) |         | Leakage(nW) | )       |
|                        |            |           | Min.    | Ave.        | Max.    |
| CKLNQD12BWP30P140      | 12         | 3.92      | 204.402 | 245.23958   | 289.03  |
| CKLNQD16BWP30P140      | 15         | 4.76      | 261.038 | 322.157     | 379.021 |
| CKLNQD1BWP30P140       | 5.5        | 2.1       | 64.8902 | 69.24762    | 76.4891 |
| CKLNQD20BWP30P140      | 18         | 5.6       | 316.508 | 398.60492   | 468.128 |
| CKLNQD24BWP30P140      | 20         | 6.16      | 368.175 | 457.71108   | 542.016 |
| CKLNQD2BWP30P140       | 6          | 2.24      | 74.3782 | 82.31652    | 89.418  |
| CKLNQD3BWP30P140       | 6.5        | 2.38      | 84.2502 | 95.67109    | 109.96  |
| CKLNQD4BWP30P140       | 7          | 2.52      | 95.644  | 109.48958   | 128.89  |
| CKLNQD6BWP30P140       | 9          | 3.08      | 126.833 | 156.76508   | 178.899 |
| CKLNQD8BWP30P140       | 10         | 3.36      | 152.72  | 186.31308   | 215.794 |
| CKLNQOPTMAD16BWP30P140 | 18.5       | 6.16      | 342.611 | 380.62767   | 436.376 |
| CKLNQOPTMAD4BWP30P140  | 10         | 3.78      | 165.473 | 176.1605    | 194.235 |
| CKLNQOPTMAD8BWP30P140  | 12.5       | 4.48      | 220.022 | 242.23692   | 268.998 |

图表 9-3 TSMC28 工艺下正沿触发 gated cell 的规格表

#### 9.2.1.3 端口名字

gated\_clk\_cell.v 文件中例化了具体工艺库的 gated cell,如下图所示:

图表 9-4 例化 gated cell

| 信号线名            | 功能                    | 连接                    |
|-----------------|-----------------------|-----------------------|
| clk_in          | Clock 输入              | Clock input           |
| SE              | Pad_yy_test_mode      | Test clock enable     |
|                 | Pad_yy_bist_tst_en    |                       |
|                 | Pad_yy_gated_clk_en_b |                       |
| Clk_en_bf_latch | Clock function 使能信号   | Function Clock enable |
| clk_out         | clk_out Clock 输出      |                       |

图表 9-5 gated cell 信号列表

### 9.2.1.4 更改 gated\_clk\_cell.v 文件

选定 gated cell 之后修改 gated\_clk\_cell.v 文件,如下图所示:

```
//
      CKLNQD8BWP30P140 x_gated_clk_cell (
                   .CP
//
                                  (clk_in),
                   .TE
//
                                      (SE),
                   .Ε
                            (clk_en_bf_latch),
                   Q.
                                (clk_out)
                   );
      PREICG_XOP5B_A9TL40 x_gated_clk_cell (
        .ECK (clk_out ),
        . E
               (clk_en_bf_latch ),
               (SE ),
        .SE
        .CK
               (clk_in )
      );
```

图表 9-6 修改例化文件

将原 gated cell 替换掉,接上新选的 gated cell。

#### 9.2.1.5 更新 filelist

Gated cell 替换完后需要将新的 gated cell 仿真模型文件准备好,可以放入 LIB 文件里也可以放到用户自己的文件里,重要的是需要修改 filelist,删除之前调用的 model 加入用来替换的文件路径。

### 9.2.1.6 不使用前端插的 gated cell

后端工具支持自动插 gated cell,如果客户不希望使用平头哥前端手动插的 gated cell,可以简单注释掉 gated\_clk\_cell.v 里的 instance gated cell 部分代码然后加上一行代码,如下图所示:

图表 9-7 不使用前端插入的 gated cell

这样前端插的 gated cell 都没了,客户可以按照自己的意愿插入 gated cell。

### 9.2.2 Memory 替换

### 9.2.2.1 文件所在位置

所有需要修改的文件都在 INST\_LIB 目录,且文件名都包含关键词 spsram\_AAAxBBB, A、B 分别代表 memory 的深度和宽度。

#### 9.2.2.2 生成 memory

所有需要的 memory 信号都可以从 INST\_LIB 里看出(AAAxBBB),在生成时我们只对一个选项有要求,就是所有的 memory 都需要支持位写使能信号。其他的选项用户可以根据自己的需求选择,包括 memory 的形状、时序、面积、功耗等。如果有些 memory 过大或者过深,可以自行进行拼接,详见 9.2.2.6 章节。

### 9.2.2.3 端口名字

该文件例化了具体工艺的 memory 库 model, 如下图所示:

图表 9-8 例化 memory

| 信号线 | 名 | 功能  | 连接         |
|-----|---|-----|------------|
| Α   |   | 地址线 | RAM 的地址线端口 |

| D    | 写入数据线        | RAM 的数据输入端       |
|------|--------------|------------------|
| WEN* | 低电平有效,位写使能信号 | RAM 位写使能信号端      |
|      |              | 缩位与之后做 RAM 写使能信号 |
| CEN* | 低电平有效,位片选信号  | RAM 使能信号         |
| CLK  | 时钟           | RAM 时钟端          |
| Q    | 输出数据线        | RAM 的输出          |

图表 9-9 memory 信号列表

\*这两根信号都是低电平有效,具体要看 RAM 的相应信号是否也是低电平有效,另外,不同 vender 提供 ram 可能还有一些其他的控制 port,针对这些 port 用户需要根据自己的需要按照 RAM vender 的用户手册进行处理。

#### 9.2.2.4 RAM 的读写时序

下图是一个 RAM 的读写时序图,Trans A 是一个写请求,Trans B 是一个读请求。写部分数据是 BWEN 控制的,参考图表 9-8 例化 memory 的具体连接方法。Trans B 时钟上升沿采到到输入读请求,下一个 cycle 将数据输出到 Q 端。



图表 9-10 RAM 的读写时序图

### 9.2.2.5 修改 memory instance 文件

修改 memory,将 RAM 库文件替换掉,下图就将上一节中的 memory 换成了 synopsys 提供的 memory,多出的管脚参考 vender 提供的手册后 tie 上具体的值。再将原来 instance memory 的代码注释或者删除。

```
sprf065lp_synop_512x64 x_spsram_512x64(
  . A
        (A),
  .D
        (D),
  .BWEB ({{32{WEN[1]}}}, {32{WEN[0]}}}),
  .WEB
       (&WEN),
  . CEB
        (CEN),
  .CLK (CLK),
  .TURBO(1'b1),
  .RTSEL(1'b0),
  .TSEL (2'b01),
  .Q
        (Q)
):
```

图表 9-11 修改 memory 例化文件

### 9.2.2.6 拼接 memory

如果有些 memory 规格生成不出来,或者客户对该规格 memory 的形状或者其他一些特性不满意,用户可以用更小的 memory 拼接出需要的 memory,比如一块 2048x32 的 memory:

图表 9-12 需要拼接的 memory

某个工艺下并不支持该规格的 memory, 就需要用用其他规格 memory 进行拼接,下面是用两块 1024x32 的 memory 进行拼接的例子,当然也可以 2048x16 的拼接,那是另外一种接法。

```
assign CEN0 = CEN | A[ADDR_WIDTH-1];
assign CEN1 = CEN | ~A[ADDR_WIDTH-1];
always@(posedge CLK)
begin
  if (!CEN)
  begin
    bank_sel <= A[ADDR_WIDTH-1];</pre>
 end
  else
  begin
    bank_sel <= bank_sel;
  end
end
assign Q[31:0] = bank_sel ? Q1[31:0] : Q0[31:0];
sprf065lp_1024x32 x_spsram_1024x32_bank0(
            (A[ADDR_WIDTH-2:0]),
      . A
      .D
            (D),
      .BWEB ({ {8{WEN[3]}}}, {8{WEN[2]}}},{8{WEN[1]}}}, {8{WEN[0]}} }
      .WEB (&WEN).
      . CEB
           (CENO),
      .CLK (CLK),
      .TURBO(1'b1),
      .RTSEL(1'b0),
      .TSEL (2'b01),
      .Q
            (Q0)
  sprf065lp_1024x32 x_spsram_1024x32_bank1(
      . A
            (A[ADDR_WIDTH-2:0]),
            (D),
      .D
      .BWEB ({ {8{WEN[3]}}}, {8{WEN[2]}}},{8{WEN[1]}}}, {8{WEN[0]}} }
      .WEB
           (&WEN),
      .CEB (CEN1),
      .CLK (CLK),
      .TURBO(1'b1),
      .RTSEL(1'b0),
      .TSEL (2'b01),
      .Q
            (01)
    );
```

图表 9-13 拼接 memory

#### 9.2.2.7 修改 filelist

Memory 替换完后需要将,新的 memory 仿真模型文件和库文件都准备好,可以放入 LIB 文件里也可以放到用户自己的文件里,重要的是需要修改 filelist,删除以前调用的 mode 加入现在调用的文件路径。

#### 9.2.3 DesignWare IP

#### 9.2.3.1 简介

有些配置下的 CK802 里使用了 Desingn ware IP, 指代需要用到的库里的加法器乘法器或是乘法累加器,与工艺无关,用户不需要替换。

### 9.3 FPGA 映射

\_v1.4.0.doc

FPGA 的映射过程如下:

#### 9.3.1 DesignWare IP

客户在使用 FPGA 综合时,如果使用 Synplify 软件,只需要在综合选项中选择如下图所示的选项,就能把代码中实例化的 design ware 综合进去。



图表 9-14 综合选项



图表 9-15 选择 Design ware 库

为了方便不同 FPGA 厂商的工具软件都可以对其进行综合,我们还提供了 FPGA 下可综合的代码版本,位于 FPGA/DW 目录下。只需将 CK802\_xxx.filelist 里面包含的 LIB 目录下的 designware 替换为 FPGA/DW 目录下同名的文件即可。



## 10 门级仿真

### 10.1 无复位端寄存器

为了节省面积,数据通路上的寄存器通常不含复位端。在门级仿真中为了防止这类寄存器的初始 X 态传播开来,可以对其进行初始化操作。这里,我们介绍一种修改标准工艺库的方法。不同工艺库下都会有门级仿真中用到的各种 standard cell 的模型描述文件,以 TSMC 为例,我们只需修改 standard cell 中寄存器相关的 cell,如下所示:

```
celldefine
module DED1BWP (D, CP, Q, QN);
  input D, CP;
  output Q, QN;
  reg notifier;
  ifdef NTC
    wire D_d, CP_d;
  pullup (CDN);
  pullup (SDN);
  tsmc_dff (Q_buf, D_d, CP_d, CDN, SDN, notifier);
  initial begin $deposit(Q_buf,1'b0); end
  buf (Q, Q_buf);
  not (QN, Q_buf);
  else
  pullup (CDN);
  pullup (SDN);
  tsmc_dff (Q_buf, D, CP, CDN, SDN, notifier);
  initial begin $deposit(Q_buf,1'b0); end
  buf (Q, Q_buf);
  initial begin $deposit(Q_buf,1'b0); end
  buf (Q, Q_buf);
  not (QN, Q_buf);
  endif
```

图表 10-1 寄存器 Q 端赋值示例

对于 DFD1BWP 这个不含置位端和复位端的寄存器来说,可以通过调用 VCS 的 deposit 这个 task 来将 tsmc\_dff 的 Q\_buf 端口值在仿真初始时刻无条件赋值为 0。因为该操作只会在仿真初始时刻发挥作用,后续仿真过程中若有违例或者 X 态,不会影响其传播,因此可以选择将所有类型的寄存器模型都采用这种方式进行赋值操作。