# 同济大学计算机系

# 数字逻辑课程实验报告



| 学    | 号 | 2253156                                       |
|------|---|-----------------------------------------------|
| 姓    | 名 | <b>                                      </b> |
| 专    | 业 | 计算机科学与技术(精英班)                                 |
| 授课老师 |   | 9五臣                                           |

# 一、实验内容

#### 实验介绍

在本次实验中,我们将使用Verilog HDL语言实现RAM 以及寄存器堆的设计和仿真。

#### 实验目标

深入了解 RAM 与寄存器堆的原理。

用 logicsim 画出一个包含 16 个寄存器的寄存器堆原理图。

学习使用 Verilog HDL 语言设计实现 RAM 以及寄存器堆。

# 二、硬件逻辑与原理

#### 1) RAM

半导体随机读写存储器,简称 RAM,它是数字计算机和其他数字系统的重要存储部件,可存放大量的数据。下图为 RAM 的逻辑结构图,其主体是存储矩阵,另有地址译码器和读写控制电路两大部分。读写控制电路中加有片选控制和输入输出缓冲器等,以便组成双向 I/O 数据线。



图 1 RAM的逻辑结构图

RAM有三组信号线:

- 地址线:单向,传送地址码(二进制数),以便按地址码访问存储单元;
- 数据线:双向,将数据码(二进制数)送入存储矩阵或从存储矩阵读出;
- 读/写命令线:单向控制线,分时发送这两个命令,要保证读时不写,写时不读。

下图为本实验所需要实现的 RAM 的示意图。





## 2) 寄存器堆(regfiles)

一个寄存器是由 m 个触发器或锁存器按并行方式输入且并行方式输出连接而成。它只能记忆 1 个字,1 个字的长度等于 m 个比特。当需要记忆多个字时,一个寄存器就不够用了,在这种情况下,这些集中使用的寄存器组的逻辑结构称为寄存器堆。

下图二为寄存器堆的逻辑结构与原理示意图,它由寄存器组、地址译码器、多路选择器 MUX 及多路分配器 DMUX 等部分组成。

下图三为使用logisim绘制的由16个四位寄存器组成的寄存器堆电路原理图,它由一个4-32译码器(DMUX),16个四位寄存器以及两个32选1(MUX)组成。



(a) 逻辑结构图(b) 原理示意图

图 2



- we 信号连 2-4 译码器的使能端,使用 waddr 确定 we 信号被输入到哪个寄存中;
- clk 信号连接入每个寄存器,控制寄存器的读写;
- rst 信号连接入每个寄存器,控制寄存器的复位;
- 所有寄存器的输出连接到两个 32 位选1 选择器,使用两个输入 raddr1, raddr2 控制输出的值。

下图为本实验所要建模的寄存器堆功能框架图:



# 三、模块建模

### 1) ram

# 接口定义

提示:可以使用 reg 数组来实现,大小至少 1024bit。 可以利用\$readmemh("文件名",数组名) 语句使用文件初始化 reg 数组。

# Verilog代码描述

```
module ram (input clk,
             input ena,
             input wena,
             input [4:0] addr,
             input [31:0] data_in,
             output reg [31:0] data out
);
    reg [31:0] tmp [31:0];
    integer i;
    initial begin
        for (i = 0; i <= 31; i = i+1)
             tmp[i] <= 32'b0;
    end
    always @(posedge clk) begin
        if (ena) begin
             if (wena) begin
                 tmp[addr] <= data_in;</pre>
             end
        end
        else begin
             data_out <= 32'bz;</pre>
        end
    end
    always @(*) begin //异步读取
        if (ena) begin
             if(~wena)
                 data out <= tmp[addr];</pre>
        end
        else
             data_out <= 32'bz;</pre>
    end
endmodule
```

# • 功能描述

ram模块实现了一个简单的异步RAM,采用了时序逻辑的方式,使用行为型描述,通过时钟信号clk和读写信号wena进行异步操作,通过使能信号ena控制模块启用,在上升沿时,根据wena判断进行读还是写,若是写则将data\_in写入addr指定的地址中;同时,在使能的情况下,不论clk上升沿是否到来,根据wena进行读操作,将addr指定地址的数据读到data out中。

## 接口定义

```
module ram2 (
input clk, //存储器时钟信号, 上升沿时向 ram 内部写入数据
input ena, //存储器有效信号, 高电平时存储器才运行, 否则输出 z
input wena, //存储器读写有效信号, 高电平为写有效, 低电平为读有效,
与ena 同时有效时才可对存储器进行读写
input [4:0] addr, //输入地址, 指定数据读写的地址
inout [31:0] data, //存储器数据线, 可传输存储器读出或写入的据。
写入的数据在 clk 上升沿时被写入
)
```

# Verilog代码描述

```
module ram2 (
   input clk,
   input ena,
   input wena,
   input [4:0] addr,
   inout [31:0] data);
    reg [31:0] ram_data [31:0];
    reg [31:0] tmp;
    integer i;
    initial begin
        for (i = 0; i <= 31; i = i+1)
            ram_data[i] <= 0;</pre>
    end
    always @(posedge clk) begin
        if (ena) begin
            if (wena) begin
                 ram_data[addr] = data;
            end
        end
    end
    always @(*) begin
        if (~ena) begin
            tmp <= 32'bz;
        end
        else begin
            if (~wena)
                tmp = ram_data[addr];
        end
    end
    assign data = ~wena? tmp : 32'bz;
endmodule
```

#### 功能描述

ram2模块同ram模块功能类似,也是一个异步RAM。ram2逻辑如下:在时钟上升沿,根据写使能信号wena将输入数据data写入指定地址(addr确定)的存储器;异步读取通过组合逻辑实现,可以在时钟之外的任何时间读取存储器的内容,如果未使能,inout端口data被设置为高阻态,但是未处理越界地址和其他错误条件,需要优化。

## 3) 寄存器堆 Regfiles

要求: 使用以前实验中的译码器、寄存器、以及选择器的模块实例化来实现。

## Verilog代码描述

```
`timescale 1ns / 1ps
module Regfiles(
    input clk,
    input rst,
    input we,
    input [4:0] raddr1,
    input [4:0] raddr2,
    input [4:0] waddr,
    input [31:0] wdata,
    output [31:0] rdata1,
    output [31:0] rdata2);
    wire[31:0] decAddr;
    wire[31:0] OutData[31:0];
    decoder dec(waddr, we, decAddr);
    pcreg reg0(clk, rst, decAddr[0], wdata, OutData[0]);
    pcreg reg1(clk, rst, decAddr[1], wdata, OutData[1]);
    ****省略****
    pcreg reg31(clk, rst, decAddr[31], wdata, OutData[31]);
    wire re;
    assign re=~we;
    selector321 sel1(
    OutData[0], OutData[1], OutData[2], OutData[3],
    OutData[4], OutData[5], OutData[6], OutData[7],
    OutData[8], OutData[9], OutData[10], OutData[11],
    OutData[12], OutData[13], OutData[14], OutData[15],
    OutData[16], OutData[17], OutData[18], OutData[19],
    OutData[20], OutData[21], OutData[22], OutData[23],
    OutData[24], OutData[25], OutData[26], OutData[27],
    OutData[28], OutData[29], OutData[30], OutData[31],
    raddr1, re, rdata1
  );
    selector321 sel2(
    OutData[0], OutData[1], OutData[2], OutData[3],
    OutData[4], OutData[5], OutData[6], OutData[7],
    OutData[8], OutData[9], OutData[10], OutData[11],
    OutData[12], OutData[13], OutData[14], OutData[15],
    OutData[16], OutData[17], OutData[18], OutData[19],
    OutData[20], OutData[21], OutData[22], OutData[23],
    OutData[24], OutData[25], OutData[26], OutData[27],
    OutData[28], OutData[29], OutData[30], OutData[31],
    raddr2, re, rdata2
  );
endmodule
```

```
`timescale 1ns / 1ps
module pcreg(
    input clk,
    input rst,
    input ena,
    input [31:0] data_in,
    output reg [31:0] data_out
    );
    always @ (negedge clk or posedge rst) begin
        if (rst)
            data_out = 32'h0000_0000;
        else
            if (ena)
                data_out = data_in;
    end
endmodule
```

```
module decoder(
    input [4:0] iData,
    input iEna,
    output reg [31:0] oData
);
    always @(*) begin
        if(iEna) begin
            oData = 32'b0;
            oData[iData] = 1'b1;
        end
        else begin
            oData=32'bz;
        end
    end
endmodule
```

```
module selector321(
    input [31:0] iC0,
    input [31:0] iC1,
    ****省略****
    input [31:0] iC31,
    input [4:0] addr,
    input ena,
    output reg [31:0] oZ);
    always @(*) begin
        if(ena == 1)
            case(addr)
                5'b00000: oZ = iC0;
                5'b00001: oZ = iC1;
                ****省略****
                 5'b111111: oZ = iC31;
                default: oZ = \{32\{1'bz\}\}\;
            endcase
        else
            oZ = {32{1'bz}};
    end
```

### 功能描述

Regfiles模块实现了一个32个32位寄存器的寄存器堆。通过实例化之前编写的译码器(decoder),寄存器(pcreg)以及32选1选择器(selector321)模块实现,支持异步写入和并行异步读取两个地址的数据。复位信号rst用于将所有寄存器清零,写使能信号we用于选择性地写入数据,读取数据由两个选择器selector321实现,通过读raddr1和raddr2选择对应的数据输出。

整体而言,这个模块构成了一个灵活的寄存器文件,适用于处理器设计中的寄存器堆要求。

# 四、测试模块建模

## (<u></u>) ram\_tb

```
`timescale 1ns / 1ps
                                              clk = 1;
module ram_tb;
                                                  addr=0;
 reg clk, ena, wena;
                                                  data_in=0;
 reg [4:0] addr;
 reg [31:0] data_in;
                                                always #10 clk = ~clk;
                                                initial begin
 wire [31:0] data_out;
 reg [31:0] tmp[31:0];
                                                  ena <= 0;
 ram uut (
                                                  wena <= 1;
   .clk(clk),
                                                  #23 ena <= 1;
                                                  for (i = 0; i < 32; i = i + 1) begin
    .ena(ena),
    .wena(wena),
                                                    addr <= i;
    .addr(addr),
                                                    data_in <= tmp[i];</pre>
    .data in(data in),
                                                    #20;
    .data_out(data_out)
                                                  end
                                                  wena <= 0;
 );
 integer i = 0;
                                                  #11 addr = 5'b10101;
 initial begin
                                                  #22 addr = 5'b01011;
                                                  #33 \text{ addr} = 5'b111111;
$readmemb("E:\\NL\\projects\\homework\\e
                                                  #44 addr = 5'b00011;
x08\\ram.srcs\\sources_1\\new\\data.txt"
                                                  #110 ena = 0;
                                                end
, tmp);
                                              endmodule
```

#### (二) Ram2 tb

```
`timescale 1ns / 1ps
                                                      always #10 clk = ~clk;
module ram2_tb ();
                                                      initial begin
    reg clk, ena, wena;
                                                         ena = 0;
                                                         wena = 1;
    reg [4:0] addr;
    reg [31:0] data_in;
                                                         #25 ena = 1;
    wire [31:0] data_out;
    wire [31:0] data;
                                                        for (i = 0; i < 32; i = i + 1) begin
    reg [31:0] ram_data[31:0];
                                                             addr = i;
    integer i = 0;
                                                             data_in = ram_data[i];
    ram2 uut(
                                                             #10;
        .clk(clk),
                                                         end
                                                         wena = 0;
        .ena(ena),
                                                         #10 \text{ addr} = 5'b10100;
        .wena(wena),
                                                         #10 addr = 5'b10101;
        .addr(addr),
                                                         #10 \text{ addr} = 5'b10110;
        .data(data)
                                                         #10 addr = 5'b11111;
    assign data = wena ? data_in : 32'bz;
                                                         #10 addr = 5'b10001;
    assign data_out = ~wena ? data :
                                                         #10 addr = 5'b00001;
32'bz;
                                                         #10 \text{ addr} = 5'b11001;
    initial
                                                         #10 \text{ addr} = 5'b10100;
$readmemb("data.txt",ram_data);
                                                         #50 ena = 0:
    initial begin
                                                         #100 $finish;
        clk = 0;
                                                     end
                                                endmodule
```

(三) Regfiles tb

```
`timescale 1ns/1ns
                                                       repeat(31) begin
module Regfiles_tb ();
                                                           # 10 data=data+1;
                                                       end
    reg clk,rst,we;
    reg [4:0] raddr1, raddr2, waddr;
                                                   end
    reg [31:0] data;
                                                   initial begin
    wire [31:0] data01,data02;
                                                       waddr=0;
    Regfiles
                                                       repeat(31) begin
uut(clk,rst,we,raddr1,raddr2,waddr,data,d
                                                           # 10 waddr=waddr+1;
ataO1,dataO2);
                                                       end
    initial begin
                                                       #80
        rst=1;
                                                       waddr=0;
        #10
                                                       repeat(31) begin
        rst=0;
                                                           # 10 waddr=waddr+1;
        we=1;
                                                       end
        #300
                                                   end
                                                   initial begin
        we=0;
                                                       raddr1=0;
    end
                                                       raddr2=31;
    initial begin
                                                       repeat(31) begin
        clk=0;
        repeat(100) begin
                                                           # 10 raddr1=raddr1+1;
            #10 clk=~clk;
                                                           raddr2=raddr2-1;
        end
                                                       end
    end
                                                       #100
    initial begin
                                                       raddr1=0;
                                                       raddr2=31;
        data=0;
        repeat(31) begin
                                                       repeat(31) begin
                                                           # 10 raddr1=raddr1+1;
            # 10 data=data+1;
                                                           raddr2=raddr2-1;
        end
        #80
                                                       end
        data=0;
                                                   end
                                               endmodule
```

# 五、实验结果

(<u></u>) ram

• 波形图仿真



(二) ram2

• 波形图仿真



### (三) Regfiles

## • 波形图仿真



# • logisim验证







