# 计算机系统综合设计

## 取指单元仿真的时序

09017227 卓旭(SEU-本 18-09017227-卓旭)

## 仿真时序图:

#### ifetc32\_sim.v



注:由于 MOOC 的演示中指令存储器的 IP 核勾选了 Primitives Output Register,而我所做的实验中没有勾选该选项,因此时序波形图与 MOOC 中将有不同。经验证,如果我亦勾选 Primitives Output Register,则时序图与 MOOC 演示中一致。

### 代码:

```
ifetc32.v
`include "public.v"
module Ifetc32(
   output reg[31:0] Instruction,
                                // 输出指令
   output reg[31:0] PC plus 4 out,
                                        // PC+4 的结果输出
                                       // 来自执行单元, 算出的跳转地址
   input wire[31:0] Add_result,
                                       // 来自译码单元, jr 指令用的跳转地址
   input wire[31:0] Read_data_1,
   input
               Branch,
                                      // beq
                                      // bne
   input
               nBranch,
   input
               Jmp,
                                      // j
   input
               Jal,
                                      // jal
   input
                                      // jr
               Jrn,
                                      // 来自执行单元, 1说明运算结果为 0
   input
               Zero,
                                      // clk
   input
               clock,
   input
               reset,
                                      // rst
```

```
// 返回地址($31), 要早于对 JAL 的修改
   output reg[31:0] opcplus4
);
   reg[31:0] PC_plus_4;
   reg[31:0] PC;
   reg[31:0] next_PC; // 下一条指令的 PC
   wire[31:0] Jpadr;
   // 分配 64KB ROM
   prgrom instmem(
       .clka(clock),  // input wire clka
.addra(PC[15:2]),  // input wire [13 : 0] addra
.douta(Jpadr)  // output wire [31 : 0] douta
   );
   always @(*) begin
       PC plus 4 <= PC + 32'd4;
       PC_plus_4_out <= PC_plus_4;
       Instruction <= Jpadr; // 取出指令
       // beq且eq, 或bne且ne
       if ((Branch == `Enable && Zero == `Enable) || (nBranch == `Enable && Zero ==
`Disable)) begin
           next_PC <= Add_result;</pre>
       // Jr 指令直接覆写 PC
       end else if (Jrn == `Enable) begin
           next PC <= Read data 1;</pre>
       // 如果是跳转指令,记录返回地址,然后根据指令中的地址字面改写当前 PC
       end else if (Jmp == `Enable || Jal == `Enable) begin
           opcplus4 = PC_plus_4;
           next_PC = { 4'b0000, Jpadr[`AddressRange], 2'b00 };
       // 一般情况下 PC=PC+4
       end else begin
           next PC <= PC plus 4;</pre>
       end
   end
   always @(negedge clock) begin
       if (reset == `Enable) begin
           PC <= 32'd0;
       end else begin
           PC <= next_PC;</pre>
       end
   end
endmodule
```