## 8.割り込みコントローラ

#### 8.1 概要

KL5C16005 は割り込みコントローラとして KP69 マクロセルを搭載しています。モード 2 及びモード 3 割り込みに対応して 8 レベルの割り込み要求入力をサポートします。

各割り込み要求入力は、HIGH/LOW の 2 つの優先順位グループに分割設定でき、各グループの中では割り込み要求入力レベルのビット番号が大きいものほど優先順位は高く設定されます。各割り込み要求入力のエッジ/レベル動作、マスク状態、及び割り込みベクタの上位 3 ビットはプログラム可能となっています。

割り込み要求を受け付けるとマスク状態、優先順位を判定し、CPU へ INT\_(割り込み要求)信号を出力します。そして CPU から IACK\_(割り込み許可)信号が返ってくると、プログラムされた割り込みベクタをデータバスに出力します。また、CPU の EOI\_(割り込み終了)信号によって割り込み処理終了を認識します。この EOI\_信号は RETI 命令実行時に CPU から発行されます。したがって、割り込み処理ルーチンの最後に RETI 命令を置くことにより、自動的に割り込み処理終了を認識します。更に、不正割り込み検出機能を備えています。

### 特徴

- ・モード2、モード3割り込み対応。
- ・8 レベルの割り込み要求入力の優先順位を制御可能。
- ・各割り込み要因毎にマスク可能。
- ・割り込み要求入力のエッジ/レベル切り替え可能。
- ・多重割り込み処理可能。
- ・不正割り込み検出機能搭載。
- ・RETI 命令実行により、割り込み処理終了を自動的に認識。

### 8.2 ブロック図

全体ブロック図を以下に示します。割り込み要求入力 IR15  $\sim 0$  には表 8-1 に示す信号が内部接続されています。



図 8-1 ブロック図



表 8-1 割り込み要因

|      | 割込み要求元                            |  |  |  |  |  |
|------|-----------------------------------|--|--|--|--|--|
| IR15 | 外部端子 20                           |  |  |  |  |  |
| IR14 | 汎用タイマ割り込み                         |  |  |  |  |  |
| IR13 | 外部端子 82                           |  |  |  |  |  |
| IR12 | 外部端子 83                           |  |  |  |  |  |
| IR11 | 外部端子 21                           |  |  |  |  |  |
| IR10 | UART ブレーク検出 + エラー検出割り込み / 外部端子 22 |  |  |  |  |  |
| IR9  | UART RXRDY 出力 / 外部端子 23           |  |  |  |  |  |
| IR8  | UART TXRDY 出力 / 外部端子 81           |  |  |  |  |  |

IR15, 13, 11, 10, 9, 8 を使用する場合は、システムコントロールレジスタ SCR1 (第 1 2 章参照)で設定を行ってください。

### 8.3 I/Oレジスタマッピングとレジスタの構成

I/O マッピング及びレジスタ構成について説明します。

表 8-2 I/O レジスタマッピング

| 1/0 アドレス | ライト時      | リード時   |
|----------|-----------|--------|
| 35H      | LER / PGR | ISR    |
| 36H      | 川崎製鉄予約    | 川崎製鉄予約 |
| 37H      | IVR / IMR | IMR    |

LER:レベル/エッジ切り替えレジスタ(ライトのみ)

各要因の割り込み入力の検知モードを設定(レベル / エッジのモード切り替え)します。リセット 直後の初期状態では、全てのビットがレベルモードになります。尚、このレジスタへの書き込みは IVR 設定"前"に行って下さい。

1:エッジモード、0:レベルモード

## KL5C16005

IVR:割り込みベクタレジスタ(ライトのみ)

モード2及びモード3割り込みの割り込みベクタの上位3ビットをこのレジスタで指定します。このレジスタ(I/Oアドレス)に書き込みを行う前と後で、書き込み可能なレジスタが変化します。

IVR D7 D6 D5 D4 D3 D2 D1 D0 (7) (6) (5) 0 0 0 0 0

I/O アドレス = 37H

PGR:優先順位グループレジスタ(ライトのみ)

各要因毎に優先順位グループを設定します。優先順位グループには"HIGH"と"LOW"の2種類があります。リセット直後の初期状態では全てのビットが"LOW"に設定されます。尚、このレジスタへの書き込みは IVR 設定"後"に行って下さい。

1: "HIGH" グループ、0: "LOW" グループ

IRR:割り込み要求レジスタ(アクセス不可)

各要因の割り込み要求の検知状態が設定されます。割り込み要求が発生すると該当するビットがセットされます。割り込み要求の受付がレベルモードの場合は要求の消失によって、またエッジモードの場合は割り込みサービス開始によってリセットされます。リセット直後の初期状態では、全てのビットがリセットされます。

IMR:入力マスクレジスタ(リード・ライト可)

各要因の割り込み禁止 / 許可を設定します。リセット直後の初期状態では、全てのビットがマスク 状態になっています。尚、このレジスタへの書き込みは IVR 設定 "後"に行って下さい。

1:マスク状態(禁止) 0:非マスク状態(許可)

ISR: インサービスレジスタ(リードのみ)

各要因の割り込みサービス状態が設定されます。CPU から割り込み許可信号が返って来ると、受け付けた割り込み要求に該当するビットが 1 にセットされます。このとき、割り込みベクタを発生します。リセット直後の初期状態では全てのビットが 0 にリセットされます。

1:割り込みサービス中

ISR D7 D6 D5 D4 D3 D2 D1 D0 (15)(14)(13)(12)(11)(10)(9)(8) I/O  $\mathcal{F}$  F  $\mathcal{F}$  F  $\mathcal{F}$  35H



### 8.4 割り込みベクタ出力

割り込みベクタの出力フォーマットを示します。内部の割り込み許可信号 IACK\_ に応答してデータバスに出力される割り込みベクタは図 8-2 のようになります。割り込みベクタの上位 3 ビットには、IVR で設定した値が出力されます。図に示すように、割り込みベクタは、割り込み要求入力のビット番号が大きくなるにしたがって大きくなる連続した偶数値を出力します。

|             | D7      | D6      | D5      | D4 | D3 | D2 | D1            | D0             |
|-------------|---------|---------|---------|----|----|----|---------------|----------------|
| 割り込み<br>ベクタ | IVR (7) | IVR (6) | IVR (5) |    |    |    |               | 0              |
|             |         |         |         |    |    |    |               |                |
|             |         |         |         |    |    | 割り | り込み要<br>゛ット番号 | 求入力の<br>に応じて出力 |
|             | IF      | R15 受け作 | 寸け時     | 1  | 1  | 1  | 1             |                |
|             |         |         |         |    |    |    |               | ]              |
|             | IF      | R14 受け作 | 寸け時     | 1  | 1  | 1  | 0             |                |
|             |         |         |         |    |    |    |               |                |
|             | IF      | R13 受け作 | 寸け時     | 1  | 1  | 0  | 1             |                |
|             |         |         |         |    |    |    |               | 1              |
|             | IF      | R12 受け作 | 寸け時     | 1  | 1  | 0  | 0             |                |
|             |         |         |         |    |    |    |               |                |
|             | IF      | ₹8 受け付  | け時      | 1  | 0  | 0  | 0             |                |

ビット7~5: IVR に設定したデータ

ビット4~1: 受け付けた割り込みレベルを2進数にしたコード

ビット0 : '0'に固定

図 8-2 割り込みベクタ



### 8.5 割り込み要求の優先順位

各割り込み要求入力の優先順位は、リセット直後の初期状態では番号が大きい順となっています。また、優先順位グループという考え方を用いて、優先順位の変更を可能としています。優先順位グループには"LOW"と"HIGH"の2つがあり、各割り込み要因毎に設定可能です。PGR にて設定します。"HIGH"グループの割り込み要因の方が"LOW"グループの割り込み要因よりも優先順位が高く、また各グループ内では割り込み要因のビット番号が大きい方ほど優先順位が高くなっています。以下に例を示します。

| 割り込み要求入力 | グループ |
|----------|------|
| IR15     | LOW  |
| IR14     | LOW  |
| IR13     | LOW  |
| IR12     | HIGH |
| IR11     | LOW  |
| IR10     | HIGH |
| IR9      | LOW  |
| IR8      | HIGH |

| 割り込み要求入力 | グループ | 優先順位 |
|----------|------|------|
| IR12     | HIGH | 最高   |
| IR10     | HIGH |      |
| IR8      | HIGH |      |
| IR15     | LOW  |      |
| IR14     | LOW  |      |
| IR13     | LOW  |      |
| IR11     | LOW  |      |
| IR9      | LOW  |      |

図 8-3 割り込み優先順位

### 8.6 レジスタ設定シーケンス

内部レジスタは、表 8-2 のように I/O アドレスが割り付けられています。したがって、リセット解除後の各レジスタの設定は、LER IVR IMR (または PGR ) という順に行います。IVR を設定した後は IMR および PGR の設定のみ可能となりますのでご注意下さい。

これらのレジスタのうち、ISR と IMR は常時読み出し可能です。不正割り込み判定のためには ISR の読み出しを行う必要があります。



図 8-4 レジスタの設定シーケンス

### 8.7 レジスタの読み出し

ISR と IMR は常時読み出し可能です。不正割り込み判定のためには ISR の読み出しを行う必要があります。

#### 8.8 割り込み要求の受け付け

割り込み要求の受け付けにはレベル/エッジの2種類のモードがあり、LERで設定します。

### レベルモード

レベルモードでは IR 入力の "H" レベルを割り込み要求として認識します。 リセット後 LER 未設定の状態ではこのモードです。

### エッジモード

エッジモードでは IR 入力の立ち上がりを割り込み要求として認識します。この場合その割り込み要求は受け付けられるまで保持されます。

また、マスク状態であっても IR 入力の立ち上がりがあった場合割り込み要求があったと認識し、マスク状態が解除されて受け付けられるまで保持されます。ご注意ください。

一部の外部端子から入力される外部割り込み要求のレベル/エッジモードの極性はシステムコントロールレジスタ SCR1 の設定により変更できます。第12章(動作モード設定)を参照してください。



### 8.9 割り込みの終了

CPU から EOI\_(割り込み終了)信号が発行されると、現在サービス中の割り込みの中で最優先レベルに相当する ISR ビットをリセットします。これにより、そのレベルの割り込みサービスが終了したことになります。

### 8.10 多重割り込み処理

割り込み要求のあった割り込みレベルと現在サービス中の割り込みレベルをあらかじめ設定された優先順位で比較します。そのとき、新たに要求のあった割り込みレベルが現在サービス中の割り込みレベルより優先順位が高ければ新しい割り込み要求を受け付け、優先順位が同じかあるいは低ければ割り込み要求を拒否あるいは待たせます。これによって、多重割り込み処理を実現しています。多重割り込みの状況はISRを読み出して知ることができます。

### 8.11 不正割り込み処理

不正割り込みとは、レベルモードに設定されている割り込み要求入力により、CPU へ INT\_(割り込み要求)信号を出力し、それを受けて CPU が IACK\_(割り込み許可)信号を返した際に、すでにその割り込み要求がなくなってしまい、しかも「現在サービス中の割り込みのうちで、優先順位が最高のもの」より上位の割り込み要求入力がない場合をいいます。

このとき、不正割り込みベクタ(割り込みベクタのビット4~1の各ビット値 = '0'、8.4 節参照)を出力し、不正割り込み処理状態になります。この状態は、CPU からの EOI\_(割り込み終了)信号によって不正割り込み処理ルーチンが終了するまで続きます。

また、不正割り込み処理状態においては、他のいかなる割り込み要求(正常、不正)も受け付けません。

### 8.12 リセット

RESET 端子を"L"レベルにすると、次のように動作します。

- 1) IMR を FFH にセットします。(全レベルマスク状態)
- 2) IRR、ISR、LER、PGR を 00H にリセットします。
- 3) 不正割り込み処理状態を無効にします。
- 4) IVR を未設定状態にします。(再設定が必要です)

### 8.13 外部兼用端子について

割り込み要求 IR10 ~ 8 は、外部端子でパラレルポートとマルチプレクスされています。この外部端子の入出力設定は、パラレルポートの方向制御レジスタによって制御されます。一方、割り込み要求 IR10 ~ 8 の割り込み要求源の選択は SCR1 によって制御されます。外部端子と割り込みコントローラの割り込み要求の回路を図 8-5 に示します。



図 8-5 兼用端子の構造

### 8.14 注意事項

- 1) CPU の割り込みモードはモード2、モード3を使用して下さい。
- 2) モード2のときは、割り込み処理ルーチンの最後には必ず RETI 命令を置いて下さい。モード3については、第3章(KC160 CPU コア)を参照ください。
- 3 )タイマ / カウンタの割り込みを使用する場合は対応する IR 入力をエッジモードに設定する必要があります。
- 4)外部割り込み要求を使用する場合、パラレルポートは入力方向に設定して下さい。
- 5)外部端子 20, 21, 82, 83 をパラレルポート出力として使用する場合、IR15, 11, 13, 12 をマスクして下さい。
- 6)外部端子 22, 23, 81 をパラレルポート出力として使う場合、IR10~8 をマスクするか、割り込み要求源として内部割り込みを選択して下さい。



## 9. UART (非同期シリアル I/F)

#### 9.1 概要

KL5C16005 は非同期シリアル I/F として KP61 マクロセルを搭載しており、CPU からの動作設定にしたがって、シリアルデータの送信・受信を行います。また、各チャネルとも送信時、受信時独立に割り込み発生が可能です。

### 特徴

- ・調歩同期(非同期)式シリアルポート:2チャネル搭載。
- ・送信・受信で独立したバッファレジスタを装備、全二重通信。
- ・キャラクタ長は 7,8,9 ビット選択可能。
- ・ストップビットとして1または2ビット選択可能。
- ・パリティビットの付加(偶数/奇数)/無付加が選択可能。但し、キャラクタ長9ビット時はパリティ無付加。
- ・送受信クロック源としてボーレートジェネレータを内蔵し、チャネル毎に独立した設定可能。
- ・送受信クロックを内部/外部選択可能。送信クロックと受信クロックは共通。
- ・サンプリングクロックはシリアルデータのビットレートの×16クロック。
- ・スリーピングモードの使用により、複数のマイクロコントローラと通信が可能。

### 9.2 ブロック図

全体ブロック図を以下に示します。



図 9-1 ブロック図

## KL5C16005

図 9-1 において、TXRDY は割り込みコントローラの IR8 に、RXRDY は IR9 に、ERINT + BDET は IR10 にそれぞれ内部で接続できるようになっています。これらの信号の詳しい設定方法は第 1 2 章 (動作モード設定)を参照して下さい。また、DSR\_ は内部で "L" に固定され、DTR\_ は外部へは出力されません。これ以外のチャネル 0 の信号には外部端子が割り当てられています。

#### 9.3 端子機能説明

端子名の0、1はそれぞれチャネル0、チャネル1を表します。

端子名 I/O 機能説明

TRXC I 送受信用クロック入力端子

データ送受信の際の× 16 クロックを入力する端子です。送受信クロックと

して外部入力を選択する場合に使用します。

RXD I 受信データ入力端子

外部からのシリアルデータを入力する端子です。受信データはビットの中央付近で3回サンプルされ、多数決論理により受信シフトレジスタ内に取り込

まれます。

RXRDY O 受信レディ信号出力端子

1キャラクタのデータ受信が終了して受信バッファからの読み出しが可能になると、"H"を出力します。また、データの読み出しによって "L" にリセット

されます。

RXRDY は、内部で IR9 に接続されています。

TXD O 送信データ出力端子

送信データをシリアルに出力する端子です。CTS\_= "L" かつ送信イネーブル (コマンドレジスタのビット 0 = '1')でデータ送出可能となり、送受信クロック 16 サイクル毎に、その送受信クロックの立ち下がりに同期して LSB から 原に送出されます。

順に送出されます。

送信中に  $CTS_{-}$  = "H" または送信ディセーブル ( コマンドレジスタのビット 0 = '0' ) となった場合、送信バッファ内のデータ送出終了後にマーキング状

態(送信データ='1')となって送信動作を中止します。

また、送信ブレークコマンド書き込み(コマンドレジスタのビット3を'1'にする)によって、TXD からは "L" が出力されます。このブレーク状態は送信ブレーク解除(コマンドレジスタのビット3を'0'にする)まで継続します。

| 端子名   | I/O | 機能説明                                                                                                                                                                                                                                                                                                                                                                        |
|-------|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| TXRDY | O   | 送信レディ信号出力端子 KP61のデータ送信系は二重バッファ構造のため、データの送信を開始すると次の送信データの書き込みが可能となります。この送信データ書き込み可能な状態でかつ送信可能状態(CTS_= "L" かつ送信イネーブル状態)であるとき TXRDY = "H"となります。このとき送信データの書き込みが行われるとTXRDY = "L"となり、この状態は、再び送信データ書き込み可能な状態でかつ送信可能状態となるまで継続します。この端子はステータスレジスタのビットの(TXRDY フラグ)とは以下のように異なります。  TXRDY ピット:送信データの書き込みが可能である時 "H" TXRDY 端子 :送信データの書き込みが可能で、かつ送信可能状態である時 "H" TXRDY は、内部で IR8 に接続されています。 |
| CTS_  | I   | クリアトゥセンド信号入力端子外部からの送信要求信号を入力する端子です。通常モデムのリクエストトゥセンド信号を接続します。送信シフトレジスタ内にデータがあるとき、送信イネーブル状態(コマンドレジスタのビット0='1')でかつ CTS_="L"のとき、送信データが TXD 端子から出力されます。データ送出中に CTS_="H"となっても送信の中断はしません。この場合、送信シフトレジスタ内のデータ送出終了後にマーキング状態(TXD="H")を保持します。この端子の反転値が拡張ステータスレジスタ B のビット 6 に反映されます。                                                                                                    |
| DSR_  | I   | データセットレディ信号入力端子<br>通常モデムのステータスをチェックするためにモデムのデータターミナルレディ信号を接続しますが、汎用の入力ポートとしても使用できます。<br>この端子の反転値がステータスレジスタのビット7(DSR)に反映されます。<br>但し、本製品では DSR_ は内部で "L" に固定されており、外部端子としては<br>使用できません。                                                                                                                                                                                        |
| RTS_  | 0   | リクエストトゥセンド信号出力端子<br>通常モデムに対するリクエストトゥセンド信号として用いますが、汎用の出<br>力ポートとしても利用できます。<br>コマンドレジスタのビット5(RTS)に設定した値の反転が出力されます。                                                                                                                                                                                                                                                            |
| DTR_  | 0   | データターミナルレディ信号出力端子<br>通常モデムに対するデータターミナルレディ信号として用いますが、汎用の<br>出力ポートとしても利用できます。<br>コマンドレジスタのビット1(DTR)に設定した値の反転が出力されます。<br>但し、本製品では DTR_ は外部端子としては使用できません。                                                                                                                                                                                                                       |



| 端子名   | I/O | 機能説明                                                                                                                                                               |
|-------|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ERINT | 0   | エラー発生割り込み要求信号出力端子<br>パリティ・エラー、フレーミング・エラー、オーバーラン・エラーのうち少なくとも一つが発生すると "H" を出力します。この信号を割り込み要求信号として使用することができます。                                                        |
| BDET  | 0   | ブレーク検出信号出力端子<br>ブレークの検出を示す信号の出力端子です。<br>受信データのストップビット = '0'を検出した後連続して 8 ビットの '0'を<br>RXD 端子から受信すると、それをブレーク信号と認識して、"H"を出力しま<br>す。この状態は次に RXD 端子から '1'を検出するまで継続されます。 |

### 9.4 内部レジスタマッピングと設定方法

内部レジスタのマッピングを以下に示します。

表 9-1 I/O レジスタマッピング

| I/O アドレス | ライト時       | リード時              |
|----------|------------|-------------------|
| 28H      | RATE 設定    | RATE 設定           |
| 29H      | 川崎製鉄予約     | 川崎製鉄予約            |
| 2AH      | 送信データ      | 受信データ / 拡張ステータス A |
| 2BH      | モード / コマンド | ステータス / 拡張ステータス B |

### レジスタ設定/読み出しシーケンス

リセット後、データ送受信を行う前に、使用するチャネルに対して以下の手順でモード設定とコマンド書き込みを行って下さい。またステータスレジスタの読み出し方法も合わせて説明します。

### モード設定

リセット (ハードリセットまたはコマンド書き込みによるソフトウェアリセット)後、モード/コマンドレジスタ (2BH) に書き込みを行うと、必ずモードレジスタへの書き込みとなります。ここではキャラクタ長やパリティの設定等を行います。9.5 節のフォーマットにしたがってモード設定を行って下さい。

#### コマンド設定

モード設定後、I/O アドレス 2BH への書き込みは全てコマンドレジスタへの書き込みとなります。このコマンド設定によりデータ送受信が可能となります。コマンドレジスタは 3 種類あります。9.5 節のフォーマットにしたがってコマンド設定を行って下さい。





図 9-2 レジスタ設定、読み出しシーケンス

### 読み出しレジスタの切替え

ここでは読み出すレジスタの切替え方法について説明します。

リセット後、I/O アドレス 2AH, 2BH からの読み出しではそれぞれチャネル 0 の受信データ、ステータスが読み出せます。ここで、I/O アドレス 2BH ヘレジスタ切替えコマンドのビット 0 = '1' にして書き込むと、レジスタ切替え F/F がセットされて、I/O アドレス 2AH, 2BH から読み出せるレジスタが拡張ステータスレジスタとなります。拡張ステータスレジスタ A、B それぞれのフォーマットは 9.5 節を参照して下さい。

2 つの拡張ステータスレジスタのうち、拡張ステータスレジスタ A の読み出しを行ってもレジスタ切替え F/F はクリアされません。したがって、続いて拡張ステータスレジスタ B の読み出しを行うことができます。拡張ステータスレジスタ B の読み出しを行うとレジスタ切替え F/F はクリアされますので、続いて読み出しを行うと受信データ / ステータスレジスタを読み出すことになります。レジスタ切替え F/F のクリアはレジスタ切替えコマンドのビット  $O={}^{\circ}O$  にして書き込むことでも行えます。





図 9-3 読み出しレジスタ切替えシーケンス

# KL5C16005

## 9.5 内部レジスタの構成

### RATE 設定レジスタ

内蔵ボーレートジェネレータの動作を決定するパラメータ RATE<7:0> を設定します。設定方法については、9.6 節中の「ボーレートジェネレータと送受信クロックの選択」の項を参照して下さい。

| 7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 |                |
|---|----|----|----|----|----|----|----|----------------|
|   |    |    |    |    |    |    |    | I/O アドレス = 28H |

### モードレジスタ

| D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 | _              |
|----|----|----|----|----|----|----|----|----------------|
|    | 0  |    |    |    |    | 1  | 0  | I/O アドレス = 2BH |

D<7> ストップビット

0:1ビット

1:2ビット

D<5> パリティチェック

0:奇数

1:偶数

D<4> パリティ

0:無し

1:有り

D<3:2> キャラクタ長

00:9ビット 10:7ビット

11:8ビット

### コマンドレジスタ A

D7 D6 D5 D4 D3 D2 D1 D0

I/O アドレス = 2BH

D<6> ソフトウェア・リセット

1:ソフトウェア・リセット実行

D<5> RTS

RTS 端子の反転を設定

D<4> エラーフラグ・リセット

1:エラーフラグ・リセット実行

D<3> 送信データ

0:通常送信

1: ブレーク信号送信 (TXD = "L")

D<2> 受信モード

0:受信ディセーブル

1:受信イネーブル

D<1> DTR

DTR 端子の反転を設定

D<0> 送信モード

0:送信ディセーブル

1:送信イネーブル

D6. D4 は単発動作のため、その動作の解除のために '0' を書き込む必要はありません。

### コマンドレジスタ B

| D7 | D6 | D5 | D4 | D3 | D2 | D1 | DO |
|----|----|----|----|----|----|----|----|
| 1  | 1  | 1  | 0  | 0  |    |    |    |

I/O アドレス = 2BH

D<2:0> 送受信クロック切り替え

000:外部クロック (TRXC 端子)

001: BCK<0>

010: BCK<1>

011: BCK<2>

100: BCK<3>

101: BCK<4>

110: BCK<5>

111: BCK<6>

BCK<6:0> に関しては、9.6 節中の「ボーレートジェネレータと送受信クロック選択」 の項を参照して下さい。

コマンドレジスタ C

D7 D6 D5 D4 D3 D2 D1 D0
1 1 0 0 0 0 0

I/O アドレス = 2BH

D<1> スリープモード

0:解除

1:設定

D<0> 送信データ・ビット8

送信データのビット8の値を設定(キャラクタ長9ビット時のみ有効)

レジスタ切り替えコマンド

| D7 | D6 | D5 | D4 | D3 | D2 | D1 | DC |
|----|----|----|----|----|----|----|----|
| 1  | 0  | 0  | 0  | 0  | 0  | 0  |    |

I/O アドレス = 2BH

D<0> レジスタ切り替え F/F 設定

0: クリア 1: セット

ステータスレジスタ

| D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 |
|----|----|----|----|----|----|----|----|
|    |    |    |    |    |    |    |    |

I/O アドレス = 2BH

D<7> DSR

DSR\_ 端子の反転が設定

D<6> ブレーク検出(BDET)フラグ

1:検出

D<5> フレーミングエラー検出 (FE) フラグ

1:検出

D<4> オーバーランエラー検出(OE)フラグ

1:検出

D<3> パリティエラー検出 (PE) フラグ

1:検出

D<2> TXEMP

1:送信データバッファと送信シフトレジスタのどちらにも送信すべきデータが 無い状態、送信ディセーブル状態、あるいは CTS = "H" のとき

D<1> 受信レディ状態(RXRDY)

RXRDY 端子と同じ機能

D<0> 送信レディ状態 (TXRDY)

TXRDY 端子とは若干機能が異なります。

詳細は、8.3節の端子機能説明を参照してください。



受信ディセーブル時 (コマンドレジスタ A のビット 0 = 0) は、PE, OE, FE フラグは立ちません。また、エラーフラグが立っている時に受信ディセーブル状態にしても、エラーフラグはクリアされません。エラーフラグのクリアは、エラーリセット (コマンドレジスタ A のビット 4 を '1' にする ) 時、あるいはハードウェア / ソフトウェアリセット時に限られます。

拡張ステータスレジスタ A

|   |   | D5 |   |   |  |                |
|---|---|----|---|---|--|----------------|
| 0 | 0 | 0  | 0 | Х |  | I/O アドレス = 2AH |

D<2:0> 送受信クロック切り替え

000:外部クロック (TRXC 端子)

001: BCK<0>
010: BCK<1>
011: BCK<2>
100: BCK<3>
101: BCK<4>
110: BCK<5>

111: BCK<6>

D<3>は、川崎製鉄予約(テスト用ビット)で、値は不定。



## 拡張ステータスレジスタ B

D7 D6 D5 D4 D3 D2 D1 D0

I/O アドレス = 2BH

D<7> ストップビット

0:1ビット

1:2ビット

D<6> CTS

CTS 端子の反転が設定

D<5> パリティチェック

0:奇数

1:偶数

D<4> パリティ

0:無し

1:有り

D<3:2> キャラクタ長

00:9ビット

10:7ビット

11:8ビット

D<1> スリープモード

0:無効

1:有効

D<0> 受信データ・ビット8

受信データのビット8を設定(キャラクタ長9ビット時のみ有効)

### 9.6 動作説明

#### 送信動作

CPU から送信データが書き込まれると、そのデータは送信データバッファに設定されます。ここで、ブレーク信号送信状態に設定されておらず、かつ送信ディセーブル状態なら TXD 端子からは "H" が出力され続けます (マーキング状態)。

 $CTS_{-} = "L"$  かつ送信イネーブル状態(コマンドレジスタのビット 0 = '1'、送信可能状態)になると、KP61 は送信データバッファ内のデータを送信シフトレジスタに設定してデータ送信を開始するとともに、ステータスレジスタの TXRDY フラグを '1' にします。これは TXRDY 端子にも反映されます。

送信シフトレジスタ内のデータ送出が終了する度に KP61 は送信可能状態のチェックを行います。このとき、送信データバッファ内に次の送信データが存在し、かつ送信可能状態であったなら、そのデータを送信シフトレジスタに設定し、連続して送信を行います。送信データが存在しない場合は、送信動作を行わず、マーキング状態を保持するとともにステータスレジスタの TXEMP フラグを '1' にします。データ送信中に送信可能状態でなくなっても、現在実行中の送信動作に影響はありません。前述のように、KP61 は送信動作完了時に送信可能状態のチェックを行い、このとき送信可能状態でなければ送信動作を停止します。

ブレーク信号送信状態(コマンドレジスタのビット3 = '1') に設定することによって、TXD 出力は "L" になります。このブレーク状態は送信ブレーク解除(コマンドレジスタのビット3を'0'にする)まで継続しますが、その間も送信動作や TXRDY 出力は、設定されたキャラクタ長等にしたがって通常の送信状態と同じタイミングで動作します。

#### 受信動作

受信イネーブル状態 (コマンドレジスタのビット 2='1') にすることによって、設定モードにしたがって受信動作を行います。 RXD 端子から "H" を検出すると、スタートビット待ち状態となります。 その後 RXD="L" となってから数えて送受信クロック 7,8,9 クロック目で RXD をサンプルし、このうち 2 回以上 "L" であったならばスタートビットと認識します(図 8-7 参照)。"L" の検出が 1 回以下だった場合、スタートビット待ち状態に戻ります。

スタートビット認識後、データビットを受信シフトレジスタに取り込んでいきますが、このときもスタートビット認識時と同様に、ある受信ビットにおける送受信クロックの 7, 8, 9 クロック目で RXD をサンプルし、このうち 2 回以上検出された値をそのビットのデータとして確定します。

規定ビット数のキャラクタとパリティビットを受信した後ストップビットを検出すると、受信シフトレジスタから受信データバッファへ受信データが転送され、RXRDY フラグが '1' にセットされるとともに RXRDY 端子からは "H" が出力されます。このとき各エラーが検出されると、そのエラーフラグも '1' にセットされます。そのタイミングは図 8-9 の通り、最初のストップビットの中央付近です。

尚、フレーミングエラーは、最初のストップビットが'0'と認識されることによって検出されます。また、オーバーランエラーは、受信シフトレジスタから受信データバッファへの受信データの転送時に以前のデータが読み出されていない場合検出され、このとき受信データバッファには新しい受信データが上書きされてしまいます。これらのエラー検出は受信動作そのものには影響しません。但し、フレーミングエラー後の受信データについては保証されません。

セットされた RXRDY フラグは、CPU からの受信データバッファ読み出しにより '0' にクリアされます。このとき RXRDY 信号も "L" となります。

受信ディセーブル (コマンドレジスタのビット2 = '0') 状態では受信動作を行いません。また、データ受信中に受信ディセーブル状態になると、現在受信中のデータの受信完了を待たずに直ちに受信動作を中止します。したがって、このとき一切のエラー検出は行われません。

フレーミングエラー検出後、連続して 8 ビットの '0' を RXD 端子から受信すると、これをブレーク信号と認識して BDET="H" を出力します。この状態は次に RXD 端子から '1' を検出するまで継続されます。したがって、ブレーク信号を送信する時は、少なくとも 20 ビット程度連続して '0' を送信することをお奨めします。尚、受信ディセーブル状態ではブレーク検出は行われません。









### スリーピングモード

スリーピングモードをサポートしていますので、UART を用いて複数のマイコン間で通信を行う際にこのスリーピングモードを使用します。スリーピングモードは、モードレジスタでキャラクタ長9ビットを選択し、かつコマンドレジスタ C の D1 = '1' としたときに有効になります。スリーピングモードでは、受信データのビット 8 = '0' のときは受信シフトレジスタの受信データを受信データバッファへ転送しません。また、RXRDY もフラグ、信号ともに変化しません。

以下にスリーピングモードの使用例を示します。

- 1)各スレーブコントローラをスリーピングモードに設定します。
- 2)マスターコントローラの UART からスレーブコントローラ選択アドレスを送信します。但し、その送信データのビット 8 は '1' としておきます。
- 3)各スレーブコントローラは、今受信したアドレスが自分を示すものであるか判定し、そうであればプログラムにより自分のスリーピングモードを解除します。
- 4) マスタコントローラの UART からデータを送信します。但し、その送信データのビット 8 は '0' とします。こうすることにより、指定された以外のスレーブコントローラはスリーピン グモードのままなので、受信データはシフトレジスタから受信データバッファに転送されません。
- こうして特定のスレーブコントローラとのみ通信を行うことができます。

スリーピングモードでは、

- ・フレーミングエラーは検出されます。
- ・パリティエラーは検出されません。
- ・オーバーランエラーは、ビット8 = '1' のデータを2回受信してその間1度も受信データバッファの読み出しが行われないと成立します。

#### ボーレートジェネレータと送受信クロック選択

通信チャネル0,1に独立したボーレートジェネレータを内蔵しています。そして、送受信クロックとして TRXC 端子から入力される外部クロックと、ボーレートジェネレータによってシステムクロックを分周して得られる内部クロックのいずれかを選択することができます。この設定はコマンドレジスタ B によって行います。

ボーレートジェネレータの動作設定は、RATE 設定レジスタに設定する RATE<7:0> によって行います。

RATE<7>= '0' 及び RATE<7>= '1' それぞれにおいて計算することで、あらゆるシステムクロックに対して最適な内部送受信クロックが得られます。またボーレートジェネレータの出力は、BCK<6:0> として得られますが、このうち BCK<0> がもっとも高速で、以下 BCK<1> は BCK<0> の 1/2、BCK<2> は BCK<1> の 1/2 となり、もっとも低速な BCK<6> からは BCK<0> の 1/64 の内部送受信クロックが得られます。

RATE<6:0> はボーレートジェネレータに設定する動作定数です。この値を n (10 進数) とし、またシステムクロックの周波数を Fsysclk [Hz] とすると、ボーレートジェネレータの BCK<i>から得られる送受信クロックによるボーレートは表 9-2 の式のようになります。

表 9-3 に、システムクロック周波数が 10MHz, 7.159MHz, 3.932MHz の場合について、上の式で計算したボーレート例とそのときの RATE 設定レジスタへの設定値を示します。





図 9-12 仕様送受信クロック選択

表 9-2 ボーレート計算式

| RATE<7> | BCK <i> から得られる送受信クロック<br/>によるボーレート [bps]</i>                                  |
|---------|-------------------------------------------------------------------------------|
| 0       | $\frac{\text{Fsysclk}}{(n+1)\times 2^{(i+1)}}\times \frac{1}{16}$             |
| 1       | $\frac{\text{Fsysclk x( n + 128)}}{256 \times 2^{(i+1)}} \times \frac{1}{16}$ |

i:0 ~ 6 n = RATE<6:0>



表 9-3 ボーレート例一覧表 (ボーレート精度は誤差0.5%未満)

| システムクロック  | RATE<7> | RATE<6:0> | BCK <i></i> | ボーレート  | 備考            |
|-----------|---------|-----------|-------------|--------|---------------|
| 周波数 [MHz] |         |           | i = 0~6     | [bps]  |               |
|           |         |           | BCK<0>      | 307200 | RATE<7:0>=FCH |
|           |         |           | BCK<1>      | 153600 |               |
|           |         |           | BCK<2>      | 76800  |               |
|           | 1       | 124       | BCK<3>      | 38400  |               |
|           |         |           | BCK<4>      | 19200  |               |
|           |         |           | BCK<5>      | 9600   |               |
| 10        |         |           | BCK<6>      | 4800   |               |
|           |         |           | BCK<0>      | 4800   | RATE<7:0>=40H |
|           |         |           | BCK<1>      | 2400   |               |
|           |         |           | BCK<2>      | 1200   |               |
|           | 0       | 64        | BCK<3>      | 600    |               |
|           |         |           | BCK<4>      | 300    |               |
|           |         |           | BCK<5>      | 150    |               |
|           |         |           | BCK<6>      | 75     |               |
|           |         |           | BCK<0>      | 153600 | RATE<7:0>=B0H |
|           |         |           | BCK<1>      | 76800  |               |
|           |         |           | BCK<2>      | 38400  |               |
|           | 1       | 48        | BCK<3>      | 19200  |               |
|           |         |           | BCK<4>      | 9600   |               |
|           |         |           | BCK<5>      | 4800   |               |
| 7.159     |         |           | BCK<6>      | 2400   |               |
|           |         |           | BCK<0>      | 2400   | RATE<7:0>=5CH |
|           |         |           | BCK<1>      | 1200   |               |
|           |         |           | BCK<2>      | 600    |               |
|           | 0       | 92        | BCK<3>      | 300    |               |
|           |         |           | BCK<4>      | 150    |               |
|           |         |           | BCK<5>      | 75     |               |
|           |         |           | BCK<6>      |        |               |
|           |         |           | BCK<0>      | 76800  | RATE<7:0>=A0H |
|           |         |           | BCK<1>      | 38400  |               |
|           |         |           | BCK<2>      | 19200  |               |
|           | 1       | 32        | BCK<3>      | 9600   |               |
|           |         |           | BCK<4>      | 4800   |               |
|           |         |           | BCK<5>      | 2400   |               |
| 3.932     |         |           | BCK<6>      | 1200   |               |
|           |         |           | BCK<0>      | 2400   | RATE<7:0>=1AH |
|           |         |           | BCK<1>      | 1200   |               |
|           |         |           | BCK<2>      | 600    |               |
|           | 0       | 50        | BCK<3>      | 300    | †             |
|           |         |           | BCK<4>      | 150    | †             |
|           |         |           | BCK<5>      | 75     | †             |
|           |         |           | BCK<6>      |        | †             |



#### 9.7 リセット

ハードウェア / ソフトウェアリセットにより以下の状態に初期化されます。但し、ソフトウェアリセットでリセットされるのはそのチャネルに属する信号、フラグ等のみです。

送信ディセーブル 受信ディセーブル 各エラーフラグ = '0'

TXRDY (フラグ) = '1'、 TXRDY (端子) = "L"

RXRDY (フラグ) = '0'、 RXRDY (端子) = "L" BDET (フラグ) = '0'、 BDET (端子) = "L"

TXEMP = '0' ( CARLE - FOT + FOT +

DTR (フラグ) = '0'、DTR\_(端子) = "H"RTS (フラグ) = '0'、RTS\_(端子) = "H"DSR (フラグ) = '0'、DSR\_(端子) = "H"

レジスタ切替え F/F:クリア('0')

RATE 設定レジスタ、コマンドレジスタ B の送受信クロック選択ビット(D2, D1, D0) 及びコマンドレジスタ C のスリーピングモードビット(D1)はハードウェアリセットではリセットされますが、ソフトウェアリセットではリセットされません。この場合、ソフトウェアリセット直前の設定データが残っていますのでご注意下さい。

### 9.8 注意事項

各ステータスレジスタやデータレジスタを読み出した場合、リードを開始した時点でのデータが読み出されます。読み出し中に各フラグや受信データバッファの内容が変化しても、読み出しデータにその影響は現れません。

通信キャラクタ長で7ビットを選択した場合、受信データのビット7の値は不定となります。 パラレルポートと多重化されている各信号端子については、第2章(端子説明)を参照して下さい。 また、各端子の詳しい使い方は第12章(動作モード設定)を参照して下さい。



## 10.汎用タイマ

#### 10.1 概要

KL5C16005 の汎用タイマ(KP63A)は、8 ビットプリスケーラ付きクロック同期式 16 ビットプログラマブル・バイナリカウンタ / タイマです。4 種類の動作モード(単発カウントモード、連続カウントモード、ウォッチドックタイマモード、パルス幅変調モード)を持つ、ダウンカウンタで構成されています。カウント値は、バスから読み出すことができます。また、ステータスリードコマンドで設定モードや OUT 出力端子の状態を読み出すことができます。

### 特徴

- ・8ビットプリスケーラ付き 16ビットダウンカウンタ:1チャネル内蔵
- ・GATE 入力から外部クロックを取り込みカウント可能。
- ・4種類の動作モード(単発カウント、連続カウント、WDT、PWM)を設定可能
- ・カウント動作に影響を与えずに、安定したカウント値の読み出しが可能
- ・設定モード、OUT 出力の状態等のステータスの読み出しが可能

### 10.2 ブロック図

汎用タイマの全体ブロック図を図 10-1 に、I/O レジスタマップを表 10-1 に示します。各外部端子以外に、割り込み要求信号が内蔵の割り込みコントローラに接続されています。割り込み要求信号は CPU の NMI 入力にも内部接続可能です。



図 10-1 汎用タイマのブロック図

# KL5C16005



図 10-2 各チャネルカウンタ・ユニット内のブロック図

表 10-1 I/O レジスタマッピング

| I/O レジスタ | ライト時   | リード時  |
|----------|--------|-------|
| 20H      | カウンタ   | カウンタ  |
| 21H      | コントロール | ステータス |

## 10.3 端子機能説明

I/O

端子名

| GATE | I | ゲート入力端子<br>カウンタに対するカウント動作イネーブル / ディセーブル<br>の指定を与えます。また、モード設定により外部カウンタク<br>ロックとしても機能します。     |
|------|---|---------------------------------------------------------------------------------------------|
| OUT  | 0 | パルスアウト出力端子<br>モードの指定によって、分周出力、PWM 出力が得られます。<br>リセット信号入力により本出力はシステムクロックとは非<br>同期に "L" になります。 |

機能説明

### 10.4 モード設定

モード設定は、コントロールレジスタにて設定します。

| D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 |  |
|----|----|----|----|----|----|----|----|--|
| 0  | 0  |    |    |    |    |    |    |  |

I/O アドレス = 21H

D<5, 1, 0> カウンタクロックの設定

000:システムクロックの 256 分周(GATE 機能無し) 001:システムクロックの 16 分周(GATE 機能無し) 010:システムクロックの 4 分周(GATE 機能無し)

011:システムクロックの4分周(GATE 機能有り)

100: GATE 入力の立ち下がり ( ) でカウント

101: GATE 入力の立ち上がり ( ) でカウント

D<4> OUT 出力データ初期値 0: OUT 出力端子の初期値を "L" にする(非反転モード)

1: OUT 出力端子の初期値を "H" にする(反転モード)

この設定はチップ外部出力にのみ有効であり、内部割り込みコントローラには影響を与えません。)

D<3:2> カウントモード

00:単発カウントモード

01:連続カウントモード

10:WDTモード

11: PWM モード

(注)上記以外の組み合わせの設定を行った場合の動作は保証しません。

#### 10.5 カウンタへのカウント初期値の設定

カウンタは 16 ビット長のダウンカウンタですが、データバスが 8 ビット幅なので、データ書き込みは下位バイト、上位バイトの順に 2 回に分けて行います。但し、書き込み用と読み込み用で TMP レジスタを共用しているので、書き込みを完了する前にカウンタの読み出しを行うと、書き込みデータを破壊しますのでご注意ください。

### 10.6 カウンタの読み出し

カウンタの読み出しを行う際、8 ビット幅で2回に分けて、下位バイト、上位バイトの順で行います。上位側は下位側を読み出す時に TMP レジスタに移されたカウンタの上位バイトなので、2回の読み出し動作中にカウンタの値が変化しても、読み出される値は変化しません。但し、読み出し用 TMP レジスタと書き込み用 TMP レジスタを共用しているので、読み出しを完了する前にカウント初期値の書き込みを行うと、読み出しデータを破壊しますのでご注意ください。

### 10.7 ステータスの読み出し



D<7> OUT 出力データ OUT 出力端子のデータ値が設定 D<5:0> モード設定情報 モード設定時に指定した D<5:0> の値が設定

ステータスの読み出しを行うと、リードライト・シーケンスがクリアされます。したがって、カウント初期値の設定やカウンタの読み出しを行う前に一度ステータスの読み出しを行うことにより、誤りを防ぐことができます。操作手順は以下の通りです。

カウント初期値の設定(上位側、下位側どちらでもよい) ステータスの読み出し リードライト・シーケンス・クリア カウント初期値の設定(下位側) カウント初期値の設定(上位側)



## 10.8 動作モード

以下の説明はモード設定時、OUT非反転モード選択の場合について行います。

#### 連続カウントモード

連続カウントモードでは、カウント初期値をロードした後デクリメントし、カウント値がゼロになると OUT 出力が変化すると共に初期値をリロードした後デクリメントを繰り返します。

モード設定によって、OUT 端子は "L" を出力します。カウント動作はカウント初期値をロードすることで開始し、OUT 端子に "H" を出力します。カウント値がゼロになる度に OUT 出力はトグルします。リロードはカウント値がゼロになることでのみ発生し、カウント中に初期値を書き換えてもリロードは発生しません。

#### 単発カウントモード

単発カウントモードでは、カウント初期値をロードした後デクリメントし、カウント値がゼロになると OUT 出力が変化し、カウント動作は次にカウント初期値が設定されるまで停止します。

モード設定によって OUT 端子は"L"を出力します。カウント動作はカウント初期値の設定により開始し、OUT 端子はカウント値がゼロになるまで"H"を出力します。 リロードは、カウント初期値の設定により行われます。

### ウォッチドッグタイマ (WDT)モード

ウォッチドッグタイマモードでは、CR レジスタ (カウント初期値書き込み用レジスタ)への書き込みはできません。CR レジスタへの書き込み動作はカウント開始及びリトリガとして認識されます。

モード設定により、カウンタは動作を停止し、OUT 端子は "L" を出力します。カウント動作は CR レジスタへの書き込み動作(書き込み動作時のデータ値には無関係; 1 回のライト動作)により、CR レジスタからデータをロードして開始し、カウントを開始すると、OUT 端子は "H" を出力します。また、カウント中に CR レジスタへの書き込み動作で再び、CR レジスタからデータをロードしてカウントダウンを行います。但し、一旦カウント値がゼロになると、OUT 端子は "L" になり、次に CR レジスタへの書き込み動作が行われるまでカウント動作は停止します。

尚、モード設定では、CR レジスタが初期化されません。CR レジスタにカウント初期値を設定するには次の様な手順を用います。すなわち、単発カウントモードにモード設定後、CR レジスタにカウント初期値を設定し、再度モード設定により WDT モードにします。そして、CR レジスタへの書き込み動作を行うと、先に設定した CR レジスタの値をロードして、カウントダウンを開始します。また、カウント中に CR レジスタへの書き込み動作を行うことにより、再度 CR レジスタの値をロードしてカウントダウンを実行します。

以上の手順によれば、WDT モードにおいて、任意のカウント初期値を設定することが可能となります。尚、ウォッチドッグタイマとして使用する場合はこのモード設定をするだけでなく、OUT 出力を NMI\_ 入力に内部で接続するように SCRO で設定をする必要があります。詳しくは、第 1 2 章 (動作モード設定)を参照下さい。



パルス幅変調 (PWM) モード

パルス幅変調モードでは、カウント初期値により設定する、パルス幅及びパルス周期により構成される繰り返しパルスを OUT 端子に出力します。パルス幅は CR レジスタの上位バイトで、パルス周期は CR レジスタの下位バイトによって設定します。

パルス周期は、CR レジスタの下位側バイトをカウンタにロードした後、上位バイトと独立にデクリメントし、下位バイトのカウント値がゼロになるまでの時間となります。すなわち、(1回目の CR レジスタへの書き込みにおける設定値 + 1)の時間を意味します。

一方、パルス幅は CR レジスタの上位側バイトをカウンタにロードした後、下位バイトと独立にデクリメントし、上位バイトのカウント値がゼロになるまでの時間となります。すなわち、(2回目の CR レジスタへの書き込みにおける設定値 + 1)の時間を意味します。

このように上位、下位ともに同時にカウントダウンを独立に行いますので、任意のパルスが OUT 端子から得られることになります。

モード設定によってカウンタは停止し、OUT 端子端子は "L" を出力します。カウント動作はカウント初期値を上位、下位共に設定後、ロードすることにより開始し、カウントダウンは上位バイト、下位バイトずつ各々独立に行います。ただし、設定した値が(パルス幅 パルス周期)の場合には、常に OUT = "H" となります。リロードは下位バイトがゼロになることでのみ発生し、カウント中に初期値を書き込むことによるリロードは発生しません。

【例】4分周設定時、カウント初期値=0308Hとした場合、

パルス幅 :  $4 (=3+1) \times 4 = 16 システムクロック$  パルス周期:  $9 (=8+1) \times 4 = 36 システムクロック$  となります。

#### 10.9 OUT 出力と割り込み要求について

OUT 出力は、モード設定により反転が可能な信号です。以下の説明はモード設定時、OUT 非反転 モード選択の場合について行います。連続モード時には、カウント値がゼロになる度にトグルします。 単発モードおよび WDT モードでは、通常時カウント中に "H" を出力し、カウント値がゼロになると "L" を出力します。PWM モードでは、所望のパルス幅および周期のパルス信号を出力します。以上の様に OUT 出力は様々なパルス信号を得るために利用することが可能です。

割り込み要求は OUT 出力と異なり、モード設定によらず常にカウント値がゼロになったとき発生します。



### 10.10 動作説明

### カウントダウンタイミング

タイマ/カウンタのカウントダウンは、システムクロックの立ち下がりで行われます。

## 各カウンタクロック選択時のカウントダウンタイミング(図10-3)

図 10-3 は GATE 機能無の 4 分周、16 分周、256 分周のカウンタクロックを設定した場合です。 1 から 1'、2 から 2' 迄の 1 回のカウントダウン迄の時間が 4 システムクロックであり、3 から 3' 迄が 16 システムクロック、4 から 4' 迄が 256 システムクロックとなります。

### GATE 信号のサンプルタイミング(図 10-4-A)

図 10-4-A は全チャネルに GATE 機能有の 4 分周を設定した例です。GATE 信号のサンプルは、 4 システムクロックに 1 回(図中内部 GATE 入力サンプル信号の立ち上がり) 全チャネル分同時に行います。したがって、この時サンプルした GATE 信号の極性により、次のカウントタイミングでカウントダウンするかしないかが判断されます。GATE 機能が使えるのは 4 分周の分周レートのみです。

#### 外部クロックのカウントタイミング(図 10-4-B)

図 10-4-B は外部クロックとして外部カウントクロックの立ち下がり、外部カウントクロックの立ち上がりを設定した例を示しています。外部カウントクロックは GATE 入力から取り込まれます。カウントエッジはモード設定により立ち下がり、立ち上がりを選択できます。外部カウントクロックの "H" パルス幅は 4 システムクロック以上にして下さい。また、実際のカウントは GATE 入力のエッジから 1 ~ 3 クロック遅れる場合があります。

### カウントダウンタイミングとモード設定

モード設定は、タイマ/カウンタのカウントダウンと同様に、システムクロックの立ち下がりで行われます。実際にコントロールワード書き込みが反映されるまでの時間はその場合によって異なり、最も短い場合1クロック、最も長い場合4クロックです。

### カウントダウンタイミングとカウント値書き込み

連続カウントモードと PWM モードの場合の各チャネルのカウント値書き込みは、タイマ/カウンタのカウントダウンと同様に、システムクロックの立ち下がりで行われます。実際にカウント値書き込みが OUT 出力に反映されるまでの時間はその場合によって異なり、最も短い場合 1 クロック、最も長い場合 4 クロックです。

### 連続カウントモードの動作説明(図10-5)

連続カウントモードについて、GATE機能無の4分周、OUT非反転モード選択時を例にとり、図10-5を用いて説明します。

モード設定を行うと、次のカウントダウンタイミングで OUT 信号が初期化され、"L" になります。下位カウント値 02H、上位カウント値 00H を書き込むと、次のカウントタイミングでカウンタに 0002H がロードされ、カウントダウンを開始すると共に、OUT 出力がトグルします。

カウント中、すなわち図中の 1 から 2 の間にカウント初期値 F0ABH を再設定すると、次にカウント値がゼロとなった次のカウントダウンタイミング、すなわち 2 の時点でカウント値が F0ABH になります。また、それと同時に OUT 出力がトグルします。



単発カウントモードの動作説明(図10-6)

単発カウントモードについて、GATE 機能無の4分周、OUT 非反転モード選択時を例にとり、図10-6を用いて説明します。これはチャネル0の場合です。

モード設定を行うと、次のカウントダウンタイミングで OUT 信号が初期化され、"L" になります。下位カウント値 02H、上位カウント値 00H を書き込むと、次のカウントダウンタイミングでカウンタに 0002H がロードされ、カウントダウンを開始すると共に OUT 出力が "H" となります。

カウント中、すなわち図中の 1 から 2 の間にカウント初期値 0003H を再設定すると、次のカウントダウンタイミング(図中の 2 )で、リトリガがかかります。そして、この再設定値からカウントダウンを続けます。そして 2 から 3 の間にカウント初期値の再設定がなく、カウンタがゼロになると FFFFH となり(図中の 3 )、カウントダウンを停止し、OUT 出力は "L" になります。

尚、1にあるような場合、すなわちカウント値がゼロから FFFFH になるタイミングでカウント初期値 ABCDH の再設定を認識した場合にはリトリガと判断し、OUT 信号は変化しません。

ウォッチドッグタイマ (WDT) モードの動作説明 (図 10-7)

ウォッチドッグタイマ (WDT) モードについて GATE 機能無の 4 分周、OUT 反転モード選択時を 例にとり、図 10-7 を用いて説明します。

WDT モードでは、カウント初期値の書き込み (CR レジスタへの書き込み)動作がリトリガと解釈され、カウント初期値レジスタの値は変化しません。カウント初期値レジスタに所望の値を設定するためには、一旦単発カウントモードに設定し、CR レジスタに値を書き込み、WDT モードに設定し直します。

WDT モードの基本動作は単発カウントモードに準じます。まず、単発カウントモードにモード設定を行うと、次のカウントタイミングで OUT 出力が "H" になります。下位カウント値 03H、上位カウント値 00H を書き込むと、次のカウントダウンタイミングでカウンタに 0003H がロードされ、カウントダウンを開始すると共に OUT 出力が "L" になります。

次に、WDT モードに再度モード設定を行います(図中の1)。すると、次のカウントダウンタイミングでOUT 出力が"H"になり、このときカウンタは停止状態です。カウント値書き込み動作(データは任意)を1回行うと、次のカウントタイミングでカウンタにCR レジスタの値0003H がロードされ、WDT モードとして初めて、カウントダウンを開始すると共にOUT 出力が"L"となります(図中の2)

カウント中、すなわち図中の 2 から 3 の間にカウント書き込み動作(データは任意)を行うと、リトリガとして認識され、次のカウントダウンタイミングで再び 0003H をロードします(図中の 3 )。そして再度カウントダウンを開始し、カウント値がゼロになると、次のカウントタイミングで OUT 端子に "H"を出力し、カウント値を FFFFH にクリアし停止します(図中の 4 )。その後、カウント値書き込み動作(データは任意)を 1 回行うと、次のカウントタイミングでカウンタに 0003H がロードされ、再度カウントダウンを開始します。

OUT 出力は、一旦単発カウントモードに設定することにより、WDT としては不要な変化をしますが、内部で CPU の NMI\_ に接続されているタイマ / カウンタの割り込み要求はカウント値がゼロになるまで、パルスを出力しません。

## KL5C16005

パルス幅変調 (PWM) モードの動作説明 (図 10-8)

パルス幅変調 (PWM) モードについて、GATE 機能無の 4 分周、OUT 非反転モード選択時を例にとり、図 10-8 を用いて説明します。

基本動作は連続カウントモードに準じます。モード設定を行うと、次のカウントダウンタイミングで OUT 信号が初期化され "L" になります。下位カウント値 03H (パルス周期データ) 上位カウント値 01H (パルス幅データ) を書き込むと、次のカウントタイミングで、カウンタに 0103H がロードされ、カウントダウンを開始すると共に、OUT 出力がトグルします。

図にあるように、カウントダウンは上位バイト、下位バイトで独立に、かつ同時に行われ、上位側がゼロになると OUT 出力がトグルします。1回のカウントダウンは1から2、すなわちカウント初期値がロードされてから、下位側がゼロとなった後までを示します。

このように、 1 から 2 の間において、パルス幅 ( 1+1)/fc = 2/fc、パルス周期 ( 3+1)/fc = 4/fc ( fc はカウントダウン周波数 ) のパルスが OUT 端子に出力されます。 2 の時点で内部の割り込みコントローラに割り込みが発生します。また、カウント中にカウント初期値 0204H を再設定すると、次に下位のカウント値がゼロとなった次のカウントダウンタイミング、すなわち 2 の時点でカウント値として 0204H がロードされます。また、上位バイトと下位バイトに等しい、あるいは、上位バイトに下位バイトよりも大きい値を設定した場合は、 3 から 4 のように OUT 端子は常に "H" を出力します。下位バイトがゼロになった次のカウントダウンサイクル(図中の 4 )において、カウンタにはカウント初期値 0505H がロードされ、再びカウントダウンが連続して実行されます。

#### 10.11 リセット

RESET\_入力 "L" により以下の状態に初期化されます。

- 1)カウンタの動作を停止します。また、リセット解除後もカウンタは停止状態を保持します。
- 2)カウンタ内部のレジスタ読み出しの際のリードシーケンス、およびカウント初期値書き込みの際のライトシーケンスをクリアします。
- 3)カウンタ内部の CR レジスタおよび カウンタレジスタは FFFFH にクリアされます。
- 4)単発カウントモード・256分周カウンタクロック・OUT出力非反転モード選択となり、OUT出力を "L" に設定し、リセット解除後もモード設定が行われるまで、その値を保持します。

## 10.12 注意事項

カウントの停止方法

カウント中にモードの再設定を行うとカウント動作を停止します。

カウント初期値の最大/最小値

表 10-2 カウント初期値の最大/最小値

| 動作モード     | 最小値           | 最大値           |  |
|-----------|---------------|---------------|--|
| 連続カウントモード | 0001H         | FFFFH         |  |
| 単発カウントモード | 0001H         | FFFFH         |  |
| PWM モード   | 上位:01H、下位:01H | 上位:FFH、下位:FFH |  |
| WDT モード   | 設定不可 *        | 設定不可 *        |  |

\*)他のモードで設定後、WDT モードに再設定した上で使用する際は、カウント初期値設定時のモードでの条件に従います。







DS16005HMJ (ver.1.0)





## 11.パラレルポート

### 11.1 概要

KL5C16005 のパラレルポート ( KP67 ) は、32 本のポート数構成されていて、ポート 0 以外のポートは 1 ビット単位に入力 / 出力の方向制御が可能です。また、プログラムによるビット単位のセット / リセット機能を用意しています。

#### 特徴

- ・32 本のパラレルポート搭載
- ・ビット単位の入力/出力の方向制御が可能
- ・ソフトウェアによりビット単位のセット/リセットが可能

### 11.2 ブロック図

パラレルポートの全体ブロック図を図 11-1 に、I/O レジスタマッピングを表 11-1 に示します。



図 11-1 パラレルポートのブロック図

表 11-1 I/O レジスタマッピング

| I/O アドレス | ライト時       | リード時       |
|----------|------------|------------|
| 38H      | ポート 0・データ  | ポート 0・データ  |
| 39H      | ビット操作コマンド  | -          |
| 3AH      | ポート 1・データ  | ポート 1・データ  |
| 3BH      | ポート 1・方向制御 | ポート 1・方向制御 |
| 3CH      | ポート2・データ   | ポート2・データ   |
| 3DH      | ポート2・方向制御  | ポート2・方向制御  |
| 3EH      | ポート3・データ   | ポート3・データ   |
| 3FH      | ポート3・方向制御  | ポート3・方向制御  |

#### 11.3 ポート入出力設定

ポート 0 は上位 4 本が入力、下位 4 本が出力に固定されています。ポート 1 , 2 , 3 のポート入出力方向設定は I/O アドレス = 3BH, 3DH, 3FH の各ポート方向制御レジスタ書き込みで行います。ポート 1 , 2 , 3 は、パラレルポートの入出力の方向設定を各ポートの方向制御レジスタにより 1 ビット単位で設定可能です。

方向制御レジスタ

D<7> ビット7(Px7)方向制御

0:入力に設定

1:出力に設定

D<6> ビット6 (Px6)方向制御

0:入力に設定

1:出力に設定

D<5> ビット5(Px5)方向制御

0:入力に設定

1:出力に設定

D<4> ビット4(Px4)方向制御

0:入力に設定

1:出力に設定

D<3> ビット3(Px3)方向制御

0:入力に設定

1:出力に設定

D<2> ビット2(Px2)方向制御

0:入力に設定

1:出力に設定

D<1> ビット1 (Px1)方向制御

0:入力に設定

1:出力に設定

D<0> ビット0 (Px0)方向制御

0:入力に設定

1:出力に設定

上記 x はポート番号に相当します。



ビット操作コマンド

パラレルポートは、全出力ポートを1ビット単位でセット/リセットが可能です。

D7 D6 D5 D4 D3 D2 D1 D0

I/O アドレス = 39H

D<5:4> セット/リセット対象ポート指定

00:ポート0

01:ポート1

10:ポート2

11:ポート3

D<3:1> セット/リセット対象ビット指定

000:ビット0 (Px0)

001:ビット1 (Px1)

010:ビット2 (Px2)

011:ビット3 (Px3)

100:ビット4 (Px4)

101:ビット5 (Px5)

110:ビット6 (Px6)

111:ビット7 (Px7)

D<0> データ設定値

0: リセット('0')

1:セット('1')

上記 x はポート番号に相当します。

(注)上記以外の組み合わせの設定を行った場合の動作は保証しません。



### 11.4 ポート入出力動作

#### ポート入力動作

入力に設定されたポートでは、外部端子から取り込んだデータをデータバスに出力します。 ポート出力動作

出力に設定されたポートでは、データバスから各ポートに書き込まれたデータが外部端子から出力されます。

### 11.5 リセット

リセット時には以下のレジスタが 00H に初期化されます。

ポート3~0・データ全ビット

ポート1・方向制御レジスタ

ポート2・方向制御レジスタ

ポート3・方向制御レジスタ

### 11.6 使用上の注意

他の周辺回路の信号とパラレルポートがマルチプレクスされている端子をパラレルポートとして使用しない場合、そのパラレルポートは入力方向に設定して下さい。