به نام خدا

زهرا معروفي

گزارش مربوط به چالش دوم

(MIPS و x86 ، ARM و MIPS)

# معماریهای X86 ، ARM و MIPS

# **ARM** معماري - 1

#### مقدمه

پس از انقلاب گوشیهای هوشمند، استفاده از پردازندههای مبتنی بر معماری ARM بسیار افزایش پیدا کرده است، اما معماری ARM چیست و پردازندههای ARM چه ویژگیهایی دارند.

پس از آنکه گوشیهای هوشمند ، موج جدیدی در دنیای فناوری ایجاد کردند و الگوی استفاده از گجتهای دیجیتال را تغییر دادند، پردازندهها نیز شاهد تغییر و تحولات و پا گرفتن معماری جدیدی بودند. با وجود تسلط اینتل و AMD بر پردازندههای مورد استفاده در پیسی که مبتنی بر معماری ARM هستند ( که در ادامه بررسی خواهد شد) ، گوشیهای هوشمند توسط پردازندههای مبتنی بر معماری ARM قبضه شدهاند. اهمیت معماری ARM و پردازندههای مبتنی بر این معماری به اندازهای افزایش یافته است که مایکروسافت نیز درصدد همکاری با کوالکام، بزرگترین تولیدکننده ی تراشههای مبتنی بر معماری ARM برای گجتهای موبایل، بهمنظور پشتیبانی از این تراشهها در ویندوز ۱۰ است.

پردازندههای ARM توسط کمپانی Acorn Computers بر اساس معماری مبتنی بر ARM در دههی ۸۰ میلادی توسعه یافتند. Acorn Computers یک کمپانی بریتانیایی است که در سال ۱۹۷۸ در کمبریج انگلستان آغاز به کار کرد و محصولاتی نیز به بازار فرستاد که از جملهی آن می توان به کامپیوتر BBC Micro اشاره کرد. در سال ۱۹۹۸ میلادی این کمپانی بریتانیایی تفکیک شد و زیرمجموعههای آن، امروزه به صورت مستقل به فعالیت می پردازند. یکی از موفق ترین زیرمجموعههای آکورن، Advanced RISC Machines نام دارد که بیشتر با عنوان ARM شناخته می شود. ARM در سالهای اخیر به صورت مستقل فعالیت می کرد، اما کمپانی ژاپنی ARM چندی پیش با پرداخت بیش از ۳۲ میلیارد دلار، این کمپانی بریتانیایی را تصاحب کرد.

ARM Ltd یک کمپانی یا به بیان بهتر یک لابراتوار است که متخصصان آن به طراحی پردازنده مشغول هستند. البته عبارت اختصاری ARM دو مفهوم را شامل میشود. در مورد معماری و طراحی پردازندههای ARM ، این عبارت مخفف Acorn RICS Machines است، حال آنکه اگر منظور کمپانی توسعه دهنده ی این معماری باشد،

اختصار ARM کوتاه شده ی عبارت Advances RISC Machines است. ARM به هیچ وجه دستی در تولید تراشه ندارد و تنها معماری ARM را طراحی می کند، حال آنکه کمپانیهایی نظیر کوالکام، اپل و سامسونگ با دریافت گواهی استفاده از معماری آرم، تراشههای اختصاصی خود را مبتنی بر این معماری توسعه می دهند. البته این سه کمپانی شاخص ترین نامهایی هستند که گواهی معماری آرم را در پردازندههای خود استفاده می کنند و تعداد تولید کنندگان پردازنده با استفاده از این معماری بالا است. اغلب گجتهای الکترونیکی کوچک که از وجود باتری برای تأمین انرژی استفاده می کنند، از پردازندههای مبتنی بر آرم در واحد پردازشی خود بهره می برند.



## تاريخچه

معماری ARM که در اصل مخفف Acorn RISC Machine است، اولین بار توسط شرکت بریتانیایی ۱۹۸۰ ۱۹۸۰ توسعه یافت. نکته جالب اینکه این معماری جهت پردازش در رایانه های شخصی و در دهه ۱۹۸۰ توسعه پیدا کرده است. شرکت Acorn یکی از چندین استار آپ کوچکی بود که در دوره تب مایکرو رایانه ها در کمبریج تاسیس شد. در سال ۱۹۸۱ شرکت Acorn یک رایانه به نام BBC Micro برای شبکه بی بی سی ساخت تا آن ها با تولید یک سریال تلویزیونی به افزایش سواد رایانه ای در سراسر بریتانیا کمک کنند. در سال ۱۹۸۴ هشتاد درصد از مدارس سراسر بریتانیا، حداقل یک مدل از این رایانه را تهیه کرده بودند. از همان زمان به نظر می رسید این شرکت آینده درخشانی خواهد داشت.

اما با اضافه شدن رابط گرافیکی به رایانه های Acorn ، آن ها نیاز داشتند تا سرعت پردازش را افزایش دهند. خرید پردازندهی مایکرو از دیگر شرکتها کار عاقلانهای نبود زیرا آن پردازندهها به اندازهی کافی سریع نبودند. همچنین طراحی یک پردازنده برای شرکت کوچکی مثل Acorn آن هم تنها با ۴۰۰ کارمند، کار بسیار سختی به نظر می رسید. آنها باید به ساختار ساده تری در طراحی دست پیدا می کردند که بهره وری بالایی نیز داشته به نظر می رسید. آنها باید به ساختار ساده تری در طراحی دست پیدا کردند و آن را Acorn Risc machin "reduced instruction set یا می در در ایانههایی که با این پردازنده تولید شدند، ARM نامیدند. رایانههایی که با این پردازنده تولید شدند، همکاری با شرکت اپل بود. اپل در حال نام گرفتند. یکی از اولین کاربردهای تجاری، پردازشگر های این شرکت در همکاری با شرکت اپل بود. اپل در حال ساخت نوعی رایانه قابل حمل به نام نیوتن که پدر تبلت های امروزی محسوب می شد، بود. پردازنده بسیار روی نیوتن به خوبی جواب داد، زیرا این نوع پردازنده با توجه به قدرت پردازشی که فراهم می کرد، مصرف بسیار اندکی داشت. نیوتن که در زمان خود دستگاهی انقلابی محسوب می شد، نگاهها را به معماری ARM معطوف کرد. گرچه این دستگاه حدود ۲۰ سال قبل از عصر تلفن های هوشمند، هیچوقت موفقیت تجاری بزرگی را برای اپل به همراه نداشت، اما نشان داد که می توان با استفاده از پردازنده های مبتنی بر معماری ARM دستگاه های قابل حمل قدر تمندی را تولید کرد.



**BBC Micro** 

گرچه معماری خاص پردازنده های ARM ، آن ها را به بهترین گزینه برای دستگاه های قابل حمل تبدیل می کرد، اما همین معماری خاص باعث ضربه خوردن آن نیز شد و این نوع پردازنده ها را از بازار رایانه ها دور نگه داشت. انحصار وینتل ( مایکروسافت ویندوز و پردازنده های اینتل ) ، هر گز در بازار پردازش رایانه ها با خطری از سوی پردازنده های ARM مورد تحدید قرار نگرفت. متاسفانه طراحی این نوع پردازنده از نیاز بازار کمی جلو تر بود و در آن زمان شرکتها قادر به ساختن دستگاه های قابل حمل انقلابی نبودند و به همین دلیل شرکت Acorn تحت سلطه بازار رایانه های شخصی برای مدتی از انظار محو شد. البته آن ها به فعالیت های خود در زمینه ساخت رایانه برای مدارس و دستگاه های همراه غیر هوشمند ادامه دادند تا این که سال ۲۰۰۷ فرا رسید. اپل با معرفی آیفون که در درون خود از پردازنده با معماری ARM که به دست سامسونگ ساخته شده بود، بهره می برد، دوران سلطنت این معماری بر پردازش موبایلی را آغاز کرد.

# طراحی ARM مبتنی بر معماری RISC

همان طور که اشاره کردیم، ARM پردازندههای خود را بر اساس دستورات RISC توسعه می دهد، اما ARM که چیست؟ RISC مخفف عبارت Reduced Instruction Set Computing است. برخلاف پردازندههای اینتل و اِی اِم دی که قدرت پردازشی در لپتاپ و پیسی شما را از این معماری استفاده می کنند، پردازندههای اینتل و اِی اِم دی که قدرت پردازشی در لپتاپ و پیسی شما را تأمین می کنند، از معماری CISC یا Complex Instruction Set Computing استفاده می کنند. دو معماری RISC و RISC و RISC برای استفاده در کاربردهای متفاوت طراحی شدهاند. یک پردازنده ی مبتنی بر معماری برای این منظور طراحی شده است تا تعداد دستورات ارسالی به پردازنده از سوی برنامه در حال اجرا کاهش یابد. در واقع مجموعه ی دستورات مورد استفاده در معماری RISC بسیار پایین تر است. با توجه به اینکه تعداد دستورات ارسالی در معماری RISC کاهش پیدا کرده، فرکانس پردازشی بالا است و پردازنده می تواند در هر ثانیه دستورات بیشتری در مقایسه با CISC اجرا کند.

زمانی که مجموعه ی دستورات اجرایی توسط پردازنده کاهش پیدا کند، پیچیدگی پردازنده نیز کاهش می یابد و می توان مدار تراشه را به شکل ساده تری طراحی کرد. پردازنده های RISC دارای ترانزیستورهای کمتری هستند که همین موضوع منجر به کاهش انرژی مصرفی توسط پردازنده می شود. سادگی طراحی پردازنده در کنار کاهش تعداد ترانزیستورها نتیجه ای جز کاهش سایز تراشه ندارد. سایز تراشه به سطح مقطعی اطلاق می شود که روی

ویفر سیلیکونی برای ساخت یک پردازنده تخصیص داده می شود. نتیجه کاهش سایز، امکان اضافه کردن کامپوننتهای بیشتر روی پردازنده با اتصالات کمتر است، از این رو پردازنده های ARM کوچکتر هستند و انرژی کمتری مصرف می کنند.

پردازندههای سریع، کوچک و کممصرف بهترین گزینه برای استفاده در گوشیهای هوشمند هستند. گوشیهای هوشمند این روزها قدرت پردازشی بالایی دارند. سیستمعاملها و اپلیکیشنهای توسعه یافته برای گوشیهای هوشمند نیز ، بهمنظور کاهش دستورات ارسالی به پردازنده ، بهینه شدهاند تا بهترین نتیجه در زمان به کار گیری تراشههای ARM حاصل شود.

البته تمام مواردی که در بالا به آنها اشاره کردیم به این معنی نیست که پردازندههای ARM قدرت پردازشی محدودی دارند. معماری ARM امروزه امکان استفاده از طراحی ۳۲ و ۶۴ بیتی را در اختیار کاربران قرار میدهد. همچنین باید به مجموعهای از قابلیتهای دیگر اشاره کرد که علاوه بر گوشیهای هوشمند، پردازندههای ARM را برای استفاده در کاربردهای دیگری نظیر ابررایانهها مناسب میکند.

نسبت عملکرد به ازای هر وات از انرژی مصرفی در پردازندههای ARM بسیار قابل قبول است. در صورتی که نرمافزار توسعهیافته برای پردازندههای ARM بهینه باشد، این پردازندهها میتوانند عملکرد بهتری در مقایسه با معماری x86 ارائه کنند، از اینرو اهمیت پردازندههای ARM در کاربردهایی نظیر به کارگیری آنها در سرورها و ابررایانهها بیش از پیش پررنگ میشود.

# پردازندهی ARM و ویژگیهای آن

آرم هولدینگز (ARM Holdings plc) یک شرکت نیمههادی سطح اول است که محصولات آن پردازندهها، سیستمهای برونتراشهای (System-on-Chips)، نرمافزارهای کامپیوتری و غیره است. معماری آرم یا ARM که مخفف Advanced RISC Machine به معنی ماشینهای RISC پیشرفته است، در سال ۱۹۹۰ ساخته شد Reduced Instruction Set Computer یا ریسک، مخفف RESC یا ریسک، مخفف کامپیوتر یا ریزپردازنده است که در آن به جای استفاده از دستورالعملهای خاص سایر معماریها، از یک مجموعه دستورالعمل حداقلی و بسیار بهینهسازی شده استفاده میشود. ریسک (RISC) اصلی ترین استراتژی طراحی CPU است که در پردازندههای آن اجرا می شود.



ARM ارائه دهنده ی پیشرو ریزپردازندههای مبتنی بر RISC و سایر IP های نیمههادی با بیش از ۸۵ میلیارد تراشه مبتنی بر ARM است. ARM مانند سایر شرکتهای تولید ریزپردازنده همچون اینتل(Intel) ، هیتاچی آراشه مبتنی بر ARM است. ARM مانند سایر شرکتهای تولید ریزپردازنده همچون اینتل(Freescale) و غیره، پردازنده یا سایر ادوات نیمههادی را تولید نمی کند بلکه، به عنوان مالکیت فکری (IP) مجوز ساخت هستههای نیمههادی را به سایر شرکتهای نیمههادی مانند اتمل(ATMEL)، مالکیت فکری (IXM میسته این مالکیتهای فکری ARM ، شامل فیلیپس (اکنون RISC) ، سامسونگ (Samsung) و غیره میدهد. مهمترین مالکیتهای فکری RISC ، شامل ریزپردازندههای و سایر لوازم جانبی است.

جدا از پردازندهها و مالکیت فکری هستهها، ARM ابزارهای توسعه نرمافزاری کاملی مانند DS-5 و ARM و سیستم برون تراشه ای کامل مبتنی بر میکرو کنترلر ARM و سیستم برون تراشه ای ارائه می دهد.

امروزه پردازندههای ARM تقریباً در هر زمینهای مانند دستگاههای الکترونیکی دستی، دستگاههای برقی، رباتیک، اتوماسیون و غیره یافت میشوند. پردازندههای تولید شده از مالکیت فکری ARM در سیستمهای تعبیه شده یا توکار یا نهفته (Embedded) مانند تلویزیونهای هوشمند، ساعتهای هوشمند، تبلتها و غیره استفاده میشوند.

پردازندههای ARM مبتنی بر معماری رایانه کمدستور یا ریسک (RISC) هستند، اما بر اساس الزامات سیستمهای تعبیه شده، برخی از اصلاحات نیز در معماری RISC انجام می شود. پردازندههای ARM معماری نوع انتقال داده (Load-Store) را دنبال می کنند که پردازش دادهها فقط بر روی محتویات ثباتها یا رجیسترها (نه مستقیماً روی حافظه) انجام می شود. دستورالعمل پردازش دادهها در رجیسترها با دسترسی به حافظه متفاوت است.

مجموعه دستورالعمل ARM یکنواخت و طول آن ثابت است. پردازندههای آرم ۳۲ بیتی دو مجموعه دستورالعمل Thumb با ۱۶ بیت است ( Thumb دارند: به طور کلی، مجموعه دستورالعمل آرم ۳۲ بیتی و مجموعه دستورالعمل

شیوهای برای فشردهسازی دستورات پرکاربرد ۳۲ بیتی به صورت ۱۶ بیتی جهت کاهش حجم برنامه، در ازای کاهش سرعت اجرای آن است . )

یردازنده ARM از چندین مرحله خط لوله (Pipeline) برای سرعت بخشیدن به جریان دستورالعملها یشتیبانی می کند. در خط لوله سهمر حله ای ساده، دستورالعملها از سه مرحله پیروی می کنند: واکشی (fetch) ، رمز گشایه ، (decode) و اجرا (decode)

## برخی از ویژگیهای عمومی ARM به شرح زیر هستند:

- پردازندههای ARM از سرعت مناسب نسبت به توان مصرفی برخوردار هستند.
- طیف فرکانس ساعت (کلاک) میکروپروسسورهای ARM گسترده و از ۱ مگاهرتز تا چند گیگاهرتز است.
  - از اجراي مستقيم كدهاي جاوا با استفاده از Java Jazelle DBX ARM يشتيباني مي كنند.
  - یردازندههای ARM به صورت سختافزاری برای اشکال زدایی (Debugging) ساخته شدهاند.
    - از دستورالعملهای پیشرفته برای عملیات پردازش سیگنال دیجیتال یا DSP بهره می برند.

# انواع پر دازنده های ARM

پردازندههای ARM را می توان به پردازندههای کلاسیک (ARM Classic Processors) ، یردازندههای نهفته (ARM Embedded Processors) و پردازندههای کاربردی (ARM Embedded Processors) تقسیمبندی کرد.

Classic Processors Embedded Processors Application Processors

پردازندههای کلاسیک ARM شامل خانوادههای ARM7 ، ARM9 و ARM11 هستند و ARM7TMDI هنوز پردازندههای کلاسیک ARM شامل خانوادههای مبتنی بر ARM7 هنوز هم در بسیاری از دستگاههای کوچک و ساده ۳۲ بیتی استفاده میشوند.



می توان از ARM یا سایر پردازندههای کلاسیک ARM برای سیستمهای تعبیه شده در مقیاس کوچک استفاده کرد که با استفاده از پردازندههای پیشرفته تعبیه شده ARM یا پردازندههای پیشرفته تعبیه شده Cortex-M یا پردازندههای Cortex-M یا پردازندههای پردازندههای Cortex-M ساخته می شوند. پردازندههای Cortex-M دارای مشخصات میکروکنترلری هستند، در حالی که پردازندههای Cortex-R زمان واقعی اند.

پردازندههای Cortex-M دارای انرژی کارآمد بوده و برای اجرا ساده هستند و عمدتاً برای برنامههای پیشرفته Cortex-M مانند-Cortex به چندین هسته پردازنده مانند-Cortex عبیه شده توسعه یافتهاند. پردازندههای Cortex-M ARM به چندین هسته پردازنده مانند-Cortex-M3 به چندین هسته پردازنده مانند-Cortex-M4 به Cortex-M3 به چندین هسته پردازنده مانند-M0 به کارتای کار



سری Cortex-A بالاترین عملکرد را در بین پردازندههای ARM دارند. این پردازندهها در دستگاههای تلفن همراه، محصولات فناورانه مانند تجهیزات شبکه، لوازم برقی، سیستمهای اتوماسیون، خودروها و سایر سیستمها توکار به کار میروند.



پردازندههای Cortex-A خود به انواع پردازندههای عملکرد بالا (High Performance) ، بازده بالا (Cortex-A خود به انواع پردازندههای Efficiency) تقسیم می شوند. هریک از اینها نیز خود انواع (Ultra-high Efficiency) متخلفی دارند.

# **x86 معماري** -Y

### معرفی و بررسی اجمالی

x86 به خانوادهای از مجموعه دستورالعملها که بر پایه پردازنده ۱۸۰۸ه است، اشاره دارد. ۸۰۸۶ در سال ۱۹۷۸ به خانوادهای از مجموعه دستورالعملها که بر پایه پردازنده ۸ بیتی ۱۸۰۸، به کار گرفته شد. بعدها ۱۹۷۸ به عنوان پردازنده هایی عرضه شدند که همگی آن ها مانند ۱۸۵۵ Intel ایم عدد ۸۶ ختم می شدند. مانند: ۸۰۳۸۶ ۸۰۳۸۶ و... (از اواسط سال ۱۹۸۰ تا ۱۹۹۰).

در طول سالها ، توسعهها و موارد اضافی بسیاری به دستورالعمل x86 اضافه شده است که عمدتا از خاصیت x86 اسازگاری عقبرو (backward compatible) پشتیبانی می کنند .

این معماری در پردازنده های اینتل ، VIA Technologies ، AMD ، Cyrix و بسیاری از شرکت های دیگر پیاده سازی شده است. همچنین پیاده سازی های باز ، مانند پلت فرم Zet SoC (در حال حاضر غیرفعال) نیز موجود است. با این وجود ، از این تعداد ، تنها VIA Technologies ، AMD ، Intel و P Electronics & DM و VIA Technologies ، AMD ، Intel دارای مجوزهای معماری X86 هستند و از این تعداد ، فقط دو مورد اول به طور فعال طرح های مدرن ۶۴ بیتی را تولید می کنند.

از سال ۲۰۲۱ ، بیشتر رایانه های شخصی ، لپ تاپ ها و کنسول های بازی فروخته شده، براساس معماری X86 مساخته می شوند ، در حالی که دسته های تلفن همراه مانند تلفن های هوشمند یا تبلت ها تحت سلطه MRM هستند. امروزه ، x86 همچنان بر محاسبات فشرده در ایستگاههای کاری و بخشهای رایانش ابری تسلط دارد ، در حالی که سریعترین ابر رایانه مبتنی بر ARM است .

در دهه ۱۹۸۰ و اوایل دهه ۱۹۹۰ ، زمانی که ۸۰۸۸ و ۸۰۲۸۶ هنوز هم بهصورت رایج ، استفاده می شدند، اصطلاح x86 معمولاً هر CPU سازگار با ۸۰۸۶ را نشان می داد. با این حال امروزه ، x86 معمولاً سازگاری دودویی را با مجموعه دستورات ۳۲ بیتی ۸۰۳۸۶ نیز در پی دارد. این امر، به دلیل این واقعیت است که این مجموعه دستورالعمل برای بسیاری از سیستم عامل های مدرن به کمترین مخرج مشترک تبدیل شده است و احتمالاً به این دلیل است که این اصطلاح، پس از معرفی ۸۰۳۸۶ در سال ۱۹۸۵ رایج شد.

چند سال پس از معرفی ۸۰۸۶ و ۸۰۸۸ ، اینتل به طرح نامگذاری و اصطلاحات فنی خود، پیچیدگیهایی افزود زیرا iAPX ، پردازنده بلندپرواز اما بد سرنوشت اینتل iAPX 432 ، که با تراشه های موفق تر خانواده ۸۰۸۶ امتحان شدهبود ، به عنوان نوعی پیشوند، در سطح سیستم اعمال شد. یک سیستم ۸۰۸۸ ، شامل پردازنده های بزرگ مانند ۸۰۸۸ و تراشه های سیستمی ساده تر مختص Intel بوده که درنهایت به عنوان یک سیستم بزرگ مانند ۱SBC ، و تراشه های سیستمی ساده تر مختص iRMX (برای سیستم عامل ها) ، iSBC (برای رایانه های تک برد) و iSBC (برای بردهای چند ماژولی و مبتنی بر معماری ۸۰۸۶) وجود داشت که همه با هم تحت عنوان و Microsystem 80 شناخته می شدند. با این حال ، این طرح نامگذاری کاملاً موقتی بود و در اوایل دهه عنوان به طول انجامید.

اگرچه ۸۰۸۶ در درجه اول برای سیستم های جاسازی شده و رایانه های کوچک چند کاربره یا تک کاربره ساخته شد ، اما خط x86 ، عمدتا به عنوان پاسخی به Zilog Z80 سازگار با ۸۰۸۰ ، به سرعت در ویژگی ها و قدرت پردازش رشد کرد. امروزه x86 در رایانه های شخصی ثابت و قابل حمل در همه جا وجود دارد و همچنین در رایانه های میان ردهای ، ایستگاه های کاری ، سرورها و بیشتر خوشه های ابر رایانهای جدید موجود در لیست رایانه های میان ردهای ، ایستگاه های کاری ، فزارها ، از جمله لیست بزرگی از سیستم عامل های x86 ، از سخت افزارهای مبتنی بر x86 استفاده می کنند.

x86 مدرن در سیستم های جاسازی شده نسبتاً غیرمعمول است ، از طرفی، اپلیکیشنهای کم مصرف ( با استفاده از باتریهای ریز) و مارکتهای ریزپردازندههای ارزان قیمت مانند لوازم خانگی و اسباب بازیها ، فاقد حضور قابل VIA Nano ،VIA C7 معماریهای ساده ۸ و۱۶بیتی معمول است، اگرچه Athlon Neo ، AMD's Geode و Athlon Neo ، AMD's Geode سازگار با x86 ، نمونه هایی از طرح های ۳۲ و ۶۴ بیتی هستند که در برخی از سناریوهای نسبتاً کم مصرف و کم هزینه مورد استفاده قرار گرفتهاند.



Intel Core 2 Duo, an example of an x86-compatible, 64-bit multicore processor



AMD Athlon (early version), a technically different but fully compatible x86 implementation

## **ویژگیهای اساسی موجود در معماری**

معماری X86 ، مجموعهای از دستورالعملها با طول متغیر است که در درجه اول آن، معماری CISC با تاکید بر سازگاری عقبرو قرار دارد. مجموعه دستورالعمل ها معمولا CISC نیستند ، اما در اصل نسخهی توسعه یافتهای از معماری های ساده ی هشت بیتی ۸۰۰۸ و ۸۰۸۰ هستند. در این حالت ، آدرس دهی بایت امکانپذیر است و کلمات با ترتیب little-endian byte در حافظه ذخیره می شوند. دسترسی حافظه به آدرسهای غیرهمتراز برای همه اندازه های معتبر کلمه، مجاز است. بزرگترین اندازه محلی برای محاسبات عدد صحیح و آدرسهای حافظه (یا)، ۱۶ ، ۳۲ یا ۶۴ بیت است که به نسل معماری بستگی دارد (پردازنده های جدید شامل پشتیبانی مستقیم از عددهای صحیح کوچکتر نیز هستند). مقادیر متعدد اسکالر را می توان همزمان از طریق واحد SIMD موجود در نسلهای بعدی ، پشتیبانی کرد. انحرافات آدرس دهی فوری (Immediate addressing offsets) و داده های فوری فوری (شایمان در حال وقوع است و یا زمینه هایی که یک دامنهی 127. 128. برای آنها کافی است، بیان شود. بنابراین دستورالعمل های معمولی، دارای هایی که یک دامنهی 17 بایت هستند).

برای حفظ بیشتر فضای رمزگذاری ، بیشتر رجیسترها با استفاده از سه یا چهار بیت در آپکدها بیان می شوند دومی از طریق پیشوند کد در حالت ۶۴ بیتی ) ، در حالی که حداکثر یک عملوند برای یک دستورالعمل می تواند یک جایگاه حافظه باشد. با این حال ، این عملوند حافظه ممکن است مقصد (یا یک منبع و مقصد ترکیبی) باشد ، در حالی که عملوند دیگر ، منبع ، می تواند رجیستر(register) یا فوری (immediate) باشد. درمیان عوامل دیگر ، این امر به اندازه ی کد کمک می کند که با ماشینهای هشت بیتی رقابت کند و استفاده ی کارآمد از حافظه نهان دستورالعمل را امکان پذیر میسازد. تعداد نسبتا کمی از رجیسترهای عمومی (که از اجداد ۸ بیتی آن به ارث رسیده است) ، آدرس دهی نسبی رجیستر (با استفاده از offset) های فوری کوچک) را به روشی مهم برای دستیابی به عملوندها ، به ویژه روی پشته (stack) تبدیل کرده است.

یک پردازنده ی نقطه شناور اختصاصی با رجیسترهای داخلی ۸۰ بیتی (یعنی ۸۰۸۷) ، برای ۸۰۸۶ اصلی ساخته شده است. این ریزپردازنده متعاقباً به ۸۰۳۸۷ تامیم یافته ، توسعه پیدا کرد و پردازنده های بعدی ، یک نسخه با قابلیت "سازگاری عقبرو ( backward compatible )" از این عملکرد را، در همان ریزپردازنده ، مشابه پردازنده ی اصلی، ادغام کردند.

علاوه بر این ، طراحی های مدرن x86 شامل یک واحد SIMD نیز است که در آن دستورالعملها می توانند به صورت موازی بر روی (یک یا دو) کلمه ۱۲۸ بیتی کار کنند ، که هر کدام حاوی دو یا چهار عدد با نقطه شناور

(هرکدام به ترتیب به پهنای ۶۴ یا ۳۲) ، یا به جای آن ، ۲ ، ۴ ، ۸ یا ۱۶ عدد صحیح (به کدام به ترتیب به پهنای ۶۴ ، ۳۲ ، ۶۴ یا ۸ بیت) می باشد.

حضور رجیسترهای گسترده SIMD به این معنی است که پردازندههای X86 موجود ، می توانند حداکثر ۱۲۸ بیت از دادههای حافظه را در یک دستورالعمل ، بارگیری یا ذخیره کنند و همچنین عملیات بیتی را روی مقادیر کامل ۱۲۸ بیتی به صورت موازی انجام دهند. پردازندههای SIMD Bridge با افزودن با افزودن دستورالعملهای ۲۵۶ بیت گسترش دادند. Advanced Vector Extensions (AVX) بیت گسترش دادند. دستورالعملهای Intel's Corner Xeon Phi که توسط پردازنده های Intel Initial Many Core پیاده سازی دستورالعملهای Skylake-X که توسط پردازندههای اجرا Knights Landing Xeon Phi و دستورالعملهای عریض AVX-512 که توسط پردازندههای کنند.

### رجیسترهای x86

### 16-بيتي

اینتل اصلی ۸۰۸۶ و ۸۰۸۸ دارای چهارده رجیستر ۱۶ بیتی هستند. چهار مورد از آنها (AX, BX, CX, DX) رجسترهای عمومی ( GPR) هستند ، اگرچه هر یک ممکن است یک هدف اضافی نیز داشته باشند. به عنوان مثال ، فقط CX می تواند به عنوان شمارنده با دستورالعمل حلقه (loop) مورداستفاده قرارگیرد. هریک توسط دو بایت جداگانه قابل دسترسی پیدا کرد ( بنابراین می توان به بایت بالای BX به صورت BH و بایت پایین آن، به صورت BL دسترسی داشت).

دو رجیستر اشاره گر نقش ویژهای دارند: SP (اشاره گر پشته) به "بالای" پشته اشاره می کند و BP (اشاره گر پایه) اغلب برای اشاره کردن به مکان دیگری از پشته ، به طور معمول بالای متغیرهای محلی، استفاده می شود. رجیسترهای BX ، DI ، SI و BP ، رجیسترهای آدرس هستند و ممکن است برای اندیس گذاری آرایهای نیز مورد استفاده قرار گیرند.

چهار رجیستر ( CS)، SS ،DS ،CS و SS ) برای تشکیل یک آدرس حافظه استفاده می شوند. رجیستر FLAGS شامل پرچمهایی مانند پرچم حمل (carry flag) ، پرچم سرریز (overflow flag) و پرچم صفر (zero flag) است. درنهایت ، اشاره گر دستورالعمل (IP) ، به دستورالعمل بعدی اشاره می کند که از حافظه واکشی شده و سپس اجرا می شود. این رجیستر نمی تواند ، به طور مستقیم، توسط یک برنامه قابل دسترسی (خواندن یا نوشتن) باشد.

اینتل ۸۰۱۸۶ و ۸۰۱۸۸ اساسا یک ورژن بهروزشده از CPU های ۸۰۸۸ و ۸۰۸۸ (با تجهیزات جانبی اضافه شده روی تراشه) هستند و همان CPU registers های مشابه ۸۰۸۸ و ۸۰۸۸ را دارند (علاوه بر رجیسترهای رابط برای تجهیزات جانبی).

۸۰۸۸ ، ۸۰۸۸ و ۸۰۱۸۸ می توانند از یک کمک پردازنده ی نقطه شناور اختیاری ، تحت عنوان ۸۰۸۸ ، ۸۰۸۸ استفاده کنند. ۸۰۸۸ به عنوان بخشی از CPU برای برنامه نویس به نظر میرسد و هشت رجیستر ۸۰ بیتی ، st (7) تا (7) تا (7) را اضافه می کند که هر کدام از آنها می توانند داده های عددی را در یکی از این هفت قالب نگه دارند : نقطه شناور با ۶۴ ، ۳۲ یا ۶۴ بیت و عدد صحیح باینری با ۱۶ ، ۳۲ یا ۶۴ بیت و عدد صحیح دهدهی بسته بندی شده با ۸۰ بیت.

در Intel 80286 ، برای پشتیبانی از حالت محافظت شده ، سه رجیستر خاص آدرس جدول توصیف کننده را نگه task رای پشتیبانی از TR (task register) برای تغییر task برای تحت عنوان (IDTR ، LDTR ، GDTR) برای تغییر استفاده می شود. ۸۰۲۸۷ یک پردازنده کمکی با نقطه ی شناور برای ۸۰۲۸۶ است و همان رجیسترهای موجود در ۸۰۸۷ با همان قالبهای داده را دارد.

### ٣٢-بيتي

با ظهور پردازنده ۳۲ بیتی ۸۰۳۸۶، رجیسترهای عمومی ۱۶ بیتی ، رجیسترهای پایه ، رجیسترهای اندیس ، اشاره گر دستورالعمل و رجیستر FLAGS ، به جز رجیسترهای segment ، به ۳۲ بیت گسترش یافتند و نامگذاری، این موضوع را با اضافه کردن یک پیشوند E (گرفتهشده از ابتدای "extended") ، به نام های رجیسترهای موجود در زبان اسمبلی x86 نشان داد. بنابراین ، رجیستر AX مربوط به ۱۶ بیت کمارزش تر رجیستر ۳۲ بیتی EAX جدید ، SI مربوط به ۱۶ بیت کمارزش ESI و است. رجیسترهای عمومی ، رجسیترهای پایه و رجیسترهای اندیس می توانند به عنوان پایه در حالتهای آدرس دهی مورد استفاده قرار گیرند و همه این رجیسترها ، به جز نشانگر پشته ، می توانند به عنوان شاخص در حالتهای آدرس دهی به کار گرفته شوند.

در ادامه، دو رجیستر segment جدید تحت عنوان GS و GS اضافه شدند و با استفاده از تعداد بیشتری از رجیسترها ، دستورالعملها و عملوندها ، قالب کد ماشین توسعه پیدا کرد. برای ایجاد "سازگاری به عقب" ، بخشهایی با کد اجرایی را می توان علامت گذاری کرد که حاوی دستورالعملهای ۱۶ بیتی یا TT بیتی است. پیشوندهای ویژه اجازه می دهند که دستورالعمل های TT بیتی را در یک بخش TT بیتی قرار دهید یا بالعکس.

 $\lambda$ ۰۳۸۶ دارای یک کمک پردازنده ی نقطه شناور اختیاری ، تحت عنوان  $\lambda$ ۰۳۸۷ بود که مانند  $\lambda$ ۰۸۷ و  $\lambda$ ۰۳۸۶ هشت رجیستر گسترده  $\lambda$ ۰۳۸۶ داشت: (0)  $\lambda$ ۰۳۱ تا (7) st (0) تا (7)  $\lambda$ ۰۳۸۶ همچنین می توانست از یک کمک پردازنده و شناور (FPU)، متفاده کند. با استفاده از  $\lambda$ ۰۲۸۶ و تمام مدل های بعدی  $\lambda$ ۰۲۸۷ و استفاده از  $\lambda$ ۰۲۸۷ و تمام مدل های بعدی  $\lambda$ ۰۲۸۷ و تمام مدل های بعدی واحد پردازش نقطه شناور ( $\lambda$ ۰۲۸۷ روی تراشه مجتمع شده است.

### ۶۴-بیتی

با شروع به کار پردازنده AMD Opteron ، معماری X86 ، رجیسترهای ۲۳ بیتی را به رجیسترهای ۶۴ بیتی را به رجیسترهای ۱۶ پیشوند R گسترش داد و این عمل با روشی مشابه نحوه توسعه رجیسترهای ۱۶ به ۳۲ بیتی ، صورت پذیرفت. یک پیشوند RBP ،RDI ،RSI ،RDX ،RCX ،RBX ،RAX ) را شخص می کند که در (گرفته شده از ابتدای (RIP ،RFLAGS ،RSP ) و هشت رجیستر عمومی ۶۴ بیتی اضافی (RIP ،RFLAGS ،RSP ) را مشخص می کند که در ایجاد که درواقع معرفی شدهاند. با این حال ، این توسعهها فقط در حالت ۶۴ بیتی قابل استفاده هستند که درواقع یکی از دو حالتی است که تنها در امام mode قابل دسترسی می باشند. حالتهای آدرس دهی به طرز چشمگیری از حالت ۳۲ بیتی تغییر نکردند ، با این تفاوت که آدرس دهی به ۶۴ بیت افزایش یافت. در حال حاضر، آدرسهای مجازی به ۶۴ بیت (جهت جلوگیری از بیتهای حالت در آدرسهای مجازی به ۴۴ بیت (جهمگیری کاهش یافته است .

علاوه بر این ، یک حالت آدرسدهی اضافه شد تا به منابع حافظه ، نسبت به RIP ( اشاره گر دستورالعمل) ، اجازه دهد که اجرای کد مستقل از موقعیت را ، که در کتابخانه های مشترک در برخی سیستم عاملها استفاده می شود، سهولت بخشد.



Registers available in the x86-64 instruction set

# RISC در مقابل CISC یا ARM درمقابل RISC

RISC که مخفف RISC است که پایه و اساس آن، ساده سازی دستورات است که منجر به بازده بالا و سرعت بخشیدن از طراحی CPU است که پایه و اساس آن، ساده سازی دستورات است که منجر به بازده بالا و سرعت بخشیدن به اجرای دستورات میشود. پردازده ای که براساس این طراحی ساخته میشود را RISC (ریسک) مینامند. مهمترین و معروفترین معماری که براساس RISC طراحی شده، ARM است. درست نقطه مقابل ریسک، طراحی دیگری با نام Cisc وجود دارد که مخفف Complex Instruction Set Computing یا مجموعه دستورات پیچیده است که معماری Risc اینتل براساس آن طراحی شده و پردازنده کامپیوترهای رومیزی و لپ تاپها و بسیاری از ابزارهای دیگر از آن بهره میبرند.

ایده اصلی RISC اولین بار توسط جان کوکی از IBM و در سال ۱۹۷۴ شکل گرفت، نظریه او به این موضوع اشاره داشت که یک کامپیوتر تنها از ۲۰ درصد از دستورات نیاز دارد و ۸۰ درصد دیگر، دستورات غیرضروری هستند. پردازندههای ساخته شده براساس این طراحی از دستورات کمی پشتیبانی می کنند به این ترتیب به ترانزیستور کمتر، کمتری نیز نیاز دارند و ساخت آنها نیز کم هزینه است. با کاهش تعداد ترانزیستورها و اجرای دستورات کمتر، پردازنده در زمان کمتری دستورات را پردازش می کند. کمی بعد اصطلاح RISC توسط یک استاد دانشگاه کالیفورنیا به نام دیوید پترسون ایجاد شد.

هر دو طراحی RISC و CISC به مراتب در انواع و اقسام ابزارها بکار گرفته می شوند، اما مفهوم کلی RISC در ست واقع سیستمی است که در آن به پردازش دستورات کوچک و به شدت بهینه شده پرداخته می شود، درست برخلاف CISC که در آن دستورات پیچیده ارسال می شوند. یکی از تفاوتهای عمده بین RISC و CISC نیز در نحوه دسترسی به حافظه و ذخیره و اجرای اطلاعات برروی آن است. در ریسک دسترسی به حافظه تنها از طریق دستورالعملهای خاصلی قابل انجام است و به عنوان مثال نمی توان از بخشی از دستور add به حافظه دسترسی داشت.

علاوه بر ARM شرکتهای بسیار دیگری از جمله Intel i860, AMD 29k, ARC و غیره از طراحی RISC برای ساخت پردازنده استفاده می کنند، اما به لطف گسترش تلفن و تبلتها، معماری ARM به عنوان برجسته ترین معماری مبتنی بر RISC شناخته می شود.

در سیسک (CISC) اوضاع دقیقا برعکس ریسک است و پردازنده قادر به پردازش دستورات پیچیده است به همین دلیل نیاز به تعداد بیشتر ترانزیستور و همچنین طراحی پیچیده تر و پردازندههای گران قیمت تر دارد. ایده اصلی پشت این طراحی این است که برنامه نویسان ساده تر بتوانند نرم افزارهای خود را تولید کنند و دستورات را ساده تر به لا CPU ارجاع دهند. به لطف پشتیبانی اینتل و تولید کنندگان نرم افزار، CSC به شدت محبوب شد و تمام کامپیوترها از پردازنده مبتنی بر این طراحی بهره بردند.

برخی تصور می کنند که ریسک قادر به اجرای دستورات زیاد نیست اما در حقیقت ریسک به اندازه سیسک می تواند دستورات مختلف را اجرا کند اما مهمترین تفاوت این دو در این است که در RISC تمام دستورات با یک فرمت در دقیقا یک فرمت صادر می شوند و پردازش تمام دستورات یک زمان مشخص طول می کشد، معمولا در ریسک در هر سیکل، پردازنده یک دستور را اجرا می کند.

اما در CISC مجموعهای از دستورات بصورت فشرده و با آدرس دهی مختلف به یکباره پردازش میشوند، مثل اعداد اعشاری یا تقسیم که در طراحی RISC وجود ندارند. از آنجایی که دستورات در RISC ساده تر هستند پس سریعتر اجرا میشوند و نیاز به ترانزیستور کمتری دارند، ترانزیستور کمتر هم به معنی دمای کمتر، مصرف پایین تر و فضای کمتر است که آن را برای ابزارهای موبایل مناسب می کند.

معماری پردازندههای مبتنی بر طراحی RISC طی سالهای گذشته پیشرفت چشم گیری داشته و اجرای دستورات پیچیده را نیز میسر کرده است و تولید کنندگان نرم افزاری نیز به سمت ساخت نرمافزارهای مبتنی بر این معماری گرایش پیدا کرده اند. لازم است بدانید که کامپیوترهای اولیه مک نیز از پردازنده مبتنی بر RISC بهره می بردند.

اما در واقع پردازندههای CISC بسیار سریعتر و پرقدرت تر از RISC ها هستند و قادر به پردازش امور سنگین میباشند اما در عوض گرانقیمت تر، پرمصرف تر بوده و دمای بیشتری نیز تولید می کنند. در RISC تمرکز برروی سخت افزار است و در RISC برروی نرمافزار، در CISC دستورات بصورت پیچیده به پردازنده ارسال می شوند ولی در RISC نرمافزار دستورات را ساده کرده و به عنوان مثال یک عملیات پیچیده را در قالب چندین دستور ساده به پردازنده ارسال می کند و پردازنده دستورات ساده را به سرعت پردازش نموده و نتیجه را باز می گرداند. پس کدهای نرمافزارهای سازگار با RISC طولانی تر ولی کدهای مربوط به نرمافزارهای کوتاه تر و پیچیده تر هستند. البته این بدین معنا نیست که مثلا اگر قرار است برای اندروید یا iOS برنامه بنویسید باید چند هزار خط بیشتر از معادل کامپیوتر ویندوزی آن کد نویسی کنید، در واقع کامپایلرها کدها را به دستورات کوچک زیاد تبدیل می کنند و برنامه نویس به سختی متوجه نوع پردازش دستورات می شود.

لازم به ذکر است که هسته اصلی CPU در ARM نیاز به ۳۵ هزار ترانزیستور دارد اما در پردازندههای X86، نیاز به میلیونها ترانزیستور در بخش هسته سیپییو هست و همین امر نیز منجر به بالا بودن سرعت و قیمت آن میشود. در حال حاضر استفاده از پردازنده ARM در گوشیهای تلفن همراه و تبلتها رواج بیشتری یافته است و یکی از علل آن مصرف پایین انرژی میباشد. البته باید این موضوع را در نظر داشت که ARM و X86 هر دو یک هدف را دنبال میکنند.

ARM و x86 در اصل هدف یکسانی را دنبال می کنند: خلق یک «معماری مجموعه دستورالعمل» قدرتمند و انعطاف پذیر تا بتواند در کامپیوترهای شخصی مدرن مورد استفاده قرار گیرد. البته این دو تکنولوژی در ابتدا کاملا انشعاب یافتند و هنگامی که x86 در دنیای کامپیوترهای شخصی برنده شد، ARM در این فضا به گوشه ای رانده شد.

این می توانست پایان کار ARM و نابودی این خانواده باشد. اما در عوض، ARM نیروهای خود را جمع کرده و با قدرت در فضایی شروع به رشد و گسترش نموده که اینتل با x86 چندان تلاشی برای حضور در آن نکرده بود: سیستم های جاسازی شده.

اگر چه اینتل قابلیت های x86 را گسترش می داد و به توسعه پردازنده هایی روی می آورد که به شکل روز افزونی قدر تمند بودند، اما این فرآیند تکامل در یک دوره زمانی توجه چندانی به راندمان مصرف انرژی و بهینه سازی آن نداشت. علاوه بر این، اینتل در آن زمان و حتی اکنون به شکل خارق العاده ای از حق امتیاز و لیسانس خود محافظت می کند. و این یعنی توسعه تکنولوژی شدیدا محدود به جهتی است که اینتل می خواهد برود. و تا چندی پیش حضور x86 در قلب سیستم های جاسازی شده یا ابزارهای همراه برای این شرکت محلی از اعراب نداشت.

و به همین دلیل، ARM امروزه «معماری مجموعه دستورالعمل» ساده تری دارد. برای یک پردازنده با معماری بر اساس ARM بسیار ساده است با سرعت یک گیگاهرتز، مصرف انرژی خود را به کمتر از ۲ وات TDP برساند. اما پردازنده های اتم اینتل با بهترین راندمان هنوز برای رسیدن به اعداد کمتر از ۵ وات TDP با مشکل روبرو هستند. شاید این موضوع چندان مهمی به نظر نرسد، اما هنگامی شما درباره ابزارهایی به کوچکی یک تلفن هوشمند صحبت می کنید، تاثیر تفاوت نیروی مصرفی با توجه به کمبود فضا چندین برابر می شود. طراحی هایی که نیروی بیشتری مصرف کنند باید این مشکل را با باتری بزرگ تر حل کنند و این دردسر بزرگی در شکل کلی ابزار کار و اندازه آن است. در صورتی که این مشکل در ابزارهای بزرگتر، همچون لپ تاپ ها، کمتر به چشم می آید.

به هر حال، ریزپردازنده های X86 اینتل هنوز به شکل واضحی، رهبر بلامنازع داستان کارایی هستند. پشتیبانی از دستورالعمل های پیچیده بیشتر توسط X86 ممکن است پردازنده های آنها را بزرگتر و با راندمان انرژی کمتر نشان دهد؛ اما نتیجه کار، CUP های بسیار سریع تر است. همچنین X86 اکنون به شکل موثری از «معماری مجموعه دستورالعمل» ۶۴ بیتی هم بهره می برد. در این میان باید ممنون AMD باشیم، زیرا پیشگام داستان ۶۴ بیتی ها بود. اما ARM هنوز در این زمینه هیچ گامی بر نداشته و تنها ۳۲ بیتی است (البته ۱۶ بیتی آن هم در برخی ابزارهای سطح پایین دیده می شود). تاثیر این تفاوت ها را به خوبی می توان در سیستم عامل های مورد پشتیبانی هر یک از «معماری مجموعه دستورالعمل»ها دید ARM :پایگاه اندروید، آی او اس، گوگل کروم و مانند آن است. در حالی که X86 با ویندوز، مک، لینوکس و... دم خور است.

# ۳- معرفی پردازنده MIPS

میپس به انگلیسی MIPS MIPS مخفف (RISC) برای کامپیوترهای کم دستور (RISC) است که توسط (ISA) برای کامپیوترهای کم دستور (RISC) است که توسط (ISA) برای کامپیوترهای کم دستور (RISC) است که توسط (ISA) برای کامپیوترهای ۶۴ بیتی معماری اولیه میپس ۲۳ بیتی بود، و نسخههای ۶۴ بیتی بعدا به آن اضافه شد. نسخههای متعددی از میپس وجود دارد از جمله: میپس II, II, II, II و V و همچنین پنج توریع میپس ۴۲/۶۴ (به ترتیب برای پیادهسازی ۳۲ و ۶۴ بیتی) . از آوریل ۲۰۱۷، آخرین نسخه میپس ۲۲/۶۴ توزیع ۶ است. تفاوت اساسی بین میپس ۴۲/۶۴ و میپس V-I ، تعریف پردازنده کمکی برای کنترل سیستم در حالت کرنل دارای حق ویژه ، علاوه بر معماری حالت کاربر است.

چندین افزونه اختیاری نیز موجود است، از جمله میپس سه بعدی که مجموعه ای ساده از دستورات ممیز شناور چند داده است که به وظایف سه بعدی معمول اختصاص دارد MDMX یا MAMAX که یک مجموعه ی مناور چند داده است که به وظایف سه بعدی معمول اختصاص دارد MIPS16e یک مجموعه میکند، MIPS16e است جامع تر چند داده برای اعداد صحیح است و از رجیسترهای ممیز شناور ۶۴ استفاده میکند، MT ست که فشرده سازی را به جریان دستورها اضافه میکند تا برنامهها فضای کمتری را اشغال کنند و میپس MT ، که قابلیت چندریسمانی را اضافه میکند .

اغلب دورههای معماری کامپیوتر در دانشگاهها و مدارس فنی، معماری میپس را مطالعه می کنند ؛ معماریهای ریسک جدیدتر مانند آلفا تا حد زیادی از این معماری تأثیر پذیرفتهاند.

از آوریل ۲۰۱۷، پردازندههای میپس در سامانههای نهفته مانند دروازههای محلی و روترها استفاده می شود. در آوریل ۱۹۸۰ و ۱۹۹۰، شرکتهای بسیاری مانند آغاز، میپس برای محاسبات عمومی طراحی شده بود. در دهههای ۱۹۸۰ و ۱۹۹۰، شرکتهای بسیاری مانند SiCortex ، Pyramid Technology ، NEC ، MIPS Computer Systems ، Digital Equipment Corporation و Silicon Graphics ، Siemens Nixdorf از پردازندههای میپس برای کامپیوترهای شخصی، ایستگاههای کار و کامپیوترهای سرور استفاده می کردند. در طول تاریخ، کنسولهای بازی مانند نینتندو ۶۴ ، پلی استیشن بلی استیشن ۲ و پلی استیشن همراه از پردازندههای میپس استفاده می کردند. همچنین در دهه ۱۹۹۰ پردازندههای میپس محبوبیت زیادی در ابر رایانهها داشتند، اما تمام این سیستمها از فهرست ۱۹۹۰ پردازندههای جاسازی شده جا افتاد، اما در دهه ۱۹۹۰، میپس بخش بزرگی از بازار پردازندههای جاسازی شده را به خود اختصاص داده بود و در دهه ی

۲۰۰۰ اکثر پردازندههای میپس در این زمینه به کار میرفتند. در اواسط تا اواخر دهه ۱۹۹۰ تخمین زده شد که یک در هر سه ریزپردازنده ریسک تولید شده ، یک پردازنده میپس بوده است.

میپس یک معماری مدولار است که تا چهار پردازنده کمکی را پشتیبانی میکند (CP 0/1/2/3). دراصطلاح میپس، CP0 پردازنده ی کمکی کنترل سیستم است ( بخشی حیاتی از پردازنده که در میپس V-I در پیادهسازی تعریف شدهاست ) ، CP1 یک واحد اختیاری ممیز شناور (FPU) است و 2/3 پردازندههای کمکی اختیاری اند که در پیادهسازی تعریف میشوند. (میپس III ، CP3 را حذف کرد و آپ کد آن را برای امور دیگر استفاده کرد.) به عنوان مثال، در کنسول بازی پلی استیشن ، CP2 موتور تبدیل هندسی (GTE) است که پردازش هندسی را در گرافیک کامپیوتری سه بعدی تسهیل میکند.

در دسامبر ۲۰۱۸، Wave Computing در برنامه ای الامه ای Wave Computing که میپس ISA در برنامه ای که برای سال ۲۰۱۹ برنامه برزی که میشود، متن باز می شود. هدف برنامه ای که برای سال ۲۰۱۹ برنامه برزی شده بود، این بود که دسترسی آزاد به اکثر نسخه های اخیر طراحی های ۳۲ بیتی و ۶۴ بیتی را بدون نیاز به هیچ گونه مجوز یا هزینه حق امتیاز فراهم کند و همچنین مجوز استفاده از اختراعهای ثبت شده ی میپس موجود را در اختیار شرکت کنندگان قرار دهد.



#### MIPS I

اولین نسخه معماری میپس توسط MIPS Computer Systems برای ریزپردازنده R2000 ، اولین پیادهسازی میپس، طراحی شد. میپس و R2000 با هم در سال ۱۹۸۵ معرفی شدند . هنگامی که میپس II معرفی شد، میپس به میپس I تغییر نام داد تا از نسخه جدید متمایز شود.

MIPS یک معماری بارگذاری / ذخیرهسازی (نام دیگر آن رجیستر رجیستر) است؛ به جز دستورهای بارگذاری / ذخیرهسازی استفاده شده برای دسترسی به حافظه، تمام دستورها در رجیسترها عمل می کنند.

#### رجيسترها

# قالبهاي دستورات

دستورها به سه نوع تقسیم می شوند: I ، I و I . هر دستور با یک آپ کد P بیتی شروع می شود. علاوه بر آپ کد، دستورهای نوع P ، سه رجیستر، یک فیلد برای اندازه P شیفت و یک فیلد برای تابع را مشخص می کنند. دستورهای نوع P از آپ کد همراه با مقصد پرش P بیتی پیروی می کنند.

در زیر سه قالب مورد استفاده برای مجموعه دستورهای اصلی آمدهاست:

| Туре | -31- format (bits) -0 |              |        |                |           |           |
|------|-----------------------|--------------|--------|----------------|-----------|-----------|
| R    | opcode (6)            | rs (5)       | rt (5) | rd (5)         | shamt (5) | funct (6) |
| ı    | opcode (6)            | rs (5)       | rt (5) | immediate (16) |           |           |
| J    | opcode (6)            | address (26) |        |                |           |           |

### دستورهای CPU

### بارگذاریها و ذخیرهسازیها

میپس I دستورهایی برای بارگذاری و ذخیره بایتهای ۸ بیتی، نیم کلمههای ۱۶ بیتی و کلمات ۳۲ بیتی دارد. تنها یک حالت آدرس دهی پشتیبانی میشود: پایه + جابجایی. از آنجا که میپس I یک معماری ۳۳ بیتی است، برای بارگذاری مقادیر کمتر از ۳۲ بیت داده باید آنها را یا با علامت یا با صفر به ۳۲ بیت رساند. دستورهای بارگذاری با پیشوند "unsigned" دادهها را با صفر توسعه می دهند و در غیر اینصورت با علامت. منبع دستورهای بارگذاری برای پایه، محتوای یک رجیستر عمومی دیگر (rs) است و نتیجه را در یک رجیستر عمومی دیگر (rt) مینویسند. منبع دستورهای ذخیره مینویسند. منبع دستورهای ذخیره شونده یک رجیستر عمومی دیگر (rt) است. تمام دستورهای بارگذاری و ذخیره، برای محاسبه آدرس، مقدار پایه را با مقدار فوری ۱۶ بیتی که با علامت به ۳۲ بیت رسانده شده جمع می کنند. در میپس I همهی دسترسیهای را با مقدار فوری ۱۶ بیتی که با علامت به ۳۲ بیت رسانده شده جمع می کنند. در میپس I همهی دسترسیهای حافظه باید بر مرزهای طبیعی کلمهشان منطبق باشند، در غیراین صورت یک استثنا پرتاب (signal) میشود. برای پشتیبانی از دسترسیهای بهینهی غیر منطبق حافظه ، دستورهای بارگذاری/ذخیرهسازی کلمه با پیشوندهای «left» یا«right» وجود دارد. تمام دستورهای بارگذاری با یک شکاف تأخیر بارگذاری دنبال میشود. دستورهایی که در شکاف تأخیر بارگذاری می آیند نمی تواند از دادههای بارگذاری شده توسط دستور بارگذاری شده توسط دستور بارگذاری شده توسط دستور بارگذاری

استفاده کنند. شکاف تأخیر بارگذاری را می توان با دستورهایی که به بارگذاری بستگی ندارند پر کرد. اگر چنین دستورهایی یافت نشد یک دستور بی عمل جایگزین آن میشود.

### واحد محاسبه و منطق

میپس I دستورهایی برای جمع و تفریق دارد. این دستورها عمل وندهای خود را از دو رجیستر عمومی ( rs میپس I دستورهایی برای جمع و تفریق دارد. این دستورهای جمع (rt) میگیرند، و نتیجه را در یک رجیستر عمومی سوم (rd) ذخیره می کنند. علاوه بر این، یکی از عملوندهای جمع و تفریق می تواند یک مقدار فوری ۱۶ بیتی باشد (که با علامت به ۳۲ بیت کسترش یافتهاست ). دستورهای جمع و تفریق دو نوع اند: به طور پیش فرض، اگر نتیجه سرریز شود، یک استثناء پرتاب (signal) می شود؛ دستورهایی که پسوند "unsigned" دارند استثنا پرتاب نمی کنند. کنترل سرریز نتیجه را به صورت یک عدد صحیح متمم دو ۳۲ بیتی تفسیر می کند.

میپسI دستورهای برای انجام اعمال منطقی AND, OR, XOR و NOR بر روی بیتها دارد. این دستورها، عملوندهای خود را از دو رجیستر عمومی می گیرند و نتیجه را در رجیستر سوم ذخیره می کنند. همچنین یکی از عملوندهای دستورهای AND, OR و AND می تواند یک مقدار فوری ۱۶ بیتی (که با صفر تا ۳۲ بیت توسعه یافتهاست) باشد.

مجموعه دستورهای رابطه ای، بسته به برقرار بودن یا نبودن رابطه در رجیستر مقصد ، مقدار صفر یا یک را ذخیره می کند. عملوندهای این دستورها دو رجیستر عمومی یا یک رجیستر و یک مقدار فوری ۱۶ بیتی (که با علامت تا ۳۲ بیت توسعه یافتهاست) هستند ، و نتیجه نیز در یک رجیستر عمومی سوم ذخیره می شود. به طور پیش فرض عملوندها به عنوان اعداد صحیح علامت دار تفسیر می شوند. فرمهایی از این دستورها که پسوند "unsigned" دارند عملوندها را اعداد صحیح بدون علامت تفسیر می کنند (حتی آنهایی که از توسعه ی با علامت یک مقدار فوری ۱۶ بیتی حاصل شدهاند ).

دستور بارگذاری بالایی مقدار فوری ، مقدار فوری ۱۶ بیتی را در ۱۶ بیت مرتبه بالاتر یک رجیستر عمومی کپی می کند. این دستور همراه با دستور Or استفاده می شود تا یک مقدار فوری ۳۲ بیتی را در یک رجیستر بارگذاری کند.

#### شىفتھا

میپس I دستورهایی برای شیفتهای چپ و راست منطقی و راست جبری دارد. عملگر از یک رجیستر عمومی (rt) گرفته می شود، و نتیجه نیز در یک رجیستر عمومی دیگر (rd) ذخیره می شود. مقدار شیفت یا از یک رجیستر عمومی (rs) گرفته می شود یا یک " مقدار شیفت "  $\Delta$  بیتی ( فیلد "sa" ).

### ضرب و تقسیم

میپس I دستورهایی برای ضرب و تقسیم اعداد صحیح با علامت و بدون علامت دارد. عملوندهای این دستورها، میپس دو رجیستر عمومی اند و حاصل را در یک جفت رجیستر ۳۲ بیتی به نامهای HI و OD ذخیره میکنند، آنها ممکن است جدا از (و همزمان با) دستورهای دیگر CPU اجرا شوند. در ضرب ، نیمههای مرتبه بالا و مرتبه پایین حاصل ضرب ۶۴ بیتی به ترتیب در HI و OD ذخیره میشوند. در تقسیم، خارج قسمت در OD و باقیمانده در HI نوشته میشوند. برای دسترسی به نتایج دو دستور ( انتقال از HI و انتقال از LO ) فراهم شدهاند که محتویات HI و OD را در یک رجیستر عمومی کپی میکنند. این دستورها به هم پیوستهاند. خواندن HI و OD قبل از اتمام عمل جبری ای که در HI و OD نوشته خواهد شد ، میسر نیست. دو دستور دیگر ( انتقال به HI و انتقال به OD ) ، محتویات یک رجیستر عمومی را در HI و OD کپی میکند. کاربرد این دستورها در رسیدگی به استثناهاست. با کمک آنها مقادیر قبلی HI و OD را پس از رسیدگی به استثنا بازیابی میکنیم. بین دستورهایی که II و OD را میخوانند باید دو دستور دیگر بیاید که در II و OD نمی نویسند.

### پرش وانشعاب

پس از تمام دستورهای کنترل جریان میپس I ، یک شکاف تأخیر انشعاب می آید. اگر این شکاف با دستوری که کار مفیدی انجام دهد پر نشده باشد، یک دستور بی عمل در آن قرار می گیرد. دستورهای انشعاب میسپ I محتوای یک رجیستر عمومی (rt) به عنوان اعداد صحیح علامت دار مقایسه یک رجیستر عمومی (rt) به عنوان اعداد صحیح علامت دار مقایسه می کنند و اگر شرط تعیین شده بر قرار باشد انشعاب می کنند. برای محاسبهی مقصد پرش، آفست I بیتی دو بیت به چپ شیفت داده می شود، نتیجه می I بیتی با علامت، گسترش داده می شود، و حاصل I بیتی به حاصل جمع شمارنده ی برنامه (آدرس دستور) و I اضافه می شود. پرشها دو نوع اند: مطلق و غیر مستقیم. پرشهای مطلق ("پرش" و "پرش و پیوند") برای محاسبه ی آدرس مقصد instr\_index را دو بیت به چپ شیفت می دهند و حاصل I بیت مرتبه بالای آدرس دستوری که در شکاف تأخیر انشعاب آمده، پیوند می زنند. پرشهای

غیرمستقیم، آدرس دستور مقصد را از یک رجیستر عمومی (rs) می گیرند. آدرسی که در رجیستر است باید بر اساس کلمه، تراز شده باشد، و گرنه پس از آن که دستوری که در شکاف تأخیر انشعاب قرار دارد اجرا شود یک استثنا پرتاب می شود. دستورهای انشعاب و پرشی که پیوند برقرار می کنند (به غیر از "پرش و پیوند رجیستر") آدرس بازگشت را در رجیستر عمومی ۳۱ ذخیره می کنند. دستور "پرش و پیوند رجیستر" اجازه می دهد آدرس برگشت در هر رجیستر عمومی قابل استفاده ای ذخیره شود.

### **MIPS II**

میپس II شکاف تأخیر بارگذاری را حذف کرد و مجموعههای مختلفی از دستورها را اضافه کرد. برای مثال، دستورهایی برای پردازش چندگانه با حافظه مشترک، بارگذاری کلمهی پیوندیافته و ذخیرهی کلمهی مشروط اضافه کرد. برای مثال، مجموعهای از دستورهای Trap-on-Condition اضافه شد. این دستورها در صورت برقراری شرط، باعث استثنا میشوند. برای تمام دستورهای انشعاب موجود ، نسخههای انشعاب گونه ای اضافه شد که هنگام انشعاب، دستورهای داخل شکاف تأخیر انشعاب را اجرا می کنند در برخی موارد این دستورهای بارگذاری قرار دادن دستورهای مفید در شکاف تأخیر انشعاب باعث بهبود عملکرد میشوند. همچنین دستورهای بارگذاری و ذخیرهی دو کلمه برای 3 – COP1 اضافه شد. همانند دستورهای دسترسی حافظهی دیگر، در این بارگذاریها و ذخیرهها دو کلمه باید به طور طبیعی تراز شده باشد.

همچنین دستوهای مختلفی به مجموعه دستورهای پردازنده کمکی نقطه شناور اضافه شد. برای نمونه، یک دستور جذر نقطه شناور سازگار با IEEE754 اضافه شد. این دستور از هردو نوع عملوند دقت یگانه و دقت دوگانه به پشتیبانی می کند. علاوهبرآن، مجموعه دستورهایی برای تبدیل اعداد نقطه شناور دقت یگانه و دقت دوگانه به کلمات ۳۲ بیتی اضافه شد. این دستورها این امکان را فراهم می کردند که حالت گرد کردن IEEE ، به جای کنترل نقطه شناور و رجیستر وضعیت، توسط دستورها مشخص شود و به این وسیله، دستورهای تبدیل موجود را کامل تر کردند.

ریزپردازنده R6000 از شرکت R6000 R6000 اولین پیادهسازی میپس II است. این Bipolar Integrated Technology ساخته و به بازار عرضه ریزپردازنده برای سرورها طراحی شد. R6000 توسط R6000 توسط Bipolar Integrated Technology ساخته و به بازار عرضه شد، اما با شکست تجاری مواجه شد. در اواسط دهه ۱۹۹۰، بسیاری از پردازندههای جدید ۳۲ بیتی میپس برای سیستمهای جاسازی شده ، پیادهسازی میپس II بودند، زیرا با معرفی معماری میپس ۳۲ بیتی باقی ماند.

#### MIPS III

میپس III ، یک توسیع سازگار با گذشته از میپس II است که پشتیبانی از عملیات اعدادصحیح و آدرس دهی مهرستی حافظه را اضافه کردهاست. نوع داده ی ۶۴ بیتی دوکلمه نامیده می شود و میپس III رجیسترهای عمومی، رجیسترهای HI/LO و شمارنده ی برنامه را به ۶۴ بیت توسعه داد تا بتواند از آن پشتیبانی کند. دستورهای جدیدی برای بارگذاری و ذخیره ی دوکلمهها، انجام جمع، تفریق، ضرب و تقسیم اعداد صحیح و همچنین عملیاتهای شیفت بر روی آنها و انتقال دوکلمهها بین رجیسترهای عمومی و HI/LO اضافه شد. دستورهای موجود که در اصل برای عمل کردن بر روی کلمههای ۳۳ بیتی تعریف شده بودند، هرجا نیاز بود بازتعریف شدند تا بتوانند حاصلهای ۳۲ بیتی را با علامت توسعه دهند و اکثر دستورها بتوانند با کلمهها و دوکلمهها یکسان برخورد کنند. از میان این دستورهای بازتعریف شده می توان به بارگزاری کلمه اشاره کرد. در میپس III این دستور کلمهها را باعلامت به ۶۴ بیت توسعه می دهد. برای کامل کردن بارگزاری کلمه، نسخهای اضافه شد که با صفر توسعه می داد. ناتوانی قالب R ، در مشخص کردن مقدار شیفت برای شیفتهای ۶۴ بیتی (فیلد ۵ بیتی آن برای مقدار شیفت بسیار کوتاه تر از آن است که مقدار شیفت برای دوکلمهها را نشان دهد) باعث شد میپس III ، سه نسخه که برای مشخص کردن مقدار شیفت میپس I ارائه دهد. اولین نسخه، نسخهی ۶۴ بیتی دستورهای شیفت اصلی است، که برای مشخص کردن مقدار شیفتهای ۰ تا ۳۱ بیتی استفاده می شود. دومین نسخه مشابه اولی است، اما به که برای مشخص کردن مقدار شیفتهای ۰ تا ۳۱ بیتی استفاده می شود. دومین نسخه مشابه اولی است، اما به مقدار فیلد مقدار شیفت را از ۶ بیت مرتبه ی پایین یک رجیستر عمومی به دست می آورد.

میپس III ، به سطوح امتیاز کرنل و کاربر که از قبل موجو بودند ، یک سطح ناظر افزود. این قابلیت تنها پردازنده ی کنترل سیستم تعریف شده در پیادهسازی (Coprocessor 0) را تحت تأثیر قرار داد.

ریزپردازنده ی R4000 شرکت MIPS Computer Systems (در سال ۱۹۹۱) ، اولین پیادهسازی میپس III بود. MIPS شده بود. MIPS این ریزپردازنده برای استفاده در کامپیوترهای شخصی، ایستگاههای کاری و سرورها طراحی شده بود. Computer Systems به شدت معماری میپس و R4000 را ترویج داد و کنسرسیوم محیط محاسباتی پیشرفته (ACE) را برای پیشبرد استاندارد محاسبه ی ریسک پیشرفته (ARC) ایجاد کرد، که هدف آن، جاانداختن میپس به عنوان پلتفورم غالب برای محاسبات شخصی بود. ARC چندان موفقیتی در کاپیوترهای شخصی پیدا نکرد، اما R4000 (و R4400 مشتق آن) به طور گسترده در کامپیوترهای ایستگاههای کاری و سرورها استفاده می شد،

به خصوص توسط بزرگترین کاربر آن Silicon Graphics . سایر کاربردهای R4000 شامل سیستمهای جاگذاری شده پیشرفته و سوپر کامپیوترها میباشند.

پس از گذر زمان، میپس III توسط تعدادی ریزپردازنده ی جاگذاری شده پیادهسازی شد. ریزپردازنده ی III توسط تعدادی ریزپردازنده ی از گذر زمان، میپس و الله ۱۹۹۳) و مشتقات آن ، به طور گسترده، در سیستمهای جاگذاری شده ی شرکت Quantum Effect Design شرکت MIPS شرکت R4200 شرکت R4200 شرکت Technologies شد. کیشرفته و ایستگاههای کاری ابتدایی و سرورها استفاده می شدند. ریزپردازنده و کامپیوترهای شخصی طراحی شد. که مشتق آن، ۱۹۹۱ ساخته شده توسط NEC Electronics ، در کنسول بازی نینتندو ۶۴ استفاده شد. یک مشتق آن، R4300i بازی استفاده کنندههای پردازندههای معماری میپس در میانه ی دهه نینتندو ۶۴ بودند.

### **MIPS IV**

میپس IV ، چهارمین نسخه ی معماریست. این معماری، یک فوق مجموعه ی میپس III بوده و با تمام نسخههای میپس IV ، بهبود عملکرد نقطه شناور (FP) بود. برای بهبود موجود میپس سازگار است. انگیزه ی اصلی طراحی میپس IV ، بهبود عملکرد نقطه شناور (FP) بود. برای بهبود دسترسی به عملوندها، یک حالت آدرسده ی اندیس گذاری شده ( پایه + اندیس که منبع هردو رجیسترهای عمومی است) ، برای بارگذاریها و ذخیرهسازیهای FP اضافه شد، دستورهای فراخوانی زودرس نیز برای انجام فراخوانی زودرس حافظه و مشخص کردن راهنماهای کش ( اینها ، هر دو حالت آدرس دهی پایه + آفست و پایه + اندیس را پشتیبانی می کردند) ، اضافه شد.

میپس IV ، قابلیتهای گوناگونی برای بهبود موازی کاری در سطح دستورها اضافه کرد. برای سبک کردن بار گلوگاهی که در اثر یک بیت شرطی به وجود میآید، هفت بیت کد شرطی به رجیسترهای نقطه شناور کنترل و وضعیت اضافه شدند و مجموع را به هشت رساندند. دستورهای مقایسه و انشعاب FP بازتعریف شدند تا بتوانند مشخص کنند کدام بیت شرطی ، بهترتیب ، نوشته یا خوانده می شود و شکاف تأخیر بین یک انشعاب FP که یک بیت شرطی را می خواند و مقایسه FP قبلی که آن بیت را نوشته است حذف شد. پشتیبانی از پیش بینی جزئی در قالب دستورهای انتقال شرطی، برای هردوی رجیسترهای عمومی و نقطه شناور اضافه شد و یک پیاده سازی می توانست بین استثنائات دقیق یا مبهم تلههای IEEE 754 ، انتخاب کند.

میپس IV دستورهای جبری FP جدیدی برای هردوی اعداد نقطه شناور دقت یگانه و دوگانه اضافه کرد: ترکیب جمع یا تفریق با ضرب ، معکوس، معکوس ریشه ی دوم. دستورهای ترکیب جمع یا تفریق و ضرب نقطه شناور، یک یا دو گردکردن انجام میدهند (این امر در پیادهسازی تعریف میشود) ، به ترتیب برای رسیدن به دقت مورد نیاز نیاز IEEE754 یا رفتن فراتر از آن . دستورهای نقطه مشترک معکوس و معکوس ریشه دوم از دقت مورد نیاز در یک یا دو واحد جایگاه آخر، اختلاف دارد (در پیادهسازی تعریف میشود) . این دستورها هنگامی کاربرد دارند که تأخیر دستور، مهمتر از دقت آن است.

اولین پیادهسازی میپس IV ، ریزپردازنده ی R8000 شرکت R8000 بود (۱۹۹۴) . طراحی R8000 در شرکت Silicon Graphics,inc آغاز شد و تنها در ایستگاههای کاری و سرورهای پیشرفته، برای کاربردهای علمی و فنی که در آن کارایی بالا در بار کاری نقطه شناور زیاد مهم بود ، به کار رفت. پیادهسازیهای A10000 از شرکت R10000 از شرکت MIPS Technologies (سال ۱۹۹۶) و R50000 از شرکت R10000 ساخته و به (سال ۱۹۹۶) و NEC Electronics ساخته و به Silicon Graphics,inc و Pyramid Technology و NEC ساخته و به بازار عرضه شد . همچنین مشتقات آن توسط NEC و ایستگاههای کاری، سرورها و ابررایانهها به کاررفت علاوهبرآن، Tandem Computers و R7000 در سیستمهای جاگذاری شده پیشرفته شده، رایانههای شخصی، ایستگاههای کاری و سرورهای ابتدایی به کار رفت.

### MIPS V

میپس ۷ ، معرفی شده در ۲۱ اکتبر ۱۹۹۶ در سمینار میکروپروسسور سال ۱۹۹۶ همراه با افزونه ۱۹۹۰ در سمینار میکروپروسسور سال ۱۹۹۶ همراه با افزونه ۱۹۹۰ ، برای بهبود عملکرد تحولات گرافیکی سه بعدی طراحی شد. در میانه ی دهه ۱۹۹۰ یک کاربرد اصلی ریزپردازندههای غیر جاگذاری شده ی میپس، ایستگاههای کاری گرافیکی SGI بود. میپس با افزونه ی اعداد صحیح MDMX تکمیل شد تا یک سیستم کامل برای بهبود عملکرد برنامههای گرافیک سه بعدی فراهم آورد.

هیچگاه برای میپس V پیادهسازی کی معرفی نشد. در ۱۲ مه ۱۹۹۷، شرکت SGI خبر از ریزپردازندههای «H1» ملقب به «Beast» و «H2» ملقب به «Captain» داد. اولی قرار بود اولین پیادهسازی میپس V باشد و بنا بود در

نیمه ی اول ۱۹۹۹ معرفی شود. پروژههای «H1» و «H2» بعدها ترکیب شده و در نهایت در سال ۱۹۹۸ لغو شدند. با این که هیچ پیاده سازی ای از میپس V وجود ندارد، میپس ۶۴ توزیع ۱ (۱۹۹۹) بر پایه ی آن است که تمام قابلیتهای آن را در یک پردازنده ی کمکی اختیاری (FPU) به نام Paired-Single حفظ کند.

میپس ۷ نوع داده ی جدیدی معرفی کرد، یگانه جفت شده (PS) ، که متشکل است از دو عدد نقطه شناور دقت یگانه (۳۲ بیتی) که در رجیسترهای ۶۴ بیتی نقطه شناور موجود ذخیره شدهاند. صورتهای دیگری از دستورهای نقطه شناور موجود برای عملیات جبری، مقایسه و انتقال شرطی اضافه شدند تا با این نوع داده به صورت SIMD کار کنند. دستورهای جدیدی برای بارگذاری، بازآرایی و تبدیل دادههای PS اضافه شد. این اولین مجموعه دستور برای استفاده از SIMD نقطه شناور با منابع موجود بود.

## مقايسەي معماريهاي MIPS و ARM

تعدادی از تفاوتهای بین MIPS و ARM را می توان شناسایی کرد هر چند که هر دو در یک خانواده از مجموعه های دستورالعمل قرار دارند. برای همین موضوع ، MIPS و ARM دو معماری با مجموعه دستورالعمل (ISA) هستند که در دنیای ریزپردازنده ها در دسترس هستند. ARM و MIPS هر دو مبتنی بر Reduction Instruction هستند که در دنیای ریزپردازنده ها در دسترس هستند. هر دو مجموعه دستورالعمل دارای اندازه دستورالعمل ثابت ۳۲ بیت / ۶۴ بیت (فضای آدرس) هستند و هر دو مجموعه دستورالعمل را می توان در endianness بزرگ و همچنین ماندگاری کمی پیکربندی کرد. هر دو معماری از سازگاری عقب پشتیبانی می کنند. معماری های هر دو MIPS و ARM و MIPS در پردازنده های تلفن های هوشمند و رایانه های لوحی مانند آیفون ها ، تبلت های اندرویدی و ویندوز RT استفاده می شود ، اما در رایانه های اصلی جریان مانند لپ تاپ و سرور وجود ندارد.

### تفاوت بین MIPS و ARM چیست؟

۱) MIPS و ARM دو مجموعه معماری متفاوت در خانواده از مجموعه دستورالعمل RISC هستند.

۲) گرچه هر دو مجموعه دستورالعمل دارای یک اندازه دستورالعمل ثابت و یکسان هستند ، ARM فقط ۱۶ ثبات دارد در حالی که MIPS دارای ۳۲ رجیستر است.

- ۳) ARM دارای توان بالا و راندمان بسیار خوبی نسبت به MIPS است زیرا پردازنده های ARM از اتوبوس های داده ۶۴ بیتی بین هسته و انبارها پشتیبانی می کنند.
- ۴) به منظور امکان تغییر کارآمد در زمینه ، معماری MIPS از اجرای چندین بانک ثبتنام پشتیبانی میکند. ARM برای اهداف حسابی و سایر توابع دیگر فقط ثبات هایی را در اختیار شما قرار میدهد ، اما MIPS برای ثبت نتایج عملیات ضرب ، دو رجیستر جداگانه فراهم می کند.
  - ۵) MIPS هیچ دستورالعمل معادل با دستورالعمل ARM MOV ندارد.
- ۶) دستورالعمل MIPS ADD به طورعادی، استثنائی در سرریز ایجاد می کند ، بنابراین به ندرت از ARM استفاده می شود.
- ۷) تمام دستورالعمل های پردازش داده های ARM کدهای شرط ALU را بطور پیش فرض تنظیم می کنند ،اما MIPS SLT را برای مقایسه فراهم می کند.

و بطور کلی، در دنیای ریز پردازنده ها ، MIPS و ARM به نمایندگی از معماری های مجموعه آموزشی خود خدمات بزرگی را انجام می دهند. MIPSis در درجه اول در سیستم های تعبیه شده پیاده سازی شده است. اما ، در حال حاضر ، ARM در صنعت از MIPS محبوب تر شده است.