

دانشگاه صنعتی امیرکبیر (پلی تکنیک تهران) دانشکده مهندسی برق

گزارش سمینار در میکرو دو گرایش الکترونیک دیجیتال

معمارى پردازنده گرافیكی پاسكال

نگارش علی زمانی

استاد درس دکتر سید احمد معتمدی

بهمن ماه 1397

### صفحه

## فهرست مطالب

| 1                                   | ول مقدمه                                                                                                                                                                                                                                                 | فصل ا                                                              |
|-------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------|
| 3                                   | دوم معماری پردازندههای گرافیکی                                                                                                                                                                                                                           | فصل د                                                              |
|                                     | کارتهای گرافیک                                                                                                                                                                                                                                           |                                                                    |
|                                     | معماریCUDA                                                                                                                                                                                                                                               |                                                                    |
|                                     | رُ حافظه در کودا                                                                                                                                                                                                                                         |                                                                    |
|                                     | ً معماری پردازنده های گرافیکی GeFroce سری 8                                                                                                                                                                                                              |                                                                    |
|                                     | ر معماری پردازنده های گرافیکی GeForce سری 200                                                                                                                                                                                                            |                                                                    |
|                                     | ر معماری Fermi                                                                                                                                                                                                                                           |                                                                    |
|                                     | 2.6.1 SM های نسل سوم                                                                                                                                                                                                                                     |                                                                    |
|                                     | 2.6.2 حافظه با قابلیت بازپیکربندی                                                                                                                                                                                                                        |                                                                    |
| 34                                  | 2.6.3 واحد تصحيح و تشخيص خطا                                                                                                                                                                                                                             | 3                                                                  |
| 35                                  | 2.6.4                                                                                                                                                                                                                                                    | 4                                                                  |
| 36                                  | 2.6.5 اجرای همزمان کرنل ها                                                                                                                                                                                                                               | 5                                                                  |
|                                     | کاستیها فرمی                                                                                                                                                                                                                                             | 5                                                                  |
| 39                                  |                                                                                                                                                                                                                                                          | 7                                                                  |
|                                     |                                                                                                                                                                                                                                                          |                                                                    |
| 41                                  | ىل سوم معمارى پاسكال                                                                                                                                                                                                                                     | 3. فص                                                              |
|                                     |                                                                                                                                                                                                                                                          | <b>3</b> . فص                                                      |
| كى 42                               | : Tesla P100: کارایی بی نظیر در کنار ویژگیهای بارز و چشم نواز برای پردازش های گرافی                                                                                                                                                                      |                                                                    |
| كى 42<br>43                         | : Tesla P100: کارایی بی نظیر در کنار ویژگیهای بارز و چشم نواز برای پردازش های گرافیک<br>Tesla P100 پیشنهادی عالی برای تکنولوژی NVLink و سرورهای PCI-Express                                                                                              | 3.1                                                                |
| كى 42<br>43<br>44                   | . Tesla P100: کارایی بی نظیر در کنار ویژگیهای بارز و چشم نواز برای پردازش های گرافید<br>Tesla P100 پیشنهادی عالی برای تکنولوژی NVLink و سرورهای PCI-Express<br>معماری پاسکال GP100: از هر جهتی سریعتر                                                    | 3.1<br>3.2                                                         |
| كى 42<br>43<br>44<br>46<br>48       | . Tesla P100: کارایی بی نظیر در کنار ویژگیهای بارز و چشم نواز برای پردازش های گرافیک Tesla P100 و سرورهای PCI-Express                                                                                                                                    | 3.1<br>3.2<br>3.3                                                  |
| كى 42<br>43<br>44<br>46<br>48       | . Tesla P100: کارایی بی نظیر در کنار ویژگیهای بارز و چشم نواز برای پردازش های گرافیک Tesla P100: کارایی بی نظیر در کنار ویژگیهای بارز و چشم نواز برای پردازش های گرافیک Tesla P100 پیشنهادی عالی برای تکنولوژی NVLink و سرورهای GP100: از هر جهتی سریعتر | 3.1<br>3.2<br>3.3<br>3.4                                           |
| 42<br>43<br>44<br>46<br>48<br>49    | Tesla P100: کارایی بی نظیر در کنار ویژگیهای بارز و چشم نواز برای پردازش های گرافیک Tesla P100 و سرورهای PCI-Express                                                                                                                                      | 3.1<br>3.2<br>3.3<br>3.4<br>3.5                                    |
| 42 43<br>44<br>46<br>48<br>50<br>53 | Tesla P100 : كارايى بى نظير در كنار ويژگىهاى بارز و چشم نواز براى پردازش هاى گرافيك Tesla P100 و سرورهاى Tesla P100                                                                                                                                      | 3.1<br>3.2<br>3.3<br>3.4<br>3.5<br>3.6<br>3.7<br>3.8               |
| 42 43<br>44<br>46<br>48<br>50<br>53 | Tesla P100: کارایی بی نظیر در کنار ویژگیهای بارز و چشم نواز برای پردازش های گرافیک Tesla P100 و سرورهای PCI-Express                                                                                                                                      | 3.1<br>3.2<br>3.3<br>3.4<br>3.5<br>3.6<br>3.7<br>3.8<br>3.9        |
| 42 43                               | Tesla P100 : كارايى بى نظير در كنار ويژگىهاى بارز و چشم نواز براى پردازش هاى گرافيك Tesla P100 و سرورهاى Tesla P100                                                                                                                                      | 3.1<br>3.2<br>3.3<br>3.4<br>3.5<br>3.6<br>3.7<br>3.8<br>3.9        |
| 42 43                               | Tesla P100 : كارايى بى نظير در كنار ويژگىهاى بارز و چشم نواز براى پردازش هاى گرافيك Tesla P100 و سرورهاى PCI-Express                                                                                                                                     | 3.1<br>3.2<br>3.3<br>3.4<br>3.5<br>3.6<br>3.7<br>3.8<br>3.9<br>.10 |
| 42 43                               | Tesla P100 : كارايى بى نظير در كنار ويژگىهاى بارز و چشم نواز براى پردازش هاى گرافيك Tesla P100 و سرورهاى Tesla P100                                                                                                                                      | 3.1<br>3.2<br>3.3<br>3.4<br>3.5<br>3.6<br>3.7<br>3.8<br>3.9<br>.10 |
| 42 43                               | Tesla P100 : كارايى بى نظير در كنار ويژگىهاى بارز و چشم نواز براى پردازش هاى گرافيك Tesla P100 و سرورهاى PCI-Express                                                                                                                                     | 3.1<br>3.2<br>3.3<br>3.4<br>3.5<br>3.6<br>3.7<br>3.8<br>3.9<br>.10 |

| 63 | یادگیری ژرف در نگاه کلی                                  | 4.1     |
|----|----------------------------------------------------------|---------|
| 67 | پردازنده های گرافیکی NVidia: موتوری قوی برای یادگیری ژرف | 4.2     |
| 69 | نرم افزار ها و toolkit های لازم برای یادگیری ژرف         | 4.3     |
| 71 | هارم جمعبندی و نتیجهگیری و پیشنهاداتجمعبندی و نتیجهگیری  | فصل چ   |
| 73 | مراجع                                                    | منابع و |

#### صفحه

# فهرست اشكال

| 9     | شکل 1: ترد، ترد بلاک و حافظهی سراسری در پردازندههای گرافیکی                                 |
|-------|---------------------------------------------------------------------------------------------|
|       | شکل 2: کرنل، گرید، بلاک و ترد در مدل میزبان – وسیله                                         |
|       | شكل 3: مدل ميزبان، وسيله                                                                    |
|       | شکل 4: بانکهای حافظه در کودا                                                                |
|       | شكل 5: معمارى پردازندهي گرافيكي GeForce 8800                                                |
|       | شكل TPC :6:                                                                                 |
| 21    | شكل 7: نمونهى تار پارچە                                                                     |
|       | شكل 8: اجراى SIMT                                                                           |
|       | شكل 9: معمارى GeForce GT 200                                                                |
|       | شكل 10: اجزاى واحد TPC در پردازندههاى گرافيكى سرى 200                                       |
|       | شكل 11: معماري فرمي                                                                         |
| 34    | شكل 12: ساختار حافظه در فرمي                                                                |
| 36    | شكل 13: فضاى آدرس يكتا در معماري فرمي                                                       |
|       | شكل 14: اجراي همزمان كرنلها در فرمي                                                         |
|       | شكل 15: پردازنده ى تسلا P100                                                                |
|       | شكل 16: بلوك دياگرامي از P100                                                               |
| 47    | شكل 17: SMهاى پردازنده ى تسلا P100                                                          |
| Error | شكل 18: شتابدهنده p100 از جلو                                                               |
| 51    | شكل 19:شتابدهنده ى P100 از پشت                                                              |
| 52    | شکل 20:نمایشی از شمای دای و میکروبامپ ها                                                    |
| 52    | شكل 21: محل اينترپوزر                                                                       |
| 55    | شكل NVLink :22                                                                              |
| 55    | شکل 23: هشت پردازنده گرافیکی که به صورت hyper cube قرار دارند                               |
| 56    | شکل 24: 4 پردازنده گرافیکی که با استفاده از تکنولوژی NVLink به پردازنده اصلی و خود متصل اند |
| 57    | شكل 25: نمونه كد كودا 6                                                                     |
| 60    | شكل 26: يك سوپركامپيوتر DGX-1                                                               |
|       | شكل 27: يك پرسپترون كه مدلى ساده از شبكه عصبى است                                           |
| 66    | شكل 28: يك مدل پيچيده از شبكه عصبى كه نيازمند محاسبات سنگين است                             |
| 70    | شکل 29: فریم وورک های مختلف برای کار با یادگیری ژرف                                         |

فصل اول مقدمه

#### مقدمه

پردازنده های گرافیکی امروزه در زمینه های گوناگونی از قبیل بازی ها، نرم افزار های گرافیکی همچون فوتوشاپ ، corel و ... مورد مصرف قرار میگیرند. با روی کار آمدن الگوریتم های شبکه ژرف و هوش مصنوعی در چندین سال اخیر و نیاز محا سباتی زیاد آنها، پردازنده های گرافیکی راه خود را در این بین باز کرده و سر دم دار عرصه سخت افزار های قدرتمد برای پردازش های موازی در حیطه شبکه های چند لایه ژرف شده اند.

شرکت NVidia با عرضه معماری جدیدی تحت عنوان پاسکال این امکان را به برنامه نویسان و محققان داده است که برنامه های شبکه عصبی و یادگیری ژرف خود را در کمتر از دقیقه به اجرا در آورند، الگوریتم هایی که اجرای آنها بر روی سخت افزار های سنتی ممکن بود تا روز ها به طول انجامد. این شرکت با همکاری های و سیع با کمپانی های نرم افزاری و اینترنتی دنیا از قبیل فیسبوک و نتفلیکس و گوگل مسیر را برای بسیاری از الگوریتم های یادگیری ژرف هموار ساخته است. همچنین بسیاری از کمپانی های ما شین سازی دنیا نظیر آوودی و بنز با بهره گیری از این پردازنده های گرافیکی انقلابی در پدیده ماشین های بدون راننده کرده اند.

فصل دوم معماری پردازندههای گرافیکی

## یردازنده گرافیکی در یک نگاه

انسانها قادر به درک سه بعد هستند و از دنیای اطرافشان دیدی سهبعدی دارند. همین ویژگی انسانها سبب شده ا ست که از سه دهه پیش تاکنون تلاشهای بسیاری برای شبیه سازی دنیای سهبعدی خارجی بر روی صفحهی نمایشـگر رایانهها که دارای دو بعد اسـت صـورت پذیرد. این تلاشها که متمرکز بر نمایش سـهبعدی یک تصـویر دوبعدی ا ست، به محا سبات بسیار سنگینی نیاز دارد این محا سبات در صورتی که قرار با شد باکیفیت بالایی انجام شوند، از عهدهی CPU٬ها که پردازندههایی قدرتمند و همهمنظوره هستند نیز خارج است. البته ممکن است با توجه به توان CPU و نوع کاری که مدنظر است، امکان واگذار کردن پردازش گرافیکی به CPU ممکن باشــد اما این کار به قیمت بازداشتن CPU از رسیدن به کارهای اصلیاش تمام خواهد شد. به همین دلایل با مرور زمان تصمیم بر این شده است که پردازندهای جداگانه برای پردازشهای گرافیکی اختصاص پیدا کند.برخی از افراد این پردازنده، یعنی واحد پردازش گرافیکی ۲ را با کارت گرافیک ۳ یکی می دانند در حالی که بین این دو قسمت تفاوتهای بارزی وجود دارد. کارت گرافیک قطعهای است که به کمک آن رایانه قادر میگردد تصویر را تولید کرده و برای نمایش در اختیار نمایه شگر قرار دهد. یکی از قسمتهای کارت گرافیک واحد پردازش گرافیکی ا ست. در این گزارش به واحد پردازش گرافیکی بهاختصار پردازندهی گرافیکی گفته میشود. پردازندهی گرافیکی مهمترین قسمت یک کارت گرافیک است که مسئول اجرای پردازشهای لازم برای نمایش تصویر است. در این فصل ما به صورت خلاصه در مورد کارتهای گرافیک توضیح خواهیم داد، سیس بحث پردازش موازی با کمک پردازندههای گرافیکی را با تو ضیح معماری CUDA<sup>4</sup>اغاز می کنیم و سپس بحث را با شرح معماری پردازندههای گرافیکی ساخت شرکت NVIDIA ادامه خواهیم داد.

## 2.1 كارتهاي گرافيك

نخستین کارت گرافیک در سال 1960 میلادی توسط شرکت IBM ساخته شد. این کارت گرافیک که همراه رایانههای IBM PC فروخته می شد دارای 4 کیلوبایت حافظه بود و فقط قادر بود رنگ سبز را نشان دهد که از آن برای نمایش کارکترها ا ستفاده می شد. هرچند نخستین کارت گرافیک دارای قدرت پرداز شی بالایی نبود اما همین کارت ساده نویدبخش تحول بزرگی در صنعت پردازش الکترونیک بود. با توجه به اینکه تصویر دارای جذابیتهای خاص خودش ا ست، هر تغییری که در ساختار کارتهای گرافیک ایجاد و موجب بهبود ت صویر نهایی می شــد از ســوی کاربران با اســتقبال فراوان روبهرو می شــد. از طرف دیگر با رشــد تدریجی کارتهای گرافیکی و

<sup>&</sup>lt;sup>1</sup>Central Processing Unit

<sup>&</sup>lt;sup>2</sup> Graphics Processing Unit

<sup>&</sup>lt;sup>3</sup>Graphic Card

<sup>&</sup>lt;sup>4</sup>Compute Unified Device Architecture

افزایش قدرت آنها صنعت بازیهای رایانهای شروع به کارکرد. همچنین وجود کاربران متعدد باعث تضمین سود نا شی از فعالیت در بازار تو سعه کارتهای گرافیکی شد. بدین سان صنعت تو سعه کارتهای گرافیکی با سرعتی فزاینده شروع به رشد کرد. وظیفه ی کارت گرافیک این است که سیگنالهای دیجیتال تولیدشده توسط پردازنده را دریافت کرده و آنها را تبدیل به سیگنالهای آنالوگ یا دیجیتال قابلنمایش توسط نمایشگر بکند. شایان ذکر است که این کار باید در زمان بسیار کمی انجام شود به گونهای که تغییرات برای چشم انسان آزاردهنده نباشد.

هر کارت گرافیک دارای واحدهای مختلفی ا ست که هرکدام برای کار خا صی در نظر گرفته شدهاند. این واحدها در کارتهای مختلف ممکن است تغییر کنند. از آنجایی که بحث در مورد طراحی و جزئیات کارتهای گرافیکی از موضوع بحث این گزارش خارج است، در ادامه برخی از قسمتهای مهم به صورت خلاصه توضیح داده خواهند شد.

پردازندهی گرافیکی: این واحد مهمترین قسمت کارت گرافیک است که عملاً مسئولیت پردازش تصاویر را بر عهده دارد. بحث ما در این کتاب روی این واحد متمرکز است و تو ضیح خواهیم داد که چگونه میتوان از این واحد برای پردازش موازی استفاده کرد.

حافظه: حافظه برای ذخیرهسازی اطلاعات مربوط به تصاویر و کار بر روی آنهاست. در کارتهای گرافیک جدیدتر از حافظههایی با ظرفیت زیاد استفاده می شود زیرا در بسیاری از مسائل پردازش موازی با ابعاد و سیع حجم حافظه تأثیر به سزایی بر روی سرعت حل مسئله خواهد داشت.

**ادوات جانبی:** در هر کارت گرافیک یک سری ادوات جانبی نیز وجود دارد. برای مثال می توان به وا سط ارتباط با برد ا صلی اشاره کرد؛ این وا سط می تواند PCIe<sup>3</sup> ،PCIe<sup>3</sup> ،PCIe<sup>3</sup> و ... با شد در حال حا ضر بیشتر پردازندههای گرافیکی از PCI و استفاده می کنند. در گاههای خروجی تصاویر نیز از دیگر ادوات جانبی هستند. این در گاهها که برای انتقال اطلاعات بر روی نمایشگر ساخته شده اند ممکن است دارای استاندارد VGA<sup>8</sup> یا VGA<sup>8</sup> باشند. کارتهای گرافیکی دارای یک قسمت بایاس هم هستند که عملاً برنامهای است که کارت گرافیک به کمک آن با CPU ارتباط برقرار می کند و دستورهای CPU را اجرا می کند. از آنجایی که پردازندههای گرافیکی گرمای زیادی تولید می کند کارتهای گرافیکی معمولاً دارای چندین مبدل حرارتی و پنکه برای تعدیل دما هستند. در هنگام نصب

2Peripheral Component Interconnect

4Accelerated Graphic Port

سال 52013

6Por

<sup>7</sup>Digital Video Interface

<sup>8</sup>Video Graphics Array

<sup>&</sup>lt;sup>1</sup>Mainboard

<sup>3</sup>PCI Express

کارت گرافیک نیز باید مسائل مربوط به خنک شدن در نظر گرفته شود. از دیگر مزیتهای موجود در کارتهای گرافیک می توان به خطوط لوله بازنمایی ، واحدهای بافت و سایه زنی اشاره کرد.

همان طور که پیش تر ذکر شد با وارد شدن بازیهای رایانهای سرعت توسعه کارتهای گرافیک بیشتر شد زیرا با ارائه هر کارت گرافیک قدرتمندتر بازیهای جذابتری قابل ساخت بود و هر بازی جدید خود پردازندهی گرافیکی قوی تری را طلب می کرد. این حلقه ی تشدید شونده و علاقه ی روزافزون قشر وسیعی از کاربران به بازیهای رایانهای از یک سو و جذابیتهای بصری رایانه برای تمامی کاربران از سوی دیگر باعث شد که روزبهروز پردازندههای گرافیکی قدرتمندتری تولید شود و کاربران بهراحتی آنها را خریداری کنند. دراین بین برخی از کاربران به این فکر افتادند که از قدرت بالای پردازندههای گرافیکی برای کارهای مفیدتری! استفاده کنند. این نقطهی آغازی بر ا ستفاده از پردازندههای گرافیکی برای کارهای عمومی و علمی بود. واقعیت این ا ست که در حال حا ضر بسـیاری از رایانهها دارای پردازندههای گرافیکی بسـیار قدرتمندی هسـتند. این پردازندهها تا زمانی که رایانه درگیر انجام کارهای پردازش تصاویر پیچیده است توانایی خارق العاده ای به آن می دهند اما به صورت کلی اکثر رایانه ها وقت بسیار کمی را برای پردازش تصاویر اختصاص میدهند و در سایر زمانها پردازنده گرافیکی بیکار مانده، انرژی مصــرف کرده و آن را تبدیل به گرما می کند. با در نظر گرفتن این نکات اســتفاده از پردازنده گرافیکی برای ســایر مقاصد پردازشی از هر جنبه مفید به نظر می رسد هرچند که این کار در ابتدا کار دشواری بود زیرا پردازندههای گرافیکی اولیه دارای دو واحد پردازش پیکسلی و پردازش رأسی بودند. واحد پردازش رأسی مسئول انجام  $^7$ محاسبات رأسی بود. برای مثال در واحد پردازش رأسی باید مختصات یک تصویر سهبعدی در یک فضای دوبعدی (صفحهی مانیتور) به دست آید. واحد پردازش پیکسلی هم مسئول مشخص کردن رنگ بخشهای مختلف تصویر بود. با توجه به این نکات در آغاز کار برای پردازش موازی با پردازندهی گرافیکی میبایست برنامهها به فرم مسائل پردازش تصویر دربیایند و سپس برای پردازش به پردازندهی گرافیکی داده شوند. این کار نهتنها دشوار بود بلکه برای تمامی مسائل هم عملی نبود. به تدریج شرکتهای سازندهی پردازندههای گرافیکی سعی کردند که یردازندهی خاصمنظورهی خود را از خاص منظور بودن درآورده و آن را برای اجرای عملیات پردازش موازی بهینه نمایند. برای نیل به این هدف بردا شتن دو گام لازم بود. گام نخ ست تغییر معماری سختافزار و ارائه معماری منا سب پردازش

<sup>1</sup> Rendering pipeline

<sup>&</sup>lt;sup>2</sup>Pixel Fragment Processor

<sup>&</sup>lt;sup>3</sup> Vertex Processor

موازی بود و گام دیگر تو سعه ی زبانهای برنامه نویسی منا سب برای فراهم کردن امکان کار با پردازنده ی گرافیکی بود. شرکت NVIDIA این دو گام را برداشت و یک معماری تحت عنوان NVIDIA به وجود آورد $^{7}$ .

## $CUDA^3$ معماری 2.2

کودا که نخستین بار در سال 2006 همزمان با ارائهی GeForce 8800 رونمایی شد، یک بستر نرمافزاری  $^{\dagger}$  برای توسعه ی برنامههای موازی بر روی برخی  $^{\circ}$  پردازندههای گرافیکی ساخت شرکت NVIDIA را فراهم می کند. با استفاده از این بستر نرمافزاری، می توان روی پردازندههای گرافیکی دقیقاً مانند CPU برنامهنویسی کرد. به این استفاده از پردازندههای گرافیکی برای حل مسائل عمومی  $^{\dagger}$  GPGPU گفته شده که گاهی اوقات به اختصار به صورت  $^{\dagger}$  GPGPU نوشته می شود. امروزه NVIDIA به جای GPGPU از اصطلاح GPu Computing استفاده می کند. کودا به صورت یک افزونه برای زبانهای برنامه نویسی استاندارد  $^{\dagger}$  +  $^{\dagger}$  و  $^{\dagger}$  Fortran و جود دارد. شایان ذکر است که این زبانها تنها راه استفاده از پردازندههای گرافیکی نیست بلکه امکان کار با پردازندههای گرافیکی از طرق دیگری نیز مانند استفاده از  $^{\dagger}$  OpenCL و یا استفاده از جعبه ابزارهای متلب و  $^{\dagger}$  LabVIEW میسر است. مدلی که دیگری نیز دازش ارائه می کند به صورت زیر است.

- 1. حافظهی موردنیاز بر روی حافظهی پردازندهی گرافیکی رزرو میشود.
- 2. اطلاعات از حافظه ی اصلی یا ورودی ها برداشته شده و به حافظه ی پردازنده ی گرافیکی انتقال داده می شود.
  - $^{\text{V}}$ دستوراتی را که باید اجرا شوند برای اجرا به پردازنده گرافیکی می فرستد.
- 4. پردازنده ی گرافیکی دستورات را به صورت موازی بر روی داده هایی که در مرحله ی یک دریافت کرده است اجرا می کند.

<sup>4</sup>Platform

5 پردازندههای گرافیکی قدیمی از این بستر پشتیبانی نمیکنند. برای اینکه بدانید که آیا یک پردازندهی گرافیکی از این بستر پشتیبانی میکند یا خیر به دفترچه راهنما یا سایت شرکت NVIDIA مراجعه نمایید.

-

<sup>&</sup>lt;sup>1</sup>Compute Unified Device Architecture

<sup>&</sup>lt;sup>2</sup> شایان ذکر است که هرچند CUDA مخفف عبارت Compute Unified Device Architecture است اما این عبارت مخفف فقط قبلاً به کار گرفته می شد. در حال حاضر شرکت NVIDIA این عبارت مخفف را حذف کرده است و فقط از CUDA به عنوان یک نشانه (Brand) استفاده می کند، نشانهای که امروزه (2013) خیلی معروف شده است.

<sup>3</sup> برای راحتی از اینجا به بعد واژهی CUDA را به صورت «کودا» خواهیم نوشت.

<sup>&</sup>lt;sup>6</sup>General-Purpose computing on Graphics Processing Units

<sup>7</sup> Run kernel

- 5. اطلاعات پس از همزمان سازی CPU با پردازنده ی گرافیکی از حافظه ی پردازنده ی گرافیکی برداشته شده و به مقصد (حافظه ی اصلی یا خروجی) انتقال پیدا می کند.
  - 6. حافظهای که در پردازندهی گرافیکی رزرو شده است آزاد می گردد.

هرچند که پیش از کودا نیز امکان برنامهنویسی موازی برای مقاصد عمومی بر روی پردازندههای گرافیکی وجود داشت، اما مدلی که کودا ارائه می کند، نسبت به مدلهای پیش تر دارای چند ویژگی چشم گیر است:

- توانایی دستیابی به آدرسهای مختلف حافظه برحسب نیاز برنامهنویس بدون وجود محدودیت جدی سختافزاری؛ توانایی دستیابی اتفاقی به حافظه.
- در نظر گرفته شدن حافظه ی مشترک در بلاکها. این حافظه ی مشترک امکان تبادل داده بین بلاکها را با پهنای باند بیشتر و تأخیر کمتری فراهم می کند.
  - پشتیبانی کامل از عملیات ریاضی بر روی اعداد صحیح و پشتیبانی از عملیات منطقی بیتی.
    - همزمان سازی منطقی و آسان تردها
      - امكان فراگيري آسان

یک برنامه ی CUDA متشکل از یک سری کرنل آست که ممکن است موازی باهم یا به صورت متوالی اجرا شوند. هر کرنل به صورت موازی در قالب چندین ترد اجرا می گردد. برای راحت تر شدن برنامه نویسی این تردها به صورت یک سری د سته که به آن ها بلاک آگفته می شود تقسیم بندی می شوند. خود بلاک ها هم در قالب یک سری گرید آمرت می شوند. پس هر گرید شامل تعدادی بلاک و هر بلاک شامل تعدادی ترد ا ست. پردازنده ی گرافیکی برنامه ی کرنل را بر روی تعدادی ترد به صورت هم زمان اجرا می کند. هر ترد به تنهایی کل برنامه ی کرنل را اجرا می کند را در اختیار دارد اما با تدابیری که بعداً تو ضیح داده خواهد شد، هر ترد فقط بخشی از برنامه ی کرنل را اجرا می کند بدین ترتیب زمانی که کار کل تردها به پایان برسد عملاً اجرای کرنل به پایان رسیده است. هر ترد دارای یک شماره ی اختصاصی انحصاری است. در شکل 0-1 این تقسیم بندی ها نشان داده شده است.

<sup>3</sup>Block

<sup>4</sup>Grid

<sup>&</sup>lt;sup>1</sup> نمونههای جدید پردازندههای گرافیکی منطبق با کودا از اعداد اعشاری نیز به خوبی پشتیبانی میکنند.

 $<sup>^{2}</sup>$ Kernel

<sup>&</sup>lt;sup>5</sup>Program Counter



سان د سرد برد پرد پرد کا د د کی سرسری در پردارد دی تاریخ

در معماری کودا ساختمان چینش ترد بلاکها در داخل گرید می تواند یک بعدی یا دوبعدی باشد. در مورد ترد، در عین حال ساختمان تردها هم در داخل ترد بلاک می تواند یک، دو یا سه بعدی باشد. در فصول آتی در مورد ترد، ترد بلاک، گرید و کرنل بحث خواهیم کرد. در حال حاضر فقط کافی است با این مفاهیم یک آشنایی سطحی داشته باشید برای اینکه بحث به روشنی ختم گردد اجازه دهید مفاهیم فوق الذکر را مجدداً مرور کنیم.

**کرنل:** به قسمت یا قسمتهای کوچکی از برنامه که برای اجرا بر روی پردازنده ی گرافیکی ار سال می گردد کرنل می گویند. کرنل قسمتی از برنامه بوده که دارای ویژگیهای زیر است.

- بتوان به آن به صورت یک تابع ایزوله شده نگاه کرد.
- قادر باشد بر روی دادههای مستقل به صورت مستقل عمل کند.

ترد: به کوچکترین قسمت برنامه که برای اجرای موازی در نظر گرفته شده است ترد می گویند. یک Thread از تعدادی دستورالعمل تشکیل می شـود که به ترتیب و بر روی یک هسـته کودا اجرا می شـود. علت انتخاب نام Thread (به معنای نخ) نیز به همین علت است. درواقع، Thread کوچکترین جزء ساختار سلسله مراتبی مدل

کودا است که اجراکننده ی دستورالعملهای کرنل است. یعنی درنهایت، یک کرنل توسط تعداد زیادی ترد اجرا می شود.

**ترد بلاک:** در داخل هر گرید تعدادی ترد بلاک (بلاک) وجود دارد. تردهایی که در داخل ترد بلاک هستند در حین اجرای برنامه می توانند باهم داده رد و بدل نمایند.

گرید: در داخل هر کرنل فقط یک گرید وجود دارد. گرید یک تعریف است که نحوه ی اختصاص منابع به کرنل را نشان می دهد. به مجموعه ای از ترد بلاکها یک گرید می گویند. در شکل 2-0 رابطه ی کرنل و گرید نشان داده شده است.



شکل 2-0: کرنل، گرید، بلاک و ترد در مدل میزبان – وسیله

پیش تر گفتیم که پردازنده های قدیمی تر دارای دو واحد مهم بودند که عبارتاند از واحد پردازش رأسی و واحد پردازش پیکسلی که به ترتیب مسئول اجرای عملیات سایه زنی روی رئوس و پیکسل ها هستند. عملیات سایه زنی شامل تمامی کارهایی است که برای ایجاد سطوح مناسبی از نور بر روی یک تصویر صورت می گیرد. عملیات سایه

زنی شامل دو قسمت مهم است. قسمت نخست سایه زنی رئوس است. در این قسمت یکی از وظایف مهم یافتن محل رئوس سهبعدی در یک مختصات دوبعدی است. قسمت دیگر که با نام واحد سایه زنی پیکسل شناخته می شود نیز برای محاسبه ی مقادیر رنگ و سایر مشخصات هر بخش از تصویر به کار گرفته می شود. متأسفانه این معماری برای پردازش موازی خیلی مناسب نبود به همین دلیل شرکت NVIDIA سعی کرد معماری پردازندههای گرافیکی را به نحوی بهینه کند تا هم امکان اجرای برنامههای گرافیکی را به همان صورت قبل داشته باشند هم اینکه بتوان از آنها برای پردازش موازی استفاده شود. اولین تلاش شرکت NVIDIA در این راه منجر به تولید پردازنده ی گرافیکی گرافیکی گرافیکی گرافیکی گرافیکی شد.

برای اینکه صحبت در مورد برنامهنویسی موازی ناهمگون با مشارکت همزمان CPU و GPU آسان تر شود، در بسیاری از مواقع از تشریح روند کار به کمک مدل میزبان  $^7$ ، وسیله  $^4$  استفاده می شود. این مدل در شکل  $^6$  نشان داده شده است. همان طور که در شکل نشان داده شده است، پردازنده ی اصلی قادر است فقط از طریق حافظه ی خارجی به تبادل داده با پردازنده ی گرافیکی بپردازد. لازم به ذکر است که هرچند پیاده سازی واقعی با این مدل خیلی تفاوت دارد اما این مدل برای به دست آوردن یک درک کلی از روش کار مناسب است. دقت کنید که اولاً سرعت دسترسی به منابع داخلی موجود پردازنده ی گرافیکی بسیار بیشتر از سرعت دسترسی به منابع مشترک است. ثانیاً پردازنده ی افزانده ی گرافیکی دسترسی پیدا کند و بالعکس.



شكل 3-0: مدل ميزبان، وسيله

<sup>4</sup> Device

<sup>&</sup>lt;sup>1</sup>Vertex Shading

<sup>&</sup>lt;sup>2</sup>Pixel Shading

<sup>&</sup>lt;sup>3</sup> Host

## 2.3 حافظه در کودا

در یک پردازندهی گرافیکی منطبق بر کودا، شـش نوع حافظهی مختلف با کاربردهای متفاوت وجود دارد. این حافظهها را می توان به دودستهی حافظههای روی تراشه و حافظههای بیرون تراشه تقسیم کرد. حافظههای بیرون ترا شه ازنظر فیزیکی جزئی از یک DRAM محسوب شده و لذا ویژگیهای DRAM را دارند یعنی دارای حجم بالا و سرعت پایین (در صورتی که cache نشوند، بین 200 الی 300 سیکل) میباشند. این حافظهها شامل موارد زیر هستند.

- **حافظه سراسری ':** هر پردازندهی گرافیکی یک نمونه از این حافظه در اختیار دارد. این حافظه از سمت پردازندهی گرافیکی هم قابل خواندن و هم قابل نوشتن است. شایان ذکر است که این حافظه برخلاف حافظههای ثوابت و بافت دارای حافظهی نهان نیست.
- **حافظه ثوابت ً:** هر پردازندهی گرافیکی یک نمونه از این حافظه را در اختیار دارد. این حافظه از سـمت پردازندهی گرافیکی فقط قابل خواندن است. حافظهی ثوابت همان طور که از نامش پیداست، حافظهای است برای ذخیره کردن مقادیر ثابت. این مقادیر، می توانند آرایهای از اعداد باشند که قبلاً توسط پردازندهی ا صلی به این حافظه منتقل شده و ترد أنها را میخوانند. طول عمر اطلاعات موجود در حافظه ثوابت برابر با طول عمر برنامه است و در طول مدتی که کرنلهای مختلفی از یک برنامه اجرا می شوند، حافظه ثوابت مقادیر خود را حفظ می کند. این حافظه، دارای حافظهی نهان نیز هست. حافظهی نهان برای کاربردهایی که در آنها پردازندهی گرافیکی به صورت مکرر اعدادی را از حافظهی خود میخواند، استفاده می گردد. سرعت دسترسی به اطلاعات موجود در حافظه نهان برابر با سرعت دسترسی به حافظه مشترک است پس به صورت کلی سرعت این حافظه می تواند بین 1 تا 300 سیکل ساعت تغییر کند. باید توجه دا شت که استفاده ی اشتباه و یا بیش از حد نیاز از این حافظه تنها احتمال عدم اصابت  $^{7}$  را زیاد می کند.
- **حافظه بافت نج** هر پردازندهی گرافیکی دارای یک حافظهی بافت با د ستر سی خواندن و نو شتن ا ست. کلمهی بافت در اصطلاح گرافیکی به معنای تصویری است که بر روی سطح اشیای سهبعدی نمایش داده می شـود. در کودا این حافظه نیز کاربردهای منحصـر به خود را دارد. این حافظه نیز دارای حافظهی نهان است. با توجه به اینکه این حافظه، جزئی از DRAM به حساب می آید، سرعت دستر سی به اطلاعاتی از آن که در حافظهی نهان موجود نیست بسیار پایین است. این حافظه برای حالتی بهینهسازی شده است که

<sup>2</sup> Constant memory

4 Texture memory

<sup>&</sup>lt;sup>1</sup> Global memory

<sup>3</sup> Cache miss

بخواهیم آرایههای دوبعدی ذخیره کنیم و تردهای بخواهند درایههایی نزدیک به هم را از آن بخوانند. برای حافظه بافت، منطق ذخیرهسازی اطلاعات در حافظهی نهان مطابق با نیازهای پردازش گرافیکی بافتها است. علاوه بر این، حجم حافظه بافت قابل تنظیم است و حداکثر می تواند برابر با کل فضای DRAM باشد. اما استفاده ی بیش از حد از آن، تنها باعث کاهش نرخ اصابت و سرعت خواندن از آن می شود.

■ حافظه محلی ۲: هر ترد بخشی از این حافظه را، به صورت انحصاری، برای خواندن و نو شتن در اختیار دارد. هرگاه اطلاعات یک ترد در رجیسترها جا نشود و نخواهیم این اطلاعات را در حافظهی مشترک قرار دهیم باید این اطلاعات را به حافظهی محلی سپرد. حافظههای محلی بر روی DRAM قرار دارند پس دارای حجم بسیار بزرگتری نسبت به حافظهی مشترک میباشند. هر ترد به بخشی از حافظهی دارای حجم عنوان حافظهی محلی دسترسی دارد. شایان ذکر است که پس از پایان اجرای کرنل و از بین رفتن ترد، قسمتی از حافظه که در اختیار این ترد بود نیز از بین خواهد رفت یعنی اطلاعات آن دیگر قابل دسترسی نخواهد بود.

دسته ی دوم حافظه های روی تراشه هستند. این حافظه ها دارای سرعتی بالاتر (یک سیکل) و حجمی پایین تر (حافظه ی مشترک معمولاً 16384 یا 8192 عدد هستند شهدند.

- **حافظه م شترک:** همه ی تردهای موجود در یک بلاک، به صورت اشتراکی از یک نمونه از این حافظه برای خواندن و نوشتن استفاده می کند.
  - ثباتها: هر ترد می تواند از تعدادی ثبات داخلی برای خواندن و نوشتن استفاده کند.

چون تردهای موجود در یک بلاک باهم از حافظه ی مشترک استفاده می کنند، این حافظه نیاز به پهنای باند زیادی دارد که بتواند به همه ی این تقا ضاها پا سخ دهد. برای د ستر سی به این پهنای باند حافظه های مشترک به تعدادی بانک تقسیم شده اند. این بانک ها دارای ورودی و خروجی مستقل و طول برابری هستند. برای مثال در پردازنده گرافیکی G80، هر حافظه مشترک 16 کیلوبایت بوده و از 16 بانک یک کیلوبایتی با کلمات 32 بیتی تشکیل می شود. هر بانک می تواند در هر سیکل به یک آدرس سرویس دهی کند. به عبارتی دیگر پهنای باند هر بانک، 32 بیت در هر سیکل ساعت است. بنابراین تعداد سرویسهای همزمانی که حافظه مشترک می تواند بدهد، به تعداد بانکهایش است.

-

<sup>&</sup>lt;sup>1</sup> Cache hit

<sup>&</sup>lt;sup>2</sup> Local memory

<sup>3</sup> Shared Memory

شکل 4-0 نحوه ی تقسیم یک حافظه ی مشترک را به بانکهای ذکرشده، نمایش می دهد. کلمات 32 بیتی متوالی، به بانکهای متوالی تخصیص داده می شوند.



شکل 4-0: بانکهای حافظه در کودا

اگر درآنواحد، چندین ترد تقاضای دسترسی به یک بانک را داشته باشند، تداخل پیش میآید و پردازنده ی گرافیکی ناچار است که به تقاضاها، به صورت نوبتی پاسخ دهد. در صورت بروز تداخل بانک، سرعت نهایی حافظه مشترک افت می کند. تقسیم حافظه مشترک به بانکهای متعدد، احتمال تداخل در دسترسی به بانکها را کاهش داده و سرعت نهایی خواندن و نوشتن در آن را افزایش می دهد.

در حالت عادی، تداخلی بین Threadهای دونیمه ی Warp وجود ندارد؛ زیرا Threadهای نیمه ی دوم Warp می کنند تا Threadهای نیمه ی اول کار شان با Shared Memory تمام شود. هرچند این اتفاق می تواند نوعی تداخل بانک محسوب شود، اما نظر به اینکه هر Warp شامل 32 Thread بوده و تنها 16 بانک مستقل برای پاستخدهی به نیازهای این Thread ها وجود دارد، بنابراین تداخل بین دونیمه ی یک Warp امری است اجتناب ناپذیر و معمولاً از تأخیر به وجود آمده صرف نظر می شود.

با توجه به این که آدرسهای یک Shared Memory معمولاً 32 بیتی هستند، در حالتی که با آرایهای سروکار داریم که اعضای آنها متغیرهای غیر 32 بیتی (مثل char یا 61th) هستند، بایستی مراقب تداخل در بانکها باشیم.

دو شکل 4–7، حالتی را معرفی می کنند که هیچ تداخلی در دسترسی Thread ها به بانکهای 4 و شکل سمت راست، آدرس دهی تصادفی Memory وجود ندارد. شکل سمت چپ آدرس دهی خطی با گام یک، و شکل سمت راست، آدرس دهی تصادفی یک به یک را نشان می دهد.

## 2.4 معماری پردازنده های گرافیکی GeFroce سری

پردازندههای گرافیکی سری 8800 که موسوم به G80 هستند در آبان ماه سال 1385 همراه با ارائه کارتهای گرافیکی سری GeForce 8800 GTX مطابق با معماری کودا ساخته و به بازار ارائه شدند. یکی از مهم ترین تغییراتی که در معماری G80 اتفاق افتاده بود این بود که در این پردازنده ی گرافیکی برای نخستین بار واحد پردازشهای رأسی و پیکسلی با یکدیگر ادغام شدند و یک واحد یکتا به وجود آمد که قادر بود همه ی پردازشهای رأسی سمت پیش پیک سلی به موازی را باهم انجام دهد. دلایلی که شرکت NVIDIA را بدین سمت پیش برد در ادامه توضیح داده شده است.

- توزیع بار ناهمگون: یکی از مهمترین علل ادغام این دو واحد وجود توزیع بار ناهمگون است. در پردازش تصاویر، زمانی که با زوایای بزرگ روبهرو هستیم، واحد پردازندهی رئوس در بسیاری از مواقع بیکار است و بار زیادی بر دوش واحد پردازش پیکسلی قرار دارد. در عوض در زمانهایی که مشغول پردازش زاویههای کوچک هستیم، بار زیادی بر دوش واحد پردازش رأس قرار دارد و واحد پردازش پیکسلی بیکار است. درصورتی که برای هر کدام از این واحدها یک سختافزار مجزا تعریف کنیم، نمی توانیم هر دو واحد را زیر بار کامل ببریم پس طراحی هر گز بهینه نخواهد بود.
- **کاهش هزینه:** دو واحد تلفیق شده می توانند از بسیاری از بخشها به صورت مشترک استفاده کنند. این استفاده مشترک مساحت تراشه و هزینه های طراحی را کاهش می دهد.
- **طراحی یکپار چه:** با تلفیق این دو واحد یک گروه طراحی میتواند بهراحتی بر روی جنبه های مختلف طراحی تمرکز نماید و طرحی بهتر و یکپارچهتر ارائه دهد.

-

<sup>&</sup>lt;sup>1</sup> Vertex process

<sup>&</sup>lt;sup>2</sup> Pixel process

• عمومیت در برنامه نویسی: واحد پردازنده ی جدیدی که به جای دو پردازنده ی قبلی قرار گرفته است می تواند برنامه های عمومی تری را اجرا کند نه فقط برنامه هایی که برای پردازش تصاویر نوشته شده است. بدین سان پردازش موازی بر روی پردازنده ی گرافیکی آسان خواهد شد.

در شکل 5-0 معماری یک پردازنده ی گرافیکی سری 8 نشان داده شده است. روند پردازش اطلاعات در این پردازنده از بالا به پایین است؛ اطلاعات خام از قسمت بالای پردازنده وارد شده، پردازش می شود و نهایتاً از قسمت پایین شکل، اطلاعات پردازش شده خارج می شود. در ادامه واحدهای مختلف این پردازنده شرح داده شده است.



شكل 5-0: معماري پردازندهي گرافيكي GeForce 8800

## $(SPA^{\prime})$ آرایه پردازندههای جریان -1

واحد SPA که در شکل نشان داده نشده است، شامل مجموعه ی تمام واحدهای  $TPC^2$  است.این واحد مسئولیت اجرای برنامههای گرافیکی، اجرای برنامههای پردازش موازی، کنترل و مدیریت تردها را بر عهده دارد.

## $^{\text{"" clu}}$ رابط ميزبان

در ادبیات پردازش موازی با پردازندههای گرافیکی، به پردازندهی اصلی میزبان و به پردازندهی گرافیکی وسلیه وسلیه وسلی شود. بنابراین، واحد رابط میزبان همان طور که از اسمش پیدا ست وظیفه ی هماهنگی با میزبان را بر عهده

<sup>&</sup>lt;sup>1</sup>Streaming Processor Array

<sup>&</sup>lt;sup>2</sup>Texture/Processor Cluster; Thread Processing Cluster

<sup>&</sup>lt;sup>3</sup>Host Interface

<sup>&</sup>lt;sup>4</sup>Device

دارد. این واحد باید دستورات CPU را دریافت کرده، اطلاعات موردنیاز را از حافظه فرابخواند و سازگار بودن دستورات مختلف را بررسی کند.

### 3- واحد Input Assembler -3

وظیفه ی این واحد واکشی اطلاعات مربوط به تصاویر از حافظه است. این واحد قادر است در هر پالس ساعت یک مشخصه ی مشخصه ی رأسی را از حافظه برای پردازش واکشی کند.

### Viewport/Clip/Setup/Raster/Zcull واحد -4

این واحد وظیفه دارد تا یک سری پیش پردازش مقدماتی بر روی تصاویر انجام دهد. مهم ترین مسئولیت این قسمت تبدیل کردن اطلاعات برداری تصاویر به اطلاعات پیکسلی برای پردازش تصویر است.

### 5- واحدهای توزیع کار

واحدهای توزیع کار رأ سی ، پیکسلی و پرداز شی مسئولیت توزیع پردازشهای مختلف را در بین واحدهای TPC واحدهای توزیع بار یکنواخت بین TPCهاست.

### 6- واحد ROC<sup>4</sup>

هر واحد ROC به یک قسمت م شخص از حافظه د ستر سی دارد. TPC اطلاعات را از طریق شبکه ی اتصالات داخلی  $^{\alpha}$  برای ROC ارسال می کند. وظیفه ی ROC کنترل عمق رنگ، تست رنگ، مخلوط کردن و به روزرسانی رنگهاست. واضح است که تمامی این واحدها به صورت موازی باهم کار می کنند.

#### DRAM -7

در پردازندههای GeForce سـری 8 حافظه ی RAM به صـورت 8 بانک مسـتقل در نظر گرفته شـده اسـت. این سبک طراحی RAM کمک می کند تا پهنای باند بیشتری در اختیار پردازندهها قرارگرفته و عملیات ذخیره و بازیابی به صورت موازی انجام شود. در معماری سری 8800 انتقال اطلاعات از RAM به واحد SPA از طریق کش L2 صـورت می گیرد. تعداد پایههای باس داده در RAM برابر با 384 پایه اسـت که به شـش گروه که هر کدام دارای 64 پایه ی داده ه ستند تق سیم می گردد. شایان ذکر ا ست که حافظه ی محلی و حافظه ی سرا سری بر روی این

<sup>2</sup>Pixel Work Distribution

<sup>7</sup>Global Memory

<sup>&</sup>lt;sup>1</sup>Vertex Work Distribution

<sup>&</sup>lt;sup>3</sup>Compute Work Distribution

<sup>&</sup>lt;sup>4</sup>Raster Operation Processor

<sup>&</sup>lt;sup>5</sup>Interconnection Network

<sup>&</sup>lt;sup>6</sup>Local Memory

RAM قرار دارند. حافظهی محلی یک حافظهی انحصاری است که برای هر ترد به صورت مستقل قابل دسترسی است. به عبارت دیگر تردهای مختلف نمی توانند به حافظهی محلی همدیگر دسترسی پیدا کنند. حافظهی عمومی هم حافظه ای است که برای همه ی تردها قابل د ستر سی است. تردهای مختلف می توانند اطلاعات شان را در حافظه ی عمومی باهم تبادل کنند.

#### 8- واحد TPC

همان طور که در شکل 6-0 نشان داده شده است، هر واحد TPC دارای یک کنترل کننده ی اطلاعات هندسی  $^{\prime}$ ، یک واحد بافت و دو  $SM^4$  است. واضح است که تعداد المان هایی که در داخل هر  $SM^4$  قرار دارد می تواند بر حسب نیاز تغییر کند. واحد کنترل کننده ی اطلاعات هند سی موظف ا ست خط لوله ی منطقی را قرار دارد می تواند بر حسب نیاز تغییر کند. واحد کنترل کننده ی اطلاعات هند سی موظف ا ست خط لوله ی منطقی را که برنامه ی پردازش تصویر بر اساس آن نو شته شده ا ست بر روی سخت افزار SMها بنگارد. واحد SM موظف است که SMها مختلف را مدیریت کرده و بین آن ها برای دسترسی به منابع مشتر ک از قبیل واحد بافت، دسترسی به حافظه و ورودی ها و خروجی ها داوری نماید. واحد SM مسئول توزیع عاد لانه بار محاسباتی بین SM نیز است. در یک SM چند SM نیز وجود دارد که این SM واحدی که در یک SM قرار دارد واحد بافت است. واحد بافت قادر است در هر سیکل یک دستورالعمل را اجرا نماید. ورودی واحد بافت مختصات پیکسل هایی است که قرار بافت قادر است در هر سیکل یک دستورالعمل را اجرا نماید. ورودی واحد بافت مختصات پیکسل هایی است که قرار مستقل و موازی نسبت به SM عمل می کند. هر واحد پردازش بافت دارای چهار واحد تولید کننده ی آدرس و هشت واحد فیلتر کننده است که همه ی آن ها قادرند به صورت موازی کار کنند. واحد بافت کاملاً به صورت خط لوله ای پیاده شده است و دارای یک حافظه ی پنهان است که پیاده کردن فیلترهای محلی را تسریع می کند.

<sup>&</sup>lt;sup>1</sup>Geometry Controller

<sup>&</sup>lt;sup>2</sup>SM Controller (SMC)

<sup>&</sup>lt;sup>3</sup>Texture Unit

<sup>&</sup>lt;sup>4</sup>Streaming Multiprocessor



شكل 6-0: TPC

مهمترین بخش TPC واحد SM است. این واحد دارای یک کش د ستورالعمل  $^{\prime}$ ، یک کش فقط خواندنی ثوابت  $^{\prime}$ ، مهمترین بخش TPC واحد واکشی و اجرای دستورالعمل  $^{\prime}$ ،  $^{\prime}$  کیلوبایت حافظه ی مشتر ک خواندنی و نوشتنی، هشت پردازنده جریان  $^{\prime}$ ، و دو واحد پردازشهای ویژه  $^{\prime}$  است.هر کدام از  $^{\prime}$  ها دارای یک واحد  $^{\prime}$  است که عملیات ضرب و جمع متوالی به فرم  $^{\prime}$  و  $^{\prime}$  است.  $^{\prime}$  و در یک پالس ساعت انجام خواهد داد.  $^{\prime}$  ها یا پردازنده های جریان  $^{\prime}$  به تدریج با نام هسته های کودا شناخته شدند. پس از این ما نیز برای خطاب کردن پردازنده های جریان  $^{\prime}$  افظ هسته های کودا را به کار خواهیم برد.

در هر SM واحد SFU دو وظیفه ی عمده بر عهده دارد. وظیفه ی نخست اجرای عملیات ریاضی سطح بالا مانند عملیات محاسبه ی توابع مثلثاتی و جذر بوده و وظیفه ی دوم الحاق پیکسل ها برای نمایش است. آخرین قسمت یک SM حافظه ی مشترک است. حافظه ی مشترک به برنامه هایی که بر روی هسته های کودای موجود در یک SM اجرا می شـوند این امکان را می دهد که بدون نیاز به دسـترسـی به حافظه ی خارجی به تبادل اطلاعات بپردازند. بدین سان ترافیک د ستر سی به حافظه ی خارجی کاهش یافته و سرعت نهایی اجرای برنامه افزایش خواهد یافت.در بدین سان ترافیک د ستر سی به حافظه ی خارجی کاهش یافته و سرعت نهایی اجرای برنامه افزایش خواهد یافت.در بدین سان ترافیک د ستر سی به حافظه ی خارجی کاهش یافته و واحدهای SFU برابر با SFU اسـت و قدرت محا سباتی هر SM در بیشترین حالت برابر با ع GGFLOPS است. می توان گفت کوچک ترین واحد پردازنده ای

<sup>&</sup>lt;sup>1</sup>Instruction Cache (I cache)

<sup>&</sup>lt;sup>2</sup>Constant Cache (C cache)

<sup>&</sup>lt;sup>3</sup>Multithread Instruction Fetch And Issue (MT issue)

<sup>&</sup>lt;sup>4</sup>Streaming Processor

<sup>&</sup>lt;sup>5</sup>Special Function Unit

<sup>&</sup>lt;sup>6</sup>Multiply ADD

که در یک پردازنده ی گرافیکی قرار دارد هستههای کودا است. تردهایی که برای اجرا به یک SM داده می شود بین هستههای کودا تقسیم شده و هر هسته ی کودا یک سری از آنها را پردازش می کند به همین دلیل به این هستههای کودا پردازنده ی ترد هم گفته می شود. یک هسته ی کودا قادر است عملیات ریاضی ممیز شناور شامل جمع، ضرب و MAD انجام دهد. این عملیات با استاندارد 754 IEEE برای اعداد اع شاری ممیز شناور با دقت ساده منطبق بوده و قادر است مقادیر خاص ازجمله NaN¹ یا مقادیر بی نهایت را تشخیص دهد. این هسته همچنین قادر است عملیات ریاضی صحیح متنوعی شامل مقایسه و تبدیل مقادیر انجام دهد. شایان ذکر است که این هستهها به صورت کاملاً خط لوله ای طراحی شده اند.

یکی از معایب پردازندههای سری 8800 این است که در آنها از اعداد زیر نرمال بشتیبانی نمی شود. به عبارت دیگر در این پردازنده ها اعداد زیر نرمال با مقدار صفر تقریب زده سده و دور ریخته می شوند که این عمل دقت نهایی محاسبات را پایین خواهد آورد.

در کودا، کرنل برنامه ی ساده ای است که مشخص می کند یک ترد چگونه نتایج موردنظر را محاسبه کند. برای اینکه پاسخ یک مسئله داده شود باید تردهای بسیار زیادی به صورت همزمان اجرا شوند. حال مسئلهای که ایجاد می شود این است که چگونه می توان اجرای موازی تردهای بسیار زیادی را که ممکن است مربوط به برنامههای مختلفی با شد مدیریت کرد. از آنجایی که هر برنامه ای که قرار با شد این تردها را مدیریت کند خودش زمان گیر است شرکت NVIDIA برنامه ی مدیریت اجرای این تردها را به صورت سخت افزاری پیاده کرده است این برنامه قادر است اجرای اجرای همزمان را با سربار آزمانی صفر ثانیه مدیریت کند. برای اینکه از برنامههای مستقل پردازش موازی پشتیبانی شود، هر SM قادر است مستقل از سایر SMها برنامه بر عهده ی مشخصی را اجرا کند مشکلی که ممکن است ایجاد شود این است که اجرای قسمتهای مختلف برنامه بر عهده ی مشخصی را اجرا کند مشکلی که ممکن است ایجاد شود این است که اجرای قسمتهای مختلف برنامه بر عهده ی کلاهای مختلفی گذاشته شود و جایی که نیاز به تبادل داده است کار برخی از SMها به پایان نرسیده باشد. برای طلقیکی NVIDIA از یک معماری جدید به نام \*SM استفاده می شود. واحد مدیریت اجرای تردهای SM گرافیکی SM این کرفته شده است و به معنی تار پارچه است. تار پارچه مجموعهای از یک سری نخ موازی با هم نست و به معنی تار پارچه است. تار پارچه مجموعهای از یک سری نخ موازی با هم است و اگر به شکل 7-0 توجه کنید متوجه خواهید شد که علت این نامگذاری چیست.

<sup>2</sup>Sub normal

<sup>&</sup>lt;sup>1</sup>Not A Number

<sup>&</sup>lt;sup>3</sup>Overhead

<sup>&</sup>lt;sup>4</sup>Single Instruction Multiple Thread

<sup>5</sup>Warr



شكل 7-0: نمونهى تار پارچه

هر SM قادر است 24 وارپ را به صورت همزمان اجرا کند. تمامی تردهایی که در یک وارپ قرار دارند مشابه هم هستند و باید از یک آدرس برنامه شروع به اجرا کنند اما آنها آزادند که در طول اجرای برنامه به قسمتهای مختلفی جهش کرده و به صورت م ستقل اجرا شوند؛ هرچند که اگر چنین اتفاقی رخ دهد اجرای آنها به صورت موازی نخواهد بود. به این سبک اجرای موازی تردها SIMT گفته می شود. در هر SM واحد اجرای T وارپی بررسی می کند و یکی از 24 وارپی را که برای اجرا آماده است انتخاب می کند.اولین انتخاب بر اساس نوع وارپ، نوع دستورالعمل و رعایت منصفانه بودن شانس اجرا برای همهی وارپها صورت می گیرد. در معماری GeForce سری 8 هر وارپ به صورت دو سری 16 تردی اجرا می گردد که در مجموع 4 سیکل طول می کشد. نمونه ی اجرای SIMT در شکل 0-8 نشان داده شده است.



شكل 8-0: اجراى SIMT

پسازاینکه یک وارپ برای اجرا انتخاب شد SM، تردهای آن را بر روی ه ستههای کودا به صورت م ستقل از هم اجرا می کند. بهترین بازده، زمانی به دست می آید که برنامهای که قرار است اجرا گردد دارای انشعاب وابسته به داده نبا شد. در صورتی که چنین پر شی وجود دا شته با شد ا صطلاحاً می گویند واگرایی اتفاق افتاده ا ست. هر زمان که در

یک SM واگرایی اتفاق بیفتد تردهای آن بهصــورت متوالی اجرا خواهند شــد. اگر بخواهیم دو روش SIMT و SIMD را باهم مقایســه کنیم باید گفت که روش اول کنترل ترد را بر عهده دارد ولی روش دوم کنترل برداری از دادهها را بر عهده می گیرد. تفاوت مهمی که وجود دارد این است که SIMT نه تنها اجازه ی نگارش برنامه ی موازی در سطح داده را می دهد بلکه اجازهی اجرای تردهای مستقل را نیز فراهم می کند.

کامپایلرهای سـطح بالا برنامههای گرافیکی و برنامههای پردازش موازی را مسـتقیماً به برنامهی باینری قابل|جرا توسط پردازندهی گرافیکی تبدیل نمی کنند بلکه آن را به یک سری دستورالعمل میانی مانند دستورالعملهای PTX تبدیل کرده و سپس این دستورالعملها پس از بهینه سازی به دستورالعملهای قابل اجرا تو سط پردازندهی گرافیکی تبدیل میشوند. بدین ترتیب شرکت میتواند نسلهای متفاوتی از پردازندههای گوناگون تولید کند ولی زبان برنامهنویسی را تغییر ندهد. لازم به ذکر است که تغییر مداوم زبان برنامهنویسی، کاربران را نسبت به استفاده از سختافزار دا سرد می کند زیرا کاربر هر روز مجبور ا ست زبان جدیدی را بیاموزد. فایده ی دیگر این سبک کامپایل برنامه این است که در آن میتوان برنامه را قبل از تبدیل نهایی به کدهای باینری بررسی کرد، وابستگیهای دادهها را برر سی کرد، محلهای وقوع واگرایی را تشخیص داد، کدهای مرده (قسمتهایی که هرگز اجرا نخواهند شد) را کشف کرد و برنامه را تا حد امکان برای اجرا بر روی پردازندهی گرافیکی بهینه کرد.

هر پردازندهای متنا سب با کاربردی که دارد دارای یک مجموعه د ستورالعمل خاص ا ست که در را ستای هدف آن پردازنده بهینه شدهاند. در ادامه مجموعهی دستورالعملهایی که توسط پردازندههای گرافیکی سری 8800 شرکت NVIDIA پشتیبانی میشوند آورده شده است.

## مجموعه دستورالعمل های اعشاری و صحیح

- این دستورها شامل جمع، ضرب، ضرب-جمع یا همان MAD، یافتن کمینه، بیشینه، مقایسه و دستورهای تبدیل بین اعداد صحیح و اعشاری هستند. همچنین یک سری د ستورات دیگر هم ه ست که تو سط واحد SFU اجرا می شود. این د ستورات عبارتاند از محاسبهی سینوس، کسینوس، مقدار نمایی، لگاریتم باینری، معکوس کردن عدد و محاسبهي جذر.
- م این عملیات قادرند پرچمهای صفر، منفی، کری و سرریز  $^{7}$  را که به صورت اختصاصی در  $\circ$ هر ترد قرار دارند برای استفادههای بعدی ست کنند.

<sup>1</sup> Flag

<sup>&</sup>lt;sup>2</sup>Carry

Overflow

### • عملیات بیتی

عملیات بیتی شامل شیفت به سمت راست، شیفت به سمت چپ، عملیات منطقی و جابه جایی هستند.

## • عملیات کنترل اجرا

این عملیات شامل انشعاب، فراخوانی، بازگشت، دستورالعمل trap و دستور مربوط به سنکرون کردن تردها است.

### • دستورالعملهای دسترسی به حافظه

برای دسترسی به حافظه دو نوع دستورالعمل در نظر گرفتهشده است. نوع نخست دستورالعمل های بافت است که با کمک خود واحد بافت می تواند به اطلاعات حافظه دسترسی پیدا کند. نوع دیگر دستورالعمل های ذخیره و بازیابی معمولی است. این دستورالعملها برای هماهنگ شدن کامل سختافزار با زبان C به آن اضافه شده است. این دستورها توسط SM اجرا می گردند.

تا اینجا با معماری پردازندههای گرافیکی سری 8 و معماری کودا آشنا شدیم. اکنون زمان مناسبی است که بین این دو معماری ارتباط برقرار کنیم و ببنیم که مدلی که کودا برای برنامهنوی سی ارائه می کند چگونه بر روی سخت افزار پردازندههای گرافیکی نگاشته می شود.

گفته شد که برای اجرای یک برنامه ی موازی نیاز است تعداد بسیار زیادی ترد اجرا شوند و هرکدام از آنها کار خاصی را انجام دهند تا نهایتاً پاسخ مسئله به دست آید. همچنین گفته شد که این تردها ممکن است در SMهای گوناگون باشند و هر SM این تردها را در قالبهایی به نام وارپ اجرا میکند. فرض کنید فقط یک برنامه بر روی پردازنده ی گرافیکی در حال اجرا است؛ برای اجرای این برنامه یک سری ترد در حال اجراشدن هستند به این تردها که همه مربوط به اجرای یک برنامه بوده و برای یافتن پا سخ ممکن ا ست به مبادله ی اطلاعات نیاز دا شته با شند که همه میشود. تعداد تردهای درون یک CTA میتواند از 1 تا 512 عدد باشد. هرکدام از این تردها دارای یک شیماره ی منحصربهفرد در درون CTA هستند و برنامهنویس میتواند تردها را درون CTA به صورت یک شیماره ی منحصربهفرد در درون CTA هستند و برنامهنویس میتواند تردها را درون گردند. هر SM قادر یک بعدی، دوبعدی و یا محلی باهم مبادله کنند و یا در نقطههای خاصی از اجرا باهم سنکرون گردند. هر SM قادر حافظه ی سراسری و یا محلی باهم مبادله کنند و یا در نقطههای خاصی از اجرا باهم سنکرون گردند. هر SM قادر

<sup>&</sup>lt;sup>1</sup>Cooperative Thread Array

است نهایتاً تا هشت CTA را به صورت هم زمان اجرا کند. این تعداد وابسته است به منابعی که هر CTA نیاز دارد. واحد SMC درصــورتی که ببیند منابع خالی وجود دارد یک CTA تعریف کرده و تردهای جدیدی را اجرا می کند. واضح است که SM هر SM را در قالب وارپهایی که هر کدام دارای 32 ترد است اجرا خواهد کرد. این طراحی واضح است که SM هر اکتال CTA واضح است که شده واحد توزیع کار این CTAها قرار دارد که به آن گرید CTA گفته میشــود. در این گرید CTAهای زیادی قرار دارد که واحد توزیع کار این CTAها را با توجه به اینکه کدام گفته میشــود. در این گرید CTAهای زیادی قرار دارد که واحد توزیع کار این ACTها را با توجه به اینکه کدام SM دارای ظرفیت خالی است بین آنها توزیع می کند. برای اینکه بتوان فارغ از اندازه پردازندهی گرافیکی بهراحتی برنامه وراد میشــوند و تردهایی که در داخل CTAهای مختلف قرار دارند امکان تبادل اطلاعات را با هم نخواهند داشت. بدین سان ممکن است تمام CTAهای یک برنامهی خاص بر روی یک پردازندهی گرافیکی بهصـورت موازی باهم اجرا شـوند و بر روی پردازندهی گرافیکی دیگر هم بهصـورت متوالی اجرا شوند در این حالت تنها تفاوتی که حا صل می شود در زمان اجرای برنامه ا ست و ا شتباهی در خروجی متوالی اجرا شوند در این حالت تنها تفاوتی که حا صل می شود در زمان اجرای برنامه ا ست و ا شتباهی در خروجی پدید نخواهد آمد. پس سلسلهمراتب اجرا در پردازندهی گرافیکی دارای سه قسمت زیر است:

- ترد: یک بخش از پاسخ را بیان می کند و با TID مشخص می گردد.
- CTA: پاسخ بلاکهایی از برنامه را مشخص می کند و با CTA ID مشخص می شود.
  - Grid: پاسخ تعداد زیادی CTA را مشخص می کند.

با این تفاسیر تطبیق مدل برنامهنویسی کودا با معماری سیختافزاری کار دشواری نیست. هر ترد در مدل برنامهنویسی کودا با یک ترد در سختافزار معادل است. هر بلاک کودا معادل CTA و گرید کودا با گریدی که در این قسمت معرفی شد برابر است. پس بلاکهایی که در کودا تعریف می شود در قالب CTA در SM اجرا خواهد شد.

## 2.5 معماری پردازنده های گرافیکی GeForce سری 200

پردازندههای گرافیکی سـری 200 دومین نسـل پردازندههای گرافیکی شـرکت NVIDIA با معماری یکپارچه واحد سـایه زنی هسـتند. شـرکت NVIDIA پردازندههای گرافیکی سـری 200 را با هدف دسـتیابی به اهداف زیر تولید کرد.

- بالا بردن كارايي پردازندههاي گرافيكي نسل قبل يعني GeForce سرى 8
  - بهینهسازی معماری برای بازیهای رایانهای جدید

- بهینهسازی معماری برای کاهش مصرف انرژی و فضای مصرفی
- ساخت یک پردازنده ی گرافیکی قدرتمند برای اجرای پردازش موازی با مقیاس بزرگتر

پردازنده ی گرافیکی GeForce GTX 200 اولین پردازنده ای است که از نسل دوم واحد سایه زنی یکپارچه شرکت NVIDIA استفاده می کند. این پردازنده دارای سرعتی به صورت متوسط 1.5 برابر سرعت پردازندههای نسلهای پیشین است. معماری این پردازنده بر اساس معماری پردازندههای گرافیکی GeForce سری هشت است با این تفاوت که معماری این پردازنده در بسیاری از بخشها بهینه شده است. در پردازندههای سری 200 تعداد TPCها از 8 به 10 عدد در هر پردازنده افزایش پیداکرده است و تعداد MRهای موجود در هر TPC نیز به سه عدد افزایش پیداکرده است. پس با یک حساب سرانگشتی می توان متوجه شد که تعداد هستههای کودا در این نسل از پردازندهها به عدد 240 رسیده است. در تمامی پردازندههای گرافیکی سری 200 نزدیک به 80 درصد از ترانزیستورها برای مصارف پرداز شی ا ستفاده شده ا ست درحالی که در CPUها به صورت متو سط نزدیک به 20 درصد از فضا برای عردازش اختصاص داده شده و حجم زیادی از فضا برای حافظهی کش اختصاص پیداکرده است. در طراحی CPUها تمرکز بسیار بالایی بر روی کاهش تأخیر وجود دارد؛ از این مقایسه می توان نتیجه گرفت که در طراحی CPUها تمرکز بسیار بالا باشد. این در حالی است که در مورد پردازندههای گرافیکی تمرکز بر روی بالا بردن قدرت پردازش موازی بر روی حجمهای بسیار زیاد دادههای ورودی است.



شكل 9-0: معماري GeForce GT 200

در شکل 0-9 معماری GeForce GT 200 نشان داده شده است. در بالاترین قسمت واحد برنامهریز ترد و وجود دارد که اجرای تردهای مختلف بین TPCها را مدیریت می کند. در قســمت پایین هم واحدهای بافت و واحد دستورالعملهای اتمیک و وجود دارد که نقش آنها مانند نقش همین قسـمتها در پردازندههای نسـل قبل اسـت. همان طور که شکل نشان می دهد، این سری پردازندهها دارای ده واحد TPC است که اجزای این واحد، با جزئیات در شکل نشان داده شده است. همان طور که در شکل نشان داده شده است اجزای واحد TPC مانند اجرای واحد TPC مانند اجرای واحد TPC در نسل قبلی پردازندهها ست، با این تفاوت که در این نسل تعداد SM بیشتر شده است. پردازندههای سری 200 هم مانند نسل قبلی نسبت به تأخیر در فراهم شدن داده مقاوم هستند؛ یعنی در صورتی که یک ترد برای دسترسی به داده معطل بماند، سخت افزار قادر است بدون تحمیل کردن هیچ گونه سرباری مجموعه تردهای دیگری را اجرا کند.



شكل 0-10: اجزاي واحد TPC در پردازندههاي گرافيكي سري 200

یکی از ایرادهای پردازندههای سریهای قبل، این بود که در اجرای برنامههای بلند به مشکل پر شدن رجیسترها برخورد می کردند. در این نسل از پردازندههای گرافیکی اندازه فایل رجیسترها دو برابر شده است که نوشتن برنامههایی طویل با کارایی بالا را تسهیل خواهد کرد. یکی دیگر از مزایای معماری GT 200 این است که واحد محاسبات اعشاری آن محاسبات ضرب جمع را بدون گرد کردن میانی محاسبه می کند. در پردازندههای قبلی محاسبات اعشاری آن محاسبات ضرب جمع را بدون گرد کردن میانی محاسبه می کند. در پردازندههای دوم محاسبات اعشاری این گرد کردن دومرحلهای باعث افت دقت می شد. در پردازندههای سری 200 پس از محاسبه ی حاصل جمع. این گرد کردن دومرحلهای باعث افت دقت می شد. در پردازندههای سری 200

-

<sup>&</sup>lt;sup>1</sup>Thread Scheduler

<sup>&</sup>lt;sup>2</sup> Atomic

عملیات MAD روی اعداد اع شاری با دقت مضاعف، حا صل را پس از عملیات ضرب گرد نکرده و آن را با حفظ تمامی رقمهای اعشاری با مقدار ثابت نهایی جمع خواهد کرد. به این روش محاسبه که نسبت به روش قبلی از دقت بالاتری برخوردار است Fused Multiply ADD گفته می شود.

پردازندههای GeForce سری 200 در بسیاری از جزئیات ازجمله واحدهای بافت، محا سبات هند سی، واحدهای بردازندههای مدیریت حافظه و مدیریت مصرف انرژی نسبت به نسلهای پیش از خود برتری داشتند که بیان به تفصیل این جزئیات از مو ضوع بحث این کتاب خارج ا ست. پردازندههای گرافیکی GeForce سری 200 با تواناییهای بالایی که داشتند پردازش موازی همه منظوره با کمک پردازندههای گرافیکی را بیش از پیش فراگیر کردند. پس از پردازندههای این نسل، شرکت NVIDIA معماری نسل سوم پردازندههای گرافیکی با واحد سایه زنی یکپارچه را تحت عنوان فرمی ارائه کرد.

## 2.6 معماري Fermi

زمانی که شرکت NVIDIA شروع به توسعه ی معماری فرمی کرد، پردازش موازی با کمک پردازندههای گرافیکی تو سعه گرافیکی دیگر امری نوپا نبود. در آن زمان برنامههای به سیاری برای دو نسل قبلی از پردازندههای گرافیکی تو سعه پیداکرده بود و نظرات به سیاری از سوی کاربران برای شرکت از سال شده بود. بدین ترتیب NVIDA توانست با بهره گیری از تجربیات حاصل از پردازندههای گرافیکی دو نسل قبل یک معماری قدرتمند ارائه دهد. در این معماری کاستیهای نسلهای قبل برطرف شد و استفاده از پردازنده ی گرافیکی برای توسعه ی برنامههای موازی آسان تر و بهینه تر گردید. مهم ترین ویژگیهایی که از دیدگاه پردازش موازی در معماری فرمی رعایت شده است در ادامه ذکر شده است.

- بهینهسازی کارایی واحد محاسبات اعشاری با دقت مضاعف $^{7}$
- هرچند واحد محاسبات اعشاری با دقت معمولی در پردازندههای گرافیکی قبلی دارای کارایی
   قابل قبولی بود اما برخی از مسائل مربوط به پردازشهای موازی نیازمند کارایی بالا در کار
   با اعداد اعشاری با دقت مضاعف هستند.
  - استقرار واحد تشخیص و تصحیح خطای \*ECC

<sup>&</sup>lt;sup>1</sup>Fermi

<sup>&</sup>lt;sup>2</sup>Double Precision Floating Point

<sup>&</sup>lt;sup>3</sup>Error Correcting Code

و با کمک واحد ECC می توان تعداد بسیار زیادی GPU را در یک مرکز پردازش موازی در کنار هم قرارداد و بهراحتی و بدون نگرانی از بروز خطا بر روی آنها، محا سبات حساس به خطا از جمله محاسبات مربوط به امور مالی را انجام داد.

#### • کش

برخی از الگوریتمهای پردازش موازی نمی توانند از حافظه ی مشتر کی که بر روی پردازنده ی
گرافیکی در نظر گرفته شده است استفاده کنند به همین دلیل امکان استفاده از کش واقعی
نیز در معماری فرمی در نظر گرفته شده است.

## • افزایش حجم حافظه مشترک<sup>۱</sup>

بر اساس تجربههای بهدستآمده از نسلهای قبلی پردازندههای گرافیکی، مشخصشده که برخی از امور پردازش موازی نیاز به بیش از 16 کیلوبایت حافظه مشــترک دارند تا بتوانند بهسرعت بالاتری برسند.

### • تغییر محتوای سریع

پردازندههایی که در داخل پردازنده ی گرافیکی قرار دارند هم مسئول رسیدگی به امور گرافیکی هستند و هم باید پردازشهای مربوط به پردازش موازی را بر عهده بگیرند. بدین ترتیب لازم است که بارها کار خود را تغییر دهند. این تغییر کار<sup>۲</sup> فرآیندی زمان بر است که پردازنده را ملزم میسازد تا تمامی محتوای داخلی خود را با محتوای جدیدی تغییر دهد. در معماری فرمی امکان تغییر این محتوا با سرعت بالاتری فراهمشده است.

### دستورهای اتمیک سریعتر

ر بر اساس تجربههای قبلی نیاز به دستورهای اتمیک سریع تری برای پیادهسازی الگوریتمهای پردازش موازی بر روی پردازندههای گرافیکی وجود دا شت. در معماری فرمی این د ستورات نیز گنجاندهشده است. دستورالعملهای اتمیک به دستورالعملهایی گفته می شود که اجازه ی انجام عملیات بازیابی، پردازش و ذخیره مجدد قسمتهای مختلفی از یک ساختمان داده را به صورت همزمان به تردهای مختلف می دهد. عملیاتی اتمیک نامیده می شوند که شامل

<sup>&</sup>lt;sup>1</sup>Shared Memory

<sup>&</sup>lt;sup>2</sup>Task Switching

د ستورهای بازیابی، پردازش و ذخیره برای هر ترد به صورت مستقل و بدون ایجاد مزاحمت با سایر تردها هستند. به دلیل افزایش تعداد واحدهای اتمیک در فرمی و وجود کش GT200 بیش از بیست برابر بیشتر شده است.

این ویژگیهای فرمی به علت وجود یک معماری منحصربهفرد با اجزای مناسب و متناسب است. در ادامه برخی از واحدهایی که در بهبود معماری فرمی نقش داشتهاند توضیح داده خواهد شد.

### • افزودن SMهای نسل سوم

در نسل سوم SMها تعداد هستههای کودا در هر SM به سیودو هسته افزایش پیدا کرد SM د نسبت به معماری GT200 چهار برابر شده بود. همچنین توانایی محاسبات اعشاری با دقت مضاعف نسبت به پردازنده ی گرافیکی نسل قبل 8 برابر افزایش یافت. ازجمله ی دیگر بهینه سازی هایی که در معماری فرمی پدید آمد اضافه شدن قسمت مدیریت وارپ مضاعف بود که به پردازنده این امکان را می داد که بتواند د ستورالعمل ها را به صورت مستقل بین دو وارپ مختلف به صورت هم زمان توزیع و اجرا نماید. بالاخره اینکه در معماری فرمی 8 و 8 کیلوبایت حافظه ی رم ا ضافه شد که به صورت پویا قابل تق سیم به دو ق سمت 8 و 8 کیلوبایتی بین کش 8 و حافظه ی مشتر ک بود.

## • نسل دوم دستورالعملهای موازی اجرای ترد

در این نسل فضای آدرس را برای تطبیق پذیری کامل با C++ بهینه کردهاند و همچنین واحد محا سبات اعشاری با دقت ساده و مضاعف ایجاد شد که کاملاً با استاندارد IEEE واحد محا سبال 2008 میلادی مطابقت دارد. همچنین در این نسل واحد پیش بینی انشعاب ایجاد شده است که تأثیر به سزایی در افرایش کارایی پردازنده های گرافیکی دارد.

### • بهینهسازی واحدهای حافظه

<sup>&</sup>lt;sup>1</sup> Branch Prediction

در این نسل از حافظه ها سه تغییر مهم رخ داد. نخست افزوده شدن واحد تشخیص و کنترل خطا بود. تغییر دوم بهینه سازی ساختار کش و حافظه ی مشترک بود و سوم بهینه سازی دستورات اتمیک در این نسل بوده است.

### • افزودن موتور GigaThread<sup>TM</sup>

با کمک این موتور، فرمی قادر است با سرعت ده برابر معماری نسل قبلی خودش، تغییر محتوا را انجام دهد. همچنین به کمک این موتور توانایی اجرای همزمان کرنلها و اجرای خارج از نوبت بلاکها فراهم شد.

اولین پردازنده ی گرافیکی که بر ا ساس معماری فرمی طراحی شد دارای سه میلیارد ترانزی ستور و 512 ه سته ی کودا بود. هر هسته ی کودا قادر است یک د ستورالعمل اعشاری یا صحیح را برای هر ترد در هر پالس ساعت اجرا نماید. این 512 هسته ی کودا در شانزده 510 که هر کدام دارای 510 هسته ی کودا هستند قرار گرفته اند. این پردازنده دارای شش حافظه با پهنای باند داده ی 540 بیت است و مجموع این حافظه ها می تواند به 510 گیگابایت حافظه ی رم 510 برسد. شکل 511 نمونه ای از یک پردازنده ی گرافیکی با معماری فرمی را نشان می دهد.



شكل 11-0: معماري فرمي

همان طور که شکل 0-11 نشان می دهد حافظه ی کش 12 که در وسط قرارگرفته است بین تمامی 10 همان طور که شکل 11-0 نشان دهنده ی نشان دهنده ی یک 10 است. نوار پایین نشان دهنده ی واحد توزیع کننده و برنامه ریز تردهاست و مستطیل های کوچک واحدهای اجرایی هستند.

## های نسل سوم ${ m SM}~2.6.1$

نسل سوم SMها دارای ویژگیهای بارزی است که آن را به صورت کامل از معماری نسل دوم جدا می کند. هر SM دارای 22 هسته ی کوداست. هر کدام از این هستهها دارای یک واحد محاسبات منطقی و ریاضی و یک واحد محاسبات اعشاری است که هردوی آنها دارای خط لوله کامل هستند. در نسل سوم SMها از استاندارد 1EEE 754 سال 2008 به صورت کامل پشتیبانی می شود. این پردازنده ی گرافیکی دارای یک واحد FMA است که عملیات ضرب-جمع را فقط با یک بار گرد کردن پاسخ، محاسبه می کند که این باعث بهبود دقت محاسبات می گردد. در معماری GT 200 واحد محا سبات اعشاری دارای دقت بیست و چهار بیتی بود. در معماری فرمی این دقت به سازد منا سب بود. در این فرمی این دقت به سازد منا سب بود. در این ورمی این دقت به سازد منا سب بود. در این فرمی این دقت به 32 بیت ر سید که برای ا ستفاده شدن در زبان های برنامه نوی سی ا ستاندارد منا سب بود. در این

<sup>2</sup> FPU

<sup>1</sup> ALU

<sup>&</sup>lt;sup>3</sup>Fused Multiply-Add

معماری دقت ALU هم به 64 بیت رسید و تنوع دستورالعملها افزایش پیدا کرد. این دستورالعملها شامل عملیات منطقی، شیفت، جابه جایی، مقایسه و قراردهی bit-reversed است. هر 8M دارای 61 واحد ذخیره و بازیابی اطلاعات است که اجازه می دهد عملیات محاسبه ی آدرس به صورت هم زمان برای 61 ترد در هر کلاک محا سبه شود. از طرف دیگر هر 8M دارای 8 واحد 8M دارای 8M دستورات سطح بالا را مانند سینوس، محاسبه ی معکوس و جذر را اجرا نمایند. هر 8M قادر است یک دستورالعمل را در هر کلاک اجرا نمایند. هر 8M وجود دارد در محاسبات اعشاری با دقت محاسبات اعشاری از مسائلی که نیاز به پردازش موازی دارند وجود دارد در معماری فرمی امکان اجرای 8M دستورالعمل اعشاری از مسائلی که نیاز به پردازش موازی دارند وجود دارد در معماری فرمی هر 8M دو واحد مدیریت وارپ و دو واحد اجرای دستورالعمل دارد که پردازنده ی گرافیکی را توانمند می سازد تا بتواند به صورت همزمان دو وارپ را اجرا کند. این واحد دو وارپ را انتخاب می کند و از هر کدام از آنها یک دستورالعمل را بر روی هماین ترتیب دوتایی باهم اجرا شوند. دو د ستورالعمل صحیح، دو د ستورالعمل اعشاری، یک د ستورالعمل محیح و یک د ستورالعمل اعشاری، د ستورهای ذخیره و بازیابی و د ستورالعمل اعشاری، یک د ستورالعمل صحیح و یک د ستورالعمل اعشاری، د ستورهای ذخیره و بازیابی و د ستورهای واحد SFU می توانند به صورت همزمان اجرا شوند.

## 2.6.2 حافظه با قابلیت بازپیکربندی

حافظه ی مشترک نقش مهمی را در برنامههایی که با پردازنده ی گرافیکی نوشته می شوند بازی می کند. این حافظه برای برقراری ارتباط بین تردهای مختلف در پردازنده ی گرافیکی مورداستفاده قرار می گیرد و از همه مهمتر نیاز به دسترسی به حافظه ی عمومی را کاهش می دهد. علیرغم فواید حافظه ی مشترک برخی از الگوریتمهای پردازش موازی قادر نبودند از تواناییهای این نوع حافظه به اندازه ی کافی بهرهبرداری کنند و نیاز به یک حافظه پنهان واقعی دا شتند. این مشکل در پردازندههای فرمی حل شد. در فرمی هر SM دارای 64 کیلوبایت حافظه است که این حافظه بنا بر نیاز کاربر می تواند به دو قسمت 16 کیلوبایتی و 48 کیلوبایتی تقسیم شود. درصورتی که کاربر استفاده ی بیشتری از حافظه ی مشترک نسبت به کش بکند می تواند قسمت 48 کیلوبایتی را به حافظه ی مشترک اختصاص داده و قسمت 16 کیلوبایتی را به کش بیش از حافظه ی مشترک نیاز داشته باشد می تواند جای این دو را باهم عوض کند. شایان ذکر است که در معماری GeForce سری مشترک نیاز داشته باشد می تواند جای این دو را باهم عوض کند. شایان ذکر است که در معماری GeForce سری

Special Function Unit<sup>1</sup>

8 ف ضایی که برای کش در نظر گرفته شده بود برابر با 16 کیلوبایت بوده ا ست که در فرمی این ف ضا هم ازلحاظ حجم و هم ازلحاظ امکان بازپیکربندی بهبودیافته است.

م سئله ی دیگر این ا ست که برخی از م سائل نیاز به دا شتن یک حافظه ی کش دارند و برخی دیگر نیاز به دا شتن حافظه ی مشتر ک و برخی هم نیاز دارند هر دو حافظه را داشته باشند. شر کت NVIDIA این مشکل را با ارائه دو سطح کش حل کرده است. در این روش یک کش L2 وجود دارد که بین تمامی PMها مشتر ک است. این کش که دارای ظرفیتی معادل با 768 کیلوبایت است به SMها این امکان را می دهد که بهجای اینکه اطلاعات را در حافظه ی اصلی با یکدیگر مبادله کنند آنها را در کش مبادله کنند و به سرعت بالاتری دست پیدا کنند. از طرف دیگر یک کش سطح یک نیز وجود دارد که سایز آن قابل تنظیم است. در حقیقت در این سطح یک حافظه با حجم دیگر یک کش سطح یک نیز وجود دارد که سایز آن قابل تنظیم است. در حقیقت در این سطح یک حافظه با حجم کند. در صورتی که کاربر با توجه به نوع کاربرد می تواند آن را به دو قسمت 16 و 48 کیلوبایتی را به کش اختصاص کند. در صورتی که کاربر نیاز بیشتری به کار با کش احساس کند می تواند قسمت 48 کیلوبایتی را به کش اختصاص سطح 1 و حافظه ی مشتر ک در هر M به صورت اختصاصی وجود دارد. پس تردهایی که در داخل یک M قرار دارند نمی توانند به حافظه ی مشتر ک در هر M به صورت اختصاصی وجود دارد. پس تردهایی که در داخل یک M قرار دارند نمی توانند به حافظه ی مشتر ک در هر M به صورت اختصاصی و جود دارد. پس تردهایی که در داخل M دیگر است بهرهمند شوند. اگر بخواهیم به صورت خلا صه بیان کنیم، کش M دافظه ی مشتر ک برای افزایش سرعت و تسهیل ارتباط داخل M ها کمک می کنند در حالی که کش M دافزایش سرعت ارتباط بین M ها کمک می کنند.



شكل 12-0؛ ساختار حافظه در فرمي

#### 2.6.3 واحد تصحيح و تشخيص خطا

درصورتی که قرار باشد یک پردازنده در مسائل حساس مورداستفاده قرار بگیرد، باید حتماً صحت ثبت و انتقال اطلاعات روی باسهای مدارهای آن بررسی شود. فرمی اولین پردازنده ی گرافیکی است که می تواند این بررسی را انجام دهد. فرمی که مجهز به واحد ECC¹ است که قادر است خطایهایی را که منجر به تغییر یک بیت شدهاند را تصحیح و خطاهایی را که منجر به تغییر دو بیت شدهاند را تشخیص دهد. پس در صورت بروز چنین خطاهایی این امکان فراهم خواهد شد که بهجای اینکه برنامه با همان دادههای غلط کار خودش را ادامه دهد متوقف شده و کار را از ابتدا آغاز کند. با توجه به اینکه چنین خطاهایی به علت وجود تشعشعات رادیویی صورت می گیرد باید توجه کرد که در کاربردهایی که در آنها امکان وجود چنین خطاهایی وجود دارد از پردازندههای گرافیکی استفاده کرد که مجهز به فنّاوری ECC باشد برای مثال برای استفاده از پردازنده ی گرافیکی در یک دستگاه IMRI یا یک مجهز به فنّاوری باید از پردازندههای گرافیکی که دارای چنین قدرتی هستند بهره گرفت. در فرمی، رجیسترها، دیتاست بزرگ باید از پردازندههای گرافیکی که دارای چنین قدرتی هستند بهره گرفت. در فرمی، رجیسترها، کشهای کل و حافظهی DRAM دارای فنّاوری تصحیح و تشخیص خطا بوده و همچنین فرمی از استفاده صی کند. این بررسیهای

<sup>&</sup>lt;sup>1</sup>Error Correcting Code

بروز خطا در قسمتهای مختلف، پردازنده ی فرمی را برای استفاده شدن در سیستمهای پردازش موازی که نسبت به خطا حساس هستند میسر می سازد.

#### 2.6.4 تكنولوژى 2.6.4

فرمی اولین پردازنده ای است که از تکنولوژی PTX 2.0 پشتیبانی می کند. PTX یک ماشین مجازی سطح پایین است که به صورت یک V یه یه واسط بر روی پردازنده ی گرافیکی قرار می گیرد. در هنگام اجرای برنامه د ستورالعملهایی که برای V نو شته شده اند تو سط در ایور پردازنده ی گرافیکی به زبان ما شین تبدیل می شوند. علل اصلی که باعث شد تا شرکت V الا الا ماشین مجازی V استفاده کند عبارت اند از:

- امکان ایجاد یک زبان برنامهنویسی برای خود PTX که بهراحتی بتواند علیرغم تغییر نسلهای مختلف پردازندههای گرافیکی بدون تغییر باقی بماند.
- امکان تو سعه برنامه با زبانهای برنامهنوی سی م ستقل از سختافزار مانند Fortran ،C++ ،C بر روی پردازنده ی گرافیکی
- فراهم کردن یک زبان برنامهنویسی که قادر با شد بر روی پردازنده ی گرافیکی که دارای تعداد هستههای گوناگونی هستند کار کرده و برنامه را متناسب با نیاز پردازنده ی گرافیکی توزیع کنند.

در 2.0 PTX برای نخستین بار فضای آدرس حافظه یکپارچه شد. پیشازاین سه فضای مستقل آدرس حافظه وجود داشت که عبارتاند از فضای آدرس حافظهی انحصاری هر ترد، فضای آدرس حافظهی مشترک داخل بلاکها و فضای آدرس حافظهی عمومی. در 1.0 PTX دستورالعملهای ذخیره و بازیابی هرکدام از این قسمتها بلاکها و فضای آدرس حافظهی عمومی. در زمان کامپایل کردن برنامه مشخص باشد که مقصد هر دستورالعمل کدام واحد از واحدهای حافظه است. این محدودیت باعث می شد که پیاده سازی اشاره گرهای C و دستورالعمل کدام واحد از واحدهای حافظه است. این محدودیت باعث می شد که پیاده سازی اشاره گرهای C و بازیابی ممکن نباشد زیرا در زمان کامپایل برنامه مقصد اشاره گرها مشخص نیست. در فرمی فضای آدرس قسمتهای مختلف با یکدیگر ادغام شد و نهایتاً یک فضای یکتا ایجاد شده است که از طریق آن می توان به تمام قسمتهای حافظه دست پیدا کرد.

<sup>&</sup>lt;sup>1</sup>Parallel Thread eXecution (PTX) 2.0

# Shared \*p\_shared \*p\_local \*p\_local \*p\_local \*p\_local Unified Address Space Local Shared Global \*p\_ Unified Pointer Reference

Separate Address Spaces

شکل 13-0: فضای آدرس یکتا در معماری فرمی

در معماری فرمی قابلیتهای کار با اعداد اعشاری هم بهبود پیدا کرد. در فرمی اعداد غیرمعمولی بهصورت پیش فرض توسط سختافزار قابل شناسایی شد. همین طور چهار روشی که در سند 754 2008 برای گرد ن اعداد در نظر گرفته شده است نیز در فرمی قابل پشتیبانی هستند. این چهار روش عبارتاند از: گرد کردن به نزدیک ترین عدد مجاور، گرد کردن به سمت صفر، گرد کردن به سمت مثبت بینهایت و گرد کردن به سمت منفی بینهایت.اعداد غیرمعمولی اعدادی هستند که بین صفر و کمترین عدد غیر صفر قرار دارند. در نسلهای قبلی پردازندههای گرافیکی این اعداد صفر در نظر گرفته می شدند که باعث افت دقت می شد. در فرمی این اعداد توسط پردازندههای گرافیکی قابل پردازش هستند. شایان ذکر است که در CPU این اعداد توسط روتینهای مدیریت خطا بررسی می شوند که بررسی آنها زمان نسبتاً زیادی طول می کشد.

#### 2.6.5 اجرای همزمان کرنلها

در معماری فرمی از اجرای همزمان کرنلها نیز پشتیبانی می شود یعنی کرنلهای مختلف امکان اجراشدن به صورت همزمان را دارند. بدین ترتیب در هر زمان امکان استفاده از تمام قدرت پردازنده ی گرافیکی فراهم شده و سرعت نهایی اجرای برنامه بیشتر خواهد شد. این موضوع در شکل 0-14 نشان داده شده است.

\_

<sup>&</sup>lt;sup>1</sup>Sub normal





شکل 14-0: اجرای همزمان کرنلها در فرمی

#### 2.6.6 كاستىھا فرمى

علیرغم کارایی بالای فرمی هنوز هم کاستیهایی وجود دارد که برای تبدیل کردن پردازنده ی گرافیکی به یک ماشین پردازش موازی کارا باید برطرف گردند. برخی از مهمترین این کاستیها عبارتاند از:

#### 1- حافظهی نسبتاً کوچک پردازندههای گرافیکی

یکی از فرضهایی که در تمام سیستمهای پردازش موازی فوق سریع مطرح می گردد این است که برنامه و تمامی اطلاعات موردنیاز آن، همه با هم در حافظه ی پردازنده هستند. بر اساس قانون آمدال که در زمان توسعه ی اطلاعات موردنیاز آن، همه با هم در حافظه ی پردازش فوق سریع لازم است 1 بایت حافظه و 1 بایت بر ثانیه ورودی و شروجی به ازای هر دستورالعمل بر ثانیه وجود دا شته با شد پس در سامانه ی پردازش 500 GFLOPS باید 1 حافظه وجود دا شته با شد. هرچند ممکن است بسیاری تصور کنند که این حجم حافظه بیش از حد بزرگ است اما نباید این نکته را فراموش کرد که تو سعه ی پردازنده های فوق سریع فقط برای حل مسائل د شوار تر سامانه ی که به دلیل وجود ابعاد وسیع هنوز برای بشر قابل حل نیستند.

#### 2- عدم توانایی اتصال مستقیم ورودی و خروجی به پردازنده ی گرافیکی

بسیاری از برنامههای واقعی نیاز دارند که حجم بسیار زیادی از دادهها را بهعنوان ورودی دریافت کرده و همینطور حجم وسیعی از دادهها را بهعنوان خروجی بازگردانند. در حال حاضر اطلاعات باید از ورودی ها و خروجی ها گرفته شده و در اختیار پردازندههای گرافیکی قرار دهد. این انتقال اطلاعات از طریق CPU باعث افت کارایی و سرعت خواهد شد و مسلماً یکی از نقطه ضعفهای سامانههای

پردازش موازی است که با کمک پردازندههای گرافیکی کار می کنند. در صورتی که بتوان معماری را به گونهای تغییر داد که پردازندههای گرافیکی بتواند به صورت مستقیم به ورودی ها و خروجی ها و یا به دیسک سخت دسترسی پیدا کند، سرعت و کارایی پردازنده های گرافیکی بهتر خواهد شد.

#### 3- عدم یشتیبانی از حافظههای سلسله مراتبی

با توجه به اینکه کاربران مختلف نیاز به سیستمهایی با ابعاد گوناگون دارند، معمولاً سازندگان ترا شههای حافظه، آنها را طوری طراحی می کنند که امکان قرارگیری دو، چهار و یا حتی هشت تا از آن پردازندهها بر روی یک برد ممکن باشد. این استقرار تراشهها بدین سبک به آسانی میسر نیست. در درجه ی نخست باید یک سخت افزار مناسب برای این کار در نظر گرفته شود که بتواند از چنین سلسله مراتبی پشتیبانی کند. در درجه ی دوم باید این ترتیب قرارگیری حافظه ها ازلحاظ نرم افزاری هم موردبررسی قرار گیرد و هماهنگی های لازم برای امکان کار با چنین تراشههایی فراهم شود. درصورتی که پردازندههای گرافیکی بتوانند از این سلسله مراتب حافظه پشتیبانی کنند، مشکل نخست نیز حل خواهد شد زیرا تو سعه دهندگان سامانه ها قادر خواهند بود با توجه به نیاز سیستم برای پردازنده ی گرافیکی آن، حافظه در نظر بگیرند.

مقایسهی نسلهای مختلف پردازندههای گرافیکی

برای اینکه جمع بندی آنچه تاکنون بیان شد آسان تر گردد در جدول 0-1 جزئیات سه نسل اصلی یردازندههای گرافیکی شرکت NVIDIA را با هم مقایسه می کنیم.

جدول 1-0: پردازندههای گرافیکی نسلهای مختلف شرکت NVIDIA

|     | Fermi            | GT200            | G80   | GPU                                          |
|-----|------------------|------------------|-------|----------------------------------------------|
|     | 3000             | 1400             | 681   | تعداد ترانزیستور (میلیون)                    |
|     | 512              | 240              | 128   | هستههای کودا                                 |
| FMA | ops/clock<br>256 | 30 FMA ops/clock | ندارد | توانایی انجام محاسبات<br>اعشاری با دقت مضاعف |

1 از طریق DMA

| MADS ops/clock<br>512              | MADS ops/clock<br>240 | MADS ops/clock<br>128 | توانایی محاسبات اعشاری<br>با دقت ساده |
|------------------------------------|-----------------------|-----------------------|---------------------------------------|
| 4                                  | 2                     | 2                     | SFU تعداد                             |
| 2                                  | 1                     | 1                     | تعداد واحدهای مدیریت<br>وارپ در هر SM |
| قا بل انتخاب بین KB<br>48 یا 16 KB | 16 KB                 | 16 KB                 | حافظه مشترک                           |
| قا بل انتخاب بین KB<br>48 یا 16 KB | ندارد                 | ندارد                 | کش L1                                 |
| 768 KB                             | ندارد                 | ندارد                 | کش L2                                 |
| دارد                               | ندارد                 | ندارد                 | واحد ECC                              |
| 16                                 | 1                     | 1                     | تعداد كرنلها همزمان                   |
| 64 بیت                             | 32 بيت                | 32 بيت                | پهنای باند حافظه                      |

#### **NVIDIA TESLA C2050** 2.6.7

پردازندههای تسلای سری 20 که بر ا ساس معماری فرمی طراحی شدهاند دارای بسیاری از ویژگیهای ضروری که در سامانههای پردازش موازی موردنیاز است هستند. این ویژگیها شامل پشتیبانی از C++، استفاده از فنّاوری که در سامانههای پردازش موازی موردنیاز است هستند. این ویژگیها شامل پشتیبانی از C++، استفاده از فنّاوری که در سامانه های برابری در واحد محاسبات اعشاری با دقت مضاعف نسبت به C++ تسلای سری C++ هستند.

#### C2070 و C2050 بسلا C2050 و C2070 و C2050

| ویژگی          | توضیح                                        |
|----------------|----------------------------------------------|
| 448 هستهی دودا | توان ارائهی 515 GFLOPS پردازش به ازای هر GPU |

| ECC                             | کنترل خطا بر روی حافظه های RAM ،L2 ،L1 و ثباتها                                        |
|---------------------------------|----------------------------------------------------------------------------------------|
| DDR5 حافظهی 6 GB                | توانایی حل بسیاری از مسائل با ابعاد وسیع                                               |
| موتور GIGATHREAD                | افزایش سرعت انجام برنامهها با تغییر سریع محتوا                                         |
|                                 | این GPUها قادر هستند تا زمانی که پردازش قبلی به پایان نرسیده است اطلاعات موردنیاز برای |
| انتقال ناهمگام اطلاعات ۱        | قســمتهای بعدی را به حافظه بیاورند. به عبارتدیگر                                       |
|                                 | GPU می تواند در حین اجرای یک قسمت عملیات انتقال اطلاعات را نیز انجام دهد.              |
|                                 | יייני איייא לנונו                                                                      |
|                                 | مى توان با كمك C++،C مى توان با كمك                                                    |
| م ا ا ا ا ا ا                   | و Direct Compute برای کار با تسلا سری 20                                               |
| پشتیبانی وسیع نرمافزار <i>ی</i> | برنامه نوشت. از طرفی NVIDIA Parallel Nsight tool                                       |
|                                 | نیز برای کاربران Visual Studio فراهم شده است.                                          |
|                                 |                                                                                        |

<sup>1</sup>Asynchronous Data Transfer

.3

فصل سوم معماری پاسکال

#### معماري پاسكال

در سال 2016 در کنفرانس خبری واقع در شهر san Jose مدل جدیدی از معماری نسل جدید پردازنده های NVidia شرکت NVidia را معرفی شد. این معماری که تحت عنوان Pascal معرفی شد با پرچم داری نظیر p100 شرکت Tesla P100 با به عرصه گشود. بر اساس این کنفرانس و دیتاشیتی که از این معماری برای پردازنده p100 عرضه شد این پردازنده گرافیکی بالاترین کارایی را نسبت به تمام پردازنده های گرافیکی موجود در بازار به ارمغان آورده است. همچنین استفاده آن نوع پردازنده گرافیکی توانسته است بهره ای پردازش های HPC، محاسباتی تکنیکی، یادگیری ژرف و محا سبات با حجم های بالا بر روی بستر های مختلف دیتا سنتر را به حداکثر میزان خود برساند.

در این گزارش سعی بر آن شده است که نیم نگاهی به ویژگی های این معماری تازه وارد و پردازنده گرافیکی مخصوص به آن را شرح داده شود.



## Tesla P100 3.1: کارایی بی نظیر در کنار ویژگیهای بارز و چشــم نواز برای پردازش های گرافیکی

پردازنده گرافیکی GP100 که از معماری Tesla P100 بهره جویی کرده است ویژگی های مخصوص به خود را دارد که این پردازنده را نسبت به سایر رقبای خود در بازار تمیز داده است. این ویژگی ها عبارت اند از:

عملکری خارق العاده در زمینه های گوناگونی همچون HPC، یادگیری ژرف و استفاده از چندین پردازنده گرافیکی به منظور محاسبات سریع.

NVLink – مدل جدید شرکت Nvidia به منظور ارتباط سریع با پهنای باند بالا بین چنین کارت پردازنده گرافیکی. این تکنولوژی قادر است بیشترین میزان پردازنده گرافیکی را به هم متصل نماید.

HBM2 – سریعتر، با ظریفیتی بالا همراه با قابلت پشته برای معماری پردازنده های گرافیکی

بهینه سازی معماری یکپارچه و وقفه های بین پردازنده اصلی و گرافیکی که به طور چشمگیری به افزایش سرعت در مدل های برنامه نویسی می انجامد.

تکنولوژی 16 نانومتری FinFet که ویژگی های زیادی از جمله سرعت بالاتر، اشکال زدایی بالا، کاهش انرژی را برای پردازنده گرافیکی به ارمغان می آورد.



شكل 15: يردازنده ي تسلا P100

### Tesla P100 3.2 پیشنهادی عالی برای تکنولوژی NVLink و سرورهای PCI-Express

پردازنده Tesla P100 به دو صورت میتوانند با هم ارتباط برقرار کنند. یک راه سنتی که پردازنده های گرافیکی با استفاده از پورت های PCI-Express به هم و به پردازنده های گرافیکی خارج از سرور متصل خواهد شد. راه دیگیری از استفاده از ماژول SXM2 برای سرور های NVLink میبا شد. پردازنده ی P100 برای سرور های مبتنی بر بستر PCI-express این امکان را برای دیتاستنتر ها فراهم میکند که تمامی پردازند های اصلی و گرافیکی با استفاده از این درگاه با هم در ارتباط باشند. همچنین P100 برای سرور های مبتنی بر مدل NVLink این امکان را فراهم میکند که برنامه هایی را به صورت توزیع شده بر روی چند پردازنده گرافیکی به منظور محاسباتی سنگین همچون یادگیری سریع فراهم آورد

#### 3.3 معماری پاسکال GP100: از هر جهتی سریعتر

بنا به رسم قدیم شرکت Nvidia، با هر مدل جدیدی از معماری که معرفی میکند میزان مصرف انرژی را کاهش و عملکرد را اقزایش میدهد. این رسم برای معماری پاسکال نیز برقرار بوده. قلب تپنده ای محاسبات پردازنده های گرافیکی را SM ها یا همان Streaming multiprocessor ها تشکیل میدهند. SM وظیفه ی ساخت، مدیریت، زمانبندی و اجرای عملیات های هر ترد را برعهده دارد.

همانند مدل های قدیمی پردازنده های Tesla نیز از آرایه های کلاستر های پردازش گرافیکی (GPC)، همانند مدل های قدیمی پردازنده های Tesla نیز از آرایه های کلاستر ها و کنترلر های حافظه تشکیل شده است. GP100 توان عملیاتی خودرا وامدار شش GPC که هر کدام از این کلاستر ها شامل 60 SM و همچنین 8 کنترلر 512 بیتی تشکیل شده است. معماری پاسکال عملکرد بهتر خود را تنها وامدار افزایش تعداد SM نیست بلکه در این معماری هر کدام از SM به صورت کارامد تری نسبت به مدل های پیشین خود کار میکنند. برای روشن تر شدن این موضوع میتوان به این مورد اشاره کرد که هر نسبت به مدل های پیشین خود کار میکنند. برای روشن تر شدن این موضوع میتوان به این مورد اشاره کرد که هر مقته SM شامل SM هسته SM واحد بافتی برای عملیات های کار با تصویر تشکیل شده است. روی هم رفته میتوان به این نتیجه رسید که در این معماری عملا SM واحد SM واحد بافتی وجود دارد.



شكل 16: بلوك دياگرامي از P100

بهینه سازی عملکرد پردازند گرافیکی در محاسبات و همچنین کاهش میزان انرژی به نسبت با این عملکرد دو هدف اصلی در این معماری پردازنده گرافیکی است. میزان تغییراتی که در SMهای این معماری نسبت به مدل قبلی خود یعنی معماری ماکسول صورت گرفت شایان این امر است. شاید بتوان گفت که این عملکرد مدیون نقش تکنولوژی شانزده نانومتری Fin\_FET است؛ به طوری که با ارائه این تکنولوژی، به طور نسبی تمامی قطعاتی که از این تکنولوژی بهره بردند به میزان قابل قبولی عملکرد آنها افزایش یافته است.

جدول زیر یک مقایسه پیشرفته P100 با مدل های پیشین Tesla را اورده است:

| Tesla Products           | Tesla K40              | Tesla M40               | Tesla P100<br>(NVLink) | ) Tesla P100<br>(PCle) |
|--------------------------|------------------------|-------------------------|------------------------|------------------------|
| GPU / Form<br>Factor     | Kepler<br>GK110 / PCIe | Maxwell<br>GM200 / PCIe | Pascal<br>GP100 / SXM2 | Pascal<br>GP100 / PCIe |
| SMs                      | 15                     | 24                      | 56                     | 56                     |
| TPCs                     | 15                     | 24                      | 28                     | 28                     |
| FP32 CUDA Cores<br>/ SM  | 192                    | 128                     | 64                     | 64                     |
| FP32 CUDA Cores<br>/ GPU | 2880                   | 3072                    | 3584                   | 3584                   |
| FP64 CUDA Cores<br>/ SM  | 64                     | 4                       | 32                     | 32                     |
| FP64 CUDA Cores<br>/ GPU | 960                    | 96                      | 1792                   | 1792                   |
| Base Clock               | 745 MHz                | 948 MHz                 | 1328 MHz               | 1126 MHz               |
| GPU Boost Clock          | 810/875 MHz            | 1114 MHz                | 1480 MHz               | 1303 MHz               |
| FP32 GFLOPs              | 5040                   | 6844                    | 10608                  | 9340                   |
| FP64 GFLOPs              | 1680                   | 213                     | 5304                   | 4670                   |
|                          |                        |                         |                        |                        |

| Texture Units               | 240           | 192                 | 224                 | 224                                                |
|-----------------------------|---------------|---------------------|---------------------|----------------------------------------------------|
| Memory Interface            | 384-bit GDDR5 | 384-bit GDDR5       | 4096-bit HBM2       | 3072-bit HBM2<br>(12GB)<br>4096-bit HBM2<br>(16GB) |
| Memory<br>Bandwidth         | 288 GB/s      | 288 GB/s            | 732 GB/s            | 549 GB/s (12GB)<br>732 GB/s (16GB)                 |
| Memory Size                 | Up to 12 GB   | Up to 24 GB         | 16 GB               | 12 GB or 16 GB                                     |
| L2 Cache Size               | 1536 KB       | 3072 KB             | 4096 KB             | 4096 KB                                            |
| Register File Size<br>/ SM  | 256 KB        | 256 KB              | 256 KB              | 256 KB                                             |
| Register File Size<br>/ GPU | 3840 KB       | 6144 KB             | 14336 KB            | 14336 KB                                           |
| TDP                         | 235 Watts     | 250 Watts           | 300 Watts           | 250 Watts                                          |
| Transistors                 | 7.1 billion   | 8 billion           | 15.3 billion        | 15.3 billion                                       |
| GPU Die Size                | 551 mm²       | 601 mm <sup>2</sup> | 610 mm <sup>2</sup> | 610 mm²                                            |
| Manufacturing<br>Process    | 28-nm         | 28-nm               | 16-nm               | 16-nm                                              |
|                             |               |                     |                     |                                                    |

#### Pascal SM 3.4

هر واحد SM از پردازنده GP100 شامل 64 واحد GP100) است. در مقابل، در مقابل، در مقابل، در مقابل، در مقابل، در SM از پردازنده GP100 شامل 64 واحد GP100) است. در مقابل، در معماری ماکسول و یا کپلر که مدلی قدیمی تر نسبت به پاسکال محسوب میشود تعداد این واحد های تک اعشاری به ترتیب 128 و 192 عدد بود. هر واحد SM پردازنده GP100 خود به دو بلاک اصلی پردازشی تقسیم میشود که هر کدام شامل 32 واحد single precision هسته کودا، بافر دستور العمل ها، سیستم مدریتی وارپ ها و دو واحد توزیع می با شند. این درحالی ا ست که پردازنده GP100 نصف تعداد پردازنده های کودا را نسبت به معماری ماکسول دارد. ولی با این حال تعداد و حجم رجیسترها در این معماری با معماری پیشین خود برابر است.



شكل 17: SMهاى يردازنده ى تسلا P100

تعداد رجیسترهای GP100 که در یک SM با مدل های Maxwell GM200 و کپلر GK110 برابر است، ولی مدل GP100 تعداد بیشتری SM نسبت به مدل های پیشگفته دارد فلذا تعداد ریجسترهای این مدل بیشتر از سایر مدل ها خواهد بود. این امر بدین معنا است که هر ترد در پردازنده گرافیکی به تعداد بیشتری ریجستر دسترسی دارد. در یک کلام میتوان گفت که مدل GP100 تعداد بیشتری ترد، وارپ و بلاک را در مقایسه با نسل های قبل خود پشتیبانی میکند.

مقدار حافظه مشترک نیز در مدل GP100 با توجه به تعداد زیاد SM ها افزایش یافته است و نکته دیگر این که پهنای باند حافظه مشترک به طور نسبی دوبرابر نسل پیشین خود شده است. نسبت بالاتر حافظه مشترک ریجسترها و وارپ ها در هر SM در مدل GP100 این امکان را به کاربر داده است که کد ها را به صورت بهینه به احرا در آورد. به بیانی دیگر تعداد وارپ بیشتری برای هر کنترل کننده عملگری وحود دارد، تعدادی بیشتری عملیات load میتواند صورت بگیرد و همچنین پهنای باند برای ارتباط هر ترد با حافظه مشترک افزایش یافته است. همه اینها باعث افزایش عملکرد پردازنده گرافیکی GP100 شده است .

در مقایســه با معماری SM ،keplerهای معماری پاســکال مدل ســاده تری از معماری را پیش روی میگیرد به طوری که میزان فضـایی که بر روی دای اسـتفاده میکنند کمتر و به مراتب میزان میزان مصـرف انرژی نیز برای انتقال داده ها در این مدل کمتر از معماری های پیش از خود خواهد بود. همچنین یا سکال یک مدل مدیریتی برای

افزایش سرعت عملیات های Load و store فراهم کرده که به مراتب عملکرد این د ستور العمل ها را برای واحد های ممیز شناور افزایش داده است. سیستم مدریت SM ها در معماری پا سکال یک سیستم هو شمند بوده به طوری که درمقایسه با معماری مکسول عملکردی بهتر را نشان میدهد.

#### 3.5 عملكرد بالا در دقت مضاعف

به دلیل اهمیت عملیات های دقت مضاعف در محاسبات تکنیکی و کد های HPC، یکی از هدف های اصلی برای SM در SM در SM در عملیات های دقت مضاعف بود. هر SM در افازیش عملکرد عملیات های دقت مضاعف بود. هر Single Precision دارای 32 واحد FP64 هستند که نسبت 2 به 1 با واحد های GP100 دارای اور در افزانده های GP100 دارای است که این نسبت در مقایسه با پردازنده Kepler GK110 به 1 است. فلذا این امر، این امکان را به پردازنده گرافیکی P100 میدهد که عملیات های دقت مضاعف را با استفاده از واحدهای FP64 در حجم کار بالا بهتر کند.

همانند مدل های پیشین پردازنده های گرافیکی، پردازنده GP100 نیز قوانین IEEE 754-2008 را چه برای مدل دقت تکی چه دقت وضاعف پشتیبانی میکند.

پشتیبانی از عملیات ریاضی FP16 برای تسریع در برنامه های یادگیری ژرف:

ر شد روز افزون ر شته هایی از قبیل یادگیری ژرف این خوا سته را به وجود آورده ا ست که یک و سیله محا سباتی سریع به به خصوصی برای این زمینه فراهم آید. یادگیری ژرف ثابت کرده است که میتواند با دقتی بالا و وفق پذیری مناسبی برنامه های کاربری از قبیل توصیف خودکار تصاویر، خودرو های بدون سرنشین، یادگیری زبان های طبیعی و ترجمه ی آنها و از همه مهم تر تولید خودکار هنر های کامپیوتری میتوان نام برد.

برخلاف دیگر برنامه های محا سباتی تکینیکی که نیازمند عملگرد سریع واحدهای اعشاری است، معماری شبکه های عمیق به دلیل متد های backpropagation خطاهایی به طور طبیعی در حین مسیر یادگیری خود دارند. های عمیق به دلیل متد های FP64 در مقایسه با داده های دقت بالاتری نظیر FP32 و FP64 به نسبت فضای کمتر از حافظه شکبه عصبی مصرف میکند، که این امر این امکان را به ما میدهد تا شبکه عصبی بزرگ تری هنگام آموزش شبکه و یا اجرای شبکه طراحی کنیم. استفاده از FP16 عملکرد شبکه عصبی را تا دو برابر نسبت به استفاده از عملیات های FP32 بالا برده است و به طور مشابه استفاده از FP16 در انتقال داده ها زمان کمتری نسبت به عملیات های FP32 و FP64 خواهد داشت.

سیستم GP100 SM ISA این امکان را فراهم کرده است که عملیات محاسباتی GP100 SM ISA را به صورت دوتایی در یک هسته کودا اجرا نماید. گفتنی است که ریجستر های 32 بیتی GP100 میتواند دو مقدار FP16 را در خود جای دهد.

#### 3.6 افزایش سرعت عملکرد عملگر های Atomic

عملیات های اتمیک یکی از مهمترین عملیات در برنامه نویسی به صورت موازی است. چرا که به برنامه نویس این امکان را می دهد که چند ترد که به صورت موازی به اجرا در آمده اند عملیات های خواندن – تغییر – نوشتن را در یک حافظه مشخص به در ستی انجام دهند. معماری کپلر به طور چشمگیری این قابلیت را بهبود بخشید به طوری که این امکان نه تنها بر روی حافظه های محلی میسر بود بلکه میتوان بر روی حافظه های اصلی یا همان global نیز عملیات اتومیک را به اجرا در آورد. اگر چه هر دو معماری فرمی و کپلر هزینه زیادی برای عملیات های اتمیک قائل بودند.

با روی کار آمدن معماری مک سول، بهبود منا سبی برای متغیر های 32 بیتی صحیح فراهم شد به طوری که این عملیات اتمیک به صورت سخت افزاری و کاملا محلی پشتبیانی میشد. همچنین این امکان سخت افزاری برای حالت های 32 بیتی و 64 بیتی برای عملیات مقایسه-تعویض (CAS) برقرار است که این سربار را از برنامه کم خواهد کرد. ( درمقایسه با معماری های فرمی و کپلر که این عملیات به صورت نرم افزاری کنترل میشدند.)

حال پردازنده GP100 با بهبود بخشیی به عملیات های اتیمک این امکان جمع GP100 را در حافظه global به صورت سخت افزاری فراهم کرده ا ست. تابع atomicAdd در پلتفرم کودا هم در اعداد صحیح و اعشاری 32 بیتی هم 64 بیتی را فراهم کرده است.در مدل های قبل برای جمع های FP64 از حلقه های CAS استفاده میشد که به طور کلی بسیار کند تر مدل های سخت افزاری و محلی است.

#### قابلیت محاسباتی 6.0

GP100 قابلیت محاسباتی جدید 6.0 را پشتیبانی میکند. جدول زیر تفاوتهای پارامترهای مختلف قابلیت های محاسباتی را نشان می دهد.

| GPU                | Kepler GK110 | Maxwell GM200 | Pascal GP100 |
|--------------------|--------------|---------------|--------------|
| Compute Capability | 3.5          | 5.2           | 6.0          |

| Threads / Warp                                       | 32          | 32    | 32    |
|------------------------------------------------------|-------------|-------|-------|
| Max Warps /<br>Multiprocessor                        | 64          | 64    | 64    |
| Max Threads /<br>Multiprocessor                      | 2048        | 2048  | 2048  |
| Max Thread Blocks /<br>Multiprocessor                | 16          | 32    | 32    |
| Max 32-bit Registers /<br>SM                         | 65536       | 65536 | 65536 |
| Max Registers / Block                                | 65536       | 32768 | 65536 |
| Max Registers / Thread                               | 255         | 255   | 255   |
| Max Thread Block Size                                | 1024        | 1024  | 1024  |
| CUDA Cores / SM                                      | 192         | 128   | 64    |
| Shared Memory Size /<br>SM Configurations<br>(bytes) | 16K/32K/48K | 96K   |       |

#### 3.7 بهبودی شگرف در حافظه

بسیاری از برنامه های امروزی به دلیل محدودیت های پهنای باند حافظه دچار مشکل هستند مخصوصا برنامه ها مرتبط با HPC. امروزه، برنامه نوی سان برنامه های پردازش سریع بدون توجه به پردازنده ای که با آن کار میکنند، تلاش بسیاری برای بهبود عملکرد برنامه بلاخص برای دسترسی به حافظه دارند. این تلاش ها ممکن است در حیطه نزدیک نگاه دا شتن واحد های پردازشی به سلسله مراتب های حافظه خواهد بود. برخی از برنامه ها از قبیل برنامه های یادگیری سریع که خود شامل چنین لایه از شبکه عصبی است، بابستی با استفاده از یک دیتابیس وسیع و حجیم آموزش داده شود، بزرگترین محدودیتی که دارد، محدودیت حافظه است. بنابرین حافظه ها دو محدودیت بزرگ برای عملیات های محاسباتی دارند: پهنای باند و ظرفیت

تسلا P100 هر دوی این محدودیت ها را با استفاده از تکنولوژی حافظه های پشته ای برطرف کرده است. تکنولوژی ای که چندین لایه از واحد های DRAM را قادر میسازد تا به صورت عمودی در یک پکیج درون پردازنده گرافیکی با هم در ارتباط باشند. تسلا P100 اولین پردازنده گرافیکی است که با استفاده از تکنولوژی پهنای باند سریع 2 (HBM2) عرضه شده است. این تکنولوژی پهنای باند وسیع و همچنین ظرفیتی بالا، چیزی در حدود 2 برابر، و همچنین بهبود مصرف انرژی را نسبت به GDRR5 دارد.



شكل 18:شتابدهنده ى P100 از يشت

بر خلاف GDDR5 که شامل تکه های جدا از چیپ های حافظه پیرامون پردازنده گرافیکی بود، در تکنولوژی HBM2 شامل یک یا چند پشته عمودی در چند دای مموری خواهد بود. دای های مموری با استفاده از سیم های ریزی که درون-سیکیلونی و microbump ها مرتبط هستند.

Through-silicon<sup>1</sup>

\_



شکل 19:نمایشی از شمای دای و میکروبامپ ها

هر دای 8 گیگابیت HBM2، شامل 5000 سوراخ های درون-سیلیکان می باشد. در نهایت یک اینترپوز استفاده قرار میگیرد. passive از نوع سیلیکان برای مرتبط کردن پشته های حافظه و واحد پردازنده گرافیکی مورد استفاده قرار میگیرد. ترکیب این HBM2ها ، دای پردازنده گرافیکی و اینترپوزهای سیلیکانی در یک پیکیج 55 در 55 میلیمتری تحت عنوان BGA package عرضه می شود.

تسلا P100 شامل 4 دای از پشته های HBM2 و 16 گیگابایت از حافظه است. این پردازنده قادر است با پهنای باند P100 شامل 4 دای از پشته های HBM2 و 16 گیگابایت از حافظه است. به طوری که این باند در حالت پیک میباشد) به طوری که این پهنای باند سه برابر بیشتر از مدل تسلا M40 است.



شكل 20: محل اينترپوزر

Interposer 1

#### ECC Memory 3.8

از دیگر مزیت های تکنولوژی HBM2 میتوان به پشتیبانی محلی از رفع خطاهای کد<sup>۱</sup> اشاره کرد. این ویژگی قابل اطمینان بودن عملیات های محاسباتی برای برنامه هایی که به خرابی داده ها حساس هستند فراهم میکند. به عنوان مثال میتوان به برنامه هایی که در کلاستر های عظیم و یا سوپر کامپیوتر ها که پردازنده گرافیکی حجم بالایی از از دیتاست ها را پردازش میکنند اشاره کرد.

تکنولوژی ECC یک بیت از خطا را قبل از آن که به سیستم آسیبی بزند شاسایی و رفع می کند. در مدل ECC یک بیت از خطا را برای محافظت از محتوای حافظه به صورت محلی پشتیبانی نمیکند، این رفع یابی بایستی در درگاه داده صورت پذیرد که خود موجب به کاهش سرعت می شود.

در مدل پردازنده گرافیکی Kepler GK110 امکان حفاظت از داده های حافظه با استفاده از تکنولوژی ECC به صورت محدود می دهد. این محدودیت بدین معنا ست که جزئی از حافظه از این قابلیت استفاده میکند. 6.25% از کل حافظه K40 به منظور بررسی ECC پردازنده ECC رزور شده است. در حالتی که برای پردازنده 750 حافظه 11.25 گیگابایت گیگابایتی را در نظر بگیریم، 750 مگابایت تنها سهم یان تکنولوژی شده و مابقی حافظه یعنی 11.25 گیگابایت بایستی بر روی درگاه داده عیب یابی شوند. همچنین دستر سی به بیت های ECC باعث کاهش خفیفی در پهنای باند حافظه نسبت به عدم استفاده از ECC خواهد بود. بنابراین HBM2 به دلیل آن که ECC را به صورت محلی و سیخت افزاری پشیبانی میکند، دیگر این کاهش پهنای باند برای این معماری بی تاثیر خواهد بود. همچنین ECC در هر زمانی فعال خواهد بود. همانند پردازنده گرافیکی GK110 بپردازنده GP100 نیز از رفع خطای ECC

#### NVLink 3.9 براي ارتباط سريع

NVLink یک تکنولوژی جدید و سریع به منظور ارتباطات بین پردازنده های گرافیکی است که توسط شرکت NVLink یک تکنولوژی Nvidia معرفی شده است. با توجه به پشتیبانی ای که پردازندهد P100 از SXM-2 میکند، تکنولوژی NVLink به این امکان را دارد که پردازنده های گرافیکی با هم و یا با پردازنده اصلی به صورت بسیار کارامد ارتباط برقرار کنند.

Error correct code (ECC)<sup>1</sup>

Single error correct <sup>2</sup>

Double error correct<sup>3</sup>

امروزه، استفاده از چند پردازنده گرافیکی در یک ایستگاههای پردازشی همانند استفاده از چندین node در کلاستر های HPC و یا سیستم های آموزش به یادگیری های ژرف مر سوم ا ست. ارتباطات قوی در یک سیستم چند پردازنده ای بسیار ضروری است. هدف از معرفی تکنولوژی NVLink ارائه یک سیستم ارتباطی بین پردازنده های گرافیکی است که بتواند با پهنای باند بالا با استفاده از درگاه های PCI-Express نسل سوم با هم در ارتباط باشند. از دیگر اهداف این تکنولوژی سازگاری آن با GPU ISA به منظور پشتیبانی از حافظه های محلی پردازنده های گرافیکی در سیستم های چند پردازنده ای است.

پشتیبانی از GPU ISA بدین معنا است که بتوان با استفاده از تکنولوژی NVLink پردازنده های گرافیکی را به هم متصل کند و برنامه ما به طور مستقیم بر روی داده هایی که در چند پردازنده گرافیکی قرار دارد اجرا شود. پردازنده گرافیکی همچنین میتواند عملیات اتومیک حافظه ای را بر روی پردازنده های گرافیکی کنترلی از راه دور را بر عهده گیرد که این امر باعث بهبود در توزیع مناسب برنامه ها میشود.

NVLink از ارتباطات سریع سیگانلی انویدیا بهره میجوید. NVHS داده ها را بر روی جفت های تفاضلی که با سرعتی حداکثر 20 گیگابیت بر ثانیه دارد انتقال میدهد. هشت عدد از این جفت های تفاضلی یک sub-link را تشکیل میدهد که داده را در به صورت یک طرفه انتقال میدهد و دو sub-link – هر کدام برای یک جهت – یک لینک را تشکیل میده که این لینک دو پردازنده گرافیکی یا یک پردازنده گرافیکی با یک پردازنده اصلی وصل میکند. یک لینک می تواند تا 40 گیگابیت بر ثانیه را به صورت دو طرفه انتقال دهد. چند لینک میتواند با هم متصل شوند و گنگ را تشکلی دهد که پهنای باند وسیع تری را برای ارتباط بین پردازنده ها فراهم آورد. متصل شوند و گنگ را تشکلی دهد که پهنای باند وسیع تری را برای ارتباط بین پردازنده ها فراهم آورد. NVLink ای که در پردازنده P100 به کار رفته است از چهار لینک تشکلی شده است. این بدان معنا است که بیشینه پهنای باندی که به صورت تئوری قابل انتقال به صورت دوطرفه خواهد بود برابر است با P100 گیگابیت در ثانیه.

Workstation<sup>1</sup>

Nvidia's High-speed Signaling interconnect (NVHS)<sup>2</sup>



شكل 21: NVLink

تصویر زیر 8 پردازنده گرافیکی به صورت مش های مکعبی ترکیبی که 4 تا از آنها به صورت کامل با استفاده از NVLink به هم مرتبط هستند و یک NVLink نیز بین این دسته های چهارتایی متصل است نشان میدهد. هر پردازنده گرافیکی در دسته چهارتایی خود به پردازنده اصلی دسته خود به طور مستقیم با استفاده از درگاه PCI-E متصل است.



شکل 22: هشت پردازنده گرافیکی که به صورت hyper cube قرار دارند

\_

Hybrid cube mesh<sup>1</sup>

در حالی که وظیفه اصلی NVLink وصل کردن چندین پردازنده گرافیکی GP100 به یکدیگر است، این امکان را که پردازنده گرافیکی GP100 را به پردازنده های اصلی IBM متصل نمود، وجود دارد. تصویر زیر معرف این موضوع است که چهار پردازنده گرافیکی با استفاده از تکنولوژی NVLink به CPUها متصل شده است. در این پیکربندی، هر پردازنده گرافیکی مجموعا دارای سرعت 120 گیگابیت بر ثانیه به صورت دو طرفه با گردازنده گرافیکی دیگر است و 40 گیگابیت ارتباط دوطرفه با پردازنده اصلی است.



شكل 23: 4 پردازنده گرافيكي كه با استفاده از تكنولوژي NVLink به پردازنده اصلي و خود متصل اند.

#### افزایش بهره وری برنامه نویسی با استفاده از حافظه یکپارچه3.10

حافظه یکپارچه یکی از اصلی ترین ویژگی های برنامه نویسی به زبان کودا است به طور یکه عملیات برنامه نویسی را به طور چشــمگیری برا برنامه نویس راحت میکند. این بدان معناســت که میتوان برنامه و اطالاعات لازم را به

Unified memory 1

پردازنده گرافیکی فر ستاد ولی در عین حال از یک حافظه به منظور دستر سی پردازنده گرافیکی و پردازنده ا صلی به حافظه استفاده نمود. مدل یا سکال GP100 با ارتقای سطح عملکرد حافظه یکیارچه پیشرفت شگرفتی در این امر انجام داده است.

با معرفی کودا 6، حافظه های یکپارچه نیز معرفی شـــده که در آن یک حافظه که هم از طریق پردازنده گرافیکی و هم پردادزنده ا صلی قابل د سترس ا ست. این حافظه ها از دو پردازنده ا صلی و گرافیکی با ا ستفاده از یک ا شاره گر قابل د سترس بود. سیستم کودا به صورت خودکار دادههایی که در حافظه یکپارچه قرار دارد را بنا به نیاز به حافظه اصلی یا گرافیکی منتقل میکند، بدین صورت که گویی پردازنده اصلی برنامه ای را در حافظه اصلی خودش پردازش میکند و یا پردازشگر گرافیکی داده را در حافظه گرافیکی خود دارد.

یلتفرم کودا 6 برای حافظه های یکپارچه با محدودیت هایی روبهرو بود. یکی از این محدودیت ها ان بود که اگر سیستم کنترل حافظه تما سی با پردازنده ا صلی دا شته با شد باید عملیات همزمان سازی قبل از اجرای کرنل ها صورت پذیرد. همچنین امکان د ستر سی همزمان پردازنده گرافیکی و پردازنده ا صلی به یک نقطه از حافظه امکان پذیر نبود. از دیگر محدودیت ها نیز میتوان به محدود بودن حافظه یکیارچه به اندازه حافظه پردازنده گرافیکی اشاره کرد.

#### CPU Code

```
void sortfile(FILE *fp, int N) {
                                         void sortfile(FILE *fp, int N) {
 char *data:
                                           char *data:
  data = (char *)malloc(N);
                                           cudaMallocManaged(&data, N);
 fread(data, 1, N, fp);
                                           fread(data, 1, N, fp);
 qsort(data, N, 1, compare);
                                           qsort<<<...>>>(data,N,1,compare);
                                           cudaDeviceSynchronize();
 use_data(data);
                                           use_data(data);
 free(data);
                                           cudaFree(data);
```

شكل 24: نمونه كد كودا 6

}

#### 3.10.1 حافظه یکیارچه پردازنده P100

CUDA 6 Code with Unified Memory

با توجه به مزیت هایی که حافظه یکپارچه کودا 6 برای کاربر به ارمقان آورد، در مدل پاســکال  $\operatorname{GP}100$  تعداد بی شتری از ویژگی برای راحتی برنامه نوی سان و ارتباطات بین حافظههای پردازنده های گرافیکی و ا صلی نمو پیدا کرد، به طوری که ارتباط CPU برای اجرای برنامه های موازی شده با پردازنده گرافیکی با سرعت بالایی ارتقا پیدا کرد. دو ویژگی سخت افزاری مهم عامل این پیشرفت ها بوده اند: پشتیبانی از آدرس دهی به میزان بالایی از حافظه و رفع یابی آدرس دهی صفحه ای.

GP100 امکان آدرس دهی GPU را تا 49 بیت برای آدرس دهی مجازی فعال کرد. این میزان عظیم از آدرس دهی به منظور پوشاندن حافظه های اصلی نسل جدید، همپا با پردازنده های گرافیکی جدید لازم بود. بنابراین، حافظه یکپارچه GP100 قابلیت دسترسی به تمام آدرس های پردازنده گرافیکی و پردازنده اصلی دارد.

# Pascal Unified Memory Pascal GPU CPU Unified Memory

(Limited to System Memory Size)

پ شتیبانی پردازنده گرافیکی از خطایابی آدرس دهی صفحه یکی از بنیادی ترین تغییراتی ا ست که در این نسل از پردازنده گرافیکی اتفاق افتاده است. ترکیب ویژگی های آدرس دهی مجازی 49 بیتی و عیبابی آدرس دهی صفحه مزایای فراوانی را برای کاربران فراهم کرده ا ست. اول از همه بایه ستی گفت که عیبیابی صفحه بدین معنا ست که پلتفرم کودا دیگر نیازی به همزمان سازی سیستم مدریت حافظه ای قبل از اجرای کرنلها ندارد. اگر کرنلی که بر روی پردازنده گرافیکی در حال اجراست به حافظه ای از پردازنده گرافیکی دسترسی پیدا کند که درون حافظه نباشد، خطا رخ خواهد داد و این امکان فراهم می شود که صفحه مورد نظر به صورت خودکار به درون حافظه پردازنده گرافیکی انتقال یابد. متناوبا، ممکن است که صفحه مورد نظر به درون حافظه پردازنده گرافیکی نگاشته شود به طوری که ارتبط پردازنده گرافیکی با داده مورد نظر از طریق درگاه PCI-Express و یا NVLink صورت پذیرد.

فلذا با توجه به این سیستم خطایابی صفحه در نسل جدید پردازنده های گرافیکی و کودا 8، وابستگی داده های فلذا با توجه به این سیستم خطایابی صفحه در نسل جدید پردازنده های و GP100 میتوان به صورت و global و حافظه ی یکپارچه تضمین خواهد شد. این بدان معناست که با پردازنده های گرافیکی و پردازنده های اصلی به حافظه یکپارچه دسترسی داشته باشند. گفتنی است که این

mapping<sup>1</sup>

امر در مدل های کپلر و مکسول قابل قبول نبود. به این دلیل که هیچ تضمینی وجود نداشت، زمانی که پردازنده گرافیکی در حال اجرای کرنلی باشد، پردازنده اصلی قادر به دسترسی به حافظه یکپارچه داشته باشد.

در نهایت، با پشتیبانی از این ویژگی، هر نوع اختصاص دهی حافظه توسط سیستم عامل از قبیل malloc و یا new هم از طریق پردازنده گرافیکی و هم از طریق پردازنده اصلی توسط یک اشاره گر قابل درسترس است. ( می توانید به عکس زیر مراجعه کنید. در این سیستم، استفاده از حافظه یکپارچه به صورت پی شفرض مورد ا ستفاد ها ست. با این حساب دیگر نیازی به یک تخ صیص دهنده خاص برای ا ستفاده تخصیص حافظه نخواهد بود.

#### **CPU Code**

#### Pascal Unified Memory\*

```
void sortfile(FILE *fp, int N) {
                                          void sortfile(FILE *fp, int N) {
  char *data;
                                            char *data;
  data = (char *)malloc(N);
                                            data = (char *)malloc(N);
  fread(data, 1, N, fp);
                                            fread(data, 1, N, fp);
  gsort(data, N, 1, compare);
                                            qsort<<<...>>>(data,N,1,compare);
                                            cudaDeviceSynchronize();
  use_data(data);
                                            use_data(data);
  free(data);
                                            free(data);
                                                        *with operating system support
```

این نکته نیز نبایست فراموش شود که چندین د ستورعمل خاص به منظور فعال سازی این متد بر روی سیستم عامل نیازمند است که شرکت NVidia با همکاری Red Hat و انجمن های لینوکس این عملگر قوی را فعال کرده اند.

#### NVidia DGX-1 پادگیری ژرف با استفاده از سویر کامپیوترها

دانشـمندانی که در حوزه پردازش اطلاعات و یا هوش مصـنوعی کار میکنند، به دقت بالا، سـادگی و در عین حال سرعت بالا برای سیستم های یادگیری ژرف نیازمندند. آموزش هر چه سریع تر با شد، نمو خلاقیت های پیرو این حیطه از علم و همچنین فروش محصولات وابسته به آن در بازار جهانی سریع تر خواهد بود. پرداز شگر NVidia حیطه از علم و همچنین فروش محصولات وابسته به آن در بازار جهانی سریع تر خواهد بود. پرداز شگر کامل از DGX-1 اولین سیستمی است که به منظور پردازش های ژرف طراحی شده است، به طوری که یک پک کامل از سـخت افزار ها و نرم افزار های لازم به منظور اجرای سـریع و آسـان الگوریتم های لازم را فراهم آورد. این

سوپرکامپیوتر انقلابی در سیستم یادگیری ژرف محسوب میشود به طوری که عملکرد سیستم تا FP16 TFLOP/s برای عملیات های FP16 ارتقا پیدا کرد.

NVidia DGX-1 اولین سروری است که از پردازنده گرافیکی تسلا P100 که استفاده کرده است. این سرور 8 پردازنده گرافیکی 8 پردازنده گرافیکی P100 را پیکربندی کند.



شكل 25: يك سوپركامپيوتر DGX-1

پیکربندی 8 پردازنده گرافیکی P100 با ا ستفاده از تکنولوژی NVLink این امکان را فراهم می سازد که این 8 پردازشگر را به صورت 4 تای به صورت کامل به هم مرتبط کند. بدین معنا که 4 پردازشگر به صورت دوبهدو به هم متصل هستند. هر پردازشگر در این سیستم چهارتایی با استفاده از درگاه PCI-E متصل بوده و از آن به پردازشگر اصلی متصل خواهد بود. گفتنی است که در بدترین حالت، استفاده از سرور NVidia DGX-1 در حالتی که از 8 پردازشگر ها استفاده شود، دارد.

|                     | DUAL XEON | DGX-1    |
|---------------------|-----------|----------|
| FLOPS (CPU+ GPU)    | 3 TF      | 170 TF   |
| AGGREGATE NODE BW   | 76 GB/s   | 768 GB/s |
| ALEXNET TRAIN TIME  | 150 HOURS | 2 HOURS  |
| # NODES FOR 2HR TAT | >250*     | 1        |

.4

فصل چهارم

تسریع الگوریتم های یادگیری ژرف و هوش مصنوعی با استفاده از پردازنده گرافیکی

#### تسریع الگوریتم های یادگیری ژرف و هوش مصنوعی با استفاده از پردازنده گرافیکی

هدف اصلی از علم هایی نظیر یادگیری ژرف و هوش مصنوعی بر آورده کردن نیاز هایی از قبیل ساخت یک ماشین که بتواند به صورت هوشمندانه به اسان خدمت کند. این هوشمندی بدین صورت است که نیازی به یک دستور عمل خاص و یا الگوریتم های مشخص نداشته و ماشین به صورت خودکار با یادگیری از پیرامون خود نیازهای بشری را ار ضا نماید. یادگیری ژرف یکی از مهمترین د ست آورد های جدید هوش مصنوعی است که در سال های اخیر رونق گرفته است.

یادگیری ژرف این امکان به مغز، خواه انسان و یا خواه ماشین، می دهد که با یادگیری از محیط پیرامون، تصمیماتی در ست و به جا در موقعیت های خاص بگیرد. اما ازعان به این نکته ضروری ا ست که آموزش به چنین ماشینی نیاز به حجم عظیمی از داده دارد. به علاوه، در مدل های یادگیری ژرف که در آن ها از لایه های زیادی استفاده شده است، پردازش این اطلاعات را برای کاربر سخت و طاقت فر سا میکند. در سال 2012، شرکت گوگل، پروژه ای تحت عنوان google's Deep Learning را که تحت مغز گوگل شناخته میشود راه اندازه کرد. این پروژه به منظور شناسایی گربه ها با استفاده از فیلم های یوتوب کلید زده شد. اما این مغز مصنوعی نیازمند حداقل 2000 پردازنده اصلی و یا به عبارتی دیگر نیازمند 16000 هسته CPU، به منظور قدرت دادن به این پردازش ها بود. کمتر کمیانی ای در دنیا وجود دارد که بتواند چنین حجم عظیمی از منابع و سـخت افزار را یکجا برای انجام چنین پردازشــی فراهم آورد. در همین هنگام، شرکت NVidia با همکاری با دانشگاه Stanford تصمیم به استفاده از پردازنده های گرافیکی برای پردازش های مورد نیاز الگوریتم های یادگیری ژرف گرفتند. نتیجه ی چنین تصمیمی، چیزی نشد جز آن که 12 پردازنده گرافیکی از شـرکت NVidia توانایی یادگیری ژرف همگام با 2000 پردازنده اصلی را برآورد کرد. همانطور که از اعداد مشخص است این کاهش میزان پردازنده، نه تنها در میزان م صرف انرژی صرفه جویی بسزایی کرد، بلکه این امکان را به دیگر شرکت ها داد تا با تهیه تعدادی که پردازنده گرافیکی کمتر از تعداد انگشــتان دســت، به رقابت با پردازنده های Intel در الگوریتم های یادگیری ژرف بیردازند.

خیلی ها بر این باورند که انقلاب یادگیری ژرف به سال 2012 که در این سال مسابقه ImageNet با حظور سردم داران این علم یعنی Krizhevsky,sutskever و Hilton برگزار شد. این اشخاص با به کار

گیری پردازنده های گرافیکی، الگوریتم CNN را که بدان تحت عنواه AlexNet نیز یاد میشود را راه اندازی کردند و نتیجه چیزی نشد جز آن که عملکردی دوچندان بهتر نسبت به رقبایی که از کلاستر های قوی برای این مسابقه استفاده کرده بودند، به دست آورد. لازم به ذکر است که کریژوسکی و تیمش هیچ کدی در زمینه پردازش تصویر ننو شتند. بلکه متد آنها بدین صورت بود که با استفاده از یادگیری ژرف این امکان را با ماشین دادند تا خودش شروع به یادگیری کند. آنها با طراحی یک شبکه عصبی موسوم به AlexNet و آموزش آن با استفاده از میلیون ها مثال که خود نیازمند تریلیون ها محاسبات ریاضیست این مهم را به انجام رساندند. شایان ذکر است که شبکه عصبی AlexNet بهترین کد به دست ریاضیست این مهم را به انجام رساندند. شایان ذکر است که شبکه عصبی که شبکه عصبی نوشته شده در آن سال شد.

پس از آن، رفته رفته، شبکه های ژرف عصبی بر روی پردازنده های گرافیکی انقلابی را در زمینه های پردازش تصویر به طور خاص و به طور کلی الگوریتم های وابسته به یادگیری راه انداختند. کاربرد این علم به مراتب فراتر از درک ماست، به عنوان مثال استفاده از ماشین هایی که بدون سرنشین قادر به رانندگی بر روی هر سطحی و تحت هر شرایطی هستند و یا مترجم هایی که بلادرنگ هر زبانی هر با زبان دلخواه ما ترجمه سلیس میکند. امروزه، استفاده از یادگیری ما شین در کنار پردازنده های گرافیکی تمام امکانات فوق الذکر را برای ما فراهم کرده است. به طوری که استفاده از پردازنده های گرافیکی به طور چشمگیری مرحله زمان آموزش شبکه عصبی را کاهش داده است.

#### 4.1 یادگیری ژرف در نگاه کلی

یادگیری ژرف یک تکنیکی است که مغز اسنان را با استفاده از شبکه ها عصبی و متدهای یادگیری عصبی شبیه سازی می کند. با یادگیری بیشتر، ما شین باهوش تر خواهد شد و در نتیجه جواب های دقیق تری را برای ما فراهم خواهد کرد. به عنوان مثال، کودکی را در نظر بگیرید که توسط پدر و مادرش در حال یادگیری مطالبی از قبیل شناسایی دقیق اشکال هندسی است؛ به تدریج این امکان برای کودک فراهم خواهد شد که اشکال هندسی مختلفی را بدون نیاز به والدین خود شناسایی کند. به طور مشابه، یادگیری ژرف و یا یادگیری عصبی این امکان را به سیستم میدهد که اشیا را از تصاویر شناسایی و آن ها را دسته بندی کند. این قدرت میتواند فراتر از مثال های ساده رود به طوری که سیستم هر شکلی خواه کامل باشد یا ناقص خواه واضح باشد یا یوشیده شناسایی نماید.

در سطحی ساده و مبتدی، عصب ها در مغز انسان به صورت یک هاب پذیرای ورودی های مختلف است، در نهایت نیز در نظر بگیرید. و مرتبه اهمیت هر کردام از این ورودی ها به مراتب مشخص شده است. در نهایت نیز خروجی یک عصب نیز به عنوان ورودی به عصبی دیگر منتقل خواهد شد تا تصمیمات لازم انجام شود. عصب، همانطور که در شکل زیر مشخص است، یک مدل بسیار ساده شده از مغز انسان است. با توجه به شکل، هر پرسپترون با چندین ورودی که هر کدوم مشخص کننده یک ویژگی از داده ورودی است، وجود دارد. وظیفه نهایی این سلسله پر ستپرون ها آموختن و شنا سایی و طبقه بندی سازی هر کدام از داده های ورودی ای به هنگام تست الگوریتم میباشد. گفتنی است که هر کدام از این ویژگی ها که به ورودی پر سپترون داده شده است یک وزن به خصوص که میزان اهمیت آن ویژگی را م شخص میکند ن شان



شکل 26: یک پرسپترون که مدلی ساده از شبکه عصبی است

برای مثال، یک پر سپترون را در نظر بگیرید که هدف آن شنا سایی شماره صفر در عکس های د ست نو شته است. واظهأ، عدد صفر به صورت های گوناگونی میتواند نو شته شود که این صور به د ست خط نگارنده وابسته است. حال پرسپترون در این مرحله عکسی که شماره صفر بر آن است را به عنوان ورودی میگیرد. سپس آن را به بخش های مختلفی تقسیم میکند. به عنوان مثال این عکس میتواند به 4 بخش که مشخص کننده 4 ویژگی است تقسیم می شود. منحنی قسمت راست بالایی به ویژگی شماره 1

Perceptron <sup>1</sup>

نگاشت میوشد منحنی پایین نیز به ویژگی دوم نگاشت خواهد شد و این روند به همین صورت ادامه پیدا میکند. وزنی که به هر کدام از این ویژگی ها تخصیص می یابد مشخص کننده میزان اهمیت هر کدام از این ویژگی هاست. قسمت بیضی شکل سبز رنگ در شکل بالا مشخص کننده مرحله است که پرسپترون هر کدام از وزن ویژگی ها را متناسب با ورودی آن مورد محاسبه قرار میدهد که در نهایت تشخیص دهد آیا عدد صفر است یا خیر.

مهم ترین ویژگی شبکه عصبی آموزش شبکه برای رسیدن به جوابی بهتر است. هر پرسپترون برای شناسایی عدد صفر از عکس، در ابتدا به صورت تصادفی مقدار دهی میشوند و سپس با متدهای یادگیری شروع به ارتقای ماتریس وزن ( که ارزش های هر کدام از ویژگی های تصویر را مشخص می کند) میکند. این پرسپترون که برای عدد صفر تخصیص داده شده است، روند را ادامه میدهد تا با این نتیجه برسد که آیا عکس عدد صفر را نشان میدهد یا خیر. این فاز برنامه را نشر رو به جلو ا می گویند. چنانچه شبکه عصبی قادر به شناسایی در ست عدد نباشد، باستی علت این عدم توانایی شناسایی شود، این شناسایی عدم توانایی معمولا با مقدار بزرگی خطا مشخص میشود. برای برون رفت از این موضوع بایستی ماتریس وزن برای ویژگی ها رو طوری تغییر داد که در نهایت شبکه عصبی قادر به شنا سایی دقیق اعداد با شد. این پرو سه از خطای نا شی از جواب فیدبک گرفته و بنا به این فیدبک ماتریس را د ستخوش تغییر داده. این روش را نشر بازپس خطا گویند.

به طور کلی، پر سپترون یک مدل ساده از شکبه عصبی است. این در حالی است که مدل های چند لایه از شبکه عصبی بر اساس همین مدل ساده پر سپترون ساخته شده است. هنگامی که شبکه یادگیری لازم را برای شنا سایی و طبقه بندی در ست ا شیا را انجام داد، برنامه حا ضر به اجرا خواهد بود و به صورت برنامه اجرایی ( دیگر نیازی به یادگیری دوباره نیست ) به اجرا خواهد آمد. از مثال های کارامد متد های  $DNN^3$  میتوان به شیناسایی اعداد در دستخط ها برای استفاده از چک های بانگی در دستگاه های خودپرداز و یا شنا سایی عکس های دو ستان در سامانه امنیتی فی سبوک، پیشنهاد فیلم بر ا ساس 50

Forward propagation<sup>1</sup>

Backward propagation<sup>2</sup>

Deep neural network<sup>3</sup>

میلیون کاربر شبکه اینترنتی نتفلیکس<sup>۱</sup>، شناسیایی و طبقه بندی انواع مختلف خودروها، پیاده ها و خطرهای جاده برای ماشین های بدون راننده و در نهایت ترجمه گفتار انسان به صورت بلادرنگ.

یک مدل چندلایه شبکه عصبی همانطور که در شکل زیر مشخص است، ممکن است از چند لایه که گره های آن به یکدگیر متصل ه ستند، تشکیل شده با شد؛ هر کدام از این گره ها م شخص کننده ی یک ویژگی ورودی است که خروجی هر کدام از این گره ها به عنوان ورودی چند گره دیگر در لایه های بعدی باشد.



شكل 27: يك مدل پيچيده از شبكه عصبي كه نيازمند محاسبات سنگين است

در مدل شکل بالا، اولین لایه، از شبکه عصبی، ویژگی های اصلی از عکس را به قسمت های مختلف میشکند تا الگوهای اولیه از تصویر مانند خط ها و زووایا به دست آید. پس از آن در لایه دوم این با سر هم سازی این خطوط و زوایا الگویی پیچیده تر نسبت به لایه قبل مانند چرخ ها، شیشه ها و برف پاکن ها را می سازد و در لایه بعدی مدل خودرو را م شخص میکند و در نهایت در لایه آخر این شبکه عصبی برند خودرو را مشخص میکند. که در این مثال خودرو آوودی ۲ A7 بود.

یک راه دیگر به جای استفاده از شبکه کامل وصل استفاده از لایه های کانولوشنی است. یک عصب در یک شبکه کانولوشنی به یک عصب دیگر تنها از طریق یک ناحیه نسبتا کوچکتر از مدل پیشگفته متصل خواهد بود. به طور کلی، این ناحیه ممکن است از یک شبکه 5 در 5 اعصاب تشکیل شده باشد (شاید هم 7در 7 و یا 11 در 11). اندازه این شبکه، اندازه فیلتر ما را مشخص میکند. بنابرین یک لایه کانولوشنی عملا به عنوان یک تابع کانولوشن برای داده ورودی نقش ایفا میکند. این نوع از مدل شبکه کانولوشنی یک مدل ساده شده از مدل واقعی مغز وافع در شبکیه گانگلونی است که عمدتا وظیفه کورتکس دیداری را برعهده دارد.

در شبکه کانولوشنی DNN، ماتریس وزن فیلترها برای لایه های مختلف از شبکه عصبی مانند هم هستند. به دیگر سخن، یک شبکه کانولوشنی همانند یک مدل زیرلایه وار که هر کدام از فیلتر های مختلفی ساخته شده اند پیاده سازی می شوند صدها فیلتر مختلف ممکن است برای لایه کانولوشنی به کار روند. این متد ممکن است تا جایی پیش رود که یک لایه کانولوشنی از چندصد تابع کانولوشنی استفاده کند و نتیجه همهی آنها را به لایه بعدی خود به عنوان ورودی دهد. شبکه های DNN که به صورت لایه های کانولوشنی به کار رفته اند را عمومال شبکه های عصبی کانولوشنی به گویند.

#### 4.2 پردازنده های گرافیکی NVidia: موتوری قوی برای یادگیری ژرف

با روی کار آمدن شبکه های عصبی ژرف و یا شبکه های کانولو شنی این سوال پیش آمد که محاسبات قوی و طولانی برای یادگیری این شبکه از طریق روش پس انت شار خطا چگونه میخواهد انجام پذیرد. به علاوه، شبکه های عصبی ژرف نیازمند دیتاست های حجیم برای فرایند یادگیری هستند تا بتوانند در مرحله ی تست جوابی با دقت بالا در اختیار کاربر قرار دهند. این بدان معناتس که هزار میلیون از نمونه های ورودی وجود دارد که بایستی هم از طریق روش انتشار رو به جلو و هم روش پس انتشار خطا مورد آزمایش قرار گیرند.

Fully connected1

Convolutional layer<sup>2</sup>

Retinal ganglion<sup>3</sup>

Convolutional Neural Networks (CNNs)4

امروزه دیگر این امر مشخص است که یادگیری این شبکه ها چه در زمینه های صنعتی و چه در زمینه های آموزشی با استفاده از پردازنده های گرافیکی صورت میپذیرد، چرا که این پردازنده ها نسبت به مدل های همتای خود یعنی پردازنده های اصلی (CPU) هم از لحاظ مصرف انرژی و هم از لحاظ سرعت اجرای برنامه ها به صورت موازی بسیار قوی تر و مقرون به صرفه تر هستند. برای رو شن تر شدن این موضوع، لازم است گفته شود که شبکه های عصبی خود از مقداری زیادی عصب تشکیل شده اند و این اعصاب طبیعتا به صورت موازی با هم در ارتباطند. این همکار موازی عصب ها با یکدگیر یک نگاشت ساده بر روی پردازنده های گرافیکی برای ما پدید می آورد که به مراتب سرعتی بالاتر در آموزش این شبکه ها نسبت به مدل سنتی یعنی استفاده از CPU در اختیار ما قرار میدهد.

شبکه های عصبی به صورت کلی بر اساس ماتریس هایی با ابعاد بزرگ و محاسبات سنگین در چند لایه ای سـوار ده اند که محسـابات لازم برای این شـبکه ها عصـبی خود نیازمند پردازنده های قوی با قابلیت محا سبات ممیز اعشاری با پهنای باند های و سیع و سریع ا ست. پردازنده های گرافیکی با تعدد ه سته هایی محاسـباتی ای که دارند، این محاسـبات ماتریسـی سـنگین را برای ما بهینه کرده اند به طوری که کارایی در حدود چندصد TFLOPS در اختیار ما قرار داده اند.

در حال حاظر شرکت NVidia سردمدار پردازنده های گرافیکی است که به صورت اختصاصی معماری هایی برای شبکه های عصبی ژرف و هوش مصنوعی تولید میکند. پردازنده های گرافیکی شرکت NVidia به این شبکه های عصبی شتاب لازم را میدهند که برنامه های خود را با سرعت های ده تا بیست برابری به اجرا در آورند. این کار ها عموما با کاهش زمان یادگیری برنامه از چندین هفته و چندین روز به تنها چندین ساعت است. با همکاری بسیاری از متخصصین در زمینه های مختلف، این امکان برای پردازنده های گرافیکی، معماری این سیستم ها، کامپایلر و الگوریتم های مورد نیاز را ارتقا ببخشند. تا سه سال قبل، پردازنده های گرافیکی شرکت به وجود آمده است شبکه های یادگیری ژرف کرده اند که این رشد شرکت به خود نخواهد گرفت.

#### 4.3 نرم افزار ها و toolkit های لازم برای یادگیری ژرف

همانطور که پیشتر گفته شد، هوش مصنوعی، یکی از سردم داران علم های به روز دنیاست. برنامه نویسی سخت در این زمینه برای برنامه نویسین و توسعه دهندگان این علم یکی از محدودیت های بزرگ است. برنامه نویسی نسبتا آسان و غنی پلتفرم کودا این امکان را به برنامه نویسان و محققان داده است که سرعت پیشرفت این علم را بیشتر کنند. شرکت NVidia برنامه ها و کتاب خوانه های مختلفی از قبیل cuBLAS ،cuDNN ،NVIDA DIGIT و دیگر برنامه ها را برای اپلیکیشن های یادگیری ماشین به منظور اجرا بر روی بستر های ابری، دیتا سنترها، و workstation ها و یا حتی در سیستم های embedded و نهفته تحت عنوان Deep Learning software kit (SDK) فراهم كرده است. هدف اصلی برنامه نویسان آن است که بتوانند برنامه ای بنویسند که هرجایی که خواستند بتوانند آن را به اجرا در آورند. پردازنده های گرافیکی NVidia در نقطه از جهان وجود دارد. چه در سیستم های شخصی خانگی، چه در لیتاپ ها، سرورها و یا در سویر کامپیوتر ها؛ و حتی در سیستم های مبتنی بر بستر ابری همچون آمازون ۱، گوگل، IBM، فیسبوک، بایدو۲ و ماکروسافت. تمامی فریموورک های مبتنی بر هوش مصنوعی مبتنی بر پردازنده های گرافیکی NVidia هستند، از شرکت های اینترنتی گرفته تا استارتاپ های و موسستات تحقیقاتی. شرکت NVidia به منظور هر مصرفی از خانگی گرفته تا سیستم های سویر کامپیوتر پردازنده گرافیکی خاص خود را تولید مینماید؛ برای مثال برای مصارف خانگی GeForce را و یا برای سیستم های ابری و یا سوپر کامپیوتر ها معماری Tesla را معرفی کرده است. برای ربات ها و یا یهباد ها نیز معماری Jetson که برای سیستم های نهفته کاربرد دارد را معرفی نموده است.

Amazon<sup>1</sup>

#### ACCELERATE EVERY FRAMEWORK



No bindring of the bracked Politicis MRI blooms of allows MRI blooms

شکل 28: فریم وورک های مختلف برای کار با یادگیری ژرف

فصل چهارم جمعبندی و نتیجه گیری و پیشنهادات

#### جمعبندی و نتیجهگیری

به طور کلی میتوان گفته که پردازنده های گرافیکی شرکت NVidia با رشد فزاینده ای که این سال ها در زمینه های گوناگون داشته اند، به بزرگترین پرچم دار سخت افزار های الگوریتم های یادگیری ژرف تبدیل شده اند. شرکت NVidia با تمرکزی خاص بر روی الگورتیم های یادگیری ژرف، هوش مصنوعی و شبکه های عصبی این امکان را به موسسات مختلف و دانشگاه ها داده است که فرایند یادگیری شبکه های عصبی را با سرعتی چند برابر حالت قبل به اجرا در آورند. گفتنی است که شرکت NVidia با ارائه نسل جدید از معماری پردازنده گرافیکی تحت عنوان پاسکال در را برای دیگر پردازش های موازی نیز بازتر کرد و این امکان را به کاربران داده است که کار با اعداد اعشاری را با سرعتی دو برابر نسل قبلی یعنی کپلر به اجرا در آورد. این شرکت، با ارائه تکنولوژی جدید NVLink از محدودهایی که درگاه -PCI خلاص شده و با سرعتی 4 برابر این درگاه، ارتباطات بین پردازنده های گرافیکی را برقرار ساخته است. از دیگر امکاناتی که این معماری همراه با پلتفرم کودا 8 ارائه کرده است، نسل جدیدی از حافظه های یکپارچه میبا شد که کاربر را از تخصیص دهی حافظه به صورت تخصصی رهایی میبخ شد و عملا این یکپارچه میبا شد که کاربر را از تخصیص دهی میدهد که با هم و در یک زمان به یک نقطه از حافظه د ستر سی دا شته با شند. گفتنی ا ست که این حالت در معماری های قبلی اگر رخ میداد، باعث خطا در واکشی داده ها از حافظه شده و برنامه خطا نشان میداد.

#### ييشنهادات

پردازنده های گرافیکی NVidia به منظور جلب رضایت برنامه نویسان نیازمند پلتفرمی کاربردو ستدارانه تر است، چرا که هر برنامهای که به زبان کودا نوشته می شود تنها مختص به معماری ای است که برنامه نویس برای آن نوشته است، میباشد. فلذا این پلتفرم باید این امکان را برای کاربران و برنامه نویسان فراهم کند که فارغ از معماری فعال در سیستم، در بهینه ترین حالت ممکن، برنامه به اجرا در آید. از دیگر پیشنهاداتی که به این معماری گرافیکی میتواند وارد کرد، عدم اجرای برنامه هایی است که بر روی معماری های ا صلی اجرا می شوند. این پردازنده هر چند به منظور کارهای گرافیکی طراحی شده ا ست ولی در آینده ای نه چندان دور میتواند جایگزینی مناسب برای پردازنده های اصلی باشد.

#### منابع و مراجع

| دیتاشیت معماری GP100 شرکت NVidia                                                                      | [1] |
|-------------------------------------------------------------------------------------------------------|-----|
| دیتاشیت معماری jetron از شرکت NVidia.                                                                 | [2] |
| Professional CUDA C Programming Book by John Cheng, Max Grossman, and Ty McKercher                    | [3] |
| CUDA for Engineers: An Introduction to High-Performance Parallel Computing Duane Storti Mete Yurtoglu | [4] |