



## 操作系统设计及实践

《操作系统原理》配套实验

操作系统课程组 2022年10月

# 操作系统设计实验系列(四)中断与异常



#### 一、实验目标

- 理解中断与异常机制的实现机理
- 对应章节: 第三章3.4节
- 3.5节大家了解即可。



### 二、本次实验内容

- 1. 理解中断与异常的机制
- 2. 调试8259A的编程基本例程
- 3. 调试时钟中断例程
- 4. 实现一个自定义的中断向量,功能可自由设想。



## 三、完成本次实验要回答的问题

- 1. 什么是中断,什么是异常
- 2. 8259A的工作原理是怎样的?怎么给这些中断号的处理向量初始化值?
- 3. 如何建立IDT, 如何实现一个自定义的中断
- 4. 如何控制时钟中断,为什么时钟中断时候, 没有看到int的指令?
- 5. 简要解释一下IOPL的作用与基本机理



#### 1.为什么要IDT(中断描述符表)

- 实模式: BIOS中断

- 保护模式: IDT机制

#### 2.IDT描述符分类

- 中断门描述符
- 陷阱门描述符
- 任务门描述符

| BY'        | ГЕ7 | BY | ГЕ6      | BY' | TE5 | BY' | TE4 | BY    | ГЕ3 | BY        | TE2 | BY' | TE1 | BY' | TEC |
|------------|-----|----|----------|-----|-----|-----|-----|-------|-----|-----------|-----|-----|-----|-----|-----|
| 3116<br>偏移 |     |    | 属性等(见下图) |     |     | 选择子 |     |       |     | 150<br>偏移 |     |     |     |     |     |
|            |     |    |          |     |     |     |     |       | _   |           |     |     |     |     |     |
| _          | _   | _  |          |     |     | 700 |     | Coste |     | _         | _   | _   | _   |     |     |
| 7          | 6   | 5  | 4        | 3   | 2   | 1   | 0   | 7     | 6   | 5         | 4   | 3   | 2   | 1   | 0   |



#### 3.IDT的作用与基本流程

- 关联中断向量和描述符







#### 4.回顾什么是中断和异常

- 同步中断
- 异步中断
- Fault、Trap、Abort的区别

| 向量号    | 助记符  | 描述                  | 类型         | 出错码      | 29                                        |
|--------|------|---------------------|------------|----------|-------------------------------------------|
| 0      | #DE  | 際法備                 | Feolt      | 光        | 李雅 VIGI IF VIG                            |
| 18     | #DB  | 製減异常                | Fault/Trap | 无        | 任何代码和数据的访问                                |
| 1      | -    | 非海撒中族               | Interrupt  | 九        | 非屏蔽外部中斯                                   |
| 9      | 480  | 到成斯点                | Trap       | 36       | 新令 INT)                                   |
| .6     | #OF  | 88(21)              | Trap       | 76       | 指令INTO                                    |
| .5     | #58. | 183F                | Fisit      | 35       | 掛や sound                                  |
| и      | #UD  | 无效 (未定义的)<br>操作码    | Fault      | 76       | 指令 UD2 或者无政指令                             |
| 1      | rNM  | 设务不可用 (无数<br>学协处库器) | First      | 元        | 評点或 WAIT/FWAIT<br>哲令                      |
| ,(R    | #DF  | 及重體級                | Abort      | FI (0)   | 所有能产生异常或 NM<br>或 INTR 的指令                 |
| · u    |      | 协处理群级越界<br>(保留)     | Fealt      | 76       | 提点指令 (356 之后的<br>1A32 处理器不再产生到<br>种异常)    |
| .10    | #TS  | 无数 TSS              | East       | ti       | 任务馆换或访问TSS的                               |
| :))    | #NP  | 段不存在                | Fest       | 41       | 加载股寄存器或访问者<br>统段时                         |
| 12     | 455  | <b>华快段矫</b> 误       | Finit      | 41       | 堆栈操作或加联 ss 时                              |
| 1.5    | ±C31 | 市地保护链线              | Fest.      | 有        | 内存或其他保护检验                                 |
| 38     | #PF  | JUSTIN              | Ewalt      | - 11     | 内存访问                                      |
| 15     | -    | Intel 保留,未使用        |            |          |                                           |
| 36     | #MF  | x67FPU 停点错<br>(数学情) | Feeds      | 70       | x87FPU 浮点指令或<br>WAIT/FWAIT 指令             |
| 17     | #AC  | 对齐检验                | Fesh       | 4x (10). | 內存中的数据访问<br>(466 开始支持)                    |
| 16     | #MC  | Machine Gheck       | Abort      | 元        | 情误码 (如果有的话)<br>和做值報于具体模式<br>(角腾 CPU 开始支持) |
| 19:    | #XF  | SIMD评点异常            | Feolt      | 元        | SSE和 SSE2 浮点指令<br>(弄膦 II 开始支持)            |
| 30-51  |      | Intel 保留, 承使用       |            |          |                                           |
| 12~258 | _    | 用产定义中断              | Interrupt  |          | 外部中斯或intn拼令                               |





#### 5.外部中断

- 早期Intel 80x86用PIC方式来实现中断控制系统
- 两片8259A(主、从)实现





- 8259A内部有三种8位的寄存器: IRR, ISR, IMR。都是8位,每一位对应一个IRQ。
- IRR, 中断请求状态寄存器
  - 用来标记到达的中断请求。
  - 当一个中断请求到达8259A的一个引脚的时候,对应的IRR上的位就被设置,表示该引脚上有一个中断到来了。
- ISR, 中断服务状态寄存器
  - 用来记录被处理器处理的中断请求。
  - 当一个中断请求到达并且被记录到IRR之后,8259A在适当的时候通知处理器产上了一个这样的中断,等待处理器处理,这个时候ISR对应的位就会被设置,IRR对应的位就被清除。
- IMR, 中断屏蔽状态寄存器
  - 用来记录屏蔽的中断请求。
  - 当8259A要屏蔽某一中断的时候就将IMR对应的位设置成1。



#### 8259A的中断响应过程如下:

- 当某条IRQ线上发生了中断请求,8259A设置IRR相应的位,表示发生了中断请求。
- 查看IMR是否屏蔽了该中断,如果没有屏蔽则给CPU发送INTR。
- CPU在接收到INTR之后会回复INTA。
- 当收到第一个INTA之后,8259A进行优先级仲裁,优先级高的中断得到响应,设置相应的ISR位,并且清空对应的IRR位。
- 当收到第二个INTA之后,8259A将相应的中断向量通过数据总线 传递给CPU。
- 如果是自动EOI模式,在第二个INTA处理完成之后ISR对应的位自 动清空,否则必须接收到一个正常EOI之后8259A才能清空对应的 ISR位。



#### 5.外部中断: 8259A的编程方式

- 8259A工作模式包括:编程模式、操作模式
- 主8259A的端口地址20h, 21h; 从8259A端口A0h, A1h
- 指令格式
  - ICW, 初始化命令字, ICW1-ICW4, 描述详见P92
  - OCW, 操作控制字, OCW1-OCW3
- 编程顺序,注意不能颠倒!详见代码3.34
  - 向20h或者A0h,写入ICW1,主从格式一致
  - 向21h或者A1h,写入ICW2,主从格式一致;定义INTO号腿,多对应的中断向量,后面的自动递增
  - 向21h或者A1h,写入ICW3,主从格式不同;定义的是主片的哪个IR腿脚级联从片
  - 向21h或者A1h, 写入ICW4, 主从格式一致
  - OCW1, 屏蔽中断; OCW2:EOI
- 汇编编程tips:
  - out 端口号, 寄存器
  - 向该端口写入,对CPU相当于输出
  - ICW2初始化中断向量,只需要初始化每一片的INTO号即可





| 283 | Init8259A: |          |                    |
|-----|------------|----------|--------------------|
| 284 | mov        | al, 011h |                    |
| 285 | out        | 020h, al | ;                  |
| 286 | call       | io_delay |                    |
| 287 |            |          |                    |
| 288 | out        | 0A0h, al | ; 从8259, ICW1.     |
| 289 | call       | io_delay |                    |
| 290 |            |          |                    |
| 291 | mov        | al, 020h | ; IRQ0 对应中断向量 0x20 |
| 292 | out        | 021h, al | ; 主8259, ICW2.     |

|                  | 7 | ]  |
|------------------|---|----|
| 10h)             | 6 | 7} |
| 1和/              | 5 |    |
| (对应端口 20h 和 A0h) | 4 | 7  |
| 操                | 3 |    |
| ( <u>家</u>       | 2 |    |
| CW1              | 1 |    |
| =                | 0 |    |

对PC系统必须为0

对 ICW1 必须为 1 (端口必须为 20h 或 A0h)

1=level triggered 模式, 0=edge triggered 模式

1=4 字节中断向量,0=8 字节中断向量

1=单个8259,0=级联8259

1= 需要 ICW4, 0= 不需要 ICW4



000:80x86 系统









#### 6.建立IDT:

```
100 LABEL IDT:
                              目标选择子,
101 ; /7
                                                   偏移, DCount, 属性
102 %rep 255
                           SelectorCode32, SpuriousHandler, 0, DA 386IGate
103
                    Gate
104 %endrep
105
                           $ - LABEL IDT
106 IdtLen
                    equ
107 IdtPtr
                   dw
                          IdtLen - 1
                                          ; 段界限
                                          ; 基地址
108
                    dd
```

```
97 [SECTION .idt]
 98 ALIGN 32
99 [BITS 32]
100 LABEL IDT:
101 ; /7
                            目标选择子,
                                             偏移, DCount, 属性
102 %rep 128
103
                          SelectorCode32, SpuriousHandler, 0, DA 386IGate
                   Gate
104 %endrep
105 .080h:
                   Gate
                          SelectorCode32, UserIntHandler, 0, DA_386IGate
106
107 IdtLen
                   equ
                          $ - LABEL IDT
                                         ; 段界限
108 IdtPtr
                   dw
                          IdtLen - 1
                                         ; 基地址
   ; END of [SECTION .idt]
```











