## 武汉大学 2022 —2023 学年度第1学期教学日历

周数: 1-12 考核形式: 考试 答疑时间、地点: \_\_\_\_\_

| 起止时间                | 周 | 讲课内                              | 学时 | 教学内容                                                                                               | 作业                                                                                   |
|---------------------|---|----------------------------------|----|----------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|
| 9/5<br>至<br>9/11    | 1 | 1.1 ,<br>1.2 ,<br>1.3,1.4<br>2.1 | 3  | <ul><li>数字系统的定义</li><li>数制及其转换</li><li>带符号的二进制数表示</li><li>常见编码</li><li>逻辑代数的基本概念</li></ul>         | • 1.6, 1.7, 1.9,<br>1.10, 1.12                                                       |
| 9/12<br>至<br>9/18   | 2 | 2. 2 ,<br>2. 3 ,<br>2. 4. 1      | 3  | <ul><li>逻辑代数的基本定理</li><li>逻辑函数表达式的形式<br/>与变换</li><li>逻辑函数的化简</li></ul>                             | • 2. 2, 2. 6, 2. 7                                                                   |
| 9/19<br>至<br>9/25   | 3 | 2. 4. 2,<br>3. 1 ,<br>3. 2, 3. 3 | 3  | ● 卡诺图化简<br>● 逻辑门电路                                                                                 | <ul><li>2.8</li><li>3.8</li></ul>                                                    |
| 9/26<br>至<br>10/2   | 4 | 4. 1, 4. 2                       | 3  | ● 组合逻辑电路的分析<br>● 组合逻辑电路的设计                                                                         | ● 4.3,4.4,4.5<br>● 提交作业                                                              |
| 10/3<br>至<br>10/9   | 5 | 4. 3, 7. 1                       | 3  | ● 竞争与冒险<br>● 常用中规模组合逻辑电<br>路                                                                       | • 4. 12, 7. 2, 7. 5, 7. 8                                                            |
| 10/10<br>至<br>10/16 | 6 | 教材 2<br>第 1、2<br>章+3.1           | 3  | <ul> <li>EDA 概念</li> <li>可编程逻辑器件的基本<br/>结构</li> <li>Verilog 的程序设计方<br/>法</li> </ul>                | ● 提交作业                                                                               |
| 10/17<br>至<br>10/23 | 7 | 教材 2<br>第 3、14<br>章              | 3  | <ul> <li>掌握组合电路 Verilog 设计方法</li> <li>掌握 Test Bench 的编写方法</li> <li>掌握 Model Sim 仿真软件的运用</li> </ul> | <ul> <li>3.4,3.8,3.20(v5)</li> <li>代码,网表图,仿真波形。</li> <li>3.4,3.8,3.19(v6)</li> </ul> |
| 10/24<br>至<br>10/30 | 8 | 3. 4                             | 3  | ● RS、JK、D、T触发器的原理<br>● 理解不同触发器应用上的区别<br>● 掌握触发器的相互转换方法                                             | <ul><li>● 提交作业</li><li>● 3.14, 3.15</li></ul>                                        |

| 10/31<br>至<br>11/6  | 9  | 5. 1, 5. 2   | 3 | ● 掌握寄存器、计数器等<br>的工作原理                                                 | • 5.2                      |            |
|---------------------|----|--------------|---|-----------------------------------------------------------------------|----------------------------|------------|
| 11/7<br>至<br>11/13  | 10 | 5.3          | 3 | <ul><li>掌握同步时序逻辑电路<br/>的设计方法。</li><li>掌握中规模时序逻辑电<br/>路的运用方法</li></ul> | • 5.7, 5.                  | 12         |
| 11/14<br>至<br>11/20 | 11 | 教材 2<br>第5章  | 3 | ● 时序电路的 Verilog 设<br>计                                                | 5. 11 (v5                  | 5.7, 5.10, |
| 11/21<br>至<br>11/27 | 12 | 教材 2<br>第10章 | 3 | ● Verilog 状态机设计                                                       | • 10. 2 (v5<br>• 10. 1 (v6 |            |
|                     | 13 |              |   | •                                                                     | ● 提交作』                     | k          |

 本课程主讲教师
 赵波 丁玉龙 马桃林 艾浩军
 教研室主任

 院系负责
 人

人 \_\_\_\_ 2022 年 月 日