## 武汉大学计算机学院

## 2006~2007 学年第二学期 2006 级《数字逻辑》

|     |                                        | 期未考试证                        | 式卷        | A卷         |       |
|-----|----------------------------------------|------------------------------|-----------|------------|-------|
|     | 学号                                     | 班级                           | 姓名        | 成绩         |       |
| Ĺ   | 古京(伝文 1 八 十                            | 14 (                         |           |            |       |
|     | 真空(每空 1 分,共<br>(21.5) <sub>10</sub> =( |                              |           |            |       |
|     |                                        |                              | 7 16      |            |       |
| 2,  |                                        | $[x]_{\stackrel{\wedge}{=}}$ |           |            |       |
|     | 十进制数 809 对应                            |                              |           |            |       |
|     | 若采用奇校验,当                               |                              |           |            |       |
|     | 数字逻辑电路分为                               |                              |           |            |       |
| 6,  | 电平异步时序逻辑                               | 电路的描述工具                      | 有()、      | (),(       | )     |
| 7、  | 函数 $F = (A+B) \cdot (C$                | (C+D)的反函数是                   | 是( )      |            |       |
| 8,  | 与非门扇出系数 N                              | o的含义是(                       |           |            |       |
| 9、  | 若要消除函数 $F(A)$                          | $(B,C) = \overline{A}B + AC$ | 对应的逻辑电    | 路可能存在的险象,  | ,则应增加 |
| 的冗余 | 余项是 ( )                                |                              |           |            |       |
| 二、此 | 选择题(每空2分,                              | 共16分)                        |           |            |       |
| 从下列 | 列各题的四个答案中                              | ,选出一个正确                      | 答案,并将其何   | 代号填入括号内    |       |
| 1   | 、数字系统采用(                               | )可以将减法                       | 运算转化为加油   | 去运算        |       |
|     | A. 原码                                  | 3. 余3码                       | C. Gray 码 | D. 补码      |       |
| 2   | 、欲使 J-K 触发器在                           | E CP 脉冲作用下                   | 的次态与现态    | 相反,JK 的取值应 | 为()   |
|     | A. 00 B                                | . 01                         | C. 10     | D. 11      |       |
|     | 3、对完全确定原始                              |                              |           |            | 比简,若有 |
|     | B), (D、E) 等效,                          |                              |           |            |       |
|     | A. 2 B                                 |                              |           |            |       |
|     | 4、下列集成电路芯                              |                              |           |            |       |
|     | A. 计数器 74290                           |                              |           |            |       |
|     | C. 三一八译码器 7                            |                              |           |            |       |
|     | 5、设计一个 20 进制                           |                              |           | )个肥友器      |       |
|     | A. 4 B. 5<br>6、用 5G555 构成的             |                              |           |            |       |
|     | い、「口」としょう」、「性」以口、「                     | 」少 旧汎初命行 \                   | . /       |            |       |

B. 两个暂稳态

A. 两个稳态

- C. 一个稳态, 一个暂稳态 D. 既没有稳态, 也没有暂稳态
- 7、可编程逻辑阵列 PLA 的与、或陈列是 ( )
- A. 与阵列可编程、或阵列可编程 B. 与阵列不可编程、或阵列可编程
- C. 与阵列可编程、或阵列不可编程 D. 与阵列不可编程、或阵列不可编程
- 8、最大项和最小项的关系是()
- A.  $\bar{m}_i = M_i$
- B.  $m_i = M_i$  C.  $m_i \cdot M_i = 1$  D. 无关系

## 三、逻辑函数化简(6分)

把  $F(A,B,C,D) = \Sigma m(0,1,5,14,15) + \Sigma d(4,7,10,11,12)$  化成最简与一或式

- 四、分析题(每小题 12 分, 共 24 分)
  - 1、分析图 1 所示组合逻辑电路
    - ① 写出输出函数表达式
    - ② 列出真值表
    - ③ 说明电路功能



- 2、分析图 2 所示脉冲异步时序逻辑电路
  - ① 写出输出函数和激励函数表达式
  - ② 列出次态真值表,作出状态表和状态图
  - ③ 说明电路功能
  - ④ 设初态  $y_2y_1 = 00$ , 作出 x 输入 4 个异步脉

冲后的状态 y2y1 和输出 z 的波形图。



五、设计题(每小题10分,共20分)

1、作出"1101"序列检测器的 Moore 模型原始状态图和状态表, 电路有一个串行 输入端x,一个输出端z。当x输入的序列中出现"1101"时,输出z为 1,否则z为 0, 其典型输入输出序列如下:

输入 x

01011011010

输出z

 $0\,0\,0\,0\,0\,0\,1\,0\,0\,0\,0$ 

2、用 D 触发器和适当的逻辑门设计能实现下列最简二进制状态表的同步时序逻辑 电路

| 现态                                          | 次态/输出 $y_2^{n+1}y_1^{n+1}/z$ |             |  |
|---------------------------------------------|------------------------------|-------------|--|
| <i>y</i> <sub>2</sub> <i>y</i> <sub>1</sub> | x=0                          | <i>x</i> =1 |  |
| 00                                          | 01/0                         | 10/0        |  |
| 01                                          | 11/0                         | 10/0        |  |
| 11                                          | 01/0                         | 00/0        |  |
| 10                                          | 00/0                         | 11/1        |  |

| D肥友器激励表如下 |           |   |  |  |  |
|-----------|-----------|---|--|--|--|
| Q-        | $Q^{n+1}$ | D |  |  |  |
| 0         | 0         | 0 |  |  |  |
| 0         | 1         | 1 |  |  |  |
| 1         | 0         | 0 |  |  |  |
| 1         | 1         | 1 |  |  |  |

六 综合应用题 (每小题 10 分, 共 20 分)

- 1、用三一八译码器 74138 和适当的逻辑门设计一个三变量 "多数表决电路"
- 2、用四位二进制同步可逆计数器 74193 和八选一数据选择器 74152 设计一个 "10010010" 序列发生器,循环产生该序列。序列中的最高位"1"是序列的第一位。 (提示:首先把 74193 设计成八进制计数器,用其计数状态作八选一数据选择器的地址端,用要产生的序列位作数据选择器的数据输入端)

## 附: 各集成电路逻辑符号





