# Cache的基本工作原理



- 如何区分 Cache 与 主存 的数据块对应关系?
- Cache 很小, 主存很大。如果Cache满了怎么办?
- CPU修改了Cache中的数据副本,如何确保主存中数据母本的一致性? ——Cache写策略
- --Cache和主存的映射方式
- --替换算法

#### Cache的工作原理



## 性能分析



### 【例3-2】 假设Cache的速度是主存的5倍,且Cache的命中率为95%,则采用Cache后, 存储器性能提高多少(设Cache和主存同时被访问, 若Cache命中则中断访问主存)?

设Cache的存取周期为t,则主存的存取周期为5t

若Cache和主存同时访问,命中时访问时间为t,未命中时访问时间为5t 平均访问时间为  $0.95 \times t + 0.05 \times 5t = 1.2t$ 故性能为原来的 $\frac{5t}{1.2t}$ ≈4.17倍

若先访问Cache再访问主存,命中时访问时间为t,未命中时访问时间为 t+5t 平均访问时间为 $T_a$ =0.95×t+0.05×6t=1.25t

故性能为原来的 $\frac{5t}{1.25t}$ =4倍

### 有待解决的问题

基于局部性原理,不难想到,可以把CPU目前访问的地址"周围"的部分数据放到Cache中。如何界定 "周围"?

将主存的 存储空间"分块",如:每1KB为一块。主存与Cache之间以"块"为单位进行数据交换





注意:每次被访问的主存块, 一定会被立即调入Cache

主存的地址共22位:

块号

| 12位                             | 10位 |
|---------------------------------|-----|
| 4M=2 <sup>22</sup> ,<br>整个主存被分为 |     |
| 0                               |     |

- 如何区分 Cache 与 主存 的数据块对应关系?
- Cache 很小, 主存很大。如果Cache满了怎么办?
- CPU修改了Cache中的数据副本,如何确保主存中数据母本的一致性? ——Cache写策略
- --Cache和主存的映射方式

块内地址

- --替换算法